CN207743229U - 一种肖特基接触超级势垒整流器 - Google Patents
一种肖特基接触超级势垒整流器 Download PDFInfo
- Publication number
- CN207743229U CN207743229U CN201721208936.9U CN201721208936U CN207743229U CN 207743229 U CN207743229 U CN 207743229U CN 201721208936 U CN201721208936 U CN 201721208936U CN 207743229 U CN207743229 U CN 207743229U
- Authority
- CN
- China
- Prior art keywords
- layer
- covered
- electrode layer
- region
- type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Electrodes Of Semiconductors (AREA)
Abstract
本实用新型公开了一种肖特基接触超级势垒整流器,包括下电极层、重掺杂第一导电类型衬底层、轻掺杂第一导电类型外延层、第二导电类型体区、第一导电类型势垒高度调节区、肖特基接触区、栅介质层、栅电极层和上电极层。所述第一导电类型势垒高度调节区和肖特基接触区均覆盖于第二导电类型体区之上的部分表面。所述栅介质层覆盖于轻掺杂第一导电类型外延层之上的部分表面、第二导电类型体区之上的部分表面、肖特基接触区之上的部分表面。所述栅介质层还覆盖于第一导电类型势垒高度调节区之上。所述上电极层覆盖于栅电极层之上,所述上电极层还覆盖于肖特基接触区之上的部分表面。
Description
技术领域
本实用新型涉及功率半导体电力电子器件技术领域,具体是一种肖特基接触超级势垒整流器。
背景技术
功率半导体整流器,广泛应用于功率转换器和电源中。常规超级势垒整流器,在阳极和阴极之间整合并联的整流二极管和MOS晶体管来形成具有较低导通压降、合理漏电水平、较稳定高温性能的整流器件,其在100V以下的应用中具有明显的竞争优势。
现有技术中的典型的超级势垒整流器有多种结构和相应的制造方法,但其器件结构和制造工艺相对较复杂。
现有技术中提出的肖特基接触超级势垒整流器,其制造方法简单,并且可以通过肖特基接触和超级势垒两种方式调节正向电流导通能力和反向漏电水平之间的优化关系。超级势垒可以通过注入剂量和退火条件进行细致的调节,以获得精细的折衷条件。
肖特基接触的形成依赖于接触金属的选择,目前能够用于制造金属半导体肖特基接触的成熟金属工艺种类并不是很多,所以可供选择的肖特基势垒大小也比较少。
这样,通过肖特基接触的选择获得的折衷条件非常有限,不能更加灵活的通过肖特基接触调节正向电流导通能力和反向漏电水平之间的优化关系。
实用新型内容
本实用新型的目的是解决现有技术中存在的问题,提供一种肖特基接触超级势垒整流器。
为实现本实用新型目的而采用的技术方案是这样的,一种肖特基接触超级势垒整流器,其特征在于:包括下电极层、重掺杂第一导电类型衬底层、轻掺杂第一导电类型外延层、第二导电类型体区、第一导电类型势垒高度调节区、肖特基接触区、栅介质层、栅电极层和上电极层。
所述重掺杂第一导电类型衬底层覆盖于下电极层之上。
所述轻掺杂第一导电类型外延层覆盖于重掺杂第一导电类型衬底层之上。
所述第二导电类型体区覆盖于轻掺杂第一导电类型外延层之上的部分表面。
所述第一导电类型势垒高度调节区和肖特基接触区均覆盖于第二导电类型体区之上的部分表面。
所述栅介质层覆盖于轻掺杂第一导电类型外延层之上的部分表面、第二导电类型体区之上的部分表面;所述栅介质层还覆盖于第一导电类型势垒高度调节区之上。
所述栅电极层覆盖于栅介质层之上。
所述上电极层覆盖于栅电极层之上,所述上电极层还覆盖于肖特基接触区之上。
进一步,还包括第二导电类型保护环及结终端区,所述第二导电类型保护环及结终端区为闭合状的环形结构。所述环形结构包围的中间区域为有源区。
进一步,所述第二导电类型体区由一个或者多个重复的结构单元构成。所述第二导电类型体区位于有源区内部,位于有源区边缘的结构单元与所述第二导电类型保护环及结终端区可以接触,也可以不接触。
进一步,所述栅介质层的材料包括二氧化硅材料活着氮氧化硅。所述栅电极层的材料包括掺杂多晶硅。
进一步,所述栅电极层可省略。当栅电极层被忽略时,所述上电极层覆盖于肖特基接触区之上的部分表面和栅介质层之上。
进一步,所述轻掺杂第一导电类型外延层能够包含增强层结构。
本实用新型的技术效果是毋庸置疑的,本实用新型具有以下优点:
1)本实用新型中的肖特基接触超级势垒整流器,在肖特基金属与沟道之间形成第一导电类型势垒高度调节区。对于通过某种工艺获得的金属半导体型肖特基接触,其势垒高度能够通过该调节区进行灵活的调整,从而能灵活的调节正向电流导通能力和反向漏电水平之间的优化关系。
2)本实用新型中的肖特基接触超级势垒整流器具有制造工艺简单和方便应用的优点。
附图说明
图1为本实用新型实施例的新器件1剖面结构示意图;
图2为本实用新型实施例的新器件2剖面结构示意图;
图3为本实用新型实施例的新器件3剖面结构示意图。
图中:下电极层10、重掺杂第一导电类型衬底层20、轻掺杂第一导电类型外延层30、第二导电类型体区31、第一导电类型势垒高度调节区32、第一导电类型增强层33、肖特基接触区40、栅介质层41、栅电极层42和上电极层50。
具体实施方式
下面结合实施例对本实用新型作进一步说明,但不应该理解为本实用新型上述主题范围仅限于下述实施例。在不脱离本实用新型上述技术思想的情况下,根据本领域普通技术知识和惯用手段,做出各种替换和变更,均应包括在本实用新型的保护范围内。
实施例1:
如图1所示,一种肖特基接触超级势垒整流器,其特征在于:包括下电极层10、重掺杂第一导电类型衬底层20、轻掺杂第一导电类型外延层30、第二导电类型体区31、第一导电类型势垒高度调节区32、肖特基接触区40、栅介质层41、栅电极层42和上电极层50。
还包括第二导电类型保护环及结终端区,所述第二导电类型保护环及结终端区为闭合状的环形结构。所述环形结构包围的中间区域为有源区。
所述重掺杂第一导电类型衬底层20覆盖于下电极层10之上。
所述轻掺杂第一导电类型外延层30覆盖于重掺杂第一导电类型衬底层20之上。
所述第二导电类型体区31覆盖于轻掺杂第一导电类型外延层30之上的部分表面。
所述第二导电类型体区31由一个或者多个重复的结构单元构成。所述第二导电类型体区31位于有源区内部,位于有源区边缘的结构单元与所述第二导电类型保护环及结终端区可以接触,也可以不接触。
所述第一导电类型势垒高度调节区32和肖特基接触区40均覆盖于第二导电类型体区31之上的部分表面。
所述栅介质层41覆盖于轻掺杂第一导电类型外延层30之上的部分表面、第二导电类型体区31之上的部分表面;所述栅介质层41还覆盖于第一导电类型势垒高度调节区32之上。
所述栅电极层42覆盖于栅介质层41之上。
所述上电极层50覆盖于栅电极层42之上,所述上电极层50还覆盖于肖特基接触区40之上。
所述栅介质层41的材料包括二氧化硅材料活着氮氧化硅。所述栅电极层42的材料包括掺杂多晶硅。
实施例2:
如图2所示,一种肖特基接触超级势垒整流器,其特征在于:包括下电极层10、重掺杂第一导电类型衬底层20、轻掺杂第一导电类型外延层30、第二导电类型体区31、第一导电类型势垒高度调节区32、第一导电类型增强层33、肖特基接触区40、栅介质层41、栅电极层42和上电极层50。
还包括第二导电类型保护环及结终端区,所述第二导电类型保护环及结终端区为闭合状的环形结构。所述环形结构包围的中间区域为有源区。
所述重掺杂第一导电类型衬底层20覆盖于下电极层10之上。
所述轻掺杂第一导电类型外延层30覆盖于重掺杂第一导电类型衬底层20之上。
所述轻掺杂第一导电类型外延层30内浮空第一导电类型增强层33;
所述第二导电类型体区31覆盖于轻掺杂第一导电类型外延层30之上的部分表面。
所述第二导电类型体区31由一个或者多个重复的结构单元构成。所述第二导电类型体区31位于有源区内部,位于有源区边缘的结构单元与所述第二导电类型保护环及结终端区可以接触,也可以不接触。
所述第一导电类型增强层33分布在第二导电类型体区31的重复单元之间;
所述第一导电类型势垒高度调节区32和肖特基接触区40均覆盖于第二导电类型体区31之上的部分表面。
所述栅介质层41覆盖于轻掺杂第一导电类型外延层30之上的部分表面、第二导电类型体区31之上的部分表面;所述栅介质层41还覆盖于第一导电类型势垒高度调节区32之上。
所述栅电极层42覆盖于栅介质层41之上。
所述上电极层50覆盖于栅电极层42之上,所述上电极层50还覆盖于肖特基接触区40之上。
所述栅介质层41的材料包括二氧化硅材料活着氮氧化硅。所述栅电极层42的材料包括掺杂多晶硅。
实施例3:
如图3所示,一种肖特基接触超级势垒整流器,其特征在于:包括下电极层10、重掺杂第一导电类型衬底层20、轻掺杂第一导电类型外延层30、第二导电类型体区31、第一导电类型势垒高度调节区32、肖特基接触区40、栅介质层41和上电极层50。
还包括第二导电类型保护环及结终端区,所述第二导电类型保护环及结终端区为闭合状的环形结构。所述环形结构包围的中间区域为有源区。
所述重掺杂第一导电类型衬底层20覆盖于下电极层10之上。
所述轻掺杂第一导电类型外延层30覆盖于重掺杂第一导电类型衬底层20之上。
所述第二导电类型体区31覆盖于轻掺杂第一导电类型外延层30之上的部分表面。
所述第二导电类型体区31由一个或者多个重复的结构单元构成。所述第二导电类型体区31位于有源区内部,位于有源区边缘的结构单元与所述第二导电类型保护环及结终端区可以接触,也可以不接触。
所述第一导电类型势垒高度调节区32和肖特基接触区40均覆盖于第二导电类型体区31之上的部分表面。
所述栅介质层41覆盖于轻掺杂第一导电类型外延层30之上的部分表面、第二导电类型体区31之上的部分表面;所述栅介质层41还覆盖于第一导电类型势垒高度调节区32之上。
所述上电极层50覆盖于肖特基接触区40之上的部分表面和栅介质层41之上。
所述栅介质层41的材料包括二氧化硅材料活着氮氧化硅。
实施例4:
选择第一导电类型为N型,第二导电类型为P型。
如图1所示,一种肖特基接触超级势垒整流器,其特征在于:包括下电极层10、N+型衬底层20、N型外延层30、P型体区31、N型势垒高度调节区32、栅介质层41、栅电极层42、肖特基接触区40和上电极层50。
所述肖特基接触超级势垒整流器,还包括P型保护环及结终端区,所述P型保护环及结终端区为闭合状的环形结构;环形包围的中间区域为有源区。
所述N+型衬底层20覆盖在下电极层10之上。所述N+型衬底层20为掺杂浓度19次方以上的砷衬底。
所述N型外延层30覆盖在N+型衬底层20之上。所述N型外延层30为杂质浓度15到16次方的磷外延层。
一个典型的N型外延层30条件可以选择5微米的厚度、15次方的磷杂质浓度,由此制作出的器件可以达到50伏以上的击穿要求。
所述P型体区31覆盖于N型外延层30之上的部分表面;
所述P型体区31由一个或者多个重复的结构单元构成,并且所有重复单元均位于有源区内,位于有源区边缘的结构单元与所述第二导电类型保护环及结终端区可以接触,也可以不接触。
所述P型体区31采用剂量为13次方、能量80KeV的硼注入后快速退火的方式形成。
所述肖特基接触区40覆盖于P型体区31之上的部分表面;所述肖特基接触区40选择钛硅合金材料或者铂硅合金材料。
所述N型势垒高度调节区32位于P型体区31的部分区域表面之上。
所述N型势垒高度调节区32由一个或者多个重复的结构单元构成,并且所有重复单元均位于有源区内;所述N型势垒高度调节区32采用剂量为12次方、能量25KeV的砷注入后快速退火的方式形成。
所述栅介质层41覆盖于N型外延层30之上的部分表面、P型体区31之上的部分表面;栅介质材料选择二氧化硅。所述栅介质层41还覆盖于第一导电类型势垒高度调节区32之上。
所述栅电极层42覆盖在栅介质层41之上,所述栅电极层42为掺杂多晶层。
所述栅介质层41还覆盖于肖特基接触区40之上的部分表面,即肖特基接触区40延伸到栅介质层41之下的部分区域。
所述上电极层50覆盖于栅电极层42之上和肖特基接触区40之上的部分表面。
所述肖特基接触超级势垒整流器,击穿电压可以达到50伏的要求。其N型肖特基势垒高度调节区32能够调节金属半导体接触所形成的肖特基势垒高度,从而能灵活的调节正向电流导通能力和反向漏电水平之间的优化关系。该肖特基接触超级势垒整流器具有制造工艺简单和方便应用的优点。
实施例6:
选择第一导电类型为N型,第二导电类型为P型。
如图3所示,一种肖特基接触超级势垒整流器,其特征在于:包括下电极层10、N+型衬底层20、N型外延层30、P型体区31、N型势垒高度调节区32、栅介质层41、肖特基接触区40和上电极层50。
所述肖特基接触超级势垒整流器,还包括P型保护环及结终端区,所述P型保护环及结终端区为闭合状的环形结构;环形包围的中间区域为有源区。
所述N+型衬底层20覆盖在下电极层10之上。所述N+型衬底层20为掺杂浓度19次方以上的砷衬底。
所述N型外延层30覆盖在N+型衬底层20之上。所述N型外延层30为杂质浓度15到16次方的磷外延层。
一个典型的N型外延层30条件可以选择5微米的厚度、15次方的磷杂质浓度,由此制作出的器件可以达到50伏以上的击穿要求。
所述P型体区31覆盖于N型外延层30之上的部分表面;
所述P型体区31由一个或者多个重复的结构单元构成,并且所有重复单元均位于有源区内,位于有源区边缘的结构单元与所述第二导电类型保护环及结终端区可以接触,也可以不接触。
所述P型体区31采用剂量为13次方、能量80KeV的硼注入后快速退火的方式形成。
所述肖特基接触区40覆盖于P型体区31之上的部分表面;所述肖特基接触区40选择钛硅合金材料或者铂硅合金材料。
所述N型势垒高度调节区32位于P型体区31的部分区域表面之上。
所述N型势垒高度调节区32由一个或者多个重复的结构单元构成,并且所有重复单元均位于有源区内;所述N型势垒高度调节区32采用剂量为12次方、能量25KeV的砷注入后快速退火的方式形成。
所述栅介质层41覆盖于N型外延层30之上的部分表面、P型体区31之上的部分表面;栅介质材料选择二氧化硅。所述栅介质层41还覆盖于第一导电类型势垒高度调节区32之上。
所述栅介质层41还覆盖于肖特基接触区40之上的部分表面,即肖特基接触区40延伸到栅介质层41之下的部分区域。
所述上电极层50覆盖于栅介质层41之上和肖特基接触区40之上的部分表面。
所述肖特基接触超级势垒整流器,击穿电压可以达到50伏的要求。其N型肖特基势垒高度调节区32能够调节金属半导体接触所形成的肖特基势垒高度,从而能灵活的调节正向电流导通能力和反向漏电水平之间的优化关系。该肖特基接触超级势垒整流器具有制造工艺简单和方便应用的优点。
Claims (6)
1.一种肖特基接触超级势垒整流器,其特征在于:包括下电极层(10)、重掺杂第一导电类型衬底层(20)、轻掺杂第一导电类型外延层(30)、第二导电类型体区(31)、第一导电类型势垒高度调节区(32)、肖特基接触区(40)、栅介质层(41)、栅电极层(42)和上电极层(50);
所述重掺杂第一导电类型衬底层(20)覆盖于下电极层(10)之上;
所述轻掺杂第一导电类型外延层(30)覆盖于重掺杂第一导电类型衬底层(20)之上;
所述第二导电类型体区(31)覆盖于轻掺杂第一导电类型外延层(30)之上的部分表面;
所述第一导电类型势垒高度调节区(32)和肖特基接触区(40)均覆盖于第二导电类型体区(31)之上的部分表面;
所述栅介质层(41)覆盖于轻掺杂第一导电类型外延层(30)之上的部分表面、第二导电类型体区(31)之上的部分表面;所述栅介质层(41)还覆盖于第一导电类型势垒高度调节区(32)之上;
所述栅电极层(42)覆盖于栅介质层(41)之上;
所述上电极层(50)覆盖于栅电极层(42)之上,所述上电极层(50)还覆盖于肖特基接触区(40)之上。
2.根据权利要求1所述的一种肖特基接触超级势垒整流器,其特征在于:还包括第二导电类型保护环及结终端区,所述第二导电类型保护环及结终端区为闭合状的环形结构;所述环形结构包围的中间区域为有源区。
3.根据权利要求1或2所述的一种肖特基接触超级势垒整流器,其特征在于:所述第二导电类型体区(31)由一个或者多个重复的结构单元构成;所述第二导电类型体区(31)位于有源区内部,位于有源区边缘的结构单元与所述第二导电类型保护环及结终端区可以接触,也可以不接触。
4.根据权利要求1所述的一种肖特基接触超级势垒整流器,其特征在于:所述栅介质层(41)的材料包括二氧化硅材料活着氮氧化硅;所述栅电极层(42)的材料包括掺杂多晶硅。
5.根据权利要求1所述的一种肖特基接触超级势垒整流器,其特征在于:所述栅电极层(42)可省略;当栅电极层(42)被忽略时,所述上电极层(50)覆盖于肖特基接触区(40)之上的部分表面和栅介质层(41)之上。
6.根据权利要求1所述的一种肖特基接触超级势垒整流器,其特征在于:所述轻掺杂第一导电类型外延层(30)能够包含增强层结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201721208936.9U CN207743229U (zh) | 2017-09-20 | 2017-09-20 | 一种肖特基接触超级势垒整流器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201721208936.9U CN207743229U (zh) | 2017-09-20 | 2017-09-20 | 一种肖特基接触超级势垒整流器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN207743229U true CN207743229U (zh) | 2018-08-17 |
Family
ID=63113966
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201721208936.9U Active CN207743229U (zh) | 2017-09-20 | 2017-09-20 | 一种肖特基接触超级势垒整流器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN207743229U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107946351A (zh) * | 2017-09-20 | 2018-04-20 | 重庆中科渝芯电子有限公司 | 一种肖特基接触超级势垒整流器及其制作方法 |
-
2017
- 2017-09-20 CN CN201721208936.9U patent/CN207743229U/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107946351A (zh) * | 2017-09-20 | 2018-04-20 | 重庆中科渝芯电子有限公司 | 一种肖特基接触超级势垒整流器及其制作方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN202205747U (zh) | 半导体器件 | |
CN102354704A (zh) | 具有高反向阻断性能肖特基二极管及其制造方法 | |
CN104518006B (zh) | 一种耗尽型沟道超势垒整流器及其制造方法 | |
CN102544114A (zh) | 一种积累型槽栅二极管 | |
CN108155225B (zh) | 恒流器件及其制造方法 | |
CN104638024B (zh) | 一种基于soi的横向恒流二极管及其制造方法 | |
CN114551601B (zh) | 高抗浪涌电流能力的集成栅控二极管的碳化硅mosfet | |
CN109728085A (zh) | 一种逆导型绝缘栅双极性晶体管 | |
CN104638021B (zh) | 一种横向恒流二极管及其制造方法 | |
CN107946371B (zh) | 一种肖特基势垒接触的超势垒整流器及其制造方法 | |
CN207743229U (zh) | 一种肖特基接触超级势垒整流器 | |
JP4614554B2 (ja) | 半導体装置 | |
CN103441151B (zh) | 一种低正向压降的二极管 | |
CN202307905U (zh) | 具有高反向阻断性能肖特基二极管 | |
CN207517703U (zh) | 一种欧姆接触和肖特基接触超级势垒整流器 | |
CN107204336B (zh) | 一种高效整流器及其制造方法 | |
CN207517702U (zh) | 一种双外延超级势垒整流器 | |
CN104638022B (zh) | 一种soi横向恒流二极管及其制造方法 | |
CN206322701U (zh) | 一种带有外延调制区的半导体装置 | |
CN206574720U (zh) | 一种肖特基势垒接触的超势垒整流器 | |
CN102456570A (zh) | 一种肖特基二极管的制造方法 | |
CN109119490A (zh) | 一种复合结构的槽栅二极管 | |
CN107946375A (zh) | 一种双外延超级势垒整流器 | |
CN114400256A (zh) | 一种集成结势垒肖特基的mosfet器件 | |
CN206657810U (zh) | 一种肖特基势垒接触的沟槽型超势垒整流器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |