CN207586786U - 一种高电源抑制比ptat电流源 - Google Patents
一种高电源抑制比ptat电流源 Download PDFInfo
- Publication number
- CN207586786U CN207586786U CN201721894819.2U CN201721894819U CN207586786U CN 207586786 U CN207586786 U CN 207586786U CN 201721894819 U CN201721894819 U CN 201721894819U CN 207586786 U CN207586786 U CN 207586786U
- Authority
- CN
- China
- Prior art keywords
- transistor
- coupled
- control terminal
- circuit
- ptat
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Control Of Electrical Variables (AREA)
Abstract
公开了一种模拟集成电路领域的高电源抑制比基准电流源,该基准电流源具有启动电路、基准单元和反馈电路,包括控制端、电源端、基准提供端和接地端,其控制端接收控制信号VCON,其电源端耦接至外部电源VCC,其基准提供端提供一与绝对温度成正比的PTAT电流。该基准电流源具有很高的电源抑制比。
Description
技术领域
本实用新型属于模拟电路技术领域,更具体但并非排它地涉及一种与绝对温度成正比的基准电流源。
背景技术
电压源和电流源设计对模拟集成电路的发展极为重要。其作用是为电路的其他模块提供稳定的参考电压(电流)。PTAT(proportional to absolute temperature,与绝对温度成正比)电流源是一种常用的电流源,也是带隙基准电压源电路的核心子电路。
为保证集成电路产品工作的稳定性和一致性,要求电压基准源或电流源对电源电压变化不敏感,即要求设计高电源抑制比(power supply rejection ratio,PSRR)的电压基准源以满足系统性能,这也是当今技术人员在不断创新、开发解决的问题。
实用新型内容
考虑到现有技术中的一个或多个问题,本实用新型提供了一一种高电源抑制比PTAT电流源,包括:启动电路,具有第一控制端、第一偏置端、第二偏置端、电源输入端和电源提供端,其第一控制端接收控制信号,其电源输入端耦接至外部电源;PTAT电路,具有电源端、接地端、第一偏置端、第二偏置端和电流提供端,其电源端耦接至所述启动电路的电源提供端,其接地端耦接至地,其第一偏置端耦接至所述启动电路的第二偏置端、其第二偏置端提供偏置电压,其电流提供端提供一PTAT电流;反馈电路,具有电源输入端、接地端、偏置端、控制端和电源提供端,其电源输入端耦接至所述外部电源,其接地端耦接至地,其偏置端耦接至所述PTAT电路的第二偏置端,其控制端耦接至所述启动电路的第一偏置端,其电源提供端耦接至所述PTAT电路电源端,其中所述PTAT电路启动前,所述启动电路为所述PTAT电路供电;PTAT电路启动后,所述反馈电路控制所述启动电路停止为所述PTAT电路供电,所述反馈电路为所述PTAT电路供电。
本实用新型提供的PTAT电流源具有低功耗(启动电路在PTAT电路启动后关闭)、高电源抑制比(反馈电路提供一级高抑制比的内部电源,启动电路关闭以阻止电源噪声通过启动电路传导至PTAT电路)等优点,可工作于1.8V低电压下(内部采用了低功耗结构)。
附图说明
下面将参考附图详细说明本实用新型的具体实施方式,其中相同的附图标记表示相同的部件或特征。
图1为根据本实用新型一个实施例的高电源抑制比PTAT电流源电路100。
图2为根据本实用新型一个实施例的高电源抑制比PTAT电流源电路200。
图3为根据本实用新型一个实施例的高电源抑制比PTAT电流源电路300。
具体实施方式
在下文的特定实施例代表本实用新型的示例性实施例,并且本质上仅为示例说明而非限制。在以下描述中,为了提供对本实用新型的透彻理解,阐述了大量特定细节。然而,对于本领域普通技术人员显而易见的是:这些特定细节对于本实用新型而言不是必需的。在其他实例中,为了避免混淆本实用新型,未具体描述公知的电路、材料或方法。
在说明书中,提及“一个实施例”或者“实施例”意味着结合该实施例所描述的特定特征、结构或者特性包括在本实用新型的至少一个实施例中。术语“在一个实施例中”在说明书中各个位置出现并不全部涉及相同的实施例,也不是相互排除其他实施例或者可变实施例。本说明书中公开的所有特征,或公开的所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以以任何方式组合。此外,本领域普通技术人员应当理解,在此提供的示图都是为了说明的目的,并且示图不一定是按比例绘制的。应当理解,当称“元件”“连接到”或“耦接”到另一元件时,它可以是直接连接或耦接到另一元件或者可以存在中间元件。相反,当称元件“直接连接到”或“直接耦接到”另一元件时,不存在中间元件。相同的附图标记指示相同的元件。当称“元件”“接收”某一信号时,可以使直接接收,也可以通过开关、电阻、电平位移器、信号处理单元等接收。这里使用的术语“和/或”包括一个或多个相关列出的项目的任何和所有组合。
图1为根据本实用新型一个实施例的高电源抑制比PTAT电流源电路100,包括启动电路101、PTAT电路102和反馈电路103。
启动电路101,具有第一控制端、第一偏置端、第二偏置端、电源输入端和电源提供端,其第一控制端接收控制信号VCON,其电源输入端耦接至外部电源VCC。
PTAT电路102,具有电源端、接地端、第一偏置端、第二偏置端和电流提供端,其电源端耦接至启动电路的电源提供端,其接地端耦接至地,其第一偏置端耦接至启动电路第二偏置端、其第二偏置端耦接至反馈电路偏置端提供偏置电压VB,其电流提供端提供一PTAT电流IPTAT。
反馈电路103,具有电源输入端、接地端、偏置端、控制端和电源提供端,其电源输入端耦接至外部电源VCC,其接地端耦接至地,其偏置端耦接至PTAT电路第二偏置端,其控制端耦接至启动电路第一偏置端,其电源提供端耦接至PTAT电路电源端以提供内部电源VINT,其中PTAT电路102启动前,启动电路101为PTAT电路102供电;PTAT电路102启动后,反馈电路103控制启动电路101停止为PTAT电路102供电以减小功耗,反馈电路103开始为PTAT电路102供电。由于反馈电路103具有反馈功能,当外部电源VCC发生变化或抖动时,其电源提供端提供的内部电源VINT基本不发生变化,故而增大了PTAT电流源100的电源抑制比。即,PTAT电路102提供了电源抑制功能(VINT到IPTAT)同时,反馈电路103还提供了电源抑制功能(VCC到VINT),从而使得PTAT电流源100获得更高的电源抑制比。
图2为根据本实用新型一个实施例的高电源抑制比PTAT电流源电路200。包括启动电路201、PTAT电路202和反馈电路203。PTAT电流源电路200可以看作PTAT电流源电路100的一个具体实施例。
启动电路201包括:
第一晶体管M1,具有第一端、第二端和控制端,其第一端耦接至地,其控制端耦接至启动电路的第一控制端;第一电阻R1,具有第一端和第二端,其第一端耦接至第一晶体管M1的第二端;第二晶体管M2,具有第一端、第二端和控制端,其第一端耦接至第一电阻R1的第二端,其控制端耦接至第二晶体管M2的第一端,其第二端耦接至启动电路的电源输入端;第三晶体管M3,具有第一端、第二端和控制端,其第一端耦接至启动电路的第二偏置端,其第二端耦接至启动电路的电源输入端,其控制端耦接至第二晶体管M2的控制端;第五晶体管M5,具有第一端、第二端和控制端,其第二端耦接至启动电路的电源输入端,其控制端耦接至第二晶体管M2的控制端,其第一端耦接至启动电路的电源提供端。
PTAT电路202包括:
第六晶体管M6,具有第一端、第二端和控制端,其第二端耦接至PTAT电路的电源端;第二电阻R2,具有第一端和第二端,其第二端耦接至第六晶体管M6的第一端,其第一端耦接至第六晶体管M6的控制端;第七晶体管M7,具有第一端、第二端和控制端,其第二端耦接至PTAT电路的电源端,其控制端耦接至第六晶体管M6的控制端;第三电阻R3,具有第一端和第二端,其第二端耦接至第七晶体管M7的第一端;第八晶体管M8,具有第一端、第二端和控制端,其第二端耦接至第二电阻R2的第一端,其控制端耦接至启动电路第二偏置端;第九晶体管M9,具有第一端、第二端和控制端,其第二端耦接至第三电阻R3的第一端,其控制端耦接至第八晶体管M8的控制端和第三电阻R3的第二端;第四电阻R4,具有第一端和第二端,其第二端耦接至第八晶体管M8的第一端;第十晶体管Q10,具有第一端、第二端和控制端,其第一端和控制端耦接至地,其第二端耦接至第四电阻R4的第一端;第十一晶体管Q11,具有第一端、第二端和控制端,其第一端和控制端耦接至地,其第二端耦接至第九晶体管M9的第一端;第十四晶体管M14,具有第一端、第二端和控制端,其第一端耦接至地,其第二端耦接至PTAT电路的电源端,其控制端耦接至第九晶体管M9的第二端。第十五晶体管M15,具有第一端、第二端和控制端,其第二端耦接至PTAT电路的电源端,其第一端耦接至PTAT电路的电流提供端,其控制端耦接至第六晶体管M6的控制端。
PTAT电路202采用了低电压结构,在不使用运算放大器情况下,即可产生PTAT电流。尤其是,电阻R2和电阻R3的引入,可以进一步降低PTAT电路202的最低工作电压,从而降低整个PTAT电流源200的最低工作电压。因此,PTAT电路202也可以称为低电压基准源电路,用以产生PTAT电流或与基准电压产生电路组合以产生基准电压源。
反馈电路203包括:
第十七晶体管M17,具有第一端、第二端和控制端,其第一端配置为反馈电路的控制端并耦接至启动电路第一偏置端,其第二端耦接至反馈电路的电源输入端;第十八晶体管M18,具有第一端、第二端和控制端,其第二端耦接至反馈电路的电源输入端,其控制端耦接至第十七晶体管M17的控制端;第十九晶体管M19,具有第一端、第二端和控制端,其第二端耦接至反馈电路的电源输入端,其控制端耦接至第十七晶体管M17的控制端;第二十晶体管M20,具有第一端、第二端和控制端,其第二端耦接至第十八晶体管M18的第一端,其第一端配置为反馈电路电源提供端以提供内部电源VINT;第二十一晶体管M21,具有第一端、第二端和控制端,其第二端耦接至第十九晶体管M19的第一端,其第二端耦接至第十九晶体管M19的控制端,其控制端耦接至第二十晶体管M20的控制端;第二十二晶体管M22,具有第一端、第二端和控制端,其第二端耦接至第二十晶体管M20的第一端,其控制端耦接至反馈电路偏置端;第二十三晶体管M23,具有第一端、第二端和控制端,其第一端耦接至地,其第二端耦接至第二十二晶体管M22的第一端,其控制端耦接至第二十三晶体管M23的第二端;第二十四晶体管M24,具有第一端、第二端和控制端,其第一端耦接至地,其第二端耦接至第二十一晶体管M21第一端,其控制端耦至第二十三晶体管M23的控制端;第二十五晶体管M25,具有第一端、第二端和控制端,其第一端耦接至接地端,其控制端耦接至第二十三晶体管M23的控制端;第二十六晶体管M26,具有第一端、第二端和控制端,其第一端耦接至第二十五晶体管M25的第二端,其控制端耦接至第二十六晶体管M26的第一端和第二十晶体管的控制端,其第二端耦接至反馈电路的电源输入端。
电路工作原理如下:
启动电路包括M1、M2、M3、M5和R1,若EN高电压使能,M1导通,在M2上产生电流,M2、M3、M5工作,M3为PTAT电路提供偏置,M5为PTAT电路模块供电。PTAT电路模块包括M6、M7、M8、M9、Q10、Q11、R2、R3和R4。核心单元开始工作后,M6和M7所在的两条支路导通,产生PTAT电流,并通过M15镜像至电流提供端产生一PTAT电流IPTAT,电流IM15与电流IM18,IM19相等,Q10和Q11和二者尺寸比为10:1(示例而非限制)。
PTAT电流具体计算如下:
VREF=VBE+KVT (2)
因此根据式(1)具体可得:
I1即为PTAT与绝对温度成正比的电流。
因为M8、M9匹配,
IM8=IM9=I1=IM15 (4)
M6、M7导通后,M22产生电流,导致M23、M24和M25导通,M26、M21和M20(M18和M19)所在支路也导通,即M20所在支路开始为PTAT电流产生电路202供电。M18和M19导通后,M17上开始流过电流,导致M2栅极电压升高,进而导致M2、M3、M5关断,M5不再为PTAT电路202提供电源,PTAT电路202主要靠M20所在支路提供电流。即,PTAT电路202启动前,启动电路201为PTAT电路202供电;PTAT电路202启动后,反馈电路203控制启动电路201停止为PTAT电路202供电(节省能耗同时避免电源VCC的噪声通过M5直接传递给PTAT电路202),反馈电路203为PTAT电路供电。PTAT电路202启动后,供电主要靠反馈电路203,由于反馈单元203具有反馈功能,PTAT电流IPTAT的电源抑制比得到提高。即,PTAT电路202提供了电源抑制功能(VINT到IPTAT)同时,反馈电路203还提供了电源抑制功能(VCC到VINT),从而使得PTAT电流源200获得更高的电源抑制比。
图3为根据本实用新型一个实施例的高电源抑制比PTAT电流源电路300。包括启动电路301、PTAT电路302和反馈电路303。与图2所示的电路200相比,电路300的主要改进在于:
启动电路301进一步包括:第二十七晶体管M27,具有第一端、第二端和控制端,其第一端耦接至启动电路第三偏置端,其第二端耦接至启动电路301电源输入端,其控制端耦接至启动电路301第二偏置端;
反馈电路303进一步包括:第二十八晶体管M28,具有第一端、第二端和控制端,其控制端耦接至第二十晶体管M20的控制端,其第二端耦接至反馈电路的电源输入端;第二十九晶体管M29,具有第一端、第二端和控制端,其第一端耦接至反馈电路接地端,其第二端耦接至第二十八晶体管M28的第一端和第二十七晶体管M27的第一端,其控制端耦接至第二十九晶体管M29的第二端。
第三十晶体管M30,具有第一端、第二端和控制端,其第二端耦接至第二十二晶体管M22的第一端,其控制端耦接至第二十九晶体管M29的控制端;第三十一晶体管M31,具有第一端、第二端和控制端,其第二端耦接至第十八晶体管M18的控制端,其控制端耦接第二十九晶体管M29的控制端。
第二十三晶体管M23,其第一端耦接至反馈电路接地端,其第二端耦接至第三十晶体管M30的第一端,其控制端耦接至第三十晶体管M30第二端;第二十四晶体管M24,其第一端耦接至接地端,其第二端耦接至第三十一晶体管M31的第一端,其控制端耦接至第二十三晶体管M23的控制端。
改进后反馈电路300,采用了折叠共源共栅结构(M30和M23,M31和M24),因而提供了相比于PTAT电流源200更高的电源抑制比。
根据本实用新型一个实施例,第一晶体管、第八晶体管、第九晶体管、第二十三晶体管、第二十四晶体管、第二十五晶体管、第二十九晶体管、第三十晶体管以及第三十一晶体管为NMOS晶体管;第十晶体管以及第十一晶体管为PNP晶体管;第二晶体管、第三晶体管、第五晶体管、第六晶体管、第七晶体管、第十四晶体管、第十五晶体管、第十七晶体管、第十八晶体管、第十九晶体管、第二十晶体管、第二十一晶体管、第二十二晶体管、第二十六晶体管、第二十七晶体管以及第二十八晶体管为PMOS晶体管。
附图中器件旁的“1”用来表示该器件的第一端,但这仅是一种示例,用以方便本领域技术人员对照附图阅读说明书。
在本公开内容中所使用的量词“一个”、“一种”等不排除复数。文中的“第一”、“第二”等仅表示在实施例的描述中出现的先后顺序,以便于区分类似部件。“第一”、“第二”在权利要求书中的出现仅为了便于对权利要求的快速理解而不是为了对其进行限制。权利要求书中的任何附图标记都不应解释为对范围的限制。
最后应说明的是:以上实施例仅用以说明本实用新型的技术方案而非对其进行限制,尽管参照较佳实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对本实用新型的技术方案进行修改或者等同替换,而这些修改或者等同替换亦不能使修改后的技术方案脱离本实用新型技术方案的精神和范围。
Claims (9)
1.一种高电源抑制比PTAT电流源,包括:
启动电路,具有第一控制端、第一偏置端、第二偏置端、电源输入端和电源提供端,其第一控制端接收控制信号,其电源输入端耦接至外部电源;
PTAT电路,具有电源端、接地端、第一偏置端、第二偏置端和电流提供端,其电源端耦接至所述启动电路的电源提供端,其接地端耦接至地,其第一偏置端耦接至所述启动电路的第二偏置端、其第二偏置端提供偏置电压,其电流提供端提供一PTAT电流;
反馈电路,具有电源输入端、接地端、偏置端、控制端和电源提供端,其电源输入端耦接至所述外部电源,其接地端耦接至地,其偏置端耦接至所述PTAT电路的第二偏置端,其控制端耦接至所述启动电路的第一偏置端,其电源提供端耦接至所述PTAT电路电源端,其中
所述PTAT电路启动前,所述启动电路为所述PTAT电路供电;PTAT电路启动后,所述反馈电路控制所述启动电路停止为所述PTAT电路供电,所述反馈电路为所述PTAT电路供电。
2.如权利要求1所述的PTAT电流源,其特征在于,所述启动电路包括:
第一晶体管,具有第一端、第二端和控制端,其第一端耦接至地,其控制端耦接至所述启动电路的第一控制端;
第一电阻,具有第一端和第二端,其第一端耦接至所述第一晶体管的第二端;
第二晶体管,具有第一端、第二端和控制端,其第一端耦接至所述第一电阻的第二端,其控制端耦接至所述第二晶体管的第一端,其第二端耦接至所述启动电路的电源输入端;
第三晶体管,具有第一端、第二端和控制端,其第一端耦接至所述启动电路的第二偏置端,其第二端耦接至启动电路的电源输入端,其控制端耦接至所述第二晶体管的控制端;以及
第五晶体管,具有第一端、第二端和控制端,其第一端耦接至所述启动电路的电源提供端,其第二端耦接至所述启动电路的电源输入端,其控制端耦接至所述第二晶体管的控制端。
3.如权利要求1所述的PTAT电流源,其特征在于,所述PTAT电路包括:
第六晶体管,具有第一端、第二端和控制端,其第二端耦接至所述PTAT电路的电源端;
第二电阻,具有第一端和第二端,其第二端耦接至所述第六晶体管的第一端,其第一端耦接至所述第六晶体管的控制端;
第七晶体管,具有第一端、第二端和控制端,其第二端耦接至所述PTAT电路的电源端,其控制端耦接至所述第六晶体管的控制端;
第三电阻,具有第一端和第二端,其第二端耦接至所述第七晶体管的第一端;
第八晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第二电阻的第一端,其控制端耦接至所述启动电路的第二偏置端;
第九晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第三电阻的第一端,其控制端耦接至所述第八晶体管的控制端和所述第三电阻的第二端;
第四电阻,具有第一端和第二端,其第二端耦接至所述第八晶体管的第一端;
第十晶体管,具有第一端、第二端和控制端,其第一端和控制端耦接至所述PTAT电路的接地端,其第二端耦接至所述第四电阻的第一端;
第十一晶体管,具有第一端、第二端和控制端,其第一端和控制端耦接至所述PTAT电路的接地端,其第二端耦接至所述第九晶体管第一端;
第十四晶体管,具有第一端、第二端和控制端,其第一端耦接至所述PTAT电路的接地端,其第二端耦接至所述PTAT电路的电源端,其控制端耦接至所述第九晶体管的第二端;
第十五晶体管,具有第一端、第二端和控制端,其第二端耦接至所述PTAT电路的电源端,其第一端耦接至所述PTAT电路的电流提供端,其控制端耦接至所述第六晶体管的控制端。
4.如权利要求1所述的PTAT电流源,其特征在于,所述反馈电路包括:
第十七晶体管,具有第一端、第二端和控制端,其第一端耦接至所述反馈电路的控制端,其第二端耦接至所述反馈电路的电源输入端;
第十八晶体管,具有第一端、第二端和控制端,其第二端耦接至所述反馈电路的电源输入端,其控制端耦接至所述第十七晶体管的控制端;
第十九晶体管,具有第一端、第二端和控制端,其第二端耦接至所述反馈电路的电源输入端,其控制端耦接至所述第十七晶体管的控制端;
第二十晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第十八晶体管的第一端,其第一端耦接至所述反馈电路电源的提供端;
第二十一晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第十九晶体管的第一端,其第一端耦接至所述第十九晶体管的控制端,其控制端耦接至所述第二十晶体管的控制端;
第二十二晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第二十晶体管的第一端,其控制端耦接至所述反馈电路的偏置端;
第二十三晶体管,具有第一端、第二端和控制端,其第一端耦接至接地端,其控制端耦至所述第二十三晶体管的第二端,其第二端耦接所述第二十二晶体管的第一端;
第二十四晶体管,具有第一端、第二端和控制端,其第一端耦接至接地端,其控制端耦至所述第二十三晶体管的控制端,其第二端耦接至所述第二十一晶体管的第一端;
第二十五晶体管,具有第一端、第二端和控制端,其第一端耦接至接地端,其控制端耦接至所述第二十三晶体管的控制端;以及
第二十六晶体管,具有第一端、第二端和控制端,其第一端耦接至第二十五晶体管的第二端,其控制端耦接至所述第二十六晶体管的第一端和所述第二十晶体管的控制端,其第二端耦接至所述反馈电路的电源输入端。
5.如权利要求4所述的PTAT电流源,其特征在于,
所述启动电路进一步包括第三偏置端,所述启动电路包括:
第二十七晶体管,具有第一端、第二端和控制端,其第一端耦接至所述启动电路第三偏置端,其第二端耦接至所述启动电路电源输入端,其控制端耦接至所述启动电路第一偏置端;
所述反馈电路进一步包括:
第二十八晶体管,具有第一端、第二端和控制端,其控制端耦接至所述第二十晶体管控制端,其第二端耦接至所述反馈电路的电源输入端;
第二十九晶体管,具有第一端、第二端和控制端,其第一端耦接至所述反馈电路接地端,其第二端耦接至所述第二十八晶体管的第一端和第二十七晶体管第一端,其控制端耦接至所述第二十九晶体管的第二端;
第三十晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第二十二晶体管的第一端,其控制端耦接至所述第二十九晶体管的控制端;
第三十一晶体管,具有第一端、第二端和控制端,其第二端耦接至所述第十八晶体管的控制端,其控制端耦接所述第二十九晶体管的控制端;
所述第二十三晶体管,其第一端耦接至所述反馈电路接地端,其第二端耦接至所述第三十晶体管的第一端,其控制端耦接至所述第三十晶体管第二端;
所述第二十四晶体管,其第一端耦接至接地端,其第二端耦接至所述第三十一晶体管的第一端,其控制端耦接至所述第二十三晶体管的控制端。
6.如权利要求1所述的PTAT电流源,其特征在于,所述启动电路包括:
第一电阻,具有第一端和第二端,其第一端耦接至地电势;
第二晶体管,具有第一端、第二端和控制端,其第一端耦接至所述第一电阻的第二端,其控制端耦接至所述第二晶体管的第一端,其第二端耦接至所述启动电路的电源输入端;
第三晶体管,具有第一端、第二端和控制端,其第二端耦接至所述启动电路的电源输入端,其控制端耦接至所述第二晶体管的控制端;以及
第五晶体管,具有第一端、第二端和控制端,其第一端耦接至所述启动电路的电源提供端,其第二端耦接至所述启动电路的电源输入端,其控制端耦接至所述第二晶体管的控制端。
7.如权利要求2所述的PTAT电流源,其特征在于,所述第一晶体管为NMOS 晶体管;所述第二晶体管、所述第三晶体管和所述第五晶体管为PMOS晶体管。
8.如权利要求3所述的PTAT电流源,其特征在于,所述第八晶体管和所述第九晶体管为NMOS晶体管;所述第十晶体管和所述第十一晶体管为PNP晶体管;所述第六晶体管、所述第七晶体管、所述第十四晶体管和所述第十五晶体管为PMOS晶体管。
9.如权利要求5所述的PTAT电流源,其特征在于,所述第二十三晶体管、所述第二十四晶体管、所述第二十五晶体管、所述第二十九晶体管、所述第三十晶体管以及所述第三十一晶体管为NMOS晶体管;所述第十七晶体管、所述第十八晶体管、所述第十九晶体管、所述第二十晶体管、所述第二十一晶体管、所述第二十六晶体管以及所述第二十八晶体管为PMOS晶体管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201721894819.2U CN207586786U (zh) | 2017-12-29 | 2017-12-29 | 一种高电源抑制比ptat电流源 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201721894819.2U CN207586786U (zh) | 2017-12-29 | 2017-12-29 | 一种高电源抑制比ptat电流源 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN207586786U true CN207586786U (zh) | 2018-07-06 |
Family
ID=62740476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201721894819.2U Active CN207586786U (zh) | 2017-12-29 | 2017-12-29 | 一种高电源抑制比ptat电流源 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN207586786U (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107967020A (zh) * | 2017-12-29 | 2018-04-27 | 成都信息工程大学 | 一种低电压基准源电路 |
CN107992142A (zh) * | 2017-12-29 | 2018-05-04 | 成都信息工程大学 | 一种高电源抑制比ptat电流源 |
CN114265462A (zh) * | 2021-12-15 | 2022-04-01 | 成都海光微电子技术有限公司 | 一种带隙基准、芯片、电子器件及电子设备 |
-
2017
- 2017-12-29 CN CN201721894819.2U patent/CN207586786U/zh active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107967020A (zh) * | 2017-12-29 | 2018-04-27 | 成都信息工程大学 | 一种低电压基准源电路 |
CN107992142A (zh) * | 2017-12-29 | 2018-05-04 | 成都信息工程大学 | 一种高电源抑制比ptat电流源 |
CN114265462A (zh) * | 2021-12-15 | 2022-04-01 | 成都海光微电子技术有限公司 | 一种带隙基准、芯片、电子器件及电子设备 |
CN114265462B (zh) * | 2021-12-15 | 2024-04-30 | 成都海光微电子技术有限公司 | 一种带隙基准、芯片、电子器件及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN207586786U (zh) | 一种高电源抑制比ptat电流源 | |
CN105320205B (zh) | 一种具有低失调电压高psrr的带隙基准源 | |
Ho et al. | A CMOS low-dropout regulator with dominant-pole substitution | |
CN108037791B (zh) | 一种无运放的带隙基准电路 | |
CN106055002B (zh) | 低压输出的带隙基准电路 | |
CN105974996B (zh) | 一种基准电压源 | |
TWI692923B (zh) | 電壓基準源電路及低功耗電源系統 | |
CN111610812B (zh) | 一种带隙基准电源产生电路及集成电路 | |
CN207611302U (zh) | 一种高电源抑制比基准电压源 | |
Ng et al. | A Sub-1 V, 26$\mu $ W, Low-Output-Impedance CMOS Bandgap Reference With a Low Dropout or Source Follower Mode | |
Wang et al. | Analysis and design of a current-mode bandgap reference with high power supply ripple rejection | |
CN107209528A (zh) | 带隙电压产生 | |
CN108021169A (zh) | 一种ldo电路 | |
CN107918432A (zh) | 一种高电源抑制比基准电压源 | |
CN105955384A (zh) | 一种非带隙基准电压源 | |
CN105320198B (zh) | 一种低功耗高psrr带隙基准源 | |
Xu et al. | A low-power bandgap reference voltage source for smart grid sensor system on chip | |
CN107992142A (zh) | 一种高电源抑制比ptat电流源 | |
CN112286337B (zh) | 用于MCU的低功耗bandgap电路及其实现方法 | |
CN213240931U (zh) | 一种por电路 | |
CN107967020A (zh) | 一种低电压基准源电路 | |
Peng et al. | Design of a bandgap reference with low temperature drift and high PSRR | |
CN101414197A (zh) | 宽输入cmos带隙基准电路结构 | |
CN101364122B (zh) | 同时提供精准电压与精准电流的参考电路 | |
CN108563280A (zh) | 一种提升电源抑制比的带隙基准源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |