CN207410329U - 一种Pipeline SAR-ADC装置 - Google Patents

一种Pipeline SAR-ADC装置 Download PDF

Info

Publication number
CN207410329U
CN207410329U CN201721636393.0U CN201721636393U CN207410329U CN 207410329 U CN207410329 U CN 207410329U CN 201721636393 U CN201721636393 U CN 201721636393U CN 207410329 U CN207410329 U CN 207410329U
Authority
CN
China
Prior art keywords
successive approximation
digital conversion
approximation type
digital
type analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201721636393.0U
Other languages
English (en)
Inventor
李荣宽
薛晓东
沈泓翔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhisensor Technologies Inc
Original Assignee
Zhisensor Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhisensor Technologies Inc filed Critical Zhisensor Technologies Inc
Priority to CN201721636393.0U priority Critical patent/CN207410329U/zh
Application granted granted Critical
Publication of CN207410329U publication Critical patent/CN207410329U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本实用新型公开了一种Pipeline SAR‑ADC装置,包括逐次逼近型模数转换模块和寄存器,其中,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块所述的逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接。本实用新型的逐次逼近型模数转换模块用于将输入其内的模拟信号转换成数字信号,并发送至寄存器;寄存器用于接收逐次逼近型模数转换模块输出的数字信号,并将N阶逐次逼近型模数转换模块输出的数字信号组合成流水线形式输出。本实用新型使用元器件少,便于实现,成本低,应用时能提升输出速率和分辨率。

Description

一种Pipeline SAR-ADC装置
技术领域
本实用新型涉及集成电路技术领域,具体是一种Pipeline SAR-ADC装置。
背景技术
模数转换器(ADC)作为将模拟信号转换成数字信号的关键器件,在航空航天与防务、汽车应用、软件无线电、消费电子、视频监控与图像采集、雷达通信等领域发挥着至关重要的作用。随着现代技术的不断发展,这些领域对速度和分辨率的要求不断提升,对模数转换器的要求也越来越高。
传统的模数转换器常常采用Pipeline-ADC和SAR-ADC两种结构,其中,Pipeline-ADC结构应用时存在以下缺点:第一、Pipeline-ADC受电容失配的影响较大,这导致Pipeline-ADC分辨率受到很大的限制;第二,Pipeline-ADC需要配备误差修正模块,这会增加ADC的功耗和面积,限制其在工业控制等领域的应用。SAR-ADC结构应用时存在以下缺点:因SAR-ADC采用逐渐逼近式的电压比较方法,导致其无法运用在高速的环境中,即SAR-ADC的采样速率低。
实用新型内容
本实用新型的目的在于解决传统模数转换器存在的分辨率低和采样速率低的问题,提供了一种Pipeline SAR-ADC装置,其具有Pipeline和SAR-ADC结构结合的优点,能提升输出速率和分辨率。
本实用新型解决上述问题主要通过以下技术方案实现:一种Pipeline SAR-ADC装置,包括逐次逼近型模数转换模块和寄存器,所述逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块所述的逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接;其中,
逐次逼近型模数转换模块,用于将输入其内的模拟信号转换成数字信号,并发送至寄存器;
寄存器,用于接收逐次逼近型模数转换模块输出的数字信号,并将N阶逐次逼近型模数转换模块输出的数字信号组合成流水线形式输出。
进一步的,所述逐次逼近型模数转换模块包括采样开关、电容阵列、比较器、逻辑控制模块及输出缓冲模块,所述采样开关和电容阵列的数量均为两个,两个所述的采样开关与两个电容阵列的输入端一一对应连接,两个所述的电容阵列的输出端分别连接比较器的同相输入端和反相输入端;所述比较器的输出端与逻辑控制模块的输入端连接,所述逻辑控制模块的数字控制输出端与电容阵列的数字位控制输入端连接,逻辑控制模块的输出端与输出缓冲模块的输入端连接。
进一步的,任意相邻两块逐次逼近型模数转换模块之间的线路上均设有信号放大电路。
综上所述,本实用新型具有以下有益效果:(1)本实用新型整体结构简单,使用元器件少,便于实现,成本低,本实用新型采用SAR-ADC电路结构和Pipeline运作方式相结合,可有效的提高ADC的输出速率。
(2)本实用新型采用全差分式的结构,能降低噪声和电容失配的干扰。
(3)本实用新型应用时进行逐步量程划分,能把全量程从最大的(第一级)到最小的(N级)进行划分,每级都进行SAR-ADC的转换,然后组成Pipeline(流水线)形式重组输出,使得最终输出的分辨率大大的提升。
附图说明
此处所说明的附图用来提供对本实用新型实施例的进一步理解,构成本申请的一部分,并不构成对本实用新型实施例的限定。在附图中:
图1为本实用新型一个具体实施例的框图;
图2为本实用新型一个具体实施例中逐次逼近型模数转换模块的框图;
图3为本实用新型一个具体实施例的整体电压仿真结果示意图;
图4为本实用新型一个具体实施例的局部电压仿真结果示意图。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚明白,下面结合实施例和附图,对本实用新型作进一步的详细说明,本实用新型的示意性实施方式及其说明仅用于解释本实用新型,并不作为对本实用新型的限定。
实施例1:
如图1所示,一种Pipeline SAR-ADC装置,包括逐次逼近型模数转换模块和寄存器,其中,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块逐次逼近型模数转换模块顺次连接形成N阶。本实施例中每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,N阶逐次逼近型模数转换模块输入信号的次序为:第一阶逐次逼近型模数转换模块、第二阶逐次逼近型模数转换模块、……、第N阶逐次逼近型模数转换模块。本实施例在具体设置时,任意相邻两块逐次逼近型模数转换模块之间的线路上均设有信号放大电路。
其中图1的结构体现出将N个逐次逼近型数模转换模块用流水线型的方式运作,和传统逐次逼近型数模转换器相比,该系统能显著地提高模数转换速度。图2体现出该系统是差分结构,和传统逐次逼近型数模转换器相比,差分输入差分比较的结构能有效的抑制输入噪声对输出结果的影响。除此之外,差分结构还能有效的降低信号共模误差对输出的影响。
本实施例的每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接,逐次逼近型模数转换模块,用于将输入其内的模拟信号转换成数字信号,并发送至寄存器;寄存器用于接收逐次逼近型模数转换模块输出的数字信号,并将N阶逐次逼近型模数转换模块输出的数字信号组合成流水线形式输出。
本实施例应用时,模拟输入信号Vin进入第一阶逐次逼近型模数转换模块,通过第一阶逐次逼近型模数转换模块把模拟信号转成N1位数字信号D1储存至寄存器。由第一阶逐次逼近型模数转换模块输出的残余电压Vo1经信号放大电路放大成电压Vi2,电压Vi2经第二阶逐次逼近型模数转换模块把模拟信号转成N2位数字信号D2储存至寄存器,由第二阶逐次逼近型模数转换模块输出的残余电压Vo2经信号放大电路放大成电压Vi3。以此类推,在最后一阶输入信号ViN进入第N阶逐次逼近型模数转换模块后,把模拟信号转成Nn位数字信号Dn。最后D1,D2…Dn以Pipeline(流水线)形式组合成输出(N1+N2+…+Nn)位数字信号Dout
实施例2:
如图2所示,本实施例在实施例1的基础上做出了如下进一步限定:本实施例的逐次逼近型模数转换模块包括采样开关、电容阵列、比较器、逻辑控制模块及输出缓冲模块,其中,电容阵列设有IN、OUT、G、H、L及C1-N引脚,逻辑控制模块设有IN、OUT、CLK、C1(1-N)及C2(1-N)引脚。本实施例中采样开关和电容阵列的数量均为两个,两个采样开关分别为采样开关SAMP1和采样开关SAMP2,采样开关SAMP1和采样开关SAMP2分别与两个电容阵列的IN输入端一一对应连接,输入电压Vip(t)由采样开关SAMP1输入,输入电压Vin(t)由采样开关SAMP2输入。两个电容阵列的OUT输出端分别连接比较器的同相输入端和反相输入端。比较器的输出端与逻辑控制模块的IN输入端连接,逻辑控制模块的C1(1-N)数字控制输出端与一个电容阵列的C1-N数字位控制输入端连接,逻辑控制模块的C2(1-N)数字控制输出端与另一个电容阵列的C1-N数字位控制输入端连接,逻辑控制模块的OUT输出端与输出缓冲模块的输入端连接。
本实施例应用时,两个电容阵列的H端输入参考高电压VrefH,两个电容阵列的L端输入参考低电压VrefL,两个电容阵列的G端输入地电压GND,逻辑控制模块的CLK时钟输入端输入时钟Clock信号。在采样阶段时,采样开关SAMP1、采样开关SAMP2闭合,差分式正端输入电压Vip(t)通过采样开关SAMP1形成Vip(z)进入一个电容阵列,负端输入电压Vin(t)通过采样开关SAMP2形成Vin(z)进入另一个电容阵列。在比较阶段时,采样开关SAMP1、采样开关SAMP2断开,比较器CMP比较两个电容阵列输出电压Vp和Vn之间的大小,从而确定比较器CMP的输出逻辑Dcmp输入至逻辑控制模块。根据输出电压值输入到逻辑控制模块的IN输入端,逻辑控制模块从C1(1-N)输出相应数字位置的控制信号至一个电容阵列的控制端口C1-N,以及从C2(1-N)输出相应数字位置的控制信号至另一个电容阵列的控制端口C1-N,进而消除两个电容阵列对应该数字位置内部储存的电荷,同时也记下该数字位置的相应数字数据。完成一次比较程序后,逻辑控制模块以同样的方式逐次循环地消除电容阵列内部储存的电荷,来完成全部数字位置的输出数据,最后以流水线(pipeline)的形式输出最终数字数据Dout。由具体需求可选择添加输出缓冲模块输出缓冲信号Dbout
本实施例应用并实现了一个16位Pipeline SAR-ADC装置,其采样速率为33kHz,参考电压为2.5V,输入信号从0V变化至2.5V。输出结果为有效位数(ENOB)达到16位,积分非线性(INL)小于0.5LSB,微分非线性(DNL)小于0.5LSB。图3及图4为该电路的一个实例应用仿真图。仿真方法是将16位Pipeline SAR-ADC系统的输出数字信号通过一个理想的DAC,由DAC输出的模拟信号与输入的模拟信号就行比较。其中图3所示坐标系中上方的线条是从0V变化至2.5V的电压输入信号,下方的线条是该电路由输出数字信号转换成的模拟信号。从图3可知,该电路的电压输出信号呈线性变化而且和电压输入信号基本相符。图4为局部电压仿真结果图,较为平整的线条是输入的模拟信号,较为曲折的线条是由输出的数字信号转换成的模拟信号。由图可得,由输出的数字信号转换成的模拟信号基本呈现阶梯状,符合预期。
以上所述的具体实施方式,对本实用新型的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本实用新型的具体实施方式而已,并不用于限定本实用新型的保护范围,凡在本实用新型的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (3)

1.一种Pipeline SAR-ADC装置,其特征在于,包括逐次逼近型模数转换模块和寄存器,所述逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块所述的逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接;其中,
逐次逼近型模数转换模块,用于将输入其内的模拟信号转换成数字信号,并发送至寄存器;
寄存器,用于接收逐次逼近型模数转换模块输出的数字信号,并将N阶逐次逼近型模数转换模块输出的数字信号组合成流水线形式输出。
2.根据权利要求1所述的一种Pipeline SAR-ADC装置,其特征在于,所述逐次逼近型模数转换模块包括采样开关、电容阵列、比较器、逻辑控制模块及输出缓冲模块,所述采样开关和电容阵列的数量均为两个,两个所述的采样开关与两个电容阵列的输入端一一对应连接,两个所述的电容阵列的输出端分别连接比较器的同相输入端和反相输入端;所述比较器的输出端与逻辑控制模块的输入端连接,所述逻辑控制模块的数字控制输出端与电容阵列的数字位控制输入端连接,逻辑控制模块的输出端与输出缓冲模块的输入端连接。
3.根据权利要求1或2所述的一种Pipeline SAR-ADC装置,其特征在于,任意相邻两块逐次逼近型模数转换模块之间的线路上均设有信号放大电路。
CN201721636393.0U 2017-11-29 2017-11-29 一种Pipeline SAR-ADC装置 Active CN207410329U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721636393.0U CN207410329U (zh) 2017-11-29 2017-11-29 一种Pipeline SAR-ADC装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721636393.0U CN207410329U (zh) 2017-11-29 2017-11-29 一种Pipeline SAR-ADC装置

Publications (1)

Publication Number Publication Date
CN207410329U true CN207410329U (zh) 2018-05-25

Family

ID=62317231

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721636393.0U Active CN207410329U (zh) 2017-11-29 2017-11-29 一种Pipeline SAR-ADC装置

Country Status (1)

Country Link
CN (1) CN207410329U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107786206A (zh) * 2017-11-29 2018-03-09 四川知微传感技术有限公司 一种Pipeline SAR‑ADC系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107786206A (zh) * 2017-11-29 2018-03-09 四川知微传感技术有限公司 一种Pipeline SAR‑ADC系统
CN107786206B (zh) * 2017-11-29 2024-02-02 四川知微传感技术有限公司 一种Pipeline SAR-ADC系统

Similar Documents

Publication Publication Date Title
CN102045067B (zh) 提高逐次逼近adc输出信噪比的转换和校准算法及adc
US10135457B2 (en) Successive approximation register analog-digital converter having a split-capacitor based digital-analog converter
CN107769784B (zh) 一种过采样式Pipeline SAR-ADC系统
US8947286B2 (en) Analog/digital converter
CN109889199B (zh) 一种带斩波稳定的σδ型和sar型混合型adc
US11418209B2 (en) Signal conversion circuit utilizing switched capacitors
CN109120268A (zh) 一种动态比较器失调电压校准方法
EP3567720B1 (en) Mismatch and reference common-mode offset insensitive single-ended switched capacitor gain stage
JP6372102B2 (ja) アナログデジタル変換回路
Fan et al. High-resolution SAR ADC with enhanced linearity
CN111711453B (zh) 逐次逼近型模数转换器
JP2015211391A (ja) Ad変換器及びad変換方法
CN104283562A (zh) 逐次逼近型模数转换装置
CN110401447B (zh) 一种无运放mdac型时间域adc结构
CN111034052B (zh) 用于在不具有附加有源电路的sar adc中启用宽输入共模范围的方法和装置
US20200162093A1 (en) A/d converter
CN107786206B (zh) 一种Pipeline SAR-ADC系统
CN114401006A (zh) 一种逐次逼近型adc的电容校准方法
CN207410329U (zh) 一种Pipeline SAR-ADC装置
CN110176930B (zh) 测量传输曲线跳变高度的多位分辨率子流水线结构
CN207504850U (zh) 一种过采样式Pipeline SAR-ADC装置
CN215420236U (zh) 一种用于sar adc的量化器电路
CN108075778B (zh) 一种Pipeline SAR-ADC电路结构
CN107517059B (zh) 一种提高模数转换器转换速度的电路及方法
TWI763525B (zh) 類比數位轉換器及其操作方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant