CN207282519U - 一种薄膜led芯片结构 - Google Patents

一种薄膜led芯片结构 Download PDF

Info

Publication number
CN207282519U
CN207282519U CN201721210860.3U CN201721210860U CN207282519U CN 207282519 U CN207282519 U CN 207282519U CN 201721210860 U CN201721210860 U CN 201721210860U CN 207282519 U CN207282519 U CN 207282519U
Authority
CN
China
Prior art keywords
layer
doped layer
thickness
led chip
top electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201721210860.3U
Other languages
English (en)
Inventor
李树强
陈芳
施维
王光绪
江风益
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanchang Guiji Semiconductor Technology Co ltd
Nanchang University
Original Assignee
NANCHANG HUANGLV LIGHTING CO Ltd
Nanchang University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NANCHANG HUANGLV LIGHTING CO Ltd, Nanchang University filed Critical NANCHANG HUANGLV LIGHTING CO Ltd
Priority to CN201721210860.3U priority Critical patent/CN207282519U/zh
Application granted granted Critical
Publication of CN207282519U publication Critical patent/CN207282519U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Led Devices (AREA)

Abstract

本实用新型公开了一种薄膜LED芯片结构,该芯片结构包括:基板底面金属层、键合基板、键合及光反射金属层、绝缘介质层、下电极、下掺杂层、非掺杂发光层、上掺杂层、粗化面、上欧姆接触层、上电极,特征是:上电极与下电极呈交错排列,上掺杂层的厚度大于下掺杂层的厚度。上掺杂层的厚度与下掺杂层的厚度之比r满足2≤r≤6,两个相邻上电极的分支间距w满足50微米≤w≤120微米。本实用新型能够使芯片上掺杂层和下掺杂层注入的载流子最大限度地在上电极对应的非掺杂发光区之外产生辐射复合发光,可以减少光传输到上电极下方区域的几率,从而减少上电极的光遮挡效应,可有效提高薄膜LED芯片的电光转换效率。

Description

一种薄膜LED芯片结构
技术领域
本实用新型涉及半导体发光器件领域,尤其是涉及一种高电光转换效率的薄膜LED芯片结构。
背景技术
半导体发光二极管(Light-Emitting Diodes,LED)是利用半导体材料中电子和空穴发生辐射复合将电能转化为光能的器件。LED跟白炽灯、荧光灯等传统光源相比,具有长寿命、高效率、节能、环保的有点,被公认为二十一世纪的绿色光源。
为提高LED芯片的电光转换效率,将MOCVD生长的LED外延材料转移到硅、锗、碳化硅、铜等基板上制备所谓的薄膜LED芯片非常有效。
薄膜LED芯片的有效出光面为芯片顶面,因此芯片顶面上的上电极一般设计成包含若干分支的枝杈状结构,相邻两个上电极之间的表面区做粗化处理,以减少全反射损耗,以提高LED的光输出效率。
图1为典型薄膜LED芯片的截面示意图,其结构包括:100基板底面金属层、101键合基板、102键合及光反射金属层、103绝缘介质层、104下电极、105下掺杂层、106非掺杂发光层、107上掺杂层、108粗化面、109上欧姆接触层、110上电极。
由于上电极在出光面上,电极金属和上欧姆接触层对光有吸收和向内部反射的作用,自非掺杂发光层传输到上电极区域的光不能形成有效的输出。
图2为薄膜LED芯片载流子注入路径示意图。从图中可以看到,若上掺杂层107的厚度tup和下掺杂层105的厚度tlow设计不合理,上下两侧注入的载流子会在上电极110对应的非掺杂发光层106发生辐射复合,发出的光在向上传输时会被上电极110吸收或反射回发光区,产生光遮挡效应,无法形成有效光输出。
因此,对薄膜LED芯片的结构进行优化设计,使薄膜LED芯片的上掺杂层107和下掺杂层105注入的载流子最大限度地在上电极110对应的非掺杂发光区之外产生辐射复合发光,可以减少光传输到上电极110下方区域的几率,从而减少上电极110的光遮挡效应,可有效提高薄膜LED芯片的电光转换效率。
发明内容
本实用新型提供一种能有效减少上电极对应区域载流子流入、减少上电极的光遮挡效应、可有效提高薄膜LED芯片电光转换效率的薄膜LED芯片结构。
一种薄膜LED芯片结构,包括:基板底面金属层、键合基板、键合及光反射金属层、绝缘介质层、下电极、下掺杂层、非掺杂发光层、上掺杂层、粗化面、上欧姆接触层、上电极,特征是:上电极与下电极呈交错排列,上掺杂层的厚度大于下掺杂层的厚度。
上掺杂层的厚度与下掺杂层的厚度之比r满足2≤r≤6。
两个相邻上电极的分支间距w满足50微米≤w≤120微米。
本实用新型是在传统薄膜LED芯片结构的基础上将上电极与下电极设计成交错排列,且上掺杂层的厚度大于下掺杂层的厚度,上掺杂层和下掺杂层的厚度通过外延材料生长时的速度和时间控制,电极排列和两个相邻上电极的分支间距通过光刻版图设计实现,这样就能够使薄膜LED芯片的上掺杂层和下掺杂层注入的载流子最大限度地在上电极对应的非掺杂发光区之外产生辐射复合发光,可以减少光传输到上电极下方区域的几率,从而减少上电极的光遮挡效应,可有效提高薄膜LED芯片的电光转换效率。
附图说明
图1为典型薄膜LED芯片截面示意图;
图2为薄膜LED芯片载流子注入路径示意图;
图3为本实用新型的薄膜LED芯片结构示意图;
图4为制备N面为出光面的AlGaInP薄膜LED芯片设计的外延材料结构示意图;
图5为N面为出光面的AlGaInP薄膜LED芯片结构示意图;
附图中标记说明:
图1中:100:基板底面金属层,101:键合基板,102:键合及光反射金属层,103:绝缘介质层,104:下电极,105:下掺杂层,106:非掺杂发光层,107:上掺杂层,108:粗化面,109:上欧姆接触层,110上电极;
图2中:205:下掺杂层,206:非掺杂发光层,207:上掺杂层;
图3中:300:基板底面金属层,301:键合基板,302:键合及光反射金属层,303:绝缘介质层,304:下电极,305:下掺杂层,306:非掺杂发光层,307:上掺杂层,308:粗化面,309:上欧姆接触层,310上电极;
图4中:411:砷化镓衬底,412:腐蚀阻挡层,409:上欧姆接触层,407:上掺杂层,4072:N型限制层4,4071:N型粗化层,406非掺杂发光层,4062:非掺杂多量子阱有源层,4061:非掺杂空间层A,4063:非掺杂空间层B,405:下掺杂层,4051:P型限制层,4052:P型电流扩展层;
图5中:500:基板底面金属层,501:键合基板,504:下电极,505:下掺杂层,506:非掺杂发光层,507:上掺杂层,509:上欧姆接触层,510上电极。
具体实施方式
下面结合附图,以N面作为出光面的AlGaInP薄膜LED芯片为实施例对本实用新型进行详细说明。
首先利用常规的MOCVD制备图4所示的外延材料,其包括如下各层:砷化镓衬底411,腐蚀阻挡层412,上欧姆接触层409,上掺杂层407(由N型限制层4072、N型粗化层4071组成),非掺杂发光层406(由非掺杂多量子阱有源层4062、非掺杂空间层A 4061和非掺杂空间层B 4063组成),下掺杂层405(由P型限制层4051和P型电流扩展层4052组成),具体制备方法如下:
A、砷化镓衬底411热处理:将砷化镓衬底411放到MOCVD设备生长室内,H2气氛下升温到700±50℃处理5∽20分钟;
B、腐蚀阻挡层412生长:反应室温度升高到720±40℃,通入TMGa、TMIn、PH3作为反应物,生长200∽500nm厚度的Ga0.5In0.5P层,并利用Si作为n型掺杂元素,掺杂浓度为5∽20E17cm-3
C、上欧姆接触层409生长:反应室温度720±40℃下通入TMGa和AsH3生长厚度为0.1∽0.3μm的砷化镓,利用Si作为n型掺杂元素,掺杂浓度为1∽4E18cm-3
D、上掺杂层407生长:反应室温度720±40℃下通入TMGa、TMAl、TMIn、PH3生长厚度为4∽7μm的(AlxGa1-x)0.5In0.5P(0.5≤x≤1)N型粗化层4071和0.3∽1μm的(AlxGa1-x)0.5In0.5P(0.6≤x≤1)N型限制层4072,两层均使用Si作为掺杂元素,掺杂浓度为1∽7E17cm-3
E、非掺杂发光层406生长:反应室温度720±40℃下通入TMGa、TMAl、TMIn、PH3生长厚度为非掺杂空间层A 4061、非掺杂多量子阱有源层4062和非掺杂空间层B 4063,其中,非掺杂空间层A 4061和非掺杂空间层A 4063为0.2∽0.5μm的(AlxGa1-x)0.5In0.5P(0.6≤x≤1),非掺杂多量子阱有源层4062为阱、垒分别为(AlxGa1-x)0.5In0.5P(0≤x≤0.3)、(AlxGa1-x)0.5In0.5P(0.4≤x≤0.6)多量子阱,其中阱、垒单层厚度为5∽20nm,量子阱周期数为15∽40对;
G、下掺杂层405生长:反应室温度720±40℃下通入TMGa、TMAl、TMIn、PH3生长厚度为0.3∽1um的(AlxGa1-x)0.5In0.5P(0.6≤x≤1)P型限制层4051,Mg作为P型掺杂,掺杂浓度为0.5∽1E18cm-3,然后将反应室温度提升到760±50℃,通入TMGa、PH3生长厚度为0.5∽1μm的GaP作为P型电流扩展层4051,利用Mg作为P型掺杂元素,掺杂浓度为1∽20E18cm-3
以上外延材料结构通过调整外延生长速率和时间确保上掺杂层407厚度大于下掺杂层405厚度,两者比值r满足2≤r≤6。
外延材料生长完毕后,利用常规的管芯制备工艺(金属蒸发、光刻、腐蚀、键合、合金、切割)制备图5所示的薄膜LED芯片,其中,键合基板501可以用硅、锗等导电导热材料,通过设计合适的电极光刻版图,使上电极510与下电极504交错排列,且两个相邻上电极510的分支间距w为50微米≤w≤120微米。

Claims (3)

1.一种薄膜LED芯片结构,包括:基板底面金属层、键合基板、键合及光反射金属层、绝缘介质层、下电极、下掺杂层、非掺杂发光层、上掺杂层、粗化面、上欧姆接触层、上电极,特征是:上电极与下电极呈交错排列,上掺杂层的厚度大于下掺杂层的厚度。
2.根据权利要求1所述的薄膜LED芯片结构,其特征在于:上掺杂层的厚度与下掺杂层的厚度之比r满足2≤r≤6。
3.根据权利要求1或2所述的薄膜LED芯片结构,其特征在于:两个相邻上电极的分支间距w满足50微米≤w≤120微米。
CN201721210860.3U 2017-09-20 2017-09-20 一种薄膜led芯片结构 Withdrawn - After Issue CN207282519U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721210860.3U CN207282519U (zh) 2017-09-20 2017-09-20 一种薄膜led芯片结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721210860.3U CN207282519U (zh) 2017-09-20 2017-09-20 一种薄膜led芯片结构

Publications (1)

Publication Number Publication Date
CN207282519U true CN207282519U (zh) 2018-04-27

Family

ID=61982547

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721210860.3U Withdrawn - After Issue CN207282519U (zh) 2017-09-20 2017-09-20 一种薄膜led芯片结构

Country Status (1)

Country Link
CN (1) CN207282519U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107482098A (zh) * 2017-09-20 2017-12-15 南昌大学 一种薄膜led芯片结构

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107482098A (zh) * 2017-09-20 2017-12-15 南昌大学 一种薄膜led芯片结构

Similar Documents

Publication Publication Date Title
JP7022997B2 (ja) 半導体素子およびこれを含む半導体素子パッケージ
CN104966770B (zh) 发光器件
KR101469979B1 (ko) 그룹 3족 질화물계 반도체 발광다이오드 소자 및 이의 제조방법
JP2015046598A (ja) 正孔注入層を備える半導体発光素子及びその製造方法
CN111819702A (zh) 一种红外发光二极管
KR101199187B1 (ko) 발광 다이오드 및 그 제조방법
WO2017101522A1 (zh) 发光二极管及其制作方法
KR20140020028A (ko) 자외선 발광 소자 및 발광 소자 패키지
CN107452861B (zh) 一种紫外led芯片及其制备方法
CN107958900B (zh) 一种垂直结构的发光二极管
CN107482098A (zh) 一种薄膜led芯片结构
CN207282519U (zh) 一种薄膜led芯片结构
KR100648812B1 (ko) 질화 갈륨계 발광 다이오드 및 그 제조방법
KR100751632B1 (ko) 발광 소자
KR20110117963A (ko) 질화물 반도체 발광 소자 및 그 제조방법
KR20070041203A (ko) 질화물계 발광 다이오드 및 그 제조방법
JP2012064647A (ja) 化合物系半導体発光素子およびその製造方法
KR102582184B1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
KR102648472B1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
KR100683446B1 (ko) 요철 버퍼층을 갖는 발광소자 및 그 제조방법
KR100836132B1 (ko) 질화물계 반도체 발광다이오드
CN217009212U (zh) Led芯片
CN114220894B (zh) 一种不可见光发光二极管及其制备方法
US20240162379A1 (en) Semiconductor device and manufacturing method therefor
KR100619415B1 (ko) 발광 다이오드

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: 999 No. 330031 Jiangxi province Nanchang Honggutan University Avenue

Co-patentee after: NANCHANG GUIJI SEMICONDUCTOR TECHNOLOGY Co.,Ltd.

Patentee after: Nanchang University

Address before: 330047 No. 235 East Nanjing Road, Jiangxi, Nanchang

Co-patentee before: NANCHANG HUANGLYU LIGHTING Co.,Ltd.

Patentee before: Nanchang University

CP03 Change of name, title or address
AV01 Patent right actively abandoned

Granted publication date: 20180427

Effective date of abandoning: 20230509

AV01 Patent right actively abandoned

Granted publication date: 20180427

Effective date of abandoning: 20230509

AV01 Patent right actively abandoned
AV01 Patent right actively abandoned