CN206757616U - 一种ssd控制芯片的布版结构 - Google Patents

一种ssd控制芯片的布版结构 Download PDF

Info

Publication number
CN206757616U
CN206757616U CN201720215637.1U CN201720215637U CN206757616U CN 206757616 U CN206757616 U CN 206757616U CN 201720215637 U CN201720215637 U CN 201720215637U CN 206757616 U CN206757616 U CN 206757616U
Authority
CN
China
Prior art keywords
subregions
cpu
sata
pll
nfc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201720215637.1U
Other languages
English (en)
Inventor
李华东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ramaxel Technology Shenzhen Co Ltd
Original Assignee
Ramaxel Technology Shenzhen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ramaxel Technology Shenzhen Co Ltd filed Critical Ramaxel Technology Shenzhen Co Ltd
Priority to CN201720215637.1U priority Critical patent/CN206757616U/zh
Application granted granted Critical
Publication of CN206757616U publication Critical patent/CN206757616U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Microcomputers (AREA)

Abstract

本实用新型公开了一种SSD控制芯片的布版结构,其特征在于将控制芯片划分为5大分区,分别为SATA分区、DDR分区、PLL分区、CPU分区和NFC分区,所述DDR分区设置在控制芯片的最左边;所述NFC分区设置控制芯片的底边位置;SATA分区、PLL分区和CPU分区设置在NFC分区的上面;PLL分区设置在控制芯片的中心位置;所述PLL分区设置在SATA分区和CPU分区之间,且靠近SATA分区和CPU分区。充分考虑了PLL分区、CPU分区、SATA分区、DDR分区和四个NAND通道的相对位置,考虑了数据流,并兼顾了系统设计要求,最大限度的利用面积,并最大限度的降低噪声对性能的影响同时功耗最优。

Description

一种SSD控制芯片的布版结构
技术领域
本实用新型涉及集成芯片制造设备,特别涉及一种SSD控制芯片的布版结构。
背景技术
为了满足嵌入式系统市场对于成本、功能和功耗的要求,SoC技术已经成为一种发展趋势。SoC技术是以超深亚微米工艺和知识产权IP(Intel lectual Property)核复用为支撑,其设计观念与传统设计观念完全不同。在SoC设计中,设计者面对的不再是电路芯片;而是能实现设计功能的IP模块库。SoC设计不能一切从头开始,要将设计建立在较高的基础之上,利用已有的IP核进行设计重用。建立在IP核基础上的系统级芯片设计技术,使设计方法从传统的电路级设计转向系统级设计。SSD(固态硬盘)控制器是固态硬盘的核心控制部件,该控制部件就是现在更多的都在采用SoC技术,因此就要求在最小的面积上实现各类IP集成;由于面积的限制因此散热问题将该设计的一个重要挑战,要求芯片尽可能做到功耗低,由于各类IP核是固定的无法做出设计变更,因此只能通过优化各个IP核的排布和连接关系来降低功耗。
实用新型内容
本实用新型所要解决的技术问题是如何在较小的面积上通过调整芯片上各个IP核的排布来实现低功耗要求。
为了解决上述技术问题,本实用新型设计了一种SSD控制芯片的布版结构,其特征在于将控制芯片划分为5大分区,分别为SATA分区、DDR分区、PLL分区、CPU分区和NFC分区,所述DDR分区设置在控制芯片的最左边;所述NFC分区设置控制芯片的底边位置;SATA分区、PLL分区和CPU分区设置在NFC分区的上面;PLL分区设置在控制芯片的中心位置;所述PLL分区设置在SATA分区和CPU分区之间,且尽可能靠近SATA分区和CPU分区。
所述的SSD控制芯片的布版结构,其特征在于所述DDR分区内部的DDR芯 片呈L形排列。
所述的SSD控制芯片的布版结构,其特征在于所述CPU分区的时钟输入端设置在左侧,所述SATA分区的时钟输入端设置在右侧。
所述的SSD控制芯片的布版结构,其特征在于所述NFC分区上设有4个通道的NFCPHY。
述的SSD控制芯片的布版结构,其特征在于所述的CPU分区的GPIO设置在右侧。
实施本实用新型具有如下有益效果:充分考虑了PLL分区、CPU分区、SATA分区、DDR分区和四个NAND通道的相对位置,考虑了数据流,并兼顾了系统设计要求,最大限度的利用面积,并最大限度的降低噪声对性能的影响同时功耗最优。
附图说明
图1是SSD控制芯片的布版结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
图1是SSD控制芯片的布版结构示意图;根据SSD控制芯片的系统组成和集成的IP特点,将SSD控制芯片划分为5个主要分区:SATA分区1、DDR分区2、PLL分区3、CPU分区4和NFC分区5,DDR分区2设置在控制芯片的最左边;NFC分区5设置控制芯片的底边位置;SATA分区1、PLL分区3和CPU分区4设置在NFC分区5的上面;PLL分区3设置在控制芯片的中心位置;所述PLL分区3设置在SATA分区1和CPU分区4之间,且尽可能靠近SATA分区1和CPU分区4。
SATA分区1包括SATA control和SATA PHY,考虑到SATA差分输出信号,以及外部差分信号PCB走线,并将SATA分区1尽可能靠近PLL分区放置,既保 证了从PLL分区输入到SATA分区的参考时钟的正确性,又保证了外部差分信号PCB走线不交叉,提高了信号质量。
DDR分区2包括DDR control和DDR PHY。考虑到外接DDR颗粒在PCB板上的布局,数据和命令的走线,“L”型的DDR,放在芯片的最左边,保证了数据流以及降低PCB的走线难度。
PLL分区3包括两组PLL电路,PLL分区尽可能设置在芯片的中间位置,左边设置SATA分区,右边设置CPU分区。保证了整个芯片时钟输入的均匀,保证了SATA分区的时钟信号干净,同时还保证了高速CPU分区的时钟信号的完整。同时将PLL分区与左右两边的高速模块SATA PHY和CPU有一定的间距,保证了PLL工作不受干扰,提高了信号的完整性。
CPU分区4为整个控制器的CPU,此位置距离PLL近,保证高速时钟信号完整性,右侧为低速GPIO,合理利用了位置。
NFC分区5包括NFC Controller以及四个通道的NFC PHY。下方四个长方形为四个NFC PHY。正下方和右侧为四通道的NFC对应的PAD。次布局充分利用CH I P面积,并充分考虑外面颗粒的链接,降低PCB走线难度。
以上所揭露的仅为本实用新型一种实施例而已,当然不能以此来限定本实用新型之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本实用新型权利要求所作的等同变化,仍属于实用新型所涵盖的范围。

Claims (5)

1.一种SSD控制芯片的布版结构,其特征在于将控制芯片划分为5大分区,分别为SATA分区、DDR分区、PLL分区、CPU分区和NFC分区,所述DDR分区设置在控制芯片的最左边;所述NFC分区设置控制芯片的底边位置;SATA分区、PLL分区和CPU分区设置在NFC分区的上面;PLL分区设置在控制芯片的中心位置;所述PLL分区设置在SATA分区和CPU分区之间,且靠近SATA分区和CPU分区。
2.根据权利要求1所述的SSD控制芯片的布版结构,其特征在于所述DDR分区内部的DDR芯片呈L形排列。
3.根据权利要求2所述的SSD控制芯片的布版结构,其特征在于所述CPU分区的时钟输入端设置在左侧,所述SATA分区的时钟输入端设置在右侧。
4.根据权利要求3所述的SSD控制芯片的布版结构,其特征在于所述NFC分区上设有4个通道的NFC PHY。
5.根据权利要求1至4任意一项所述的SSD控制芯片的布版结构,其特征在于所述的CPU分区的GPIO设置在右侧。
CN201720215637.1U 2017-03-07 2017-03-07 一种ssd控制芯片的布版结构 Expired - Fee Related CN206757616U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201720215637.1U CN206757616U (zh) 2017-03-07 2017-03-07 一种ssd控制芯片的布版结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201720215637.1U CN206757616U (zh) 2017-03-07 2017-03-07 一种ssd控制芯片的布版结构

Publications (1)

Publication Number Publication Date
CN206757616U true CN206757616U (zh) 2017-12-15

Family

ID=60609865

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201720215637.1U Expired - Fee Related CN206757616U (zh) 2017-03-07 2017-03-07 一种ssd控制芯片的布版结构

Country Status (1)

Country Link
CN (1) CN206757616U (zh)

Similar Documents

Publication Publication Date Title
CN106063396A (zh) 用于基座之间通信的无线缆连接设备和方法
US7916494B1 (en) Printed circuit board
WO2015068225A1 (ja) 信号伝送回路及びプリント基板
CN103577366A (zh) 便携式电子装置及其数据传输方法
US8683413B2 (en) Method for making high-speed ceramic modules with hybrid referencing scheme for improved performance and reduced cost
CN103533746A (zh) 改进叠层结构的高密度互连集成印制电路板及其制作方法
CN206757616U (zh) 一种ssd控制芯片的布版结构
CN107484344B (zh) 基于核心芯片pin脚的pcb布局方法
CN103491708A (zh) 一种高密度互连集成印制电路板及其制作方法
CN203689288U (zh) 整机柜及其节点服务器
CN108112165B (zh) 一种电源过孔结构及电源过孔摆放设计方法
CN112770492A (zh) 一种高速信号过孔的设计方法、系统及存储介质
CN207503228U (zh) 一种多通道ssd控制芯片的布版结构
US11928414B2 (en) Chip and pinout design method therefor
US20210195752A1 (en) Secondary development and revision method of motherboard based on heat management
CN204539622U (zh) 一种pcb板的电路结构
CN109246926A (zh) 一种pcb布设方法及装置
CN206312041U (zh) 一种基于单片机的一体机模板块
CN202077197U (zh) 一种usb无线网卡
TWI509386B (zh) 主機板及於主機板設置記憶體插槽之方法
KR101886723B1 (ko) 접지 라우팅 장치 및 방법
CN213305847U (zh) 一种优化bga内过孔串扰的pcb结构
CN103228099A (zh) Bga焊盘与埋孔对位检验结构
CN203504940U (zh) 散热装置
CN207927024U (zh) 一种机器人主板pcb

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20171215

CF01 Termination of patent right due to non-payment of annual fee