CN206236667U - 一种新型sot23 26排芯片框架 - Google Patents

一种新型sot23 26排芯片框架 Download PDF

Info

Publication number
CN206236667U
CN206236667U CN201621004041.9U CN201621004041U CN206236667U CN 206236667 U CN206236667 U CN 206236667U CN 201621004041 U CN201621004041 U CN 201621004041U CN 206236667 U CN206236667 U CN 206236667U
Authority
CN
China
Prior art keywords
chip mount
chip
sot23
row
mount unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201621004041.9U
Other languages
English (en)
Inventor
罗天秀
樊增勇
张明聪
许兵
任伟
李宁
胡敏
吴子斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Advanced Power Semiconductor Co Ltd
Original Assignee
Chengdu Advanced Power Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Advanced Power Semiconductor Co Ltd filed Critical Chengdu Advanced Power Semiconductor Co Ltd
Priority to CN201621004041.9U priority Critical patent/CN206236667U/zh
Application granted granted Critical
Publication of CN206236667U publication Critical patent/CN206236667U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Abstract

本实用新型涉及一种半导体封装制造技术,具体涉及一种新型SOT23 26排芯片框架,包括用于承装芯片的矩形框架,所述框架上设有多个芯片安装单元,所述芯片安装单元与SOT23的封装形式相适应,在每个芯片安装单元两侧的框架上设有用于安放引脚的引脚槽,芯片安装单元之间为间隙框架部,所述间隙框架部上与引脚槽对应设有分隔凹槽。该框架通过在间隙框架部上与引脚槽对应设计分隔凹槽,满足引脚布置的空间需求,减小芯片安装单元之间的间隙,利于布置更多的芯片安装单元,提高材料利用率。

Description

一种新型SOT23 26排芯片框架
技术领域
本实用新型涉及一种半导体封装制造技术,特别是一种新型SOT23 26排芯片框架。
背景技术
引线框架的主要功能是为芯片提供机械支撑的载体,作为导电介质内外连接芯片电路而形成电信号通路,并与封装外壳一同向外散发芯片工作时产生的热量,构成散热通道,它是一种借助于键合金丝实现芯片内部电路引出端与外引线的电气连接,形成电气回路的关键结构件,绝大部分的半导体集成块中都需要使用引线框架,是电子信息产业中重要的基础材料。芯片封装形式为SOT23(SOT是小型电子元器件的芯片封装单元型号,23表示封装后单个芯片的引脚为3个,其中在封装单元的一侧引脚为2个,另外一相对侧的引脚为1个,且封装后的单个芯片封装部为立方体形结构,其中安装芯片的芯片安装部的尺寸为长2.9mm、宽1.3mm)时,由于传统的芯片封装工艺技术限制,要在相同的引线框架尺寸布置更多的芯片,就显得较为困难,使得材料的利用率不高。
随着工艺水平的不断提高,现已设计出能大大提高框架利用率的框架产品,如SOT23E引线框架,在尺寸为长300mm、宽93mm框架上,布置24列、24排的芯片安装单元,能布置1728个芯片;但由于SOT23封装形式自身的结构特点,必须在框架上预留安装封装部两侧引脚的空间,所以在框架上布置芯片安装单元的间隙仍然很难控制到很小,所以框架的利用率仍然不高,要想达到最佳的材料利用率,有必要针对SOT23封装形式对框架进行进一步的优化设计。
实用新型内容
本实用新型的发明目的在于:针对SOT23封装形式的芯片安装框架,由于封装形式自身的结构特点及生产制造工艺水平限制,必须在框架上预留引脚的布置空间,使得芯片安装单元之间的间隙很难设计得很小,材料利用率仍然不高的技术问题,提供一种新型SOT23 26排芯片框架,该框架通过在间隙框架部上与引脚槽对应设计分隔凹槽,满足引脚布置的空间需求,减小芯片安装单元之间的间隙,利于布置更多的芯片安装单元,提高材料利用率。
为了实现上述目的,本实用新型采用的技术方案为:
一种新型SOT23 26排芯片框架,包括用于承装芯片的矩形框架,所述框架上设有多个芯片安装单元,所述芯片安装单元与SOT23的封装形式相适应,在每个芯片安装单元两侧的框架上设有用于安放引脚的引脚槽,芯片安装单元之间为间隙框架部,所述间隙框架部上与引脚槽对应设有分隔凹槽。
该框架通过在间隙框架部上与引脚槽对应设计分隔凹槽,使得在芯片安装单元之间的间隙很小时也能满足引脚布置的空间需求,减小芯片安装单元之间的间隙,利于布置更多的芯片安装单元,提高材料利用率。
作为本实用新型的优选方案,所述芯片安装单元的长边与框架长边平行布置。由于芯片安装单元也为矩形面,将芯片安装单元的长边和框架长边平行布置,有利于在相同大小的框架上布置更多的芯片安装单元。
作为本实用新型的优选方案,所述芯片安装单元的引脚槽从其2条长边侧部引出。引脚槽从芯片安装单元的长边侧部引出,与SOT23封装形式相适应。
作为本实用新型的优选方案,相邻的2个芯片安装单元之间的引脚槽错位布置。具体可以在相邻的2个芯片安装单元的相邻两条长边上,分别设置2个引脚槽和1个引脚槽,这样就可以将引脚槽错位设置,利于减小芯片安装单元之间的间隙尺寸。
作为本实用新型的优选方案,所述间隙框架部与其两侧的引脚槽对应布置间隔凹槽,在间隙框架部的一侧为双引脚间隔凹槽,另一侧为单引脚间隔凹槽。由于相邻的2个芯片安装单元之间的引脚槽是错位布置的,使得间隙框架部上的间隔凹槽可以更合理地布置,可在间隙框架部的两侧分别对应设置双引脚间隔凹槽和单引脚间隔凹槽,即满足引脚的布置的需求,又可减小芯片安装单元之间的间隙尺寸,大大提高材料利用率。
作为本实用新型的优选方案,所述框架的长为252±0.1mm,宽为73±0.04mm。
作为本实用新型的优选方案,在所述框架上布置有26排、28列芯片安装单元,每个芯片安装单元内布置2个并排的芯片安装部。
作为本实用新型的优选方案,所述芯片安装单元的尺寸为长7.1mm、宽2.62mm,两列芯片安装单元为一个布置区域,相邻的布置区域之间设有纵向的区域分隔槽。在框架上布置26排、28列芯片安装单元,而每个芯片安装单元内布置2个并排的芯片安装部,所以在该框架上一共能布置1456个芯片安装部,比之前的SOT23引线框架,在尺寸为长252mm、宽73mm框架上,只能布置28列、20排的芯片安装单元,因此只能布置1120个芯片安装部,大大提高材料的利用率;从尺寸方面来看,长度方向芯片安装单元所占尺寸为:7.1*28=198.8mm,宽度方向芯片安装单元所占尺寸为:26*2.62=68.12mm,框架的尺寸完全满足芯片安装单元布置的需求,还留有足够的尺寸设置区域分隔槽,这是正是由于在芯片安装单元之间的间隙框架部上设分隔凹槽、以及在每个芯片安装单元内布置2个并排的芯片安装部综合带来的技术效果。
作为本实用新型的优选方案,在同一布置区域内的两列芯片安装单元之间还设有多个封装定位孔,多个所述封装定位孔成列布置。
综上所述,由于采用了上述技术方案,本实用新型的有益效果是:
1、该框架通过在间隙框架部上与引脚槽对应设计分隔凹槽,使得在芯片安装单元之间的间隙很小时也能满足引脚布置的空间需求,减小芯片安装单元之间的间隙,利于布置更多的芯片安装单元,提高材料利用率;
2、由于芯片安装单元也为矩形面,将芯片安装单元的长边和框架长边平行布置,有利于在相同大小的框架上布置更多的芯片安装单元;引脚槽从芯片安装单元的长边侧部引出,与SOT23封装形式相适应;
3、由于相邻的2个芯片安装单元之间的引脚槽是错位布置的,使得间隙框架部上的间隔凹槽可以更合理地布置,可在间隙框架部的两侧分别对应设置双引脚间隔凹槽和单引脚间隔凹槽,即满足引脚的布置的需求,又可减小芯片安装单元之间的间隙尺寸,大大提高材料利用率;
4、在框架上布置26排、28列芯片安装单元,而每个芯片安装单元内布置2个并排的芯片安装部,所以在该框架上一共能布置1456个芯片安装部,比之前的SOT23引线框架,在尺寸为长252mm、宽73mm框架上,只能布置28列、20排的芯片安装单元,因此只能布置1120个芯片安装部,大大提高材料的利用率;从尺寸方面来看,长度方向芯片安装单元所占尺寸为:7.1*28=198.8mm,宽度方向芯片安装单元所占尺寸为:26*2.62=68.12mm,框架的尺寸完全满足芯片安装单元布置的需求,还留有足够的尺寸设置区域分隔槽,这是正是由于在芯片安装单元之间的间隙框架部上设分隔凹槽、以及在每个芯片安装单元内布置2个并排的芯片安装部综合带来的技术效果。
附图说明
图1是本新型SOT23 26排芯片框架结构的示意图。
图2为图1中A部放大图。
图3图2中B部放大图。
图中标记:1-框架,101-区域分隔槽,102-封装定位孔,103-间隙框架部,1031-双引脚间隔凹槽,1032-单引脚间隔凹槽,2-芯片安装单元,201-芯片安装部,202-引脚槽。
具体实施方式
下面结合附图,对本实用新型作详细的说明。
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。
实施例1
如图1至图3所示,本实施例的新型SOT23 26排芯片框架,包括用于承装芯片的矩形框架1,所述框架1上设有多个芯片安装单元2,所述芯片安装单元2与SOT23的封装形式相适应,在每个芯片安装单元2两侧的框架1上设有用于安放引脚的引脚槽202,芯片安装单元之间为间隙框架部103,所述间隙框架部103上与引脚槽203对应设有分隔凹槽。
该框架通过在间隙框架部上与引脚槽对应设计分隔凹槽,使得在芯片安装单元之间的间隙很小时也能满足引脚布置的空间需求,减小芯片安装单元之间的间隙,利于布置更多的芯片安装单元,提高材料利用率。
进一步地,所述芯片安装单元2的长边与框架1长边平行布置。由于芯片安装单元也为矩形面,将芯片安装单元的长边和框架长边平行布置,有利于在相同大小的框架上布置更多的芯片安装单元。
更进一步地,所述芯片安装单元2的引脚槽202从其2条长边侧部引出。引脚槽从芯片安装单元的长边侧部引出,与SOT23封装形式相适应。
更进一步地,相邻的2个芯片安装单元2之间的引脚槽202错位布置。如图3中所示,在相邻的2个芯片安装单元2相邻的两条长边上,分别设置2个引脚槽和1个引脚槽,这样就可以将引脚槽错位设置,利于减小芯片安装单元之间的间隙尺寸。
进一步地,所述间隙框架部103与其两侧的引脚槽202对应布置间隔凹槽,在间隙框架部103的一侧为双引脚间隔凹槽1031,另一侧为单引脚间隔凹槽1032。由于相邻的2个芯片安装单元之间的引脚槽是错位布置的,使得间隙框架部上的间隔凹槽可以更合理地布置,可在间隙框架部的两侧分别对应设置双引脚间隔凹槽和单引脚间隔凹槽,即满足引脚的布置的需求,又可减小芯片安装单元之间的间隙尺寸,大大提高材料利用率。
实施例2
根据实施例1所述的新型SOT23 26排芯片框架,所述框架1的长为252mm,宽为73mm。
具体地,在所述框架1上布置有26排、28列芯片安装单元2,每个芯片安装单元2内布置2个并排的芯片安装部201。
进一步地,每个所述芯片安装单元2的尺寸为长7.1mm、宽2.62mm,两列芯片安装单元2为一个布置区域,相邻的布置区域之间设有纵向的区域分隔槽101。在框架上布置26排、28列芯片安装单元,而每个芯片安装单元内布置2个并排的芯片安装部,所以在该框架上一共能布置1456个芯片安装部,比之前的SOT23引线框架,在尺寸为长252mm、宽73mm框架上,只能布置28列、20排的芯片安装单元,因此只能布置1120个芯片安装部,大大提高材料的利用率;从尺寸方面来看,长度方向芯片安装单元所占尺寸为:7.1*28=198.8mm,宽度方向芯片安装单元所占尺寸为:26*2.62=68.12mm,框架的尺寸完全满足芯片安装单元布置的需求,还留有足够的尺寸设置区域分隔槽,这是正是由于在芯片安装单元之间的间隙框架部上设分隔凹槽、以及在每个芯片安装单元内布置2个并排的芯片安装部综合带来的技术效果。
进一步地,在同一布置区域内的两列芯片安装单元2之间还设有多个封装定位孔102,多个所述封装定位孔102 成列布置。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。

Claims (7)

1.一种新型SOT23 26排芯片框架,包括用于承装芯片的矩形框架,所述框架上设有多个芯片安装单元,其特征在于,所述芯片安装单元与SOT23的封装形式相适应,在每个芯片安装单元两侧的框架上设有用于安放引脚的引脚槽,芯片安装单元之间为间隙框架部,所述间隙框架部上与引脚槽对应设有分隔凹槽, 所述芯片安装单元的引脚槽从其2条长边侧引出, 相邻的2个芯片安装单元之间的引脚槽错位布置。
2.根据权利要求1所述的新型SOT23 26排芯片框架,其特征在于,所述芯片安装单元的长边与框架长边平行布置。
3.根据权利要求1所述的新型SOT23 26排芯片框架,其特征在于,所述间隙框架部与其两侧的引脚槽对应布置间隔凹槽,在间隙框架部的一侧为双引脚间隔凹槽,另一侧为单引脚间隔凹槽。
4.根据权利要求1-3之一所述的新型SOT23 26排芯片框架,其特征在于,所述框架的长为252±0.1mm,宽为73±0.04mm。
5.根据权利要求4所述的新型SOT23 26排芯片框架,其特征在于,在所述框架上布置有26排、28列芯片安装单元,每个芯片安装单元内布置2个并排的芯片安装部。
6.根据权利要求5所述的新型SOT23 26排芯片框架,其特征在于,所述芯片安装单元两列为一组、两组为一个单元布置,相邻的单元之间设有单元分隔槽。
7.根据权利要求6所述的新型SOT23 26排芯片框架,其特征在于,在同一单元内的两组芯片安装单元之间还设有多个封装定位孔,多个所述封装定位孔成列布置。
CN201621004041.9U 2016-08-31 2016-08-31 一种新型sot23 26排芯片框架 Active CN206236667U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201621004041.9U CN206236667U (zh) 2016-08-31 2016-08-31 一种新型sot23 26排芯片框架

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201621004041.9U CN206236667U (zh) 2016-08-31 2016-08-31 一种新型sot23 26排芯片框架

Publications (1)

Publication Number Publication Date
CN206236667U true CN206236667U (zh) 2017-06-09

Family

ID=58987050

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201621004041.9U Active CN206236667U (zh) 2016-08-31 2016-08-31 一种新型sot23 26排芯片框架

Country Status (1)

Country Link
CN (1) CN206236667U (zh)

Similar Documents

Publication Publication Date Title
US11056421B2 (en) Package structure for power converter and manufacture method thereof
CN101459170B (zh) 半导体器件
CN103430301A (zh) 热增强堆叠式封装和方法
US10573623B2 (en) Electronic package structure with multiple electronic components
CN103247591B (zh) 半导体器件和包括半导体器件的通信系统
CN102576702A (zh) 具有嵌入式衬底及引线框的模块封装
JP2014533895A (ja) スタック半導体素子のためのインターポーザー
US20140103505A1 (en) Die down integrated circuit package with integrated heat spreader and leads
CN113169157B (zh) 存储器通道长度减小的双面安装式大mcm封装件
US20160343653A1 (en) Package Structure and Three Dimensional Package Structure
US8436474B2 (en) Semiconductor integrated circuit
US11362022B2 (en) Multichip package semiconductor device
CN206236667U (zh) 一种新型sot23 26排芯片框架
CN206834172U (zh) 一种sot26高密度框架
CN103943585B (zh) 主板及其芯片封装模块和母板
JP6005438B2 (ja) 積層集積回路
CN117690898A (zh) 半导体结构和半导体结构的制造方法
CN206595252U (zh) 一种sot26引线框架
CN206179858U (zh) 一种dfn0603 88排双芯高密度引线框架
CN205959979U (zh) 一种sod323he高密度引线框架
CN206179857U (zh) 一种smb‑fl 16排引线框架
CN206657807U (zh) 一种sma‑fl 20排引线框架
CN206595253U (zh) 一种sot23e引线框架
CN206595251U (zh) 一种sot25引线框架
CN206806316U (zh) 一种dfn2020‑6多芯片高密度框架

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant