CN206042504U - 一种抗干扰高密度电路板 - Google Patents

一种抗干扰高密度电路板 Download PDF

Info

Publication number
CN206042504U
CN206042504U CN201620819311.5U CN201620819311U CN206042504U CN 206042504 U CN206042504 U CN 206042504U CN 201620819311 U CN201620819311 U CN 201620819311U CN 206042504 U CN206042504 U CN 206042504U
Authority
CN
China
Prior art keywords
layer
substrate
circuit board
interference
wiring layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201620819311.5U
Other languages
English (en)
Inventor
刘治航
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Digital Printed Circuit Board Co Ltd
Original Assignee
Digital Printed Circuit Board Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Digital Printed Circuit Board Co Ltd filed Critical Digital Printed Circuit Board Co Ltd
Priority to CN201620819311.5U priority Critical patent/CN206042504U/zh
Application granted granted Critical
Publication of CN206042504U publication Critical patent/CN206042504U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本实用新型公开了一种抗干扰高密度电路板,包括N层的基板,所述N为大于2的整数,所述基板的两面均设有若干层布线层,且相邻布线层之间均设有绝缘层,所述每一基板的第一层布线层上表面设置有抗氧化层,所述每一基板的底层布线层的下表面设置有抗磁干扰层;所述N层的基板依次叠加设置,且相邻的基板之间设有通气层;所述基板上设有若干桥接铜杆,桥接铜杆依次穿过N层基板上的布线层、绝缘层、抗氧化层、抗磁干扰层与其一体连接。本实用新型的有益效果是:通过第一层布线层的上表面设置抗氧化层,提高电路板的抗氧化性能,在每一基板的底层布线层的下表面设置抗磁干扰层,提高本电路板的抗磁干扰。

Description

一种抗干扰高密度电路板
技术领域
本实用新型涉及印刷电路板技术领域,具体是涉及一种抗干扰高密度电路板。
背景技术
印刷电路板(PCB)作为芯片等各种电子器件的载体,正向着高密度、高速、低功耗、低成本的绿色环保的方向发展。其中,具体主要表现在以下几个方面:首先,PCB板的印制线宽度越来越细。其次,随着人们对信息的需求越来越大,从而推动着电子产品向高速发展,特别是在通信领域,由3G向4G标准演进。而PCB板作为各芯片组之间的互连的桥梁,高速信令已在PCB板上得到广泛的应用,包括:GTLP、LVDS、HSTL、SSTL、ECL和CML等,最新的PCB上的差分线的速率已达40G。
现有技术中,由于各种电子产品的功能日渐全面、多能、复杂化,而电子产品的设计日趋轻、薄、短、小,导致电路板的小型化和轻量化趋向与电子元件的搭载需求出现矛盾,从而对电路板的高密度和高集成度设计提出了更高的要求。为了提高电路板搭载能力,通常采用在电路板表面叠加多层电路以提高电路的密度,多层电路之间通过激光或机械钻孔的方式在层间互连位置形成介质孔,再在介质孔上形成电导通的电镀层。这种印刷电路板的加工方式流程复杂,电路板层数较多,工作温度较高,容易产生变形导致线路故障;基板进行多次铺设布线层、绝缘层、印刷线路、开孔、电镀导通,生产周期较长、工艺复杂,而且多次积层蚀刻的线条精度难以保证,废品率较高,因此有必要对现有技术进行改进,而且,对于电路板的抗氧化、抗磁干扰能力也有必要进行改进。
发明内容
本实用新型的目的在于提供一种结构合理、带抗磁干扰层的高密度电路板。
本实用新型采用的技术方案为:一种抗干扰高密度电路板,包括N层的基板,所述N为大于2的整数,所述基板的两面均设有若干层布线层,且相邻布线层之间均设有绝缘层,所述每一基板的第一层布线层上表面设置有抗氧化层,所述每一基板的底层布线层的下表面设置有抗磁干扰层;所述N层的基板依次叠加设置,且相邻的基板之间设有通气层;所述基板上设有若干桥接铜杆,桥接铜杆依次穿过N层基板上的布线层、绝缘层、抗氧化层、抗磁干扰层与其一体连接。
作为优选方案,所述桥接铜杆的外表面设有若干支撑垫圈,且若干支撑垫圈分别设于通气层内。
作为优选方案,所述抗磁干扰层内均匀开设有多个磁通孔,所述磁通孔设置为圆形。
作为优选方案,所述基板上设有若干沉积孔,若干沉积孔均穿透基板两面的布线层和绝缘层;所述桥接铜杆穿设于对应的沉积孔内,且支撑垫圈的外径大于沉积孔的直径。
作为优选方案,所述桥接铜杆的两端均设有定位端套,且两个定位端套分别抵设于N层基板的顶层和底层基板上。
作为优选方案,所述支撑垫圈包括通路垫圈和断路垫圈。
本实用新型的有益效果是:通过第一层布线层的上表面设置抗氧化层,提高电路板的抗氧化性能,在每一基板的底层布线层的下表面设置抗磁干扰层,提高本电路板的抗磁干扰。
附图说明
图1是本实用新型的结构示意图。
图中:
桥接铜杆-1 抗氧化层-2 绝缘层-3
基板-4 通气层-5 支撑垫圈-6
布线层-7 磁通孔-8 抗磁干扰层-9
沉积孔-10 定位端套-11
具体实施方式
下面结合附图与实施例对本实用新型的技术方案进行说明。
参照图1所示,一种抗干扰高密度电路板,包括N层的基板4,N为大于2的整数,所述基板4的两面均设有若干层布线层7,且相邻布线层7之间均设有绝缘层3,每一基板4的第一层布线层7上表面设置有抗氧化层2,每一基板4的底层布线层7的下表面设置有抗磁干扰层9,抗磁干扰层9内均匀开设有多个磁通孔8,所述磁通孔8设置为圆形。通过第一层布线层7的上表面设置抗氧化层2,提高电路板的抗氧化性能,在每一基板的底层布线层7的下表面设置抗磁干扰层9,提高本电路板的抗磁干扰。
基板4上设有若干沉积孔10,若干沉积孔10均穿透基板4两面的布线层7和绝缘层3;基板4上设有若干桥接铜杆1,桥接铜杆1依次穿过N层基板4上的布线层7、绝缘层3、抗氧化层2、抗磁干扰层9与其一体连接。桥接铜杆1穿设于对应的沉积孔10内,且支撑垫圈6的外径大于沉积孔10的直径。桥接铜杆1的两端均设有定位端套11,且两个定位端套11分别抵设于N层基板4的顶层和底层基板4上。
N层的基板4依次叠加设置,且相邻的基板4之间设有通气层5,桥接铜杆1的外表面设有若干支撑垫圈6,且若干支撑垫圈6分别设于通气层5内。支撑垫圈6包括通路垫圈和断路垫圈。
多层基板4之间通过层间的通气层5提高散热性能,从而能有效增加基板4两面的布线层7层数;基板4间有桥接铜杆1连接形成一体结构,支撑垫圈6保持基板4间的通气层5结构稳定的同时,实现桥接铜杆1与布线层7之间的电气连接选择,使电路板具有结构强度高、工作稳定性好,进而有效提高电路板的质量。
上述实施例仅是显示和描述了本实用新型的基本原理、主要特征和优点。本行业的技术人员应该了解,本实用新型不受上述实施例的限制,上述实施例和说明书中描述的只是说明本实用新型的原理,在不脱离本实用新型精神和范围的前提下,本实用新型还会有各种变化和改进,这些变化和改进都落入要求保护的本实用新型范围内。

Claims (6)

1.一种抗干扰高密度电路板,包括N层的基板(4),所述N为大于2的整数,其特征在于:所述基板(4)的两面均设有若干层布线层(7),且相邻布线层(7)之间均设有绝缘层(3),所述每一基板(4)的第一层布线层(7)上表面设置有抗氧化层(2),所述每一基板(4)的底层布线层(7)的下表面设置有抗磁干扰层(9);所述N层的基板(4)依次叠加设置,且相邻的基板(4)之间设有通气层(5);所述基板(4)上设有若干桥接铜杆(1),桥接铜杆(1)依次穿过N层基板(4)上的布线层(7)、绝缘层(3)、抗氧化层(2)、抗磁干扰层(9)与其一体连接。
2.根据权利要求1所述的一种抗干扰高密度电路板,其特征在于:所述桥接铜杆(1)的外表面设有若干支撑垫圈(6),且若干支撑垫圈(6)分别设于通气层(5)内。
3.根据权利要求1所述的一种抗干扰高密度电路板,其特征在于:所述抗磁干扰层(9)内均匀开设有多个磁通孔(8),所述磁通孔(8)设置为圆形。
4.根据权利要求1所述的一种抗干扰高密度电路板,其特征在于:所述基板(4)上设有若干沉积孔(10),若干沉积孔(10)均穿透基板(4)两面的布线层(7)和绝缘层(3);所述桥接铜杆(1)穿设于对应的沉积孔(10)内,且支撑垫圈(6)的外径大于沉积孔(10)的直径。
5.根据权利要求1所述的一种抗干扰高密度电路板,其特征在于:所述桥接铜杆(1)的两端均设有定位端套(11),且两个定位端套(11)分别抵设于N层基板(4)的顶层和底层基板(4)上。
6.根据权利要求2所述的一种抗干扰高密度电路板,其特征在于:所述支撑垫圈(6)包括通路垫圈和断路垫圈。
CN201620819311.5U 2016-07-28 2016-07-28 一种抗干扰高密度电路板 Expired - Fee Related CN206042504U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620819311.5U CN206042504U (zh) 2016-07-28 2016-07-28 一种抗干扰高密度电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620819311.5U CN206042504U (zh) 2016-07-28 2016-07-28 一种抗干扰高密度电路板

Publications (1)

Publication Number Publication Date
CN206042504U true CN206042504U (zh) 2017-03-22

Family

ID=58307926

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620819311.5U Expired - Fee Related CN206042504U (zh) 2016-07-28 2016-07-28 一种抗干扰高密度电路板

Country Status (1)

Country Link
CN (1) CN206042504U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110677166A (zh) * 2019-08-29 2020-01-10 北京遥测技术研究所 一种超小型毫米波多通道收发信道通用化集成系统
CN111245230A (zh) * 2018-11-29 2020-06-05 致茂电子(苏州)有限公司 半桥电路组件及切换式电源供应器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111245230A (zh) * 2018-11-29 2020-06-05 致茂电子(苏州)有限公司 半桥电路组件及切换式电源供应器
CN110677166A (zh) * 2019-08-29 2020-01-10 北京遥测技术研究所 一种超小型毫米波多通道收发信道通用化集成系统

Similar Documents

Publication Publication Date Title
CN103188886B (zh) 一种印制电路板及其制作方法
CN203399401U (zh) 实现信号穿层时降低电磁干扰的印刷电路板结构
JP2015507358A (ja) 低減されたクロストークを有するプリント回路基板
JP2009021511A (ja) プリント配線基板および電子装置
CN206042504U (zh) 一种抗干扰高密度电路板
CN103298249A (zh) 印刷电路板
CN103987201A (zh) 前驱基板、软性印刷电路板及其制造方法
JP2014107494A (ja) 多層基板、回路基板、情報処理装置、センサー装置、および通信装置
CN103517549A (zh) 印刷电路板和制造印刷电路板的方法
CN104602442A (zh) 布线基板
CN103179785B (zh) 一种线路板及其制作方法
CN105101642A (zh) 一种增加多层pcb板金属箔面积的方法及多层pcb板
JP2015012208A (ja) 配線基板及び電子装置
CN106658959A (zh) 柔性电路板及其制作方法
CN105704918B (zh) 一种高密度印制电路板
CN206042503U (zh) 一种带电磁屏蔽膜的高密度电路板
CN203722923U (zh) 一种pcb板
CN105578711A (zh) 布线基板
CN103025082B (zh) 一种印刷电路板的制造方法和一种印刷电路板结构
CN204392681U (zh) 多面印制电路板
CN204560027U (zh) 具有埋入电感的印制电路板
CN102523682A (zh) 一种电路板组件及电子装置
US20100175911A1 (en) High-Speed Two-Layer and Multilayer Circuit Boards
CN205430757U (zh) 一种具有散热夹层的高密度电路板
CN207897217U (zh) 一种高信赖性碳墨线路板

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170322

Termination date: 20200728

CF01 Termination of patent right due to non-payment of annual fee