CN205428940U - 一种带有深阱终端环结构的平面可控硅芯片 - Google Patents

一种带有深阱终端环结构的平面可控硅芯片 Download PDF

Info

Publication number
CN205428940U
CN205428940U CN201620192788.5U CN201620192788U CN205428940U CN 205428940 U CN205428940 U CN 205428940U CN 201620192788 U CN201620192788 U CN 201620192788U CN 205428940 U CN205428940 U CN 205428940U
Authority
CN
China
Prior art keywords
deep trap
end ring
type
stay thimble
trap end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201620192788.5U
Other languages
English (en)
Inventor
周榕榕
王成森
沈怡东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JIANGSU JIEJIE MICROELECTRONICS CO Ltd
Original Assignee
JIANGSU JIEJIE MICROELECTRONICS CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JIANGSU JIEJIE MICROELECTRONICS CO Ltd filed Critical JIANGSU JIEJIE MICROELECTRONICS CO Ltd
Priority to CN201620192788.5U priority Critical patent/CN205428940U/zh
Application granted granted Critical
Publication of CN205428940U publication Critical patent/CN205428940U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Thyristors (AREA)

Abstract

本实用新型公开了一种带有深阱终端环结构的平面可控硅芯片,它包括N-型硅单晶片、背面P型阳极区、正面P型短基区、N-+型阴极区、正面的门极金属电极、正面的阴极金属电极、背面的阳极金属电极、对通隔离环和深阱终端环,深阱终端环内填充有钝化保护膜,深阱终端环与正面P型短基区相连并环绕在正面P型短基区的四周,深阱终端环的深度大于正面P型短基区的深度。采用深阱终端环结构,反向偏置时,耗尽层向深阱终端环的内部扩展多,能够减小芯片尺寸,深阱终端环是由铝扩散形成,具有更高的临界电场强度,可以实现更高的耐压,减小芯片终端尺寸,节约硅片面积,提高硅片利用率。

Description

一种带有深阱终端环结构的平面可控硅芯片
技术领域
本实用新型涉及一种用于平面可控硅芯片制造的深阱终端环结构,尤其涉及一种带有深阱终端环结构的平面可控硅芯片。
背景技术
平面终端技术广泛应用于功率半导体器件芯片,目前的平面终端技术多为保护环结构。采用保护环结构的平面可控硅芯片,如图1所示,N-型硅单晶片101’、背面P型阳极区102’、正面P型短基区103’、N-+型阴极区104’、对通隔离环105’、保护环106’、正面的门极金属电极107’、正面的阴极金属电极108’、背面的阳极金属电极109’、钝化保护膜110’,保护环106’环设于正面P型短基区103’四周,保护环106’与正面P型短基区103’间隔一定的距离,保护环106’的深度等于正面P型短基区103’的深度。反向偏置时,耗尽层沿横向水平方向扩展,保护环承担部分耐压;电压越高,所需保护环数量越多,芯片终端尺寸也就越大,芯片尺寸也就越大。具体工艺步骤:1、光刻P型基区窗口和保护环窗口;2、离子注入硼;3、推结扩散。优点是:工艺步骤少。缺点是:采用保护环结构,需更大的芯片终端尺寸,浪费硅片面积。因此,需要新的技术方案来解决上述问题。
实用新型内容
本实用新型需要解决的技术问题是提供一种带有深阱终端环结构的平面可控硅芯片。
为解决上述技术问题,本实用新型的一种带有深阱终端环结构的平面可控硅芯片,它包括N-型硅单晶片、背面P型阳极区、正面P型短基区、N-+型阴极区、正面的门极金属电极、正面的阴极金属电极、背面的阳极金属电极、对通隔离环和深阱终端环,所述深阱终端环内填充有钝化保护膜,其特征在于:所述深阱终端环与正面P型短基区相连并环绕在正面P型短基区的四周,所述深阱终端环的深度大于正面P型短基区的深度。
其中,所述深阱终端环的深度为50-70um,深阱终端环的宽度为90-150um。
进一步的,所述深阱终端环内的杂质浓度低于正面P型短基区内的杂质浓度。
本实用新型的有益效果:采用深阱终端环结构替代保护环结构,可以有效减少终端尺寸,可以用更小的芯片面积实现相同的参数性能,提高硅单晶片的利用率。
附图说明
下面结合附图对本实用新型作进一步详细说明。
图1为背景技术中提到的具有保护环结构的平面可控硅芯片的结构示意图。
图2为本实用新型具有深阱终端环结构的平面可控硅芯片的结构示意图。
其中,101、N-型硅单晶片,102、背面P型阳极区,103、正面P型短基区,104、N-+型阴极区,105、对通隔离环,106、深阱终端环,107、正面的门极金属电极,108、正面的阴极金属电极,109、背面的阳极金属电极,110、钝化保护膜。
具体实施方式
为了加深对本实用新型的理解,下面对本实用新型作进一步详述,该实施例仅用于解释本实用新型,并不构成对本实用新型的保护范围的限定。
如图2所示,本实用新型的一种带有深阱终端环结构的平面可控硅芯片,它包括N-型硅单晶片101、背面P型阳极区102、正面P型短基区103、N-+型阴极区104、正面的门极金属电极107、正面的阴极金属电极108、背面的阳极金属电极109、对通隔离环105和深阱终端环106,深阱终端环106内填充有钝化保护膜110,深阱终端环106与正面P型短基区103相连并环绕在正面P型短基区103的四周,深阱终端环106的深度大于正面P型短基区103的深度。
其中,深阱终端环106的深度为50-70um,深阱终端环106的宽度为90-150um。采用深阱终端环结构,反向偏置时,耗尽层向深阱终端环的内部扩展多,能够减小芯片尺寸。
深阱终端环106内的杂质浓度低于正面P型短基区103内的杂质浓度。使PN结耗尽层向芯片内部扩展,让击穿发生在体内而不是PN的终端。
上述带有深阱终端环结构的平面可控硅芯片的制造方法,先光刻背面P型阳极区窗口和正面P型短基区窗口,再在背面P型阳极区窗口和正面P型短基区窗口内离子注入硼,光刻深阱终端环窗口,再在深阱终端环窗口内,进行离子注入铝,然后同时进行高温推结扩散,同时实现背面P型阳极区、正面P型短基区、深阱终端环。深阱终端环是由铝扩散形成,具有更高的临界电场强度,可以实现更高的耐压。
下面是上述平面可控硅芯片的制造方法的详细步骤:
1、生长氧化膜:对硅单晶片进行化学抛光,进行RCA清洗、甩干,将硅单晶片置于1150±50℃下的氧气氛下氧化,氧化时间为5-10小时,要求生长的氧化膜厚度为1.0~1.8um;
2、双面光刻对通隔离窗口:利用匀胶机将光刻胶涂敷在硅片的正、反两面,经100±5℃/25±5min前烘,利用双面光刻机、掩膜版进行曝光,显影,坚膜,利用氢氟酸缓冲腐蚀液腐蚀去掉窗口的二氧化硅膜,去残胶,洗净,甩干;
3、对通隔离扩散:(1)对硅片进行RCA清洗、甩干,(2)在硅片的正、反两面涂硼源,(3)硼予沉积,在1080±10℃、氮气和氧气气氛下,扩散1.8±0.2h,形成P型沉积层,要求R=5±0.5Ω/□;(4)推结,在1275±5℃,氮气和氧气气氛下,扩散140±10h,形成P型对通隔离环;
4、光刻正面P型短基区窗口和背面P型阳极区窗口:利用匀胶机将光刻胶涂敷在硅片的正、反两面,经100±5℃/25±5min的前烘,利用双面光刻机、掩膜版进行曝光,显影,坚膜,利用氢氟酸缓冲腐蚀液腐蚀去掉窗口的二氧化硅膜,去残胶,洗净,甩干;
5、双面注入硼:注入剂量为1E14/cm2至1E15/cm2,注入能量为60KeV至80KeV,在窗口内形成硼的注入层;
6、光刻正面深阱终端环窗口:利用匀胶机将光刻胶涂敷在硅片的正、反两面,经100±5℃/25±5min的前烘,利用双面光刻机、掩膜版进行曝光,显影,坚膜,利用氢氟酸缓冲腐蚀液腐蚀去掉窗口的二氧化硅膜,去残胶,洗净,甩干;
7、正面注入铝:注入剂量为5E14/cm2至8E14/cm2,注入能量为60Kev至120Kev,注入角度为0°至7°,在正面深阱终端环窗口内形成铝的注入层;
8、推结扩散:在1275±5℃下,氮气和氧气气氛下,扩散25-35h,同时形成正面P型短基区、背面P型阳极区、深阱终端环;
9、光刻N+型阴极区窗口:利用匀胶机将光刻胶涂敷在硅片的正、反两面,经100±5℃/25±5min的前烘,利用光刻机、掩膜版进行曝光,显影,坚膜,利用氢氟酸缓冲腐蚀液腐蚀去掉窗口的二氧化硅膜,去残胶,洗净,甩干;
10、磷予扩:对硅片进行RCA清洗,用去离子水冲洗15次、甩干;在950~1080℃下,通入携带三氯氧磷的氮气和氧气,扩散1.5±0.2h,形成N+沉积层,要求R=0.9~4.0Ω/□;
11、磷再扩:在1205±10℃,氮气和氧气气氛下,扩散4.0±0.6h,形成N-+型阴极区;
12、钝化保护:LPCVD系统沉积氮化硅保护膜;
13、光刻引线窗口:利用匀胶机将光刻胶涂敷在硅片正面,经100±5℃/25±5min的前烘,利用光刻机、掩膜版进行曝光,显影,坚膜,利用干刻机刻蚀正面窗口内、背面的氮化硅膜,利用氢氟酸缓冲腐蚀液腐蚀掉正面窗口的二氧化硅膜,同时将背面的二氧化硅膜腐蚀干净,去残胶,洗净,甩干;
14、双面金属膜蒸镀:利用高真空电子束蒸发台在硅片的正面蒸镀一层5-8um厚的高纯铝膜;利用高真空电子束蒸发台在硅片的背面蒸镀钛(0.1um厚)—镍(0.5um厚)—银(1.2um厚)的多层金属电极;
15、正面反刻:利用匀胶机将光刻胶涂敷在硅片的正面,经100±5℃/25±5min的前烘,利用光刻机、掩膜版进行曝光,显影,坚膜,利用磷酸腐蚀液腐蚀去掉窗口的铝,去残胶,洗净,甩干;
16、真空合金:真空合金炉内,合金条件510±5℃/25±5min,形成欧姆接触;
17、芯片测试:按产品测试标准进行测试;
18、砂轮划片:利用砂轮划片机根据芯片尺寸进行切割;
19、检验、包装。
由上述工艺制成的平面可控硅芯片,具有深阱终端环结构,其与现有技术中的保护环结构相比,其工艺部分在离子注入硼步骤和推结扩散步骤之间增加了光刻深阱终端环窗口步骤和离子注入铝步骤,虽然工艺步骤增多了,但是能形成深阱终端环结构,深阱终端环是由铝扩散形成,具有更高的临界电场强度,可以实现更高的耐压,减小芯片终端尺寸,节约硅片面积,提高硅片利用率。

Claims (3)

1.一种带有深阱终端环结构的平面可控硅芯片,它包括N-型硅单晶片、背面P型阳极区、正面P型短基区、N-+型阴极区、正面的门极金属电极、正面的阴极金属电极、背面的阳极金属电极、对通隔离环和深阱终端环,所述深阱终端环内填充有钝化保护膜,其特征在于:所述深阱终端环与正面P型短基区相连并环绕在正面P型短基区的四周,所述深阱终端环的深度大于正面P型短基区的深度。
2.根据权利要求1所述的一种带有深阱终端环结构的平面可控硅芯片,其特征在于:所述深阱终端环的深度为50-70um,深阱终端环的宽度为90-150um。
3.根据权利要求1所述的一种带有深阱终端环结构的平面可控硅芯片,其特征在于:所述深阱终端环内的杂质浓度低于正面P型短基区内的杂质浓度。
CN201620192788.5U 2016-03-14 2016-03-14 一种带有深阱终端环结构的平面可控硅芯片 Active CN205428940U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201620192788.5U CN205428940U (zh) 2016-03-14 2016-03-14 一种带有深阱终端环结构的平面可控硅芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201620192788.5U CN205428940U (zh) 2016-03-14 2016-03-14 一种带有深阱终端环结构的平面可控硅芯片

Publications (1)

Publication Number Publication Date
CN205428940U true CN205428940U (zh) 2016-08-03

Family

ID=56534748

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201620192788.5U Active CN205428940U (zh) 2016-03-14 2016-03-14 一种带有深阱终端环结构的平面可控硅芯片

Country Status (1)

Country Link
CN (1) CN205428940U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105552122A (zh) * 2016-03-14 2016-05-04 江苏捷捷微电子股份有限公司 一种带有深阱终端环结构的平面可控硅芯片及其制造方法
CN111584617A (zh) * 2020-06-02 2020-08-25 吉林华微电子股份有限公司 平面可控硅器件及其制作方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105552122A (zh) * 2016-03-14 2016-05-04 江苏捷捷微电子股份有限公司 一种带有深阱终端环结构的平面可控硅芯片及其制造方法
CN111584617A (zh) * 2020-06-02 2020-08-25 吉林华微电子股份有限公司 平面可控硅器件及其制作方法

Similar Documents

Publication Publication Date Title
ES2976484T3 (es) Procedimiento para producir una célula solar fotovoltaica con al menos una heterounión
CN104051540B (zh) 超级结器件及其制造方法
TWI641154B (zh) Solar cell and solar cell manufacturing method
JP2003533029A (ja) 太陽電池の製造方法、及び該方法により製造される太陽電池
CN111430453B (zh) 一种反向恢复特性好的rc-igbt芯片及其制造方法
CN107240621B (zh) 一种制作选择性掺杂结构的方法
KR20150105369A (ko) 기판에 보론 도핑 영역을 제공하는 방법 및 이러한 기판을 이용한 태양 전지
CN105552122A (zh) 一种带有深阱终端环结构的平面可控硅芯片及其制造方法
CN114975602A (zh) 一种高可靠性的igbt芯片及其制作方法
CN102842501B (zh) 一种高压快速恢复二极管制造方法
CN107275443A (zh) 一种ibc电池制备方法
CN110534559B (zh) 一种碳化硅半导体器件终端及其制造方法
CN205428940U (zh) 一种带有深阱终端环结构的平面可控硅芯片
CN102916042A (zh) 逆导igbt器件结构及制造方法
CN111446331A (zh) 一种去绕镀方法及钝化接触太阳能电池制备方法
KR101160116B1 (ko) 후면 접합 태양전지의 제조방법
KR101153377B1 (ko) 개선된 후면구조를 구비한 후면접합 태양전지 및 그 제조방법
CN208706655U (zh) 一种穿通结构的可控硅芯片
CN103296076B (zh) 平面晶闸管、用于制造平面晶闸管的芯片及制作方法
KR20090050756A (ko) 기판형 태양전지 및 그 제조방법
CN111129108A (zh) 晶体管终端结构及其制造方法
CN113871509B (zh) 双沟槽型窄边缘耐高压硅pin辐射探测器及其制备
CN115763633A (zh) 一种具有硼选择性发射极的太阳能电池的制备工艺
CN209843715U (zh) 一种通过连接孔改善uis的功率器件
TWI382542B (zh) 具內埋式電極之太陽能電池

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CP02 Change in the address of a patent holder
CP02 Change in the address of a patent holder

Address after: No.3000 Qiantangjiang Road, Qidong Economic Development Zone, Nantong City, Jiangsu Province

Patentee after: JIANGSU JIEJIE MICROELECTRONICS Co.,Ltd.

Address before: 226200, No. 8, Xinglong Road, Qidong science and Technology Pioneer Park, Nantong, Jiangsu

Patentee before: JIANGSU JIEJIE MICROELECTRONICS Co.,Ltd.