CN205246821U - 芯片测试装置 - Google Patents

芯片测试装置 Download PDF

Info

Publication number
CN205246821U
CN205246821U CN201520934938.0U CN201520934938U CN205246821U CN 205246821 U CN205246821 U CN 205246821U CN 201520934938 U CN201520934938 U CN 201520934938U CN 205246821 U CN205246821 U CN 205246821U
Authority
CN
China
Prior art keywords
chip
testing
test
test probe
buffer unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201520934938.0U
Other languages
English (en)
Inventor
沈琦崧
余玉龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Zhaoxin Semiconductor Co Ltd
Original Assignee
VIA Alliance Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by VIA Alliance Semiconductor Co Ltd filed Critical VIA Alliance Semiconductor Co Ltd
Application granted granted Critical
Publication of CN205246821U publication Critical patent/CN205246821U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Testing Of Individual Semiconductor Devices (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Measuring Leads Or Probes (AREA)

Abstract

本实用新型提供一种芯片测试装置,用以测试一集成电路芯片,其中所述集成电路芯片具有多个管脚,所述芯片测试装置包括:一夹持件、一测试电路板、一承载件、多个实心的测试探针及多个缓冲组件。所述夹持件用以夹持集成电路芯片。所述承载件设置于夹持件与测试电路板之间。所述多个测试探针穿过承载件并分别具有一前端及一尾端,其中所述测试探针的所述前端分别接触所述管脚,且所述测试探针的所述尾端电性连接所述测试电路板。所述多个缓冲组件设置于夹持件与承载件之间,且当所述测试探针的所述前端分别接触所述管脚时,所述缓冲组件抵接夹持件与承载件。

Description

芯片测试装置
技术领域
本实用新型涉及一种芯片测试装置,尤其涉及一种具有缓冲组件的芯片测试装置。
背景技术
半导体产业的集成电路芯片通常需要经过芯片测试的程序,此测试程序乃是对产品的电性等功能进行测试,来验证其功能上的完整性与可靠性。在传统的芯片测试装置中,大多是采用内部设有弹簧的测试探针(pogopin)来对集成电路芯片作测试,当测试探针两端分别与芯片及测试板接触时,内部的弹簧可作为缓冲而被压缩以确保测试探针与芯片电性连接。然而,传统的测试探针通常需经过电镀处理(例如镀锡、镀金),对于尺寸甚小(例如1mm或以下)的测试探针进行电镀制程将是一大挑战。此外,随着测试探针的使用次数以及老化程度,可能会产生氧化、锡渣沾黏的情况,因此必须对其进行清洁作业,惟清洁测试探针的过程将可能造成测试探针表面产生镀层脱落的问题,进而使得测试探针的使用寿命缩短。有鉴于此,如何能提高测试探针的使用寿命,始成为一重要的课题。
实用新型内容
为了解决上述问题,本实用新型提供一种芯片测试装置,用以测试一集成电路芯片,其中所述集成电路芯片具有多个管脚,所述芯片测试装置包括:一夹持件、一测试电路板、一承载件、多个实心的测试探针及多个缓冲组件。所述夹持件用以夹持集成电路芯片。所述承载件设置于夹持件与测试电路板之间。所述多个测试探针穿过承载件并分别具有一前端及一尾端,其中所述测试探针的所述前端分别接触所述管脚,且所述测试探针的所述尾端电性连接所述测试电路板。所述多个缓冲组件设置于夹持件与承载件之间,且当所述测试探针的所述前端分别接触所述管脚时,所述缓冲组件抵接夹持件与承载件。
附图说明
图1是表示本实用新型一实施例的芯片测试装置与集成电路芯片的示意图;
图2是表示根据图1中的芯片测试装置对集成电路芯片进行测试的示意图;
图3是表示本实用新型另一实施例的芯片测试装置与集成电路芯片的示意图;
图4是表示根据图3中的芯片测试装置对集成电路芯片进行测试的示意图;以及
图5是表示本实用新型的一实施例的芯片测试的方法的流程示意图。
附图标记:
1、1’:芯片测试装置;2:集成电路芯片;
10、10’:夹持件;20、20’:承载件;
25:穿孔;30:测试电路板;
40:测试探针;41:前端;
42:尾端;50:缓冲组件;
21、11’:第一侧;22、12’:第二侧。
具体实施方式
有关本实用新型的装置适用的其它范围将于接下来所提供的详述中清楚易见。必须了解的是,下列的详述以及具体的实施例,当提出有关芯片测试装置的示范实施例时,仅作为描述的目的以及并非用以限制本实用新型的范围。
除非另外定义,在此使用的全部用语(包括技术及科学用语)具有与此篇揭露所属的一般技术人员所通常理解的相同涵义。能理解的是这些用语,例如在通常使用的字典中定义的用语,应被解读成具有一与相关技术及本揭露的背景或上下文一致的意思,而不应以一理想化或过度正式的方式解读,除非在此特别定义。
请参阅图1,图1是表示本实用新型一实施例的芯片测试装置1与集成电路芯片2的示意图,如图所示,所述芯片测试装置1主要包括一夹持件10、一承载件20、一测试电路板30及多个测试探针40,其中集成电路芯片2例如为一球栅数组封装(ballgridarray,BGA)芯片,其具有多个管脚201。于本实施例中,所述管脚201为球形管脚(如:焊球),所述夹持件10则用于将待测试的集成电路芯片2夹持住或吸附住。如图1所示,所述承载件20设置于测试电路板30上,测试探针40则安装于承载件20中。
具体而言,本实施例的承载件20形成有多个穿孔25,所述测试探针40分别设置于穿孔25内并穿过承载件20,其中每一个测试探针40的前端41及尾端42是分别凸出于承载件20的上、下两侧,且测试探针40的前端41在进行测试时与集成电路芯片2电性连接,测试探针40的尾端42与测试电路板30电性连接。此外,在承载件20的第一侧21及第二侧22分别埋设有缓冲组件50,其中缓冲组件50是凸出于承载件20,且其在一垂直方向上相较于测试探针40更靠近承载件20。于一实施例中,所述缓冲组件50还可不埋设在承载件20内,而直接设置在承载件20的上表面。于一实施例中,所述缓冲组件50可为一弹簧或一橡胶垫。此外,上述所提及的“前端”、“尾端”、“上侧”、“下侧”仅用以说明本实用新型的实施方式,非用以限定本实用新型。
接着,请一并参阅图1和图2,其中图2是表示芯片测试装置1对集成电路芯片2进行测试的示意图。当夹持件10夹持/吸附着集成电路芯片2并朝向承载件20与测试电路板30移动时,所述集成电路芯片2的每一个管脚201会对应地接触所述测试探针40的前端41,借此以达成测试所述集成电路芯片2的目的。于此情况下,在承载件20两侧的缓冲组件50会与夹持件10抵接并提供缓冲功能,如此一来当夹持件10与集成电路芯片2朝向承载件20移动时,能够确保所有的管脚201与其所对应的测试探针40电性接触,此外还可使得集成电路芯片2的管脚201并不会与测试探针40产生过压的情况,以避免损坏集成电路芯片2或测试探针40。
值得注意的是,于本实施例中的测试探针40是为实心结构,且为单一均质的材料所制成(例如单一合金)而无任何镀层结构,相较于以针轴、弹簧、针管且需要镀层结构所构成的传统测试探针(pogopin)来说,本实施例中的测试探针40的制作程序相对地简单且耐用,尤其因为测试探针40不具有镀层结构,故在清洁测试探针40时亦不会有镀层剥落的问题,得以延长测试探针40的使用寿命。再且,由于本实施例中的测试探针40具有均一的材质,不需预留空间放置弹簧,因此相较传统的测试探针而言可使得间距(pitch)变得更小,以适应现今随着半导体组件趋向于微小化与高积集度的发展趋势。此外,本实用新型因为配置了缓冲组件50,因此即使使用实心结构、无弹簧的测试探针,仍不会造成集成电路芯片过压的情况。
再请一并参阅图3和图4,其中图3是表示本实用新型另一实施例的芯片测试装置1’与集成电路芯片2的示意图,图4则表示芯片测试装置1’对集成电路芯片2进行测试的示意图。如图3和图4所示,本实施例的芯片测试装置1’与所述芯片测试装置1的主要差别在于缓冲组件50的设置位置不同。由图3中可以看出,多个缓冲组件50是埋设于夹持件10’的第一侧11’及第二侧12’,且缓冲组件50在一垂直方向上相较于集成电路芯片2的管脚201更靠近承载件20’。当所述夹持件10’夹持/吸附着集成电路芯片2朝承载件20’移动时,集成电路芯片2的管脚201会对应地接触测试探针40(如图4所示),且所述缓冲组件50会与承载件20’抵接,以确保所有的管脚201和与其对应的测试探针40电性接触。于一实施例中,所述多个缓冲组件50还可不埋设在夹持件10’内,而是直接设置在所述夹持件10’的下表面。
根据所述各实施例的内容,本实用新型还提供了一种芯片测试方法,其主要包括如图5所示的步骤S10~S50。首先,提供一夹持件、一测试电路板、一承载件以及多个测试探针,其中承载件设置于夹持件与测试电路板之间,测试探针穿过承载件并电性连接测试电路板(步骤S10);并将多个缓冲组件设置于夹持件与承载件之间(步骤S20);接着,将夹持件夹持/吸附住集成电路芯片(步骤S30);再将夹持件与集成电路芯片朝向承载件移动(步骤S40);最后,使所述测试探针分别接触集成电路芯片的管脚,并使缓冲组件抵接夹持件与承载件(步骤S50)。
综上所述,本实用新型提供一种芯片测试装置,所述芯片测试装置主要包括有夹持件、测试电路板、承载件、多个测试探针及多个缓冲组件。当欲使芯片的管脚与测试探针接触以进行电性测试时,可透过缓冲组件以确保芯片的所有管脚与其所对应的测试探针电性接触,同时可在两者接触时提供缓冲的效果,使得管脚与测试探针之间不会产生过压情形而受到损坏。此外,由于测试探针为实心单一材料所制成,可省去传统的镀层结构,因此在制作上更为简易,有助于降低制作成本;另一方面,测试探针之间的间距可缩得更小,且在清洗测试探针时也不会有镀层剥落的问题,因此可方便清洁,且能延长测试探针的使用寿命。整体而言,本实用新型因为配置了缓冲组件,因此即使使用实心结构、无弹簧的测试探针,仍不会造成集成电路芯片过压的情况。
在本说明书以及权利要求书中的序数,例如“第一”、“第二”等等,彼此之间并没有顺序上的先后关系,其仅用于标示区分两个具有相同名字的不同组件。
上述的实施例以足够的细节叙述使所属技术领域的具有通常知识者能通过上述的描述实施本实用新型所揭露的系统以及方法,以及必须了解的是,在不脱离本实用新型的精神以及范围内,当可做些许更动与润饰,因此本实用新型的保护范围当视权利要求书所界定者为准。

Claims (8)

1.一种芯片测试装置,用以测试一集成电路芯片,其特征在于,该集成电路芯片具有多个管脚,该芯片测试装置包括:
一夹持件,用以夹持该集成电路芯片;
一测试电路板;
一承载件,设置于该夹持件与该测试电路板之间;
多个实心的测试探针,穿过该承载件并分别具有一前端及一尾端,其中在进行测试时,所述测试探针的所述前端分别接触所述管脚,且所述测试探针的所述尾端电性连接该测试电路板;以及
多个缓冲组件,设置于该夹持件与该承载件之间,且当所述测试探针的所述前端分别接触所述管脚时,所述缓冲组件抵接该夹持件与该承载件。
2.根据权利要求1所述的芯片测试装置,其特征在于,所述测试探针为均一材质且无镀层结构。
3.根据权利要求1所述的芯片测试装置,其特征在于,所述缓冲组件为弹簧或橡胶垫。
4.根据权利要求1所述的芯片测试装置,其特征在于,所述缓冲组件设置于该承载件上,且所述缓冲组件相较于所述测试探针更靠近该夹持件。
5.根据权利要求1所述的芯片测试装置,其特征在于,所述缓冲组件设置于该夹持件上,且所述缓冲组件相较于所述管脚更靠近该承载件。
6.根据权利要求1所述的芯片测试装置,其特征在于,所述测试探针位于所述缓冲组件之间。
7.根据权利要求1所述的芯片测试装置,其特征在于,所述缓冲组件分别设置于该承载件的一第一侧与一第二侧上,且该第一侧相反于该第二侧。
8.根据权利要求1所述的芯片测试装置,其特征在于,所述缓冲组件分别设置于该夹持件的一第一侧与一第二侧上,且该第一侧相反于该第二侧。
CN201520934938.0U 2015-11-19 2015-11-20 芯片测试装置 Active CN205246821U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW104218558U TWM519739U (zh) 2015-11-19 2015-11-19 晶片測試裝置
TW104218558 2015-11-19

Publications (1)

Publication Number Publication Date
CN205246821U true CN205246821U (zh) 2016-05-18

Family

ID=55945901

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520934938.0U Active CN205246821U (zh) 2015-11-19 2015-11-20 芯片测试装置

Country Status (2)

Country Link
CN (1) CN205246821U (zh)
TW (1) TWM519739U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113376503A (zh) * 2021-04-29 2021-09-10 苏州通富超威半导体有限公司 一种用于芯片测试的装置制作方法
CN113376504A (zh) * 2021-04-29 2021-09-10 苏州通富超威半导体有限公司 一种用于芯片测试的装置
CN113687216A (zh) * 2021-08-24 2021-11-23 展讯通信(上海)有限公司 芯片测试装置
CN113740701A (zh) * 2020-05-28 2021-12-03 第一检测有限公司 环境控制设备及芯片测试系统

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI593970B (zh) * 2016-07-25 2017-08-01 日月光半導體製造股份有限公司 測試治具

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113740701A (zh) * 2020-05-28 2021-12-03 第一检测有限公司 环境控制设备及芯片测试系统
CN113740701B (zh) * 2020-05-28 2024-03-08 第一检测有限公司 环境控制设备及芯片测试系统
CN113376503A (zh) * 2021-04-29 2021-09-10 苏州通富超威半导体有限公司 一种用于芯片测试的装置制作方法
CN113376504A (zh) * 2021-04-29 2021-09-10 苏州通富超威半导体有限公司 一种用于芯片测试的装置
CN113376503B (zh) * 2021-04-29 2022-12-06 苏州通富超威半导体有限公司 一种用于芯片测试的装置制作方法
CN113687216A (zh) * 2021-08-24 2021-11-23 展讯通信(上海)有限公司 芯片测试装置

Also Published As

Publication number Publication date
TWM519739U (zh) 2016-04-01

Similar Documents

Publication Publication Date Title
CN205246821U (zh) 芯片测试装置
EP1826575A3 (en) Electronic device test set and contact used therein
CN103969539A (zh) 测试装置
SG187376A1 (en) Probing device
JP2016095141A (ja) 半導体デバイスの検査ユニット
JP2003084047A (ja) 半導体装置の測定用治具
JP6407128B2 (ja) 半導体装置の評価装置および半導体装置の評価方法
CN110869780A (zh) 器件的检查方法
TWI383160B (zh) 電性連接瑕疵偵測系統及方法
CN105826216A (zh) 半导体评价装置、检查用半导体装置及卡盘台的检查方法
KR101500609B1 (ko) 검사장치
KR101544499B1 (ko) 검사장치
TWI636265B (zh) Device for inspection and classification of characteristics of chip electronic parts
US7898274B2 (en) Structure of probe
JP2010043868A (ja) 電気検査ジグおよび電気検査装置
JP2014228301A (ja) 基板検査方法
CN102692526A (zh) 辅助测试装置
US20080012589A1 (en) Wafer test card applicable for wafer test
CN203275467U (zh) Pcb板低阻和开短路同步测试系统
JP2005326193A (ja) 基板テスト方式
CN103217619A (zh) Pcb板低阻和开短路同步测试系统
JP2011237446A (ja) Ic一括移動方法
TWI431282B (zh) 探針測試裝置
US20130335108A1 (en) Device and method for testing electronic component devices on a carrier or a substrate
TW201005299A (en) Precise PCB testing jig

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: Room 301, 2537 Jinke Road, Zhangjiang High Tech Park, Pudong New Area, Shanghai 201203

Patentee after: Shanghai Zhaoxin Semiconductor Co.,Ltd.

Address before: Room 301, 2537 Jinke Road, Zhangjiang High Tech Park, Pudong New Area, Shanghai 201203

Patentee before: VIA ALLIANCE SEMICONDUCTOR Co.,Ltd.