CN205142182U - 一种具有参考信号输出抑制功能的锁相环电路 - Google Patents

一种具有参考信号输出抑制功能的锁相环电路 Download PDF

Info

Publication number
CN205142182U
CN205142182U CN201520847829.5U CN201520847829U CN205142182U CN 205142182 U CN205142182 U CN 205142182U CN 201520847829 U CN201520847829 U CN 201520847829U CN 205142182 U CN205142182 U CN 205142182U
Authority
CN
China
Prior art keywords
phase
locked loop
pass filter
output
reference signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201520847829.5U
Other languages
English (en)
Inventor
施耀新
蔡泽华
吴波
龙正隆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Hwdadr Microwave Science & Technology Co Ltd
Original Assignee
Shenzhen Hwdadr Microwave Science & Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Hwdadr Microwave Science & Technology Co Ltd filed Critical Shenzhen Hwdadr Microwave Science & Technology Co Ltd
Priority to CN201520847829.5U priority Critical patent/CN205142182U/zh
Application granted granted Critical
Publication of CN205142182U publication Critical patent/CN205142182U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本实用新型提出了一种具有参考信号输出抑制功能的锁相环电路,包括锁相环芯片、高通滤波器、低通滤波器和振荡器,所述高通滤波器的输入端与所述锁相环芯片的输出端连接、用于隔断从所述锁相环芯片输出的参考信号,所述高通滤波器的输出端与所述振荡器的输入端连接,所述低通滤波器的输入端与所述振荡器的输出端连接,所述低通滤波器的输出端与所述锁相环芯片的输入端连接所述振荡器还设有本振输出端。实施本实用新型的具有参考信号输出抑制功能的锁相环电路,具有以下有益效果:能降低本振输出端杂散信号幅度、系统杂散指标能满足要求。

Description

一种具有参考信号输出抑制功能的锁相环电路
技术领域
本实用新型涉及电子通信领域,特别涉及一种具有参考信号输出抑制功能的锁相环电路。
背景技术
现有锁相环电路中参考信号会泄露到本振信号中形成杂散信号,该杂散信号在某些高增益系统中会使系统杂散指标恶化。锁相环的工作原理如图1所示,现阶段比较常用的高指标锁相环一般由集成PLL芯片及外置宽带VCO(压控振荡器)组成。该电路在实际应用时会出现参考信号杂散在本振输出端的幅度过大,在某些系统应用中杂散会过大,如当变频器输出接入大功率放大器时,由于功率放大器的增益一般较高,会将参考信号杂散放大,最终表现为带内杂散信号。图2中标出参考信号到本振输出端的走向图,该杂散信号在本振输出端的幅度一般在-70dBc左右,在一般的变频方案中该幅度可以满足系统指标要求,但当变频器输出端加有高增益放大器时,整机杂散信号幅度可能会过大,导致杂散指标无法满足系统要求。
实用新型内容
本实用新型要解决的技术问题在于,针对现有技术的上述杂散信号幅度过大、系统杂散指标无法满足要求的缺陷,提供一种能降低本振输出端杂散信号幅度、系统杂散指标能满足要求的具有参考信号输出抑制功能的锁相环电路。
本实用新型解决其技术问题所采用的技术方案是:构造一种具有参考信号输出抑制功能的锁相环电路,包括锁相环芯片、高通滤波器、低通滤波器和振荡器,所述高通滤波器的输入端与所述锁相环芯片的输出端连接、用于隔断从所述锁相环芯片输出的参考信号,所述高通滤波器的输出端与所述振荡器的输入端连接,所述低通滤波器的输入端与所述振荡器的输出端连接,所述低通滤波器的输出端与所述锁相环芯片的输入端连接所述振荡器还设有本振输出端。
在本实用新型所述的具有参考信号输出抑制功能的锁相环电路中,所述高通滤波器的拓扑电路结构根据所述锁相环电路工作频率的不同而不同。
在本实用新型所述的具有参考信号输出抑制功能的锁相环电路中,所述锁相环芯片包括鉴相器和分频器,所述鉴相器的一输入端输入所述参考信号,所述鉴相器的另一输入端与所述分频器的输入端连接,所述分频器的输出端与所述高通滤波器的输入端连接,所述鉴相器的又一输入端与所述低通滤波器的输出端连接。
实施本实用新型的具有参考信号输出抑制功能的锁相环电路,具有以下有益效果:由于在锁相环芯片与振荡器之间设置高通滤波器,高通滤波器将参考信号隔断即可降低参考信号在本振输出端的输出幅度,所以其能降低本振输出端杂散信号幅度、系统杂散指标能满足要求。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为背景技术中锁相环的电路结构示意图;
图2为背景技术中锁相环的参考信号到本振输出端的走向图;
图3为本实用新型具有参考信号输出抑制功能的锁相环电路一个实施例中的电路结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
在本实用新型具有参考信号输出抑制功能的锁相环电路实施例中,其具有参考信号输出抑制功能的锁相环电路的结构示意图如图1所示。图1中,该具有参考信号输出抑制功能的锁相环电路包括锁相环芯片1、高通滤波器2、低通滤波器3和振荡器4,其中,高通滤波器2的输入端与锁相环芯片1的输出端连接,用于隔断从锁相环芯片1输出的参考信号,高通滤波器2的输出端与振荡器4的输入端连接,低通滤波器3的输入端与振荡器4的输出端连接,低通滤波器3的输出端与锁相环芯片1的输入端连接,振荡器4还设有本振输出端。通过高通滤波器2隔断参考信号,可降低本振输出端的杂散信号幅度,使之满足某些高要求系统中的应用,所以其能降低本振输出端杂散信号幅度、系统杂散指标能满足要求。
值得一提的是,高通滤波器2的拓扑电路结构根据锁相环电路工作频率的不同而不同。也就是说,高通滤波器2可示锁相环电路具体的工作频率,来选取适宜的拓扑电路结构,因振荡器4反馈到锁相环芯片1中为射频信号,因此所增加的高通滤波器2对锁相环电路的正常工作不会有影响。因本振输出频率一般离参考频率很远,故高通滤波器的实现方法很简单,锁相环电路所增加的成本和体积几乎可以忽略。
本实施例中,锁相环芯片1包括鉴相器11和分频器12,其中,鉴相器11的一输入端输入参考信号,鉴相器11的另一输入端与分频器12的输入端连接,分频器12的输出端与高通滤波器2的输入端连接,鉴相器11的又一输入端与低通滤波器3的输出端连接。
总之,在本实施例中,在分频器12与振荡器4之间加入一个高通滤波器2,将参考信号隔断,即可降低参考信号在本振输出端的输出幅度,该锁相环电路能降低锁相环本振输出中参考信号的幅度,改善系统杂散指标。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (3)

1.一种具有参考信号输出抑制功能的锁相环电路,其特征在于,包括锁相环芯片、高通滤波器、低通滤波器和振荡器,所述高通滤波器的输入端与所述锁相环芯片的输出端连接、用于隔断从所述锁相环芯片输出的参考信号,所述高通滤波器的输出端与所述振荡器的输入端连接,所述低通滤波器的输入端与所述振荡器的输出端连接,所述低通滤波器的输出端与所述锁相环芯片的输入端连接所述振荡器还设有本振输出端。
2.根据权利要求1所述的具有参考信号输出抑制功能的锁相环电路,其特征在于,所述高通滤波器的拓扑电路结构根据所述锁相环电路工作频率的不同而不同。
3.根据权利要求1或2所述的具有参考信号输出抑制功能的锁相环电路,其特征在于,所述锁相环芯片包括鉴相器和分频器,所述鉴相器的一输入端输入所述参考信号,所述鉴相器的另一输入端与所述分频器的输入端连接,所述分频器的输出端与所述高通滤波器的输入端连接,所述鉴相器的又一输入端与所述低通滤波器的输出端连接。
CN201520847829.5U 2015-10-29 2015-10-29 一种具有参考信号输出抑制功能的锁相环电路 Active CN205142182U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520847829.5U CN205142182U (zh) 2015-10-29 2015-10-29 一种具有参考信号输出抑制功能的锁相环电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520847829.5U CN205142182U (zh) 2015-10-29 2015-10-29 一种具有参考信号输出抑制功能的锁相环电路

Publications (1)

Publication Number Publication Date
CN205142182U true CN205142182U (zh) 2016-04-06

Family

ID=55627933

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520847829.5U Active CN205142182U (zh) 2015-10-29 2015-10-29 一种具有参考信号输出抑制功能的锁相环电路

Country Status (1)

Country Link
CN (1) CN205142182U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113437965A (zh) * 2021-08-10 2021-09-24 新港海岸(北京)科技有限公司 一种杂散信号消除电路及方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113437965A (zh) * 2021-08-10 2021-09-24 新港海岸(北京)科技有限公司 一种杂散信号消除电路及方法

Similar Documents

Publication Publication Date Title
CN103795410B (zh) 一种基于双锁相环的宽带捷变频频率源
KR101255231B1 (ko) 콤제너레이터를 이용한 위상고정 발진기
CN103762979B (zh) 一种应用于lte信道模拟器的宽带频率源
CN105049036A (zh) 一种宽带低噪声信号发生器
CN202231696U (zh) 低杂散捷变频频率合成器
CN205142182U (zh) 一种具有参考信号输出抑制功能的锁相环电路
CN205212817U (zh) 一种宽带捷变频频率合成器
CN102394642A (zh) 一种锁相环型频率合成器及射频程控分频器
CN108169720A (zh) X波段低相位噪声导航调频连续波雷达发射系统
CN205179018U (zh) 一种信号发生器
CN103973228A (zh) 一种c波段压控振荡器
CN103916124A (zh) 一种带自动频率校验功能的注入锁定分频结构
CN203661041U (zh) 一种手持式超短波跳频电台频率合成器
CN204304928U (zh) 一种压控振荡器电路
CN208316703U (zh) 一种x波段场面监视雷达多路高稳定本振源电路
CN202261236U (zh) 一种锁相环型频率合成器及可编程射频程控分频器
CN105429632A (zh) 小型集成化的微波本振信号发生器
CN202978894U (zh) 多射频反馈通道频率综合器
CN204068933U (zh) 小型集成化的微波本振信号发生器
CN207266001U (zh) 一种多频段本振信号的产生装置
CN213402977U (zh) 一种低相噪锁相介质振荡器
CN105634482A (zh) 一种星用基于srd倍频锁相频率源
CN105281764B (zh) 基于多点频一体化的遥测信号直流调制装置及其方法
CN201509181U (zh) 压控晶体振荡器
CN104065379A (zh) 一种谐波混频锁相介质振荡器设计方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of utility model: Phase -locked loop circuit with reference signal exports inhibit feature

Effective date of registration: 20200709

Granted publication date: 20160406

Pledgee: Shenzhen hi tech investment small loan Co.,Ltd.

Pledgor: SHENZHEN HWDADR MICROWAVE SCIENCE & TECHNOLOGY Co.,Ltd.

Registration number: Y2020980003930

PE01 Entry into force of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20220314

Granted publication date: 20160406

Pledgee: Shenzhen hi tech investment small loan Co.,Ltd.

Pledgor: SHENZHEN HWDADR MICROWAVE SCIENCE & TECHNOLOGY Co.,Ltd.

Registration number: Y2020980003930

PC01 Cancellation of the registration of the contract for pledge of patent right
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of utility model: A phase locked loop circuit with reference signal output suppression function

Effective date of registration: 20220601

Granted publication date: 20160406

Pledgee: Shenzhen small and medium sized small loan Co.,Ltd.

Pledgor: SHENZHEN HWDADR MICROWAVE SCIENCE & TECHNOLOGY Co.,Ltd.

Registration number: Y2022980006923

PE01 Entry into force of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20230926

Granted publication date: 20160406

Pledgee: Shenzhen small and medium sized small loan Co.,Ltd.

Pledgor: SHENZHEN HWDADR MICROWAVE SCIENCE & TECHNOLOGY Co.,Ltd.

Registration number: Y2022980006923

PC01 Cancellation of the registration of the contract for pledge of patent right