CN204733142U - 高精度抗干扰比较器及应用该比较器的存储器结构 - Google Patents
高精度抗干扰比较器及应用该比较器的存储器结构 Download PDFInfo
- Publication number
- CN204733142U CN204733142U CN201520430358.8U CN201520430358U CN204733142U CN 204733142 U CN204733142 U CN 204733142U CN 201520430358 U CN201520430358 U CN 201520430358U CN 204733142 U CN204733142 U CN 204733142U
- Authority
- CN
- China
- Prior art keywords
- comparator
- amplifier
- semiconductor
- oxide
- metal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Semiconductor Memories (AREA)
Abstract
本实用新型公开一种高精度抗干扰比较器及应用该比较器的存储器结构,该比较器包括放大器以及调整模块;放大器的输入端连接参考电压信号线和输入电压信号线;调整模块,用于调整放大器的灵敏度,使放大器工作状态灵敏度高于非工作状态。本实用新型在比较器比较时灵敏度很高,能够实现高精度的比较;比较之后,通过改变放大器的放大倍数降低比较器的灵敏度,从而增加比较器的抗干扰能力;相对于迟滞比较器,比较器的阈值范围更集中,可以是一个确定的值;本实用新型比较器实现结构简单。
Description
【技术领域】
本实用新型涉及电子技术领域,具体涉及一种高精度抗干扰比较器及应用该比较器的存储器结构。
【背景技术】
在电路中,比较器是一种常用的功能单元。通常主要由放大器来实现。如图1所示,为一个最常用的比较器,它主要由放大器和反相器(非门)组成。放大器的输入端分别为参考电压和输入。参考电压用来确定比较器比较的阈值,而输入即为被比较器比较检测的信号。输入信号经放大器比较之后经过两个反相器整形后输出。
对于图1中的现有比较器,因为实际工作中由于噪声等的干扰,该比较器的输出可能会不稳定,甚至会输出错误的结果。因此为了解决上述问题,迟滞比较器被提出,如图2所示。迟滞比较器在参考电压输入端接入串联的电阻R0、R1和R2,同时输出通过反馈回路控制串联电阻R2的接入状态,从而就通过电阻R0、R1和R2串联电阻值的改变,就可以改变比较器的阈值电压。从而可以在一定程度上避免噪声的干扰。
但是,迟滞比较器也有缺点,迟滞比较器的比较电压值是一个电压范围而不是一个电压值,因此迟滞比较器的精度就会低,同时它的抗干扰能力也是有限的。
同时,在存储器中进行数据的读取时需要用到比较器。通常为了能够读出数据,存储器中读取数据的比较器需要很高的灵敏度,但是,由于存储器中的存储单元中信号的不确定性以及噪声等的干扰,有时因为比较器的灵敏度太高可能会有误动作产生。这样会使读出的数据错误,影响存储器的准确率,而读出数据的准确率是衡量存储器优劣的一个非常重要的指标。
【实用新型内容】
本实用新型的目的在于提供一种高精度抗干扰比较器及应用该比较器的存储器结构,以解决上述技术问题。
为了实现上述目的,本实用新型采用如下技术方案:
一种高精度抗干扰比较器,包括放大器以及调整模块;放大器的输入端连接参考电压信号线和输入电压信号线,放大器的输出接调整模块;调整模块,用于调整放大器的灵敏度,使放大器工作状态灵敏度高于非工作状态;或使放大器不工作状态灵敏度低于工作状态。
本实用新型进一步的改进在于:调整模块为偏置电流改变模块;偏置电流改变模块,用于根据放大器的输出端信号改变放大器的输入偏置电流,使放大器工作状态的输入偏置电流小于非工作状态的输入偏置电流,进而使放大器工作状态的放大倍数大于非工作状态的放大倍数,即使放大器工作状态的灵敏度大于非工作状态的灵敏度。
本实用新型进一步的改进在于:偏置电流改变模块为电流镜,电流镜的镜像电流为放大器提供偏置电流,电流镜提供偏置电流的支路为两路,一路固定接入,另一路通过开关接入,所述开关的状态由放大器的输出控制。
本实用新型进一步的改进在于:偏置电流改变模块为共源共栅电流镜,共源共栅电流镜的镜像电流为放大器提供偏置电流,提供偏置电流支路中的共栅级MOS管的源级通过另一开关连接到地,所述另一开关的状态由放大器的输出控制。
本实用新型进一步的改进在于:所述开关为MOS管。
本实用新型进一步的改进在于:调整模块为放大器的一部分或者为外设电路。
应用高精度抗干扰比较器的存储器结构,包括高精度抗干扰比较器;还包括存储单元支路、参考支路和控制模块;存储单元支路包括存储单元;在比较器的正相输入端接参考支路,用于生成参考电压;在比较器的反相输入端接存储单元支路,用于生成输入电压。
本实用新型进一步的改进在于:
存储单元支路为:存储单元依次接MOS管MN43和MOS管MN41,MOS管MN41的漏极接比较器的反相输入端,MN41的漏极通过电阻R41接到电源;MOS管MN43的源级接存储单元,MOS管MN43的漏极与MOS管MN41的源级相连;参考支路为:参考电流依次接MOS管MN44和MOS管MN42,MOS管MN42的漏极接比较器的正相输入端,同时MOS管MN42的漏极通过电阻R42接到电源;MOS管MN44的源级接参考电流,MOS管MN44的漏极与MOS管MN42的源级相连;钳位MOS管MN41和MN42的栅极接钳位信号,使能MOS管MN43和MN44分别接第一使能信号和第二使能信号;所述控制模块,用于在降低比较器的灵敏度后,在比较器的进入下次正常工作状态之前,通过控制偏置电流改变模块将比较器的灵敏度提高到工作时的状态。
本实用新型进一步的改进在于:存储单元为RRAM存储单元。
本实用新型更进一步的改进在于:RRAM存储单元是1T1R结构。
相对于现有技术,本实用新型具有以下有益效果:
1、在比较器比较时灵敏度很高,能够实现高精度的比较;
2、比较之后,通过改变放大器的放大倍数降低比较器的灵敏度,从而增加比较器的抗干扰能力;
3、相对于迟滞比较器,比较器的阈值范围更集中,可以是一个确定的值;
4、本实用新型比较器实现结构简单。
5、本实用新型比较器在存储器中使用可以极大地提高存储数据读出的准确率,而读出数据的准确率是衡量存储器优劣的一个非常重要的指标。
【附图说明】
图1为现有常规比较器的结构示意图;
图2为迟滞比较器的结构示意图;
图3本实用新型的一种高精度抗干扰比较器的一种结构示意图;
图4本实用新型的偏置电流改变模块的一种结构示意图;
图5本实用新型的偏置电流改变模块的另一种结构示意图;
图6本实用新型的一种应用高精度抗干扰比较器的存储器结构的示意图。
【具体实施方式】
对于比较器而言,理论上:
1、比较器的灵敏度影响比较器的抗干扰能力。灵敏度越高抗干扰能力越差。
2、放大器的放大倍数Av影响着比较器的灵敏度。放大倍数Av越高,比较器的灵敏度也越高。
3、由公式
可知:放大器的放大倍数Av与放大器输入级MOS管的宽长比(W/L)的开平方成正比;同时,放大器的放大倍数Av与偏置电流的(Id)的开平方成反比。
由上述理论分析可知:可以通过改变放大器输入级MOS管的宽长比(W/L)或偏置电流的(Id)改变放大器的放大倍数Av,从而改变比较器的灵敏度。
基于上述分析,为了解决背景技术中现有比较器的缺点,获得一个高精度抗干扰能力强的比较器,可以通过这样的过程实现:在比较器进行比较时,保持比较器很高的灵敏度,而在比较器进行比较过程结束后,降低比较器的灵敏度。这样,既可以使比较器进行比较时精度很高(因为比较器进行比较时灵敏度高),又可以使比较器的抗干扰能力增强(因为在比较后降低了比较器的灵敏度)。
通过改变偏置电流的(Id)就可以实现上述过程。
下面具体介绍前述实现方式。
通过调整偏置电流的(Id):
这个过程具体为:
Id↑→Av↓→灵敏度↓
即:偏置电流Id升高,放大器的放大倍数Av随之降低,导致放大器的灵敏度降低。
如图3所示,本实用新型一种高精度抗干扰比较器通过偏置电流的改变实现,其包括放大器(这里的放大器作为比较器使用)、偏置电流改变模块和两个反相器(这里的两个反相器的作用是:对放大器输出的信号进行整形,这里的两个反相器不是必须的)。放大器的输入端连接参考电压信号线和输入电压信号线,放大器的输出信号连接两个串联的反相器,经两个串联的反相器整形后输出,反相器的输出端连接偏置电流改变模块的控制端,偏置电流改变模块的输出端连接比较器(即图中的放大器)。
放大器通过两个反相器整形后的输出信号反馈输入给了偏置电流改变模块,在比较器进行工作时,当比较器的输入信号超过参考电压的值时(比较器的输入信号高于参考电压的值或者低于参考电压的值),比较器的输出信号状态发生改变(由高电平变为低电平或者由低电平变为高电平)。发生改变的输出信号输入给偏置电流改变模块,通过控制偏置电流改变模块,使放大器的偏置电流Id升高,因此降低放大器的放大倍数Av,从而降低放大器的灵敏度。
如图4所示为本实用新型的偏置电流改变模块的实现形式之一。由图4可知,通过改变电流镜的宽长比的比例从而改变偏置电流Id的大小。MN12和MN13与MN11组成电流镜。MN12和MN13通过镜像MN11产生偏置电流Id。而偏置电流Id的大小取决于MN12和MN13与MN11的宽长比的比例。在这个电路中设置了开关K1。开关K1的作用就是为了改变MN12和MN13总的宽长比的。它由比较器的输出信号控制(或者比较器的输出信号经两个反相器进行整形后的信号控制)。当开关K1接通时MN13接入,MN12和MN13总的宽长比就比较大,从而偏置电流Id大;反之,当开关K1断开时MN13断开,MN12和MN13总的宽长比就比较小,从而偏置电流Id小。
具体过程为:当比较器在比较完成后,比较器的输出信号控制开关K1接通,相当于产生偏置电流Id的电流镜的宽长比额比例增加,从而使偏置电流Id增加,根据公式(1)可知放大器的放大倍数Av降低,从而通过降低放大器的灵敏度。放大器的抗干扰能力提高。需要说明的是这里的开关K1可以由MOS管实现。上述过程可以简单理解为通过改变电流镜的宽长比的比例改变了放大器输入偏置电流的大小。
如图5所示为本实用新型的偏置电流改变模块的实现形式之二。由图5可知,MN21、MN22、MN23和MN24组成共源共栅(casecode)的电流镜结构给放大器提供偏置电流Id。因为MOS管的漏极电流与栅源电压Vgs成正比关系。因此可通过图5中MOS管MN22的栅源电压Vgs的改变从而改变偏置电流Id的大小。在图5中共源共栅结构中的加入了开关K2。共栅极MOS管MN22通过开关K2接到地。当开关K2接通时,MN22的栅源电压Vgs变大,从而偏置电流Id变大。
具体过程为:当比较器在比较完成后,比较器的输出信号控制开关K2接通,MN22的栅源电压Vgs变大导致偏置电流Id增加,根据公式(1)可知放大器的放大倍数Av降低,从而通过降低放大器的灵敏度。放大器的抗干扰能力提高。需要说明的是这里的开关K1可以由MOS管实现。上述过程可以简单理解为通过改变提供偏置电流的MOS管的栅源电压从而改变了偏置电流的大小。
本实用新型一种高精度抗干扰比较器,包括放大器以及调整模块;该调整模块为放大器的一部分或者为外设电路。
调整模块,用于调整放大器的灵敏度,使放大器工作状态灵敏度高于非工作状态或使放大器不工作状态灵敏度低于工作状态。
调整模块为偏置电流改变模块;偏置电流改变模块,用于根据放大器的输出端信号改变放大器的输入偏置电流,使放大器工作状态的输入偏置电流小于非工作状态的输入偏置电流,进而使放大器工作状态的放大倍数大于非工作状态的放大倍数,即使放大器工作状态的灵敏度大于非工作状态的灵敏度。
本实用新型一种比较器的高精度抗干扰方法,包括:根据放大器的输出结果进行判断:
当放大器由工作状态转为非工作状态时,增大放大器的输入偏置电流,使放大器在非工作状态时的放大倍数降低,即降低放大器非工作状态下的灵敏度;
当放大器由非工作状态转为工作状态时,降低放大器的输入偏置电流,使放大器在工作状态时的放大倍数提高,即提高放大器非工作状态下的灵敏度。
如图6所示本实用新型的一种应用高精度抗干扰比较器的存储器结构的示意图,其中所使用的存储器为RRAM;RRAM(Resistive Random Access Memory)是指阻变随机存储器。
在存储器中进行数据的读取时需要用到比较器。通常为了能够读出数据,存储器中读取数据的比较器需要很高的灵敏度,但是,由于存储器中的存储单元中信号的不确定性以及噪声等的干扰,有时因为比较器的灵敏度太高可能会有误动作产生。这样会使读出的数据错误,影响存储器的准确率,而读出数据的准确率是衡量存储器优劣的一个非常重要的指标。
在本实用新型所提出的高精度抗干扰比较器在存储器中的应用主要为,在前述高精度抗干扰比较器的基础上增加控制模块,控制模块通过控制偏置电流改变模块对比较器不同工作状态的灵敏度进行调节,以满足存储器数据读取不同状态的需要(数据读取与不读取)。同时在比较器的正相输入端接参考支路,用于生成参考电压;在比较器的反相输入端接存储单元支路,用于生成输入电压,存储单元支路包括储单元。
由图6可知,图中的比较器是本实用新型所提出的高精度抗干扰比较器。图中包括存储单元支路和参考支路。存储单元支路包括RRAM存储单元,这里的存储单元是1T1R结构(1Transistor 1Resistor)。RRAM存储单元依次接MOS管MN43和MN41,最后MN41的漏极接比较器的反相输入端,同时MN41的漏极通过电阻R41接到电源。这里MN43的源级接RRAM存储单元,MN43的漏极与MN41的源级相连。类似的,参考支路中参考电流依次接MOS管MN44和MN42,最后MN42的漏极接比较器的正相输入端,同时MN42的漏极通过电阻R42接到电源。这里MN44的源级接参考电流,MN44的漏极与MN42的源级相连。钳位MOS管MN41和MN42的栅极接钳位信号,使能MOS管MN43和MN44分别接使能信号1和使能信号2。
这里的高精度抗干扰比较器除了前面介绍模块之外,还增加了一个控制模块。控制模块的作用是在降低比较器的灵敏度后,在比较器的进入下次正常工作状态之前,通过控制偏置电流改变模块将比较器的灵敏度后提高到工作时的状态(即通过改变偏置电流改变模块的开关状态,降低偏置电流),以便于比较器下一次正常工作。控制模块可以由常规的逻辑单元组成在这里就不做详细介绍了。
上述具体工作过程为:在数据准备读出时,控制模块通过控制偏置电流改变模块将比较器的灵敏度后提高到工作时的状态。然后通过钳位信号将钳位MOS管MN41和MN42的源级接到一个相同的电平,接使能信号1和使能信号2控制MOS管MN43和MN44导通。MOS管MN41源级的钳位电压在RRAM存储单元的可变电阻上产生电流,存储单元支路的电流在电阻R41上转换为输入电压输入比较器的反相端,参考支路的电流即为参考电流,参考电流在电阻R42上转换为参考电压输入比较器的正相端。通过比较器的比较就可以知道RRAM存储单元中电阻的阻值状态。具体RRAM存储单元的情况就不在这里详细介绍了。在比较器比较之后(即数据正常读取之后),偏置电流改变模块将比较器的灵敏度降低。此时,因为灵敏度低就可以避免噪声等干扰影响读出的正确数据。在数据在完全被读出之后,控制模块再通过控制偏置电流改变模块将比较器的灵敏度后提高,等待下一次数据的读出。
需要强调的是本实用新型的一种高精度抗干扰比较器也可用于其它类型的存储器(例如DRAM、SRAM、Flash等类型的存储器,但不限于此所列出的存储器类型)。在具体使用时需将上述结构中的1T1R存储单元替换为相应类型的存储单元,并根据存储单元的不同类型需要对存储单元支路和参考支路做相应的调整,最终在比较器的正相输入端和比较器的反相输入端输入相应的参考电压和输入电压即可,这里就不做详细的介绍和说明了。
Claims (10)
1.一种高精度抗干扰比较器,其特征在于,包括放大器以及调整模块;
放大器的输入端连接参考电压信号线和输入电压信号线,放大器的输出接调整模块;
调整模块,用于调整放大器的灵敏度,使放大器工作状态灵敏度高于非工作状态;或使放大器不工作状态灵敏度低于工作状态。
2.根据权利要求1所述的一种高精度抗干扰比较器,其特征在于,调整模块为偏置电流改变模块;偏置电流改变模块,用于根据放大器的输出端信号改变放大器的输入偏置电流,使放大器工作状态的输入偏置电流小于非工作状态的输入偏置电流,进而使放大器工作状态的放大倍数大于非工作状态的放大倍数,即使放大器工作状态的灵敏度大于非工作状态的灵敏度。
3.根据权利要求2所述的一种高精度抗干扰比较器,其特征在于,偏置电流改变模块为电流镜,电流镜的镜像电流为放大器提供偏置电流,电流镜提供偏置电流的支路为两路,一路固定接入,另一路通过开关接入,所述开关的状态由放大器的输出控制。
4.根据权利要求2所述的一种高精度抗干扰比较器,其特征在于,偏置电流改变模块为共源共栅电流镜,共源共栅电流镜的镜像电流为放大器提供偏置电流,提供偏置电流支路中的共栅级MOS管的源级通过另一开关连接到地,所述另一开关的状态由放大器的输出控制。
5.根据权利要求1所述的一种高精度抗干扰比较器,其特征在于,调整模块为放大器的一部分或者为外设电路。
6.根据权利要求3或4任一所述的一种高精度抗干扰比较器,其特征在于,所述开关为MOS管。
7.应用高精度抗干扰比较器的存储器结构,其特征在于,包括权利要求2或3所述的一种高精度抗干扰比较器;还包括控制模块,参考支路和存储单元支路;比较器的正相输入端接参考支路,用于生成参考电压;比较器的反相输入端接存储单元支路,用于生成输入电压;存储单元支路中包括存储单元。
8.根据权利要求7所述的应用高精度抗干扰比较器的存储器结构,其特征在于,存储单元支路为:存储单元依次接MOS管MN43和MOS管MN41,MOS管MN41的漏极接比较器的反相输入端,MN41的漏极通过电阻R41接到电源;MOS管MN43的源级接存储单元,MOS管MN43的漏极与MOS管MN41的源级相连;参考支路为:参考电流依次接MOS管MN44和MOS管MN42,MOS管MN42的漏极接比较器的正相输入端,同时MOS管MN42的漏极通过电阻R42接到电源;MOS管MN44的源级接参考电流,MOS管MN44的漏极与MOS管MN42的源级相连;钳位MOS管MN41和MN42的栅极接钳位信号,使能MOS管MN43和MN44分别接第一使能信号和第二使能信号;所述控制模块,用于在降低比较器的灵敏度后,在比较器的进入下次正常工作状态之前,通过控制偏置电流改变模块将比较器的灵敏度提高到工作时的状态。
9.根据权利要求8所述的应用高精度抗干扰比较器的存储器结构,其特征在于,存储单元为RRAM存储单元。
10.根据权利要求9所述的应用高精度抗干扰比较器的存储器结构,其特征在于,RRAM存储单元是1T1R结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520430358.8U CN204733142U (zh) | 2015-06-19 | 2015-06-19 | 高精度抗干扰比较器及应用该比较器的存储器结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520430358.8U CN204733142U (zh) | 2015-06-19 | 2015-06-19 | 高精度抗干扰比较器及应用该比较器的存储器结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204733142U true CN204733142U (zh) | 2015-10-28 |
Family
ID=54391466
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201520430358.8U Active CN204733142U (zh) | 2015-06-19 | 2015-06-19 | 高精度抗干扰比较器及应用该比较器的存储器结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204733142U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105049007A (zh) * | 2015-06-19 | 2015-11-11 | 西安华芯半导体有限公司 | 高精度抗干扰比较器及方法和应用该比较器的存储结构 |
CN114448424A (zh) * | 2022-01-14 | 2022-05-06 | 电子科技大学 | 一种自带偏置的低电压比较器 |
-
2015
- 2015-06-19 CN CN201520430358.8U patent/CN204733142U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105049007A (zh) * | 2015-06-19 | 2015-11-11 | 西安华芯半导体有限公司 | 高精度抗干扰比较器及方法和应用该比较器的存储结构 |
CN114448424A (zh) * | 2022-01-14 | 2022-05-06 | 电子科技大学 | 一种自带偏置的低电压比较器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105811923B (zh) | 一种时钟占空比调整电路 | |
CN102385900B (zh) | 存储器和灵敏放大器 | |
CN105049007A (zh) | 高精度抗干扰比较器及方法和应用该比较器的存储结构 | |
CN108899057B (zh) | 读dqs信号门选通训练方法、装置以及数据传输系统 | |
CN204733142U (zh) | 高精度抗干扰比较器及应用该比较器的存储器结构 | |
US20030153140A1 (en) | Methods and apparatus for adaptively adjusting a data receiver | |
CN106292816A (zh) | 一种ldo电路及其供电方法,fpga芯片 | |
CN105185404B (zh) | 电荷转移型灵敏放大器 | |
CN101499324B (zh) | 半导体存储装置 | |
US10230370B2 (en) | Data transmission with power supply noise compensation | |
CN105247436A (zh) | 具有前馈和反馈控制的电压调节器 | |
CN204733141U (zh) | 高精度抗干扰比较器及应用该比较器的存储器结构 | |
CN104953988A (zh) | 高精度抗干扰比较器及方法和应用该比较器的存储器结构 | |
US9003256B2 (en) | System and method for testing integrated circuits by determining the solid timing window | |
WO2022144004A1 (zh) | 太阳能充电电路、充电方法、电子设备及存储介质 | |
CN110007127B (zh) | 一种电压检测电路 | |
CN105811978B (zh) | 一种用于流水线adc的校准电路设计方法 | |
CN207966494U (zh) | 一种用于阻变存储器的双参考源的自调谐写驱动电路 | |
CN114676834B (zh) | 一种用于存内计算阵列的位线电压钳制电路 | |
CN104810049A (zh) | 一种脉冲宽度幅度自适应的阻变存储器写驱动电路 | |
CN102354520B (zh) | 低功耗读出放大器 | |
CN112445266B (zh) | 一种充电截止电流的调节电路和调节方法 | |
CN114758686A (zh) | 位置确定方法、读取方法、启动方法、装置、设备和介质 | |
CN115360891A (zh) | 一种线性可调死区时间产生电路 | |
US20220138120A1 (en) | Data bus duty cycle distortion compensation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C56 | Change in the name or address of the patentee | ||
CP03 | Change of name, title or address |
Address after: 710055 Shaanxi City, Xi'an province high tech Road No. 38, innovation center, A, block, floor 4 Patentee after: XI'AN UNIIC SEMICONDUCTORS Co.,Ltd. Address before: 710075 Shaanxi City, Xi'an province high tech Road No. 38, innovation center, A, block, floor 4 Patentee before: Xi'an Sinochip Semiconductors Co., Ltd. |