CN204242016U - 电压基准源 - Google Patents

电压基准源 Download PDF

Info

Publication number
CN204242016U
CN204242016U CN201420587166.3U CN201420587166U CN204242016U CN 204242016 U CN204242016 U CN 204242016U CN 201420587166 U CN201420587166 U CN 201420587166U CN 204242016 U CN204242016 U CN 204242016U
Authority
CN
China
Prior art keywords
pmos
grid
drain electrode
nmos tube
connects
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201420587166.3U
Other languages
English (en)
Inventor
周宇坤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang Business College
Original Assignee
Zhejiang Business College
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang Business College filed Critical Zhejiang Business College
Priority to CN201420587166.3U priority Critical patent/CN204242016U/zh
Application granted granted Critical
Publication of CN204242016U publication Critical patent/CN204242016U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本实用新型公开了一种带隙基准电路。带隙基准电路包括启动电路和带隙电路:所述启动电路是对所述带隙电路提供启动电流;所述带隙电路产生高电源抑制比和高稳定度的基准电压。利用本实用新型提供的带隙基准电路能产生高电源抑制比和高稳定度的基准电压。

Description

电压基准源
技术领域
本实用新型涉及集成电路技术,尤其涉及到带隙基准电路。
背景技术
在集成电路中,电源抑制比和稳定性对于带隙基准电路很重要。
发明内容
本实用新型旨在解决现有技术的不足,提供一种高电源抑制比和高稳定度的带隙基准电路。
电压基准源,包括启动电路和带隙电路:
所述启动电路是对所述带隙电路提供启动电流;
所述带隙电路产生高电源抑制比和高稳定度的基准电压。
所述启动电路包括第一PMOS管、第二PMOS管、第一NMOS管、第三PMOS管、第二NMOS管和第一电容:
所述第一PMOS管的栅极接所述第二PMOS管的漏极和所述第一NMOS管的漏极和所述第一电容的一端和所述带隙电路,漏极接所述第二PMOS管的源极,源极接电源VCC;
所述第二PMOS管的栅极接所述第三PMOS管的栅极和漏极和所述第二NMOS管的漏极和所述带隙电路,漏极接所述第一PMOS管的栅极和所述带隙电路和所述第一电容的一端和所述第一NMOS管的漏极,源极接所述第一PMOS管的漏极;
所述第一NMOS管的栅极接所述第二NMOS管的栅极和所述第一电容的一端和所述带隙电路,漏极接所述第一电容的一端和所述第一PMOS管的栅极和所述第二PMOS管的漏极和所述带隙电路,源极接地;
所述第三PMOS管的栅极接漏极和所述第二PMOS管的栅极和所述带隙电路,源极接电源VCC;
所述第二NMOS管的栅极接所述第一电容的一端和所述带隙电路和所述第二NMOS管的栅极,漏极接所述第二PMOS管的栅极和所述第三PMOS管的栅极和漏极和所述带隙电路,源极接地;
所述第一电容的一端接所述第一PMOS管的栅极和所述第二PMOS管的漏极和所述带隙电路和所述第一NMOS管的漏极,另一端接所述第一NMOS管的栅极和所述第二NMOS管的栅极 和所述带隙电路。
所述带隙电路包括第四PMOS管、第五PMOS管、第六PMOS管、第三NMOS管、第七PMOS管、第四NMOS管、第八PMOS管、第九PMOS管、第一电阻、第一PNP管、第二电阻、第三电阻和第二PNP管:
所述第四PMOS管的栅极所述第一PMOS管的栅极和所述第二PMOS管的漏极和所述第一NMOS管的漏极和第一电容的一端和所述第八PMOS管的栅极,漏极所述第五PMOS管的源极,源极接电源VCC;
所述第五PMOS管的栅极接所述第二PMOS管的栅极和所述第三PMOS管的栅极和漏极和所述第二NMOS管的漏极和所述第九PMOS管的栅极,漏极接所述第六PMOS管的源极和所述第七PMOS管的源极,源极接所述第四PMOS管的漏极; 
所述第六PMOS管的栅极所述第二电阻的一端和所述第三电阻的一端,漏极接所述第一电容的一端和所述第一NMOS管的栅极和所述第二NMOS管的栅极和所述第三NMOS管的漏极,源极接所述第五PMOS管的漏极和所述第七PMOS管的源极,所述第一电容对整个电路起到调节整个带隙基准的极点,使得产生的基准电压更加稳定;
所述第三NMOS管的栅极第四NMOS管的栅极和漏极和所述第七PMOS管的漏极,漏极接所述第一电容的一端和所述第一NMOS管的栅极和所述第二NMOS管的栅极和所述第六PMOS管的漏极,源极接地;
所述第七PMOS管的栅极接所述第一电阻的一端和所述第一PNP管的发射极,漏极接所述第三NMOS管的栅极和所述第四NMOS管的栅极和漏极,源极接所述第五PMOS管的漏极和所述第六PMOS管的源极; 
所述第四NMOS管的栅极接漏极和所述第三NMOS管的栅极和所述第七PMOS管的漏极,源极接地;
所述第八PMOS管的栅极接所述第一PMOS管的栅极和所述第二PMOS管的漏极和所述第一NMOS管的漏极和所述第一电容的一端和所述第四PMOS管的栅极,漏极所述第九PMOS管的源极,源极接电源VCC,所述第四PMOS管和第八PMOS管分别起到电源上的干扰源对所述第五PMOS管和第九PMOS管的干扰,进而起到对整个带隙电路部分的电源抑制;
所述第九PMOS管的栅极接所述第二PMOS管的栅极和所述第三PMOS管的栅极和漏极和所述第二NMOS管的漏极和所述第五PMOS管的栅极,漏极接所述第一电阻的一端和所述第二电阻的一端和带隙基准电路的输出,源极接所述第八PMOS管的漏极;
所述第一电阻的一端接所述第二电阻的一端和所述第九PMOS管的漏极和带隙基准电路的输出,另一端接所述第七PMOS管的栅极和所述第一PNP管的发射极;
所述第一PNP管的基极接地,集电极接地,发射极接所述第一电阻的一端和所述第七PMOS管的栅极;
所述第二电阻的一端接所述第九PMOS管的漏极和所述第一电阻的一端和带隙基准电路的输出,另一端接所述第三电阻的一端和所述第六PMOS管的栅极;
所述第三电阻的一端接所述第六PMOS管的栅极和所述第二电阻的一端,另一端接所述第二PNP管的发射极;
所述第二PNP管的基极接地,集电极接地,发射极接所述第三电阻的一端。
利用本实用新型提供的带隙基准电路能产生高电源抑制比和高稳定度的基准电压。
附图说明
图1为本实用新型的电压基准源的电路图。
具体实施方式
以下结合附图对本实用新型内容进一步说明。
电压基准源,如图1所示,包括启动电路100和带隙电路200:
所述启动电路100是对所述带隙电路200提供启动电流;
所述带隙电路200产生高电源抑制比和高稳定度的基准电压。
所述启动电路包括第一PMOS管101、第二PMOS管102、第一NMOS管103、第三PMOS管104、第二NMOS管105和第一电容106:
所述第一PMOS管101的栅极接所述第二PMOS管102的漏极和所述第一NMOS管103的漏极和所述第一电容106的一端和所述带隙电路200,漏极接所述第二PMOS管102的源极,源极接电源VCC;
所述第二PMOS管102的栅极接所述第三PMOS管104的栅极和漏极和所述第二NMOS管105的漏极和所述带隙电路200,漏极接所述第一PMOS管101的栅极和所述带隙电路200和所述第一电容106的一端和所述第一NMOS管103的漏极,源极接所述第一PMOS管101的漏极;
所述第一NMOS管103的栅极接所述第二NMOS管105的栅极和所述第一电容106的一端和所述带隙电路200,漏极接所述第一电容106的一端和所述第一PMOS管101的栅极和所述第二PMOS管102的漏极和所述带隙电路200,源极接地;
所述第三PMOS管104的栅极接漏极和所述第二PMOS管102的栅极和所述带隙电路200,源极接电源VCC;
所述第二NMOS管105的栅极接所述第一电容106的一端和所述带隙电路200和所述第 二NMOS管105的栅极,漏极接所述第二PMOS管102的栅极和所述第三PMOS管104的栅极和漏极和所述带隙电路200,源极接地;
所述第一电容106的一端接所述第一PMOS管101的栅极和所述第二PMOS管102的漏极和所述带隙电路200和所述第一NMOS管103的漏极,另一端接所述第一NMOS管103的栅极和所述第二NMOS管105的栅极和所述带隙电路200。
所述带隙电路包括第四PMOS管201、第五PMOS管202、第六PMOS管203、第三NMOS管204、第七PMOS管205、第四NMOS管206、第八PMOS管207、第九PMOS管208、第一电阻209、第一PNP管210、第二电阻211、第三电阻212和第二PNP管213:
所述第四PMOS管201的栅极所述第一PMOS管101的栅极和所述第二PMOS管102的漏极和所述第一NMOS管103的漏极和第一电容106的一端和所述第八PMOS管207的栅极,漏极所述第五PMOS管202的源极,源极接电源VCC;
所述第五PMOS管202的栅极接所述第二PMOS管102的栅极和所述第三PMOS管104的栅极和漏极和所述第二NMOS管105的漏极和所述第九PMOS管208的栅极,漏极接所述第六PMOS管203的源极和所述第七PMOS管205的源极,源极接所述第四PMOS管201的漏极;
所述第六PMOS管203的栅极所述第二电阻211的一端和所述第三电阻212的一端,漏极接所述第一电容106的一端和所述第一NMOS管103的栅极和所述第二NMOS管105的栅极和所述第三NMOS管204的漏极,源极接所述第五PMOS管202的漏极和所述第七PMOS管205的源极,所述第一电容106对整个电路起到调节整个带隙基准的极点,使得产生的基准电压更加稳定;
所述第三NMOS管204的栅极第四NMOS管206的栅极和漏极和所述第七PMOS管205的漏极,漏极接所述第一电容106的一端和所述第一NMOS管103的栅极和所述第二NMOS管105的栅极和所述第六PMOS管203的漏极,源极接地;
所述第七PMOS管205的栅极接所述第一电阻209的一端和所述第一PNP管210的发射极,漏极接所述第三NMOS管204的栅极和所述第四NMOS管206的栅极和漏极,源极接所述第五PMOS管202的漏极和所述第六PMOS管203的源极;
所述第四NMOS管206的栅极接漏极和所述第三NMOS管204的栅极和所述第七PMOS管205的漏极,源极接地;
所述第八PMOS管207的栅极接所述第一PMOS管101的栅极和所述第二PMOS管102的漏极和所述第一NMOS管103的漏极和所述第一电容106的一端和所述第四PMOS管201的栅极,漏极所述第九PMOS管208的源极,源极接电源VCC,所述第四PMOS管201和第八PMOS管207分别起到电源上的干扰源对所述第五PMOS管202和第九PMOS管208的干扰,进而起到对整个带隙电路200部分的电源抑制;
所述第九PMOS管208的栅极接所述第二PMOS管102的栅极和所述第三PMOS管104的栅极和漏极和所述第二NMOS管105的漏极和所述第五PMOS管202的栅极,漏极接所述第一电阻209的一端和所述第二电阻211的一端和带隙基准电路的输出,源极接所述第八PMOS管207的漏极;
所述第一电阻209的一端接所述第二电阻211的一端和所述第九PMOS管208的漏极和带隙基准电路的输出,另一端接所述第七PMOS管205的栅极和所述第一PNP管210的发射极;
所述第一PNP管210的基极接地,集电极接地,发射极接所述第一电阻209的一端和所述第七PMOS管205的栅极;
所述第二电阻211的一端接所述第九PMOS管208的漏极和所述第一电阻209的一端和带隙基准电路的输出,另一端接所述第三电阻212的一端和所述第六PMOS管203的栅极;
所述第三电阻212的一端接所述第六PMOS管203的栅极和所述第二电阻211的一端,另一端接所述第二PNP管213的发射极;
所述第二PNP管213的基极接地,集电极接地,发射极接所述第三电阻212的一端。

Claims (2)

1.电压基准源,包括启动电路和带隙电路:
所述启动电路是对所述带隙电路提供启动电流;
所述带隙电路产生高电源抑制比和高稳定度的基准电压;
其特征在于所述带隙电路包括第四PMOS管、第五PMOS管、第六PMOS管、第三NMOS管、第七PMOS管、第四NMOS管、第八PMOS管、第九PMOS管、第一电阻、第一PNP管、第二电阻、第三电阻和第二PNP管:
所述第四PMOS管的栅极第一PMOS管的栅极和第二PMOS管的漏极和第一NMOS管的漏极和第一电容的一端和所述第八PMOS管的栅极,漏极所述第五PMOS管的源极,源极接电源VCC;
所述第五PMOS管的栅极接第二PMOS管的栅极和第三PMOS管的栅极和漏极和第二NMOS管的漏极和所述第九PMOS管的栅极,漏极接所述第六PMOS管的源极和所述第七PMOS管的源极,源极接所述第四PMOS管的漏极;
所述第六PMOS管的栅极所述第二电阻的一端和所述第三电阻的一端,漏极接所述第一电容的一端和第一NMOS管的栅极和第二NMOS管的栅极和所述第三NMOS管的漏极,源极接所述第五PMOS管的漏极和所述第七PMOS管的源极;
所述第三NMOS管的栅极接第四NMOS管的栅极和漏极和所述第七PMOS管的漏极,漏极接所述第一电容的一端和第一NMOS管的栅极和第二NMOS管的栅极和所述第六PMOS管的漏极,源极接地;
所述第七PMOS管的栅极接所述第一电阻的一端和所述第一PNP管的发射极,漏极接所述第三NMOS管的栅极和所述第四NMOS管的栅极和漏极,源极接所述第五PMOS管的漏极和所述第六PMOS管的源极;
所述第四NMOS管的栅极接漏极和所述第三NMOS管的栅极和所述第七PMOS管的漏极,源极接地;
所述第八PMOS管的栅极接第一PMOS管的栅极和第二PMOS管的漏极和第一NMOS管的漏极和所述第一电容的一端和所述第四PMOS管的栅极,漏极所述第九PMOS管的源极,源极接电源VCC;
所述第九PMOS管的栅极接第二PMOS管的栅极和第三PMOS管的栅极和漏极和第二NMOS管的漏极和所述第五PMOS管的栅极,漏极接所述第一电阻的一端和所述第二电阻的一端和带隙基准电路的输出,源极接所述第八PMOS管的漏极;
所述第一电阻的一端接所述第二电阻的一端和所述第九PMOS管的漏极和带隙基准电路的输出,另一端接所述第七PMOS管的栅极和所述第一PNP管的发射极;
所述第一PNP管的基极接地,集电极接地,发射极接所述第一电阻的一端和所述第七PMOS 管的栅极;
所述第二电阻的一端接所述第九PMOS管的漏极和所述第一电阻的一端和带隙基准电路的输出,另一端接所述第三电阻的一端和所述第六PMOS管的栅极;
所述第三电阻的一端接所述第六PMOS管的栅极和所述第二电阻的一端,另一端接所述第二PNP管的发射极;
所述第二PNP管的基极接地,集电极接地,发射极接所述第三电阻的一端。
2.如权利要求1所述的电压基准源,其特征在于所述启动电路包括第一PMOS管、第二PMOS管、第一NMOS管、第三PMOS管、第二NMOS管和第一电容:
所述第一PMOS管的栅极接所述第二PMOS管的漏极和所述第一NMOS管的漏极和所述第一电容的一端和所述带隙电路,漏极接所述第二PMOS管的源极,源极接电源VCC;
所述第二PMOS管的栅极接所述第三PMOS管的栅极和漏极和所述第二NMOS管的漏极和所述带隙电路,漏极接所述第一PMOS管的栅极和所述带隙电路和所述第一电容的一端和所述第一NMOS管的漏极,源极接所述第一PMOS管的漏极;
所述第一NMOS管的栅极接所述第二NMOS管的栅极和所述第一电容的一端和所述带隙电路,漏极接所述第一电容的一端和所述第一PMOS管的栅极和所述第二PMOS管的漏极和所述带隙电路,源极接地;
所述第三PMOS管的栅极接漏极和所述第二PMOS管的栅极和所述带隙电路,源极接电源VCC;
所述第二NMOS管的栅极接所述第一电容的一端和所述带隙电路和所述第二NMOS管的栅极,漏极接所述第二PMOS管的栅极和所述第三PMOS管的栅极和漏极和所述带隙电路,源极接地;
所述第一电容的一端接所述第一PMOS管的栅极和所述第二PMOS管的漏极和所述带隙电路和所述第一NMOS管的漏极,另一端接所述第一NMOS管的栅极和所述第二NMOS管的栅极和所述带隙电路。
CN201420587166.3U 2014-10-08 2014-10-08 电压基准源 Expired - Fee Related CN204242016U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420587166.3U CN204242016U (zh) 2014-10-08 2014-10-08 电压基准源

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420587166.3U CN204242016U (zh) 2014-10-08 2014-10-08 电压基准源

Publications (1)

Publication Number Publication Date
CN204242016U true CN204242016U (zh) 2015-04-01

Family

ID=52771485

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420587166.3U Expired - Fee Related CN204242016U (zh) 2014-10-08 2014-10-08 电压基准源

Country Status (1)

Country Link
CN (1) CN204242016U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107743602A (zh) * 2015-06-16 2018-02-27 北欧半导体公司 启动电路
CN111538364A (zh) * 2020-05-15 2020-08-14 上海艾为电子技术股份有限公司 一种带隙基准电压源以及电子设备

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107743602A (zh) * 2015-06-16 2018-02-27 北欧半导体公司 启动电路
CN107743602B (zh) * 2015-06-16 2019-11-15 北欧半导体公司 启动电路
CN111538364A (zh) * 2020-05-15 2020-08-14 上海艾为电子技术股份有限公司 一种带隙基准电压源以及电子设备

Similar Documents

Publication Publication Date Title
CN204631666U (zh) 零温度系数的电流源
CN107390758B (zh) 低电压带隙基准源电路
CN204242016U (zh) 电压基准源
CN204719590U (zh) 自启动基准电压源
CN105224006B (zh) 一种低压cmos基准源
CN202735882U (zh) 多档位恒定电流源电路
CN203178841U (zh) 一种bicmos线路结构的带隙基准电路
CN204990054U (zh) 一种基准电压源
CN204808104U (zh) 一种零温度系数的基准电压源
CN205263697U (zh) 一种带上电复位的可校正低功耗电压基准源
CN204536968U (zh) 一种无外置电容的大功率ldo电路
CN204631678U (zh) 高电源抑制比的基准电压源
CN203070146U (zh) 一种带隙基准电路
CN204631679U (zh) 高电源抑制比高稳定性的电流源
CN202887043U (zh) 一种低压差稳压电路
CN204808092U (zh) 一种电流源电路
CN204808091U (zh) 电流源
CN204719585U (zh) 零温度系数电流源
CN204719593U (zh) 与电源电压无关的电流源
CN203838589U (zh) 电流调节装置
CN204719581U (zh) 零电源电压系数电流源
CN204631672U (zh) 自启动基准电压源
CN203232347U (zh) 低电压带隙基准电压源
CN205302069U (zh) 一种可任意低压输出的基准源
CN204631671U (zh) 高电源抑制比电流源

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150401

Termination date: 20151008

EXPY Termination of patent right or utility model