CN203772981U - 一种对pogo pin电气性能进行测试的装置 - Google Patents

一种对pogo pin电气性能进行测试的装置 Download PDF

Info

Publication number
CN203772981U
CN203772981U CN201420050550.XU CN201420050550U CN203772981U CN 203772981 U CN203772981 U CN 203772981U CN 201420050550 U CN201420050550 U CN 201420050550U CN 203772981 U CN203772981 U CN 203772981U
Authority
CN
China
Prior art keywords
clamping plate
pogo pin
pcb clamping
pcb
plate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201420050550.XU
Other languages
English (en)
Inventor
蒋修国
谈炯尧
邓宝明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Fastprint Circuit Tech Co Ltd
Yixing Silicon Valley Electronic Technology Co Ltd
Original Assignee
Shenzhen Fastprint Circuit Tech Co Ltd
Yixing Silicon Valley Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Fastprint Circuit Tech Co Ltd, Yixing Silicon Valley Electronic Technology Co Ltd filed Critical Shenzhen Fastprint Circuit Tech Co Ltd
Priority to CN201420050550.XU priority Critical patent/CN203772981U/zh
Application granted granted Critical
Publication of CN203772981U publication Critical patent/CN203772981U/zh
Anticipated expiration legal-status Critical
Withdrawn - After Issue legal-status Critical Current

Links

Landscapes

  • Measuring Leads Or Probes (AREA)

Abstract

本实用新型公开了一种对pogo pin电气性能进行测试的装置,包括上PCB夹板、下PCB夹板、pogopin、测试设备以及用于消除上PCB夹板和下PCB夹板影响的PCB校验板,所述上PCB夹板通过pogopin与下PCB夹板连接,所述上PCB夹板和下PCB夹板均还与测试设备连接。本实用新型的装置解决了现有技术无法准确对pogopin进行电气性能测试的问题,可以很方便地对pogopin的电气性能参数进行测试,使我们更加准确和快速地知道pogo pin本身的电气性能,从而能使pogo pin更好应用于IC的测试。本实用新型可广泛应用于集成电路测试领域。

Description

一种对pogo pin电气性能进行测试的装置
技术领域
本实用新型涉及集成电路测试领域,尤其是一种对pogo pin电气性能进行测试的装置。
背景技术
pogo pin(探针式连接器)是一种应用于手机等电子产品中的精密连接器,广泛应用于半导体设备中,起连接作用。
随着电子行业的发展,各种电路都趋于采用集成化的方式,IC的封装也越来越小。在集成电路行业,经常需要进行IC电气性能的测试,以判断IC的好坏,这时为了测试方便就会用到pogo pin。然而,pogo pin的性能在一定程度上会影响到IC测试结果的正确性,因此在测试前需要清楚而准确地知道pogo pin本身的性能参数(包括结构、使用性能和电气性能参数)。目前,业内仅能对pogo pin进行结构和使用性能方面进行测试,而无法对pogo pin进行电气性能测试(因为pogo pin的体积小,很少有电气测试设备能直接接到pogo pin的针脚上)。因此,在对IC进行电气性能测试时,有时候可能是由于pogo pin的电气性能不好而导致测试结果不准确,使好的IC测试出来的电性能却是不好的。
综上所述,业界亟需一种能准确对pogo pin进行电气性能测试的装置。
实用新型内容
为了解决上述技术问题,本实用新型的目的是:提供一种准确、方便和快速的,对pogo pin电气性能进行测试的装置。
本实用新型解决其技术问题所采用的技术方案是
一种对pogo pin电气性能进行测试的装置,包括上PCB夹板、下PCB夹板、pogo pin、测试设备以及用于消除上PCB夹板和下PCB夹板影响的PCB校验板,所述上PCB夹板通过pogo pin与下PCB夹板连接,所述上PCB夹板和下PCB夹板均还与测试设备连接。
进一步,所述上PCB夹板和下PCB夹板均设置有与测试设备连接的SAM头。
进一步,所述PCB校验板还连接有用于进行TRL校验设置的网络分析仪。
进一步,所述PCB校验板上设置有一根Thru线、两根Load线、四跟match线和一根Open线。
本实用新型的有益效果是:包括上PCB夹板、下PCB夹板、pogo pin、测试设备以及用于消除上PCB夹板和下PCB夹板影响的PCB校验板,解决了现有技术无法准确对pogo pin进行电气性能测试的问题,可以很方便地对pogo pin的电气性能参数进行测试,使我们更加准确和快速地知道pogo pin本身的电气性能,从而能使pogo pin更好应用于IC的测试。
附图说明
下面结合附图和实施例对本实用新型作进一步说明。
图1为本实用新型一种对pogo pin电气性能进行测试的装置的结构示意图。
附图标记:1、上PCB夹板;2、下PCB夹板;3、pogo pin;4、SAM头。
具体实施方式
参照图1,一种对pogo pin电气性能进行测试的装置,包括上PCB夹板1、下PCB夹板2、pogo pin 3、测试设备以及用于消除上PCB夹板1和下PCB夹板2影响的PCB校验板,所述上PCB夹板1通过pogo pin3与下PCB夹板2连接,所述上PCB夹板1和下PCB夹板2均还与测试设备连接。
其中,上PCB夹板和下PCB夹板,用于将pogo pin夹在两块夹板的中间。
测试设备,用于对由上PCB夹板、pogo pin和下PCB夹板构成的待测试模块的电气性能进行测试,从而得到待测试模块的电气性能参数。
经过PCB校验板消除上PCB夹板和下PCB夹板影响(即对上PCB夹板和下PCB夹板的电气性能参数进行归零)后,再通过测试设备对待测试模块进行测试,测试得到的结果即为pogo pin的电气性能参数。
参照图1,进一步作为优选的实施方式,所述上PCB夹板1和下PCB夹板2均设置有与测试设备连接的SAM头4。
参照图1,进一步作为优选的实施方式,所述PCB校验板还连接有用于进行TRL校验设置的网络分析仪。
其中,网络分析仪,用于通过其上的TRL设置按钮对PCB校验板进行TRL设置,对PCB校验板的每一项参数进行TRL校验,从而上PCB夹板和下PCB夹板的电气性能参数进行归零。
进一步作为优选的实施方式,所述PCB校验板上设置有一根Thru线、两根Load线、四跟match线和一根Open线。
其中,PCB校验板会经过TRL校准而把测试的误差项(即上PCB夹板和下PCB夹板的电气性能参数)计算掉,TRL校准的过程中会测算三组数据,THRU、REFLECT和Match。THRU就是Thru线的数据,REFLECT指的是open线的数据,Match指的是load、line1、line2和line3线的数据。load针对的是低频段的校验,而高频段则用line1、line2、line3来校验,只需保证每一段的最高频率与最低频率之比小于8即可。具体的TRL校准处理过程为:通过网络分析仪中的TRL校验设置按钮,对PCB校验板上的每一项进行测试校验。因为PCB校验板是按照上PCB夹板和下PCB夹板进行设计的,所以通过对校验板的每项参数的校验之后,再通过测试设备测试待测模块时,就相当于测试设备的测试探头直接连接在pogo pin上,这样得到的值就是pogo pin的电气性能参数。
本实用新型与现有技术相比,通过采用高精度的TRL去嵌技术和PCB校验板,消除上PCB夹板和下PCB夹板影响,从而能准确、快速和方便地得到pogo pin的电气性能参数,解决了现有技术无法准确对pogo pin进行电气性能测试的问题,更方便了pogo pin在IC电气性能测试上的应用。使用本实用新型的测试装置和测试方法后,相关工作人员能够很方便、快速、准确和直观地得到pogo pin本身的电气性能参数。
以上是对本实用新型的较佳实施进行了具体说明,但本实用新型创造并不限于所述实施例,熟悉本领域的技术人员在不违背本实用新型精神的前提下还可做作出种种的等同变形或替换,这些等同的变形或替换均包含在本申请权利要求所限定的范围内。

Claims (4)

1.一种对pogo pin电气性能进行测试的装置,其特征在于:包括上PCB夹板(1)、下PCB夹板(2)、pogo pin(3)、测试设备以及用于消除上PCB夹板(1)和下PCB夹板(2)影响的PCB校验板,所述上PCB夹板(1)通过pogo pin(3)与下PCB夹板(2)连接,所述上PCB夹板(1)和下PCB夹板(2)均还与测试设备连接。
2.根据权利要求1所述的一种对pogo pin电气性能进行测试的装置,其特征在于:所述上PCB夹板(1)和下PCB夹板(2)均设置有与测试设备连接的SAM头(4)。
3.根据权利要求1所述的一种对pogo pin电气性能进行测试的装置,其特征在于:所述PCB校验板还连接有用于进行TRL校验设置的网络分析仪。
4.根据权利要求1-3任一项所述的一种对pogo pin电气性能进行测试的装置,其特征在于:所述PCB校验板上设置有一根Thru线、两根Load线、四跟match线和一根Open线。
CN201420050550.XU 2014-01-26 2014-01-26 一种对pogo pin电气性能进行测试的装置 Withdrawn - After Issue CN203772981U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420050550.XU CN203772981U (zh) 2014-01-26 2014-01-26 一种对pogo pin电气性能进行测试的装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420050550.XU CN203772981U (zh) 2014-01-26 2014-01-26 一种对pogo pin电气性能进行测试的装置

Publications (1)

Publication Number Publication Date
CN203772981U true CN203772981U (zh) 2014-08-13

Family

ID=51290158

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420050550.XU Withdrawn - After Issue CN203772981U (zh) 2014-01-26 2014-01-26 一种对pogo pin电气性能进行测试的装置

Country Status (1)

Country Link
CN (1) CN203772981U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103954854A (zh) * 2014-01-26 2014-07-30 深圳市兴森快捷电路科技股份有限公司 一种对pogo pin电气性能进行测试的方法及装置
CN111766544A (zh) * 2020-05-28 2020-10-13 苏州华兴源创科技股份有限公司 POGO Pin连接器的测试装置及方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103954854A (zh) * 2014-01-26 2014-07-30 深圳市兴森快捷电路科技股份有限公司 一种对pogo pin电气性能进行测试的方法及装置
CN103954854B (zh) * 2014-01-26 2017-03-22 深圳市兴森快捷电路科技股份有限公司 一种对pogo pin电气性能进行测试的方法及装置
CN111766544A (zh) * 2020-05-28 2020-10-13 苏州华兴源创科技股份有限公司 POGO Pin连接器的测试装置及方法

Similar Documents

Publication Publication Date Title
CN102749604B (zh) 测试设备自动校准仪、校准系统及校准方法
CN103575996B (zh) 天线检测装置
CN107345986B (zh) 一种去嵌入方式的阻抗测试方法
CN104111435B (zh) 一种测试夹具误差剔除方法
CN103675647B (zh) 一种基于集成电路标准样片的校准装置及方法
CN202794491U (zh) 测试设备自动校准仪及校准系统
CN102314532B (zh) 一种ibis模型验证方法和系统
US20140375346A1 (en) Test control device and method for testing signal integrities of electronic product
CN205880145U (zh) 一种无源链路的trl校准测试板及测试装置
CN104297713A (zh) 集成电路测试系统加载板校准系统
CN104062618A (zh) 一种双信号源的容性设备在线监测装置校验方法
CN103954854B (zh) 一种对pogo pin电气性能进行测试的方法及装置
CN203772981U (zh) 一种对pogo pin电气性能进行测试的装置
CN118131087A (zh) 一种电子连接器测试方法及设备
CN104375077A (zh) 功能测试fct测试工装和测试系统、方法
CN109901055A (zh) 一种obd设备性能测试系统
CN107561368A (zh) 一种大型电力设备宽频阻抗特性的测量系统及测量方法
Muhonen et al. HMM round robin study: What to expect when testing components to the IEC 61000-4-2 waveform
CN105137196A (zh) 一种简易的sas、sata信号走线阻抗测试方法
CN204314428U (zh) 功能测试fct测试工装和测试系统
CN102540047B (zh) 一种测试覆盖率的评估方法
CN114019437A (zh) 一种集成电路测试系统直流电压校准转接板及校准方法
CN103455400A (zh) 一种测试内存smi2信号的方法
CN209356589U (zh) 一种用于微波器件的检测装置
CN207730927U (zh) T/r组件测试系统校准装置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20140813

Effective date of abandoning: 20170322

C25 Abandonment of patent right or utility model to avoid double patenting