CN203014745U - 低噪声放大器的封装结构 - Google Patents

低噪声放大器的封装结构 Download PDF

Info

Publication number
CN203014745U
CN203014745U CN 201220722002 CN201220722002U CN203014745U CN 203014745 U CN203014745 U CN 203014745U CN 201220722002 CN201220722002 CN 201220722002 CN 201220722002 U CN201220722002 U CN 201220722002U CN 203014745 U CN203014745 U CN 203014745U
Authority
CN
China
Prior art keywords
chip
circuit board
noise amplifier
encapsulating structure
inductance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN 201220722002
Other languages
English (en)
Inventor
刘宇华
黄亭尧
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dafa Technology Co ltd
Original Assignee
LUODA SCIENCE AND TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LUODA SCIENCE AND TECHNOLOGY Co Ltd filed Critical LUODA SCIENCE AND TECHNOLOGY Co Ltd
Priority to CN 201220722002 priority Critical patent/CN203014745U/zh
Application granted granted Critical
Publication of CN203014745U publication Critical patent/CN203014745U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

本实用新型公开一种低噪声放大器的封装结构,尤指一种利用电路板配合芯片设置电容或电感的低噪声放大器的封装结构,包含有一芯片及一电路板。其中,芯片中设有第一电感、N型金氧半晶体管及一第二电感,并设有多个接点。电路板布设有多个接点及一线电感,各接点分别与芯片对应的接点连接。其中,线电感连接芯片的第二电感,形成一退耦电感。本实用新型的低噪声放大器的封装结构,可利用电路板上的空间进行电容或电感的匹配,减少芯片所需的面积、降低芯片的生产成本。

Description

低噪声放大器的封装结构
技术领域
本实用新型涉及一种低噪声放大器的封装结构,尤指一种利用电路板配合芯片设置电容或电感的低噪声放大器的封装结构。
背景技术
现有的低噪声放大器通常需在芯片中设置低压降稳压器、输出电感、输出电容、NMOS晶体管及退耦电感等等元件,造成芯片所需的面积较大,其制作成本也较高。而且,由于芯片材质的限制,其品质因数较低,导致信号在芯片中传递时具有较高的损耗,对芯片的效能造成影响。
实用新型内容
本实用新型的目的在于提供一种低噪声放大器的封装结构,可利用电路板上的空间进行电容或电感的匹配,减少芯片所需的面积、降低芯片的生产成本。
为达成上述目的,本实用新型提供一种低噪声放大器的封装结构,包含有:一芯片,该芯片中设有一第一电感、二N型金氧半晶体管(N型金属氧化物半导体晶体管)及一第二电感,并设有多个接点;一电路板,布设有多个接点及一线电感;及多个连接线,分别连接芯片的接点与对应的电路板接点;该线电感连接芯片的第二电感,形成一退耦电感。
其中,该电路板为一单层电路板。
其中,该封装结构为一小型封装结构,该电路板具有较小的面积,其尺寸为1.0mm×0.6mm至1.2mm×0.8mm。
其中,该电路板的多个接点中包含有一输出接点,连接该芯片的一输出接点,该电路板的输出接点连接一延伸区,形成一匹配电容。
其中,该封装结构为一大型封装结构,该电路板具有较大的面积,其尺寸为1.4mm×0.9mm至1.6mm×1.1mm。
其中,该电路板的多个接点中包含有一输出接点,连接该芯片的一输出接点,该电路板的输出接点连接一匹配线电感的一端。
其中,该匹配线电感的另一端以一连接线连接该芯片的输出接点。
其中,该电路板具有较高的品质因数。
其中,该芯片中设有一电源模块。
其中,该电源模块可选择为一低压降稳压器、一电阻及其组合的其中之一。
本实用新型提供一种低噪声放大器的封装结构,尤指一种利用电路板配合芯片设置电容或电感的低噪声放大器的封装结构,其主要于电路板上设置一线电感,可连接芯片的电感而形成一退耦电感,其可利用电路板上的空间进行电容或电感的匹配。
利用本实用新型低噪声放大器的封装结构,可于电路板上布设电容或电感,配合芯片的设置而形成退耦电感、匹配电容或匹配电感等,可减少芯片所需的面积、降低芯片的生产成本,并可依需求而选择大型封装或小型封装而无需改变芯片的设计。
以下结合附图和具体实施例对本实用新型进行详细描述,但不作为对本实用新型的限定。
附图说明
图1为本实用新型低噪声放大器的封装结构一实施例的示意图。
图2为本实用新型低噪声放大器一实施例的电路图。
图3为本实用新型低噪声放大器的封装结构另一实施例的示意图。
图4为本实用新型低噪声放大器的封装结构又一实施例的示意图。
其中,附图标记:
10:低噪声放大器封装结构    12:芯片
121:第一电感               123:第二电感
125:接点                   127:输出接点
14:电路板                  141:接点
143:线电感                 145:输出接点
16:连接线                  161:连接线
20:低噪声放大器            21:电阻
22:低压降稳压器            221:误差放大器
223:反相输入端              225:非反相输入端
227:PMOS晶体管              23:电容
24:第一电感                 25:第一NMOS晶体管
26:第二NMOS晶体管           261:信号输入端
27:退耦电感                 29:信号输出端
30:低噪声放大器封装结构     34:电路板
341:接点                    343:线电感
345:输出接点                38:延伸区
40:低噪声放大器封装结构     44:电路板
441:接点                    443:线电感
445:输出接点                46:连接线
461:连接线                  48:匹配线电感
具体实施方式
请参考图1及图2,分别为本实用新型低噪声放大器(Low Noise Amplifier,LNA)的封装结构一实施例的示意图及本实用新型低噪声放大器一实施例的电路图。如图所示,本实用新型低噪声放大器封装结构10包含有一芯片12及一电路板14。其中,芯片12中设有一第一电感(121、24)、一第一NMOS晶体管25、一第二NMOS晶体管26、一第二电感123及多个接点125。电路板14布设有多个接点141及一线电感143。电路板14的多个接点141分别以连接线16连接芯片12上对应的接点125。
在本实用新型的一实施例中,尚可于芯片12中设置一电源模块。电源模块可选择为一低压降稳压器(Low Dropout Regulator,LDO)22、一电阻21或低压降稳压器22与电阻21的组合,或可直接连接到电源VCC。
其中,低压降稳压器22的其中一种态样包含一误差放大器221及一PMOS晶体管227。该PMOS晶体管227连接于一电源VCC与信号输出端29之间。误差放大器221的反相输入端223连接一参考电压Vref,非反相输出端225连接该信号输出端29,误差放大器221的输出端则连接PMOS晶体管227的闸极。若电源模块选择包含电阻21,则该电阻21串接于电源VCC与信号输出端29之间。
芯片12的输出接点127连接电路板14的输出接点145,由于输出接点145具有一面积,于射频电路上形成一电容23,连接于信号输出端29与地电位之间。
在芯片12中,第一电感(121、24)的一端连接至信号输出端29,第一NMOS晶体管25、第二NMOS晶体管26与第二电感123依序串接于第一电感(121、24)的另一端。第二电感123的另一端以一连接线161连接到电路板14上的线电感143,形成一退耦电感(degenerated inductor)27。第二NMOS晶体管26的闸极则形成信号输入端261。利用本实用新型的低噪声放大器的封装结构,可减少芯片12所需的面积。
在本实用新型的一实施例中,该电路板14具有较高的品质因数(QualityFactor,Q-value)。因此,在电路板14上布设线电感143取代部分的退耦电感,除了可减少芯片12的面积之外,尚可降低信号的损耗。
在本实用新型的一实施例中,该电路板14为一单层电路板。
请参考图3,为本实用新型低噪声放大器的封装结构另一实施例的示意图。本实用新型低噪声放大器的封装结构30可依需求选择大型封装或小型封装。使用同一颗芯片时,其输入及输出阻抗会因封装而有差异,为节省芯片重新设计及开光掩膜的成本,而借由封装时的设计以达到阻抗匹配的效果。本实施例以小型封装为例进行说明。由于小型封装使用的电路板34面积较小,其尺寸为1.0mm×0.6mm至1.2mm×0.8mm,电路板34上布设的接点341面积也较小。为补偿输出接点345较小的面积,可于输出接点345连接设置一延伸区38,借以形成一匹配电容。
电路板34上的线电感343同样以连接线161连接芯片12上的第二电感123,借以形成完整的退耦电感。
请参考图4,为本实用新型低噪声放大器的封装结构又一实施例的示意图。本实施例低噪声放大器的封装结构40以大型封装为例进行说明。由于大型封装使用的电路板44面积较大,其尺寸为1.4mm×0.9mm至1.6mm×1.1mm,电路板44上布设的接点441间距较大,各接点441的面积也较大。为补偿输出接点445较大的面积所形成较大的输出电容,可于输出接点445连接设置一匹配线电感48,并将匹配线电感48的另一端以一连接线46连接至芯片12的输出接点127。
其中,电路板44上的线电感443以一连接线461连接芯片12上的第二电感123,借以形成完整的退耦电感。
利用本实用新型低噪声放大器的封装结构,可于电路板上布设电容或电感,配合芯片的设置而形成退耦电感、匹配电容或匹配电感等,可减少芯片所需的面积、降低芯片的生产成本,并可依需求而选择大型封装或小型封装而无需改变芯片的设计。
当然,本实用新型还可有其它多种实施例,在不背离本实用新型精神及其实质的情况下,熟悉本领域的技术人员可根据本实用新型作出各种相应的改变和变形,但这些相应的改变和变形都应属于本实用新型权利要求的保护范围。

Claims (9)

1.一种低噪声放大器的封装结构,其特征在于,包含有:
一芯片,该芯片中设有一第一电感、二N型金氧半晶体管及一第二电感,并设有多个接点;
一电路板,布设有多个接点及一线电感;及
多个连接线,分别连接芯片的接点与对应的电路板接点;
其中,该线电感连接芯片的第二电感,形成一退耦电感。
2.根据权利要求1所述的低噪声放大器的封装结构,其特征在于,该电路板为一单层电路板。
3.根据权利要求1所述的低噪声放大器的封装结构,其特征在于,该封装结构为一小型封装结构,该电路板尺寸为1.0mm×0.6mm至1.2mm×0.8mm。
4.根据权利要求3所述的低噪声放大器的封装结构,其特征在于,该电路板的多个接点中包含有一输出接点,连接该芯片的一输出接点,该电路板的输出接点连接一延伸区,形成一匹配电容。
5.根据权利要求1所述的低噪声放大器的封装结构,其特征在于,该封装结构为一大型封装结构,该电路板尺寸为1.4mm×0.9mm至1.6mm×1.1mm。
6.根据权利要求5所述的低噪声放大器的封装结构,其特征在于,该电路板的多个接点中包含有一输出接点,连接该芯片的一输出接点,该电路板的输出接点连接一匹配线电感的一端。
7.根据权利要求6所述的低噪声放大器的封装结构,其特征在于,该匹配线电感的另一端以一连接线连接该芯片的输出接点。
8.根据权利要求1所述的低噪声放大器的封装结构,其特征在于,芯片中设有一电源模块。
9.根据权利要求8所述的低噪声放大器的封装结构,其特征在于,该电源模块为一低压降稳压器、一电阻及其组合的其中之一。
CN 201220722002 2012-12-25 2012-12-25 低噪声放大器的封装结构 Expired - Lifetime CN203014745U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201220722002 CN203014745U (zh) 2012-12-25 2012-12-25 低噪声放大器的封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201220722002 CN203014745U (zh) 2012-12-25 2012-12-25 低噪声放大器的封装结构

Publications (1)

Publication Number Publication Date
CN203014745U true CN203014745U (zh) 2013-06-19

Family

ID=48606301

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201220722002 Expired - Lifetime CN203014745U (zh) 2012-12-25 2012-12-25 低噪声放大器的封装结构

Country Status (1)

Country Link
CN (1) CN203014745U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108281417A (zh) * 2017-12-27 2018-07-13 苏州中晟宏芯信息科技有限公司 谐振时钟电路和集成电路的制造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108281417A (zh) * 2017-12-27 2018-07-13 苏州中晟宏芯信息科技有限公司 谐振时钟电路和集成电路的制造方法

Similar Documents

Publication Publication Date Title
US8347017B2 (en) Integrated circuits for accessing USB device via USB 3.0 receptacle
CN102800644B (zh) Ddr信号布线封装基板以及ddr信号布线封装方法
US11469190B2 (en) Parasitic-aware integrated substrate balanced filter and apparatus to achieve transmission zeros
CN203014745U (zh) 低噪声放大器的封装结构
US9590579B2 (en) Wide range transimpedance amplifier
CN101944901B (zh) 包括宽带高压缓冲器的集成电路
US9305919B2 (en) Semiconductor devices including cell-type power decoupling capacitors
CN109658957A (zh) 一种应用于三维存储器的稳压器电路及三维存储器
CN205081113U (zh) 集成电路芯片和系统封装
CN209544315U (zh) 一种esop8双基岛封装框架
US20190027432A1 (en) Integrated substrate communication frontend
CN104916611A (zh) 半导体芯片以及半导体封装
CN102354243B (zh) 集成式线性稳压器
CN109979892A (zh) Esop8双基岛封装框架
Kihara et al. Analysis and design of differential LNAs with on-chip transformers in 65-nm CMOS technology
CN111934684A (zh) 一种缓冲器、时钟网格电路和信号驱动方法
CN101404271B (zh) 音频功率放大器封装结构
CN206639795U (zh) 一种集成电路封装结构
US9692424B2 (en) Decoupling circuit and semiconductor device including the same
CN211789097U (zh) 一种芯片上的电容装置
US8907528B2 (en) Semiconductor device
CN203278755U (zh) 封装有多个音频功率放大电路晶片的芯片
CN111399613B (zh) 一种存储装置以及电子设备
US20230125874A1 (en) Power amplifiers
US8021973B2 (en) System and method to reduce the bondwire/trace inductance

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: Science Park, Hsinchu, Taiwan, China Road 6-5, building 5

Patentee after: Dafa Technology Co.,Ltd.

Address before: Science Park, Hsinchu, Taiwan, China Road 6-5, building 5

Patentee before: AIROHA TECHNOLOGY CORP.

CP01 Change in the name or title of a patent holder
CX01 Expiry of patent term

Granted publication date: 20130619

CX01 Expiry of patent term