CN201928246U - 一种移相器相位控制装置 - Google Patents
一种移相器相位控制装置 Download PDFInfo
- Publication number
- CN201928246U CN201928246U CN201120015274XU CN201120015274U CN201928246U CN 201928246 U CN201928246 U CN 201928246U CN 201120015274X U CN201120015274X U CN 201120015274XU CN 201120015274 U CN201120015274 U CN 201120015274U CN 201928246 U CN201928246 U CN 201928246U
- Authority
- CN
- China
- Prior art keywords
- circuit
- phase
- bit digital
- phase shifter
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Abstract
本实用新型公开了一种移相器相位控制装置,属于移相器控制领域。该装置包含OLED显示控制电路、8位数字移相器组和DSP电路,其特征在于,还包括由CPLD芯片编程实现的数据选择器电路和寄存器电路。通过本实用新型,可以实现对多路8位数字移相器在Ku频段的相位控制,将多路8位数字移相器进行分组控制。
Description
技术领域
本实用新型涉及一种移相器相位控制装置,特别是一种8位数字移相器相位控制装置。
背景技术
目前,在Ku频段还不存在能够对多路8位数字移相器进行控制且能实现移相器相位变化同步进行的简单有效的数字移相器控制装置。如果要在Ku频段实现对多路8位数字移相器进行控制需要很多控制端口、高速实时的数据处理、精确的数据控制以及同步的信号传输,电路复杂且实现极为不方便。
实用新型内容
本实用新型采用的技术方案是这样的:该8位数字移相器相位控制装置,包括8位数字移相器组和DSP电路,还包括CPLD芯片中的数据选择器电路和寄存器电路,其中DSP电路的输出端分别与数据选择器电路和寄存器电路的输入端相连接,数据选择电路的输出端与寄存器电路的输入端相连接,寄存器电路的输出端与DSP电路的输入端和8位数字移相器组的状态控制端相连接。该装置还包含OLED显示控制电路,其中OLED显示控制电路的输入端和输出端分别与DSP电路的输出端和输入端相连接。寄存器电路中包含延迟模块,用于实现同步发送8位数字移相器组的控制信号;OLED显示控制电路包含多个按键,其中该等按键与DSP电路的输入端相连接。
综上所述,由于采用了上述技术方案,本实用新型的有益效果是:
1、在上述寄存器电路的延迟模块中写入了延迟程序,该延迟程序能够使各寄存器电路同步发送对8位数字移相器组的控制信号,避免了多个移相器同时进行相位变化时由于信号延迟而使波束发生散射;
2、本实用新型中OLED显示控制电路的存在能将各8位数字移相器的控制信号变化情况显示出,具有显示的功能,与仪器配合可以对所有被控8位数字移相器的状态进行检测。
附图说明
图1是根据本实用新型的一种多路8位数字移相器的电路结构图。其中,DSP电路1、OLED显示控制电路2和8位数字移相器组3,数据选择器4和寄存器电路5。
具体实施方式
下面结合附图,对本实用新型作详细的说明。
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
如图1所示,该24路8位数字移相器相位控制装置包含DSP电路1、包含按键的OLED显示控制电路2和8位数字移相器组3,还包含由CPLD芯片编程实现的数据选择器4和寄存器电路5。OLED显示控制电路2的输出端和DSP电路1的输入端相连接,DSP电路1的输出端分别与由CPLD芯片编码实现的数据选择器电路4和寄存器电路5的输入端相连接来分别传递控制信号和数据值,数据选择器电路4的输出端与寄存器电路5的输入端相连接,寄存器电路5的输出端与8位数字移相器组3的状态控制端相连接来传递经寄存器电路5处理得到的用以相位控制8位数字移相器组的控制字,由此通过OLED显示控制器2中的按键可以对8位数字移相器组3进行单路控制或者改变DSP电路1对由CPLD芯片编程实现的数据选择器电路4和寄存器电路5的控制方式(包括CPLD芯片的工作状态、工作模式和输出脚状态);反过来,DSP电路1的输出端与OLED显示控制电路2的输入端相连接,寄存器电路5的输出端与DSP电路1的输入端相连接,由此DSP电路1可以控制OLED电路的状态,并且可以通过DSP电路1将由CPLD芯片编程实现的数据选择器电路4和寄存器电路5(也就是CPLD芯片)的工作状态和数字移相器的控制信号变化显示在OLED显示控制电路2上。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
Claims (2)
1.一种移相器相位控制装置,包括8位数字移相器组和DSP电路,其特征在于,还包括在CPLD芯片中的数据选择器电路和寄存器电路,其中所述DSP电路的输出端分别与所述数据选择器电路和所述寄存器电路的输入端相连接,所述数据选择电路的输出端与所述寄存器电路的输入端相连接,所述寄存器电路的输出端与所述DSP电路的输入端和所述8位数字移相器组的状态控制端相连接。
2.如权利要求1所述的移相器相位控制装置,其特征在于,还包含OLED显示控制电路,其中所述OLED显示控制电路的输入端和输出端分别与所述DSP电路的输出端和输入端相连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201120015274XU CN201928246U (zh) | 2011-01-19 | 2011-01-19 | 一种移相器相位控制装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201120015274XU CN201928246U (zh) | 2011-01-19 | 2011-01-19 | 一种移相器相位控制装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN201928246U true CN201928246U (zh) | 2011-08-10 |
Family
ID=44432080
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201120015274XU Expired - Fee Related CN201928246U (zh) | 2011-01-19 | 2011-01-19 | 一种移相器相位控制装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN201928246U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106374874A (zh) * | 2016-11-07 | 2017-02-01 | 南京信息工程大学 | 一种方波移相器及移相方法 |
CN107592100A (zh) * | 2017-08-02 | 2018-01-16 | 深圳市君威科技有限公司 | 一种相控微波放大器电路 |
-
2011
- 2011-01-19 CN CN201120015274XU patent/CN201928246U/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106374874A (zh) * | 2016-11-07 | 2017-02-01 | 南京信息工程大学 | 一种方波移相器及移相方法 |
CN107592100A (zh) * | 2017-08-02 | 2018-01-16 | 深圳市君威科技有限公司 | 一种相控微波放大器电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2006115896A3 (en) | Interconnection system | |
CN105531766A (zh) | 负载减小的存储模块 | |
CN110569596B (zh) | 片上系统的混合时钟树结构 | |
US20080129561A1 (en) | Multiplexer for controlling data output sequence and parallel-to-serial converter using the same | |
US10110334B2 (en) | High speed serializer using quadrature clocks | |
US9344385B2 (en) | Asynchronous pipelined interconnect architecture with fanout support | |
CN101217468A (zh) | 路由查表系统、三态内容寻址存储器和网络处理器 | |
US11797311B2 (en) | Asynchronous pipeline merging using long vector arbitration | |
CN105138300A (zh) | 一种基于fpga的多路kvm管理板 | |
CN201928246U (zh) | 一种移相器相位控制装置 | |
CN105337677A (zh) | 一种高带宽大规模mimo信道模拟的方法与装置 | |
CN112019194B (zh) | 一种高速串化电路 | |
CN104184456B (zh) | 用于io接口的低频多相位差分时钟树型高速低功耗串行器 | |
CN203858630U (zh) | Pcie接口切换装置 | |
CN103257842B (zh) | 一种加法进位信息输出的方法和一种加法器 | |
US20140093003A1 (en) | Data transmission between asynchronous environments | |
CN103729326A (zh) | 基于移位寄存器的gpio扩展方法 | |
CN203800923U (zh) | 一种适用于芯片测试的电路 | |
CN202904427U (zh) | 多功能模式的时钟树生成电路 | |
CN202383253U (zh) | 扫描链异步复位寄存器复位端口处理电路 | |
CN204244217U (zh) | 多通道时钟分配及信号同步和分配电路 | |
CN203800920U (zh) | 一种应用于熔丝电路的信号转换电路 | |
TW200917221A (en) | Driver chip | |
US20110316616A1 (en) | Semiconductor integrated circuit for controlling power supply | |
CN201699674U (zh) | 一种8位数字移相器相位控制装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110810 Termination date: 20140119 |