CN201444394U - 可修改配置参数的ddr2控制器 - Google Patents

可修改配置参数的ddr2控制器 Download PDF

Info

Publication number
CN201444394U
CN201444394U CN2009200162759U CN200920016275U CN201444394U CN 201444394 U CN201444394 U CN 201444394U CN 2009200162759 U CN2009200162759 U CN 2009200162759U CN 200920016275 U CN200920016275 U CN 200920016275U CN 201444394 U CN201444394 U CN 201444394U
Authority
CN
China
Prior art keywords
register
controller
address
data
join
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2009200162759U
Other languages
English (en)
Inventor
牟建华
王丹
唐忠华
周良碧
陈易
王延伟
赵立杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Hualu Panasonic AVC Networks Co Ltd
Original Assignee
China Hualu Panasonic AVC Networks Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Hualu Panasonic AVC Networks Co Ltd filed Critical China Hualu Panasonic AVC Networks Co Ltd
Priority to CN2009200162759U priority Critical patent/CN201444394U/zh
Application granted granted Critical
Publication of CN201444394U publication Critical patent/CN201444394U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Abstract

本实用新型公开一种可修改配置参数的DDR2控制器,是与物理层、读数据存储缓冲器还相接有可配置参数控制器,可配置参数控制器设有单片机控制器,单片机控制器与状态寄存器相接并通过地址译码器、数据多路复用电路与频率寄存器、控制寄存器、数据接口寄存器及地址寄存器相接,频率寄存器通过时钟控制器与输入同步电路相接,控制寄存器和状态寄存器与开始、停止和仲裁控制电路相接,数据接口寄存器与输入/输出数据转换寄存器、地址比较器相接,地址寄存器与地址比较器相接;时钟控制器、输入同步电路与开始、停止和仲裁控制电路相接,时钟电路还与输入/输出数据转换寄存器相接;开始、停止和仲裁控制电路与输入/输出数据转换寄存器、地址比较器相接。

Description

可修改配置参数的DDR2控制器
技术领域:
本实用新型涉及视频数据处理领域,尤其是一种省时省力、可降低产品开发成本的可修改配置参数的DDR2控制器。
背景技术:
在视频处理领域,DDR2控制器多集成到处理器内部,由于芯片内部电路都是固化的,因此系统在应用过程中就无法修改控制器所配置的参数,也就无法更改其外接的与控制器相对应的DDR2芯片。但在实际产品设计中,经常因处理数据量的变化而需要变更存储容量、变更处理位宽,或是为降低成本而采用低成本器件。但因DDR2控制器所配置的参数及DDR2芯片均无法更改,只能重新选择设计DDR2控制器,即需要重新设计系统,不仅费时费力,也使系统更新费用提高,增加了产品开发成本。
发明内容:
本实用新型是为了解决现有技术所存在的上述技术问题,提供一种省时省力、可降低产品开发成本的可修改配置参数的DDR2控制器。
本实用新型的技术解决方案是:一种可修改配置参数的DDR2控制器,有相连接的DDR控制电路及物理层,与DDR控制电路相接有读/写地址存储缓冲器,与物理层相接有写数据存储缓冲器、读数据存储缓冲器,其特征在于:与物理层、读数据存储缓冲器还相接有可配置参数控制器,所述可配置参数控制器设有单片机控制器,单片机控制器与状态寄存器相接并通过地址译码器、数据多路复用电路与频率寄存器、控制寄存器、数据接口寄存器及地址寄存器相接,频率寄存器、控制寄存器、状态寄存器、数据接口寄存器及地址寄存器相互通信连接;频率寄存器通过时钟控制器与输入同步电路相接,控制寄存器和状态寄存器与开始、停止和仲裁控制电路相接,数据接口寄存器与输入/输出数据转换寄存器、地址比较器相接,地址寄存器与地址比较器相接;时钟控制器、输入同步电路与开始、停止和仲裁控制电路相接,时钟电路还与输入/输出数据转换寄存器相接;开始、停止和仲裁控制电路与输入/输出数据转换寄存器、地址比较器相接。
本实用新型在需要变更存储器时,不需要重新设计系统,可以方便地修改所配置的参数以匹配多种DDR2芯片,省时省力,可降低产品开发成本。
附图说明:
图1是本实用新型实施例的电路原理框图。
图2是本实用新型实施例可配置参数控制器的电路原理框图。
具体实施方式:
下面将结合附图说明本发明的具体实施方式。如图1所示:同现有技术相同,有相连接的DDR控制电路及物理层,与DDR控制电路相接有读/写地址存储缓冲器,与物理层相接有写数据存储缓冲器、读数据存储缓冲器,与现有技术所不同的是与物理层、读数据存储缓冲器还相接有可配置参数控制器,所述可配置参数控制器如图2所示:设有单片机控制器,单片机控制器与状态寄存器相接并通过地址译码器、数据多路复用电路与频率寄存器、控制寄存器、数据接口寄存器及地址寄存器相接,频率寄存器、控制寄存器、状态寄存器、数据接口寄存器及地址寄存器相互通信连接;频率寄存器通过时钟控制器与输入同步电路相接,控制寄存器和状态寄存器与开始、停止和仲裁控制电路相接,数据接口寄存器与输入/输出数据转换寄存器、地址比较器相接,地址寄存器与地址比较器相接;时钟控制器、输入同步电路与开始、停止和仲裁控制电路相接,时钟电路还与输入/输出数据转换寄存器相接;开始、停止和仲裁控制电路与输入/输出数据转换寄存器、地址比较器相接。
工作原理:
如图1、2所示:本实用新型实施例在启动过程中,根据单片机控制器对外设总线接口中的频率、地址、控制寄存器进行配置,并根据用户实际使用的DDR2芯片的规格,通过单片机事先输入、配置DDR2控制电路的位宽、频率、时延等关键参数。可配置参数控制器通过存储器的初始化命令存储器进行正常的初始化过程,然后进行写数据操作,将数据存储到DDR2存储器中,再进行读操作,将DDR2存储的数据从存储器中读取出来,完成整个工作过程。

Claims (1)

1.一种可修改配置参数的DDR2控制器,有相连接的DDR控制电路及物理层,与DDR控制电路相接有读/写地址存储缓冲器,与物理层相接有写数据存储缓冲器、读数据存储缓冲器,其特征在于:与物理层、读数据存储缓冲器还相接有可配置参数控制器,所述可配置参数控制器设有单片机控制器,单片机控制器与状态寄存器相接并通过地址译码器、数据多路复用电路与频率寄存器、控制寄存器、数据接口寄存器及地址寄存器相接,频率寄存器、控制寄存器、状态寄存器、数据接口寄存器及地址寄存器相互通信连接;频率寄存器通过时钟控制器与输入同步电路相接,控制寄存器和状态寄存器与开始、停止和仲裁控制电路相接,数据接口寄存器与输入/输出数据转换寄存器、地址比较器相接,地址寄存器与地址比较器相接;时钟控制器、输入同步电路与开始、停止和仲裁控制电路相接,时钟电路还与输入/输出数据转换寄存器相接;开始、停止和仲裁控制电路与输入/输出数据转换寄存器、地址比较器相接。
CN2009200162759U 2009-08-13 2009-08-13 可修改配置参数的ddr2控制器 Expired - Fee Related CN201444394U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009200162759U CN201444394U (zh) 2009-08-13 2009-08-13 可修改配置参数的ddr2控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009200162759U CN201444394U (zh) 2009-08-13 2009-08-13 可修改配置参数的ddr2控制器

Publications (1)

Publication Number Publication Date
CN201444394U true CN201444394U (zh) 2010-04-28

Family

ID=42549075

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009200162759U Expired - Fee Related CN201444394U (zh) 2009-08-13 2009-08-13 可修改配置参数的ddr2控制器

Country Status (1)

Country Link
CN (1) CN201444394U (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102306127A (zh) * 2011-08-05 2012-01-04 烽火通信科技股份有限公司 一种新型ddriii内存识别和初始化方法
CN103499931A (zh) * 2013-10-17 2014-01-08 北京经纬恒润科技有限公司 一种控制器设计方法及装置
CN107785044A (zh) * 2016-08-26 2018-03-09 闪迪技术有限公司 电缓冲nv‑dimm和其使用方法
CN108415874A (zh) * 2018-05-02 2018-08-17 深圳市华讯方舟雷达技术装备有限公司 一种基于eim总线的接口扩展设备和方法
CN113553101A (zh) * 2021-07-27 2021-10-26 上海信昊信息科技有限公司 加载频率可变的pcie交换芯片端口寄存器初始化方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102306127A (zh) * 2011-08-05 2012-01-04 烽火通信科技股份有限公司 一种新型ddriii内存识别和初始化方法
CN102306127B (zh) * 2011-08-05 2014-01-08 烽火通信科技股份有限公司 一种ddriii内存识别和初始化方法
CN103499931A (zh) * 2013-10-17 2014-01-08 北京经纬恒润科技有限公司 一种控制器设计方法及装置
CN103499931B (zh) * 2013-10-17 2016-03-30 北京经纬恒润科技有限公司 一种控制器设计方法及装置
CN107785044A (zh) * 2016-08-26 2018-03-09 闪迪技术有限公司 电缓冲nv‑dimm和其使用方法
CN107785044B (zh) * 2016-08-26 2021-05-04 闪迪技术有限公司 电缓冲nv-dimm和其使用方法
CN108415874A (zh) * 2018-05-02 2018-08-17 深圳市华讯方舟雷达技术装备有限公司 一种基于eim总线的接口扩展设备和方法
CN108415874B (zh) * 2018-05-02 2024-02-06 武汉华讯国蓉科技有限公司 一种基于eim总线的接口扩展设备和方法
CN113553101A (zh) * 2021-07-27 2021-10-26 上海信昊信息科技有限公司 加载频率可变的pcie交换芯片端口寄存器初始化方法

Similar Documents

Publication Publication Date Title
CN201444394U (zh) 可修改配置参数的ddr2控制器
CN102799260A (zh) 基于时钟关断的低功耗模式管理soc芯片的电路及方法
CN203520080U (zh) 一种通用变频器实时控制器
CN201083993Y (zh) 一种微控制器
CN104615386A (zh) 一种核外高速缓存装置
CN205540113U (zh) 用于在微控制器单元和主处理器之间通信的电子设备
CN104750223B (zh) 一种降低多核终端内存访问功耗的方法和系统
CN205540138U (zh) 一种可脱机运行的多轴运动控制系统
CN101303568A (zh) 工业控制计算机系统
CN202257569U (zh) 基于arm内核的嵌入式人机交互装置
CN102012877A (zh) 一种利用cpld来扩展嵌入式处理器gpio的方法
CN201837857U (zh) 一种面向移动救援机器人的模块化嵌入式控制装置
CN206363301U (zh) 超低功耗的type_c接口协议芯片
CN101795085A (zh) 一种通用变频器实时控制器
CN205540550U (zh) 基于数字电源的atx电源转换结构
CN103064477A (zh) 一种服务器主板设计方法
CN102841878B (zh) 基于plb总线的isa接口ip核
CN202110466U (zh) 一种内存可扩展的手持设备电路结构
CN102243526A (zh) 双倍数据速率内存的内存控制器及其控制方法
CN101452439A (zh) CompactPCI通讯板卡
CN101609361A (zh) 动态功率管理处理器的降噪装置和方法
CN203520105U (zh) 一种基于SoC FPGA的三轴数控车床控制器
CN102788006A (zh) 嵌入式空压机控制系统
CN202422113U (zh) PowerPC嵌入式计算机实现ISA总线的转换系统
TWI497304B (zh) 序列介面傳送方法及其裝置

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100428

Termination date: 20150813

EXPY Termination of patent right or utility model