CN1808555B - 根据单一灰度等级数据驱动多个子像素 - Google Patents
根据单一灰度等级数据驱动多个子像素 Download PDFInfo
- Publication number
- CN1808555B CN1808555B CN2006100048735A CN200610004873A CN1808555B CN 1808555 B CN1808555 B CN 1808555B CN 2006100048735 A CN2006100048735 A CN 2006100048735A CN 200610004873 A CN200610004873 A CN 200610004873A CN 1808555 B CN1808555 B CN 1808555B
- Authority
- CN
- China
- Prior art keywords
- source electrode
- reference voltage
- pixel
- sub
- electrode line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
为了在显示器件中产生源极线电压,在用于像素的第一子像素的源极驱动器处接收灰度等级数据。源极驱动器根据第一子像素的灰度等级数据产生用于第一子像素的第一源极线电压和用于第二子像素的第二源极线电压。由此,可以使数据传输速率和/或数据总线最小,从而使功耗和EMI(电磁干扰)最小。
Description
技术领域
本发明一般涉及诸如LCD(液晶显示器)面板的显示设备,特别涉及根据对于一个子像素的灰度数据驱动多个子像素以便使功耗和EMI(电磁干扰)最小化的方法和显示设备。
背景技术
当以广角观看诸如大的液晶显示器(LCD)的大面板显示器时,由于光的散射,不能清楚地观看显示图像的颜色。克服这种光散射的方法之一是用于LCD的2-TFT(薄膜晶体管)方法。
图1示出了包括第一子像素102和第二子像素104的2-TFT像素100。第一子像素102包括第一TFT(薄膜晶体管)MNA,其漏极耦合到被表示为第一存储电容器Cst-a以及在第一存储电容器Cst-a和地节点之间耦合的第一液晶电容器Clc-a的第一子像素电极。第二子像素104包括第二TFT(薄膜晶体管)MNB,其漏极耦合到被表示为第二存储电容器Cst-b以及在第二存储电容器Cst-b和地节点之间耦合的第二子像素电极。
第一和第二存储电容器Cst-a和Cst-b在耦合节点Cst彼此相互耦合。第一TFT MNA的栅极耦合到第一栅极线Gate-a,和第二TFT MNB的栅极耦合到第二栅极线Gate-b。第一和第二TFT的MNA和MNB的源极被耦合到源极线106。
为了显示像素100处的灰度等级数据,希望根据图2所示的亮度曲线相应的电压ΔV跨越存储电容器Cst-a和Cst-b中每一个的两端和在液晶电容器Clc-a和Clc-b中每一个而被偏置。参看图2,对于将被在像素100处显示的给定灰度等级数据来讲,希望用于那个灰度等级数据的第一相应的电压ΔV1跨越第一存储和液晶电容器Cst-a和Clc-a而被偏置,并希望用于那个灰度等级数据的较低的第二相应的电压ΔV2跨越第二存储和液晶电容器Cst-b和Clc-b而被偏置。
在像素100操作期间,第一栅极线Date-a被激活,从而使第一TFT MNA导通(同时使第二TFT MNB截止),以便在耦合节点Cst被偏置到VCOM电压(即,在具有像素100的显示面板的公共电极处的电压)的同时利用源极线106处的第一相应的电压ΔV1偏置第一存储和液晶电容器Cst-a和Clc-a。此后,第二栅极线Gate-b被激活,从而导通第二TFT MNB(同时使第一TFTMNA截止),以便在耦合节点Cst被偏置到VCOM电压的同时利用在源极线106处的第二相关电压ΔV2偏置第二存储和液晶电容器Cst-b和Clc-b。
对于这种不同的偏置,第一子像素102呈现第一亮度,而第二子像素104呈现不同于第一亮度的第二亮度。参看图2,像素100根据平均亮度曲线108(如图2中的虚线所示)呈现是来自第一和第二像素102和104的第一和第二亮度的平均值的平均亮度。
在现有技术的2-TFT方法中,两个电压ΔV1和ΔV2在用于驱动多个子像素102和104的一行时间周期期间被独立地从定时控制器传送给利用两个电压ΔV1和ΔV2驱动源极线106的源极驱动器。这样,数据传送速率和/或数据总线的数量增加了两倍,这不利地地导致功耗和EMI(电磁干扰)的增加。
因此,希望具有一种机制能够利用最小的数据传送速率和/或最少的数据总线量驱动像素100的多个子像素102和104。
发明内容
因此,在本发明总的方面,根据用于一个子像素的单一灰度等级数据驱动多个子像素。
为了根据本发明的一个方面在显示器件中产生源极线电压,对于像素的第一子像素在源极驱动器处接收灰度等级数据。所述源极驱动器根据所述灰度等级数据产生用于第一子像素的第一源极线电压,并根据所述第一子像素的灰度等级数据产生用于像素的第二子像素的第二源极线电压。
在本发明的另一实施例中,根据所述灰度等级数据和第一亮度曲线产生第一源极线电压,和根据第一子像素的灰度等级数据和第二亮度曲线产生第二源极线电压。
例如,为了产生第一源极线电压,依据所述灰度等级数据的至少一个最高有效位从第一亮度曲线中选择用于D/A(数字/模拟)转换器的第一高和低参考电压。然后,利用所选择的第一高和低参考电压在所述D/A转换器处对所述灰度等级数据的至少一个最低有效位进行数字到模拟的转换。
类似地,为了产生第二源极线电压,依据所述灰度等级数据的至少一个最高有效位从第二亮度曲线中选择用于D/A转换器的第二高和低参考电压。然后,利用所选择的第二高和低参考电压在所述的D/A转换器中对所述灰度等级数据的至少一个最低有效位进行数字到模拟的转换。在本发明的另一个实施例中,所述D/A转换器是线性的。
在本发明的再一个实施例中,第一和第二亮度曲线一起被用于上灰度系数(gamma)参考电压或下灰度系数参考电压。上灰度系数参考电压被用于驱动正极性中的子像素,和下灰度系数参考电压被用于驱动负极性中的子像素。在本发明的范例性实施例中,用于上和下灰度系数参考电压的亮度曲线被交替用于产生连续的第一和第二源极线电压的组。在这种情况下,在一行时间期间产生所述第一和第二源极线电压。
以这种方式,用于驱动多个子像素的第一和第二源极线电压是根据用于一个子像素的单一灰度等级数据产生的。因此,由于传送单一的灰度等级数据,所以,数据传送速率和/或数据总线被最小化,由此使功耗和EMI(电磁干扰)被最小化。
通过下面结合附图对本发明的详细描述,本发明的这些和其它特性及优点将能够得到更好的理解。
附图说明
图1示出了现有技术中具有两个子像素的范例性像素;
图2示出了现有技术中用于驱动图1所示的两个子像素的亮度曲线;
图3示出了根据本发明实施例的用于根据用于一个子像素的单一灰度等级数据驱动多个子像素的显示器件的组件;
图4的框图示出了根据本发明实施例的图3中的源极驱动器;
图5的框图示出了根据本发明实施例的图4中的参考电压发生器;
图6A和6B示出了根据本发明实施例的在图5所示的参考电压发生器中使用的上和下灰度系数参考电压亮度曲线;
图7示出了根据本发明实施例的图5中的VH、VL选择器的组件;
图8示出了根据本发明实施例的图4所示的参考电压发生器产生的VH和VL值的表;
图9示出了根据本发明实施例的图4和7的D/A(数字/模拟)转换器的组件;和
图10示出了根据本发明实施例的图4所示的源极驱动器操作期间的信号的时序图。
这里作为参考的附图仅仅是为了示出,因此没有必要按照比例绘制。在图1-10中,具有相同附图标记的元件指具有类似结构和/或功能的元件。
具体实施方式
图3示出了根据本发明实施例的具有根据用于一个子像素的单一灰度等级数据驱动多个子像素的组件的显示器件200。该显示器件包括显示面板202,该显示面板202具有像素阵列,所述像素具有用于改善广角视野的多个子像素。图3示出了这种具有第一子像素204和第二子像素206的像素205的例子。
第一子像素204包括第一TFT(薄膜晶体管)MNA,其漏极耦合到被表示为第一存储电容器Cst-a和第一液晶LC-a的第一子像素电极。第二子像素206包括第二TFT(薄膜晶体管)MNB,其漏极被耦合到被表示为第二存储电容器Cst-b和第二液晶LC-b的第二子像素电极。在图3所示的范例性实施例中,存储电容器Cst-a和Cst-b以及液晶LC-a和LC-b中的每一个的其它节点接地。
第一TFT MNA的栅极被耦合到第一栅极线GN,第二TFT MNB的栅极被耦合到第二栅极线GN+1。第一和第二TFT MNA和MNB的源极被耦合到源极线208。显示器件200包括栅极驱动器210,用于依次地激活在栅极线G1、G2、...、GN、GN+1等上的每个信号以用于显示面板202。
另外,显示器件200还包括源极驱动器块212。对于大的显示面板202来讲,源极驱动器块212包括多个源极驱动器214、216和218。源极驱动器214、216和218中的每一个驱动显示面板202中相应的源极线的组。
图4示出了根据本发明实施例的范例性源极驱动器214的组件。源极驱动器214包括用于存储最高有效位部分226和最低有效位部分228的第一锁存器222和第二锁存器224。源极驱动器214还包括S-发生器230、参考电压发生器232、D/A(数字/模拟)转换器234和输出缓冲器236。
图5的框图示出了根据本发明实施例的图4所示的参考电压发生器232。参考电压发生器232包括上A/B选择器242、下A/B选择器244、上/下选择器246和VH、VL选择器248。
参考电压发生器232输入多个灰度系数参考电压VUH、VUM1、VUM2、VUM1’、VUM2’、VUL、VLH、VLM1、VLM2、VLM1’、VLM2’和VLL。这些灰度系数参考电压是由图6A和6B所示的多个用于第一和第二子像素204和206的亮度曲线定义的。
上灰度系数参考电压VUH、VUM1、VUM2、VUM1’、VUM2’和VUL是根据用于第一子像素204的第一亮度曲线252和用于第二子像素206的第二亮度曲线254定义的。当极性信号POL表示正极性时,第一亮度曲线252是跨越用于每个灰度等级数据的第一存储电容器Cst-a和第一液晶LC-a的所期望电压的曲线(plot)。当极性信号POL表示正极性时,第二亮度曲线254是跨越用于每个灰度等级收据的第二存储电容器Cst-b和第二液晶LC-b的所期望电压的曲线。
下灰度系数参考电压VLH、VLM1、VLM2、VLM1’、VLM2’和VLL是根据用于第一子像素204的第三亮度曲线256和用于第二子像素206的第四亮度曲线258定义的。当极性信号POL表示负极性时,第三亮度曲线256是跨越用于每个灰度等级数据的第一存储电容器Cst-a和第一液晶LC-a的所期望电压的曲线。当极性信号POL表示负极性时,第四亮度曲线是跨越用于每个灰度等级数据的第二存储电容器Cst-b和第二液晶LC-b的所期望电压的曲线。
当极性信号POL表示正极性时,用于第一和第二亮度曲线252和254的电压被处理得高于公共电压VCOM。当极性信号POL表示负极性时,用于第三和第四亮度曲线256和258的电压被处理得低于公共电压VCOM。对于这种驱动子像素204和206的电压,作为一个整体像素205所呈现的亮度当极性信号POL表示正极性时取决于第一平均亮度曲线262(由图6A中的虚线表示),而当极性信号POL表示负极性时取决于第二平均亮度曲线264(由图6B中的虚线表示)。
还是参考图6A,对于第一亮度曲线252,第一线性范围R1形成于参考电压VUH和VUM1之间,第二线性范围R2形成于参考电压VUM1和VUM2之间,第三线性范围R3形成于参考电压VUM2和VUL之间。另外,对于第二亮度曲线254,第四线性范围R4形成于参考电压VUH和VUM1’之间,第五线性范围R5形成于参考电压VUM1’和VUM2’之间和第六线性范围R6形成于参考电压VUM2’和VUL之间。
参看图6B,对于第三亮度曲线256,第七线性范围R7形成于参考电压VLH和VLM1之间,第八线性范围R8形成于参考电压VLM1和VLM2之间,和第九线性范围R9形成于参考电压VLM2和VLL之间。另外,对于第四亮度曲线258,第十线性范围R10形成于参考电压VLH和VLM1’之间,第十一线性范围R11形成于参考电压VLM1’和VLM2’之间,和第十二线性范围R12形成于参考电压VLM2’和VLL之间。
图7示出了根据本发明的实施例的图5中的VH、VL选择器248的组件。VH、VL选择器248输入作为上/下选择器246输出的4个参考电压。VH、CL选择器248包括三对开关:第一对开关SW11和SW12、第二对开关SW21和SW22以及第三对开关SW31和SW32。根据选择信号S1、S2和S3中的哪一个被激活来关闭这些开关对中的一对,以便选择参考电压中的一个作为将被D/A转换器234使用的高DAC(数/模转换器)电压VH和这些参考电压中的一个作为将被D/A转换器234使用的低DAC电压VL。
图8示出了由参考电压发生器232依据信号ABR、POL、S1、S2和S3输出的高DAC电压VH和低DAC电压VL的表。A/B比率信号ABR表示当前正在被驱动的是第一子像素204还是第二子像素206。参看图4和5,当ABR信号处于低逻辑状态“0”时,上A/B选择器输出VUM1和VUM2给上/下选择器246,下A/B选择器输出VLM1和VLM2给上/下选择器246。当ABR信号处于高逻辑状态“1”时,上A/B选择器输出VUM1’和VUM2’给上/下选择器246,和下A/B选择器输出VLM1’和VLM2’给上/下选择器246。
上/下选择器246输入用于利用高于VCOM的电压进行驱动的第一组参考电压和用于利用低于VCOM的电压进行驱动的第二组参考电压。当ABR信号和POL(极性)信号中的每一个都处于逻辑低状态“0”时,上/下选择器246输出第一组4个参考电压VUH、VUM1、VUM2和VUL。当ABR信号处于逻辑低状态“0”和POL(极性)信号处于逻辑高状态“1”时,上/下选择器246输出第二组4个参考电压VLH、VLM1、VLM2和VLL。
当ABR信号处于逻辑高状态“1”和POL(极性)信号处于逻辑低状态“0”时,上/下选择器246输出第三组4个参考电压VUH、VUM1’、VUM2’和VUL。当ABR信号和POL(极性)信号的每一个都处于逻辑高状态“1”时,上/下选择器246输出第四组4个参考电压VLH、VLM1’、VLM2’和VLL。
参看图7和8,VH、VL选择器248输入作为上/下选择器246输出的一组4个参考电压。VH、VL选择器248根据S1、S2和S3信号中的哪一个被激活到逻辑高状态“1”选择这4个参考电压中的一个作为VH并选择这4个参考电压的另一个作为VL,如图8所示。参看图6、7和8,由VH、VL选择器248选择的VH和VL是范围R1-R12中一个的上和下边界。
参看图4和8,根据灰度等级数据D[N:1]的两个最高有效位MSB[2]激活S1、S2和S3信号中的一个。灰度等级数据D[N:1]被锁存到第一锁存器222中,然后被传输给第二锁存器224。
D/A转换器234使用由VH、VL选择器248选择的VH和VL电压。图9示出了D/A转换器234的范例性实施例,该D/A转换器234是一种线性电荷再分配D/A转换器。D/A转换器234包括耦合到VH的第一开关S1和耦合到VL的第二开关S2。
开关S1和S2的其它端被耦合到第三开关S3,第三开关S3接下来被耦合到第一电容器C1。第四开关S4被耦合在第一电容器C1和第二电容器C2之间。第二电容器C2被耦合到初始化开关Sini。在图9所示的范例性实施例中,第一和第二电容器C1和C2具有相同的电容C。
假设VL=0V并假设灰度等级数据D[N:1]的最低有效位LSB[N-2]是“1101”。在这种情况下,线性电荷再分配D/A转换器234如下操作:
(1)首先,初始化开关Sini被闭合,以将输出电压VO初始化到0V。此后,开关Sini被关断。
(2)将最低有效位“1”用做控制第一和第二开关S1和S2的DATA。开关S3接通,和对于该DATA,开关S1接通,同时开关S2关断。此后,开关S3关断而开关S4接通,由此,VO=VH/2。
(3)下一个最低有效位“0”被用做控制第一和第二开关S1和S2的DATA。开关S4关断,而开关S3接通,对于该DATA,S1关断,同时S2接通。此后,开关S3关断,而开关S4接通。由此,VO=VH/4。
(4)下一个最低有效位“1”被用做控制第一和第二开关S1和S2的DATA。开关S4关断,和开关S3接通,对于该DATA,S1接通,同时S2关断。此后,开关S3关断而开关S4接通。由此,VO=5VH/8。
(5)下一个最低有效位“1”被用做控制第一和第二开关S1和S2的DATA。开关S4关断和开关S3接通,对于该DATA,S1接通,同时S2关断。此后,开关S3关断和开关S4接通。由此,VO=13VH/16。
利用这种方式,灰度等级数据D[N:1]的最低有效位LSB[N-2]确定VH和VL之间范围内的VO。最高有效位MSB[2]确定VH和VL的值。最高有效位MSB[2]和最低有效位LSB[N-2]包括由第一和第二锁存器222和224锁存器锁存的灰度等级数据D[N:1]。由D/A转换器234输出的模拟电压VO被输出给输出缓冲器236,该模拟电压VO被用于驱动用于像素205的源极线208。
图10示出了图4的源极驱动器214的操作期间的信号时序图。在第一时间周期P1期间,POL信号和ABR信号中的每一个在用于第一子像素204的第一亮度曲线252中对于输入K-1灰度等级数据D[N:1]处于逻辑高状态“1”。
在第一时间周期P1期间,参考电压发生器232根据所述K-1灰度等级数据D[N:1]的最高有效位MSB[2]选择用于定义第一亮度曲线252的三个范围R1、R2和R3之一的VH和VL。D/A转换器234使用该VH和VL以及K-1灰度等级数据D[N:1]的最低有效位LSB[N-2]产生输出电压VO。该输出电压VO被用于在第二时间周期P2期间驱动用于驱动第一子像素204的源极线208。
同样,在第二时间周期P2期间,POL信号保持在逻辑高状态“1”,而ABR信号则改变到逻辑低状态“0”。因此,在第二时间周期P2期间,参考电压发生器232根据所述K-1灰度等级数据D[N:1]的最高有效位MSB[2]选择用于定义第二亮度曲线255的三个范围R4、R5和R6之一的VH和VL。D/A转换器234使用该VH和VL以及所述K-1灰度等级数据D[N:1]的最低有效位LSB[N-2]产生输出电压VO。该输出电压VO被用于在第三时间周期P3期间内驱动用于驱动第二子像素206的源极线208。
同样,在第三时间周期P3期间,POL信号改变到逻辑低状态“0”,而ABR信号改变到逻辑高状态“1”。由此,在第三时间周期P3期间,参考电压发生器232根据K灰度等级数据D[N:1]的最高有效位MSB[2]选择用于定义第三亮度曲线256的三个范围R7、R8和R9之一的VH和VL。D/A转换器234使用该VH和VL以及所述K灰度等级数据D[N:1]的最低有效位LSB[N-2]产生输出电压VO。该输出电压VO被用于在第四时间周期P4期间内驱动用于驱动第一子像素204的源极线208。
同样,在第四时间周期P4期间,POL信号保持逻辑低状态“0”,而ABR信号改变到逻辑低状态“0”。这样,在第四时间周期P4期间,参考电压发生器232根据所述K灰度等级数据D[N:1]的最高有效位MSB[2]选择用于定义第四亮度曲线258的三个范围R10、R11和R12之一的VH和VL。D/A转换器234使用该VH和VL以及所述K灰度等级收据D[N:1]的最低有效位LSB[N-2]产生输出电压VO。该输出电压VO被用于在第五时间周期P5期间驱动用于驱动第二子像素206的源极线208。
重复这种操作,以便根据第一、第二、第三和第四亮度曲线252、254、256和258中的每一个产生输出电压VO。以这种方式,一个灰度等级数据D[N:1]被用于产生用于驱动子像素204和206的相应的输出电压VO。周期P1和P2处于用于所述K-1灰度等级数据的一行时间期间,而周期P3和P4处于用于所述K灰度等级数据的另一行时间期间。
这样,在用于传送一个对应的灰度等级数据的一行时间周期期间,产生用于驱动子像素204和206的相应的输出电压VO。结果是,对于源极驱动器214使数据传输速率和/或数据总线最小化,从而使功耗和EMI(电磁干扰)最小化。
前面借助于例子进行的描述并不试图作为限制。例如,本发明可以针对LCD来说明。但是,本发明一般可用于任一类型的显示器件。另外,这里所示出和描述的任一数量的元件或范围都仅仅是举例。
注意,图10所示的ABR信号的占空比数是依据第一和第二液晶LC-a和LC-b的区域比而变化的。例如,如果第一液晶LC-a的区域大于第二液晶LC-b的区域,用于产生驱动第一子像素204的输出电压VO的时间周期P1和P3中每一个都要长于(如图10的虚线300所示)用于驱动第二子像素206的时间周期P2和P4中的每一个。
本发明只受下述权利要求及其等效物定义的限制。
Claims (30)
1.一种在显示器件中产生源极线电压的方法,包括:
接收用于像素的第一子像素的灰度等级数据;
根据所述灰度等级数据产生用于该第一子像素的第一源极线电压;和
根据该第一子像素的灰度等级数据产生用于该像素的第二子像素的第二源极线电压。
2.根据权利要求1所述的方法:
其中产生第一源极线电压的步骤包括根据所述灰度等级数据和第一亮度曲线产生所述第一源极线电压;和
其中产生第二源极线电压的步骤包括根据所述第一子像素的灰度等级数据和第二亮度曲线产生所述第二源极线电压。
3.根据权利要求2所述的方法,其中,产生第一源极线电压包括下述步骤:
依据所述灰度等级数据的至少一个最高有效位从第一亮度曲线中选择用于D/A转换器的第一高和低参考电压;和
利用所选择的第一高和低参考电压在D/A转换器处对所述灰度等级数据的至少一个最低有效位进行数字到模拟的转换。
4.根据权利要求3所述的方法,其中产生第二源极线电压包括下述步骤:
依据所述灰度等级数据的至少一个最高有效位从第二亮度曲线中选择用于D/A转换器的第二高和低参考电压;和
利用所选择的第二高和低参考电压在D/A转换器处对所述灰度等级数据的至少一个最低有效位进行数字到模拟的转换。
5.根据权利要求3所述的方法,其中,所述D/A转换器是线性的。
6.根据权利要求2所述的方法,其中第一和第二亮度曲线一起被用于上灰度系数参考电压或下灰度系数参考电压,其中该上灰度系数参考电压为大于公共电压并且用于驱动正极性的子像素的参考电压,该下灰度系数参考电压为小于公共电压并且用于驱动负极性的子像素的参考电压。
7.根据权利要求6所述的方法,其中,当对于正极性驱动所述子像素时,第一和第二亮度曲线用于上灰度系数参考电压,和当对于负极性驱动所述子像素时,第一和第二亮度曲线用于下灰度系数参考电压。
8.根据权利要求6所述的方法,其中,用于上和下灰度系数参考电压的亮度曲线被交替地用于产生连续组的第一和第二源极线电压。
9.根据权利要求1所述的方法,还包括:
在一行时间期间产生所述第一和第二源极线电压。
10.一种显示器件的源极驱动器,该源极驱动器包括:
存储单元,用于接收和存储用于像素的第一子像素的灰度等级数据;和
源极线电压发生器,用于根据所述灰度等级数据产生用于第一子像素的第一源极线电压,和用于根据第一子像素的灰度等级数据产生用于像素的第二子像素的第二源极线电压。
11.根据权利要求10所述的源极驱动器,其中,所述源极线电压发生器根据所述灰度等级数据和第一亮度曲线产生所述第一源极线电压,和根据所述第一子像素的灰度等级数据及第二亮度曲线产生所述第二源极线电压。
12.根据权利要求11所述的源极驱动器,其中,所述源极线电压发生器包括:
D/A转换器;和
参考电压发生器,用于依据所述灰度等级数据的至少一个最高有效位从第一和第二亮度曲线中选择用于所述D/A转换器的第一高和低参考电压和第二高和低参考电压,
其中,所述D/A转换器利用所选择的第一高和低参考电压对所述灰度等级数据的至少一个最低有效位进行转换以产生所述第一源极线电压,并利用所选择的第二高和低参考电压产生所述第二源极线电压。
13.根据权利要求12所述的源极驱动器,其中,所述参考电压发生器包括:
上A/B选择器,依据哪一个子像素要被驱动,从所述亮度曲线中选择高于公共电压的参考电压的组;
下A/B选择器,依据哪一个子像素要被驱动,从所述亮度曲线中选择低于公共电压的参考电压的组;
上/下选择器,用于依据所表示的极性从所述A/B选择器中选择相应的一组参考电压;和
VH、VL选择器,用于依据从所述灰度等级数据的至少一个最高有效位中产生的选择信号、从所选择的相应的参考电压的组中选择高和低参考电压。
14.根据权利要求12所述的源极驱动器,其中,所述D/A转换器是线性的。
15.根据权利要求12所述的源极驱动器,其中,所述D/A转换器是电荷再分配D/A转换器。
16.根据权利要求11所述的源极驱动器,其中,所述第一和第二亮度曲线一起用于上灰度系数参考电压或用于下灰度系数参考电压,其中该上灰度系数参考电压为大于公共电压并且用于驱动正极性的子像素的参考电压,该下灰度系数参考电压为小于公共电压并且用于驱动负极性的子像素的参考电压。
17.根据权利要求16所述的源极驱动器,其中,当对于正极性驱动所述子像素时,所述第一和第二亮度曲线用于上灰度系数参考电压,和当对于负极性驱动所述子像素时,所述第一和第二亮度曲线用于下灰度系数参考电压。
18.根据权利要求16所述的源极驱动器,其中,用于上和下灰度系数参考电压的亮度曲线被交替用于产生连续组的第一和第二源极线电压。
19.根据权利要求10所述的源极驱动器,其中,所述源极线电压发生器在一行时间期间产生所述第一和第二源极线电压。
20.一种显示器件,包括:
显示面板,具有多个栅极线和源极线;
栅极驱动器,用于产生栅极线的扫描信号;和
源极驱动器,用于产生所述源极线的源极线电压,每个源极驱动器包括:
存储单元,用于接收和存储用于像素的第一子像素的灰度等级数据;和
源极线电压发生器,用于根据所述灰度等级数据产生用于第一子像素的第一源极线电压,和根据第一子像素的灰度等级数据产生用于像素的第二子像素的第二源极线电压。
21.根据权利要求20所述的显示器件,其中,所述源极线电压发生器根据所述灰度等级数据和第一亮度曲线产生所述第一源极线电压,和根据第一子像素的灰度等级数据以及第二亮度曲线产生所述第二源极线电压。
22.根据权利要求21所述的显示器件,其中,所述源极线电压发生器包括;
D/A转换器;和
参考电压发生器,用于依据所述灰度等级数据的至少一个最高有效位从第一和第二亮度曲线中选择用于所述D/A转换器的第一高和低参考电压和第二高和低参考电压,
其中,所述D/A转换器利用所选择的第一高和低参考电压对所述灰度等级数据的至少一个最低有效位进行转换以产生第一源极线电压,并利用所选择的第二高和低参考电压产生第二源极线电压。
23.根据权利要求22所述的源极驱动器,其中,所述参考电压发生器包括:
上A/B选择器,依据哪一个子像素要被驱动,从所述亮度曲线中选择高于公共电压的参考电压的组;
下A/B选择器,依据哪一个子像素要被驱动,从所述亮度曲线中选择低于公共电压的参考电压的组;
上/下选择器,用于依据所表示的极性从A/B选择器中选择一个相应的参考电压的组;和
VH、VL选择器,用于依据从所述灰度等级数据的至少一个最高有效位产生的选择信号、从所选择的相应的参考电压的组中选择高和低参考电压。
24.根据权利要求22所述的显示器件,其中,所述D/A转换器是线性的。
25.根据权利要求22所述的显示器件,其中,所述D/A转换器是电荷再分配D/A转换器。
26.根据权利要求21所述的显示器件,其中,所述第一和第二亮度曲线一起用于上灰度系数参考电压或下灰度系数参考电压之一,其中该上灰度系数参考电压为大于公共电压并且用于驱动正极性的子像素的参考电压,该下灰度系数参考电压为小于公共电压并且用于驱动负极性的子像素的参考电压。
27.根据权利要求26所述的显示器件,其中,当对于正极性驱动所述子像素时,所述第一和第二亮度曲线用于上灰度系数参考电压,和当对于负极性驱动所述子像素时,所述第一和第二亮度曲线用于下灰度系数参考电压。
28.根据权利要求26所述的显示器件,其中,用于上和下灰度系数参考电压的亮度曲线被交替用于产生连续组的第一和第二源极线电压。
29.根据权利要求20所述的显示器件,其中,所述显示面板是液晶显示面板。
30.根据权利要求20所述的显示器件,其中,所述源极线电压发生器在一行时间期间产生所述第一和第二源极线电压。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR4539/05 | 2005-01-18 | ||
KR1020050004539A KR100687041B1 (ko) | 2005-01-18 | 2005-01-18 | 소스 구동 장치, 이를 포함한 디스플레이 장치 및 소스구동 방법 |
US11/208,498 US7612788B2 (en) | 2005-01-18 | 2005-08-22 | Driving multiple sub-pixels from single gray scale data |
US11/208,498 | 2005-08-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1808555A CN1808555A (zh) | 2006-07-26 |
CN1808555B true CN1808555B (zh) | 2010-10-27 |
Family
ID=36683360
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006100048735A Active CN1808555B (zh) | 2005-01-18 | 2006-01-10 | 根据单一灰度等级数据驱动多个子像素 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7612788B2 (zh) |
KR (1) | KR100687041B1 (zh) |
CN (1) | CN1808555B (zh) |
TW (1) | TWI402806B (zh) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060070177A (ko) * | 2004-12-20 | 2006-06-23 | 삼성전자주식회사 | 액정표시장치와 그 구동방법 |
US7796144B2 (en) * | 2006-05-30 | 2010-09-14 | Himax Technologies Limited | Gamma correction device of display apparatus and method thereof |
TWI322401B (en) * | 2006-07-13 | 2010-03-21 | Au Optronics Corp | Liquid crystal display |
KR101369883B1 (ko) * | 2007-02-26 | 2014-03-25 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
KR101504750B1 (ko) * | 2007-06-13 | 2015-03-25 | 삼성디스플레이 주식회사 | 표시장치 |
KR101508639B1 (ko) * | 2007-11-29 | 2015-04-06 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 액정 표시장치 및 전자기기 |
KR101458903B1 (ko) * | 2008-01-29 | 2014-11-07 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그 구동 방법 |
TWI382391B (zh) * | 2008-02-27 | 2013-01-11 | Au Optronics Corp | 改善液晶顯示器線性殘影之方法 |
JP5376723B2 (ja) * | 2008-06-09 | 2013-12-25 | 株式会社半導体エネルギー研究所 | 液晶表示装置 |
JP2010008781A (ja) * | 2008-06-27 | 2010-01-14 | Toshiba Corp | 表示制御装置および表示装置 |
US8654144B2 (en) * | 2010-08-06 | 2014-02-18 | Vp Assets Limited (British Virgin Islands) | 3D/2D multiprimary color image device and method for controlling the same |
US9165490B2 (en) | 2010-08-06 | 2015-10-20 | Vp Assets Limited | 3D/2D multi-primary color image device and method for controlling the same |
TWI417842B (zh) | 2010-12-06 | 2013-12-01 | Au Optronics Corp | 有機發光二極體顯示器及其顯示面板的驅動方法 |
US8810491B2 (en) | 2011-10-20 | 2014-08-19 | Au Optronics Corporation | Liquid crystal display with color washout improvement and method of driving same |
TWI468827B (zh) * | 2012-12-12 | 2015-01-11 | Au Optronics Corp | 具有共汲極架構的顯示器 |
TWI497470B (zh) * | 2013-11-12 | 2015-08-21 | Au Optronics Corp | 顯示面板之驅動方法及顯示面板 |
CN105185326B (zh) * | 2015-08-12 | 2017-10-17 | 深圳市华星光电技术有限公司 | 一种液晶显示面板及其驱动电路 |
CN106448552B (zh) * | 2016-11-29 | 2018-11-23 | 京东方科技集团股份有限公司 | 显示基板、显示装置及显示控制方法 |
KR102378174B1 (ko) * | 2017-06-07 | 2022-03-25 | 삼성디스플레이 주식회사 | 디지털-아날로그 변환기 및 이를 포함하는 표시 장치의 구동 회로 |
CN111933073B (zh) * | 2020-09-27 | 2021-03-26 | 南京芯视元电子有限公司 | 一种灰阶电压产生电路 |
KR20220082399A (ko) | 2020-12-10 | 2022-06-17 | 주식회사 엘엑스세미콘 | 데이터구동장치 및 데이터구동장치의 패널 구동 방법 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5196738A (en) * | 1990-09-28 | 1993-03-23 | Fujitsu Limited | Data driver circuit of liquid crystal display for achieving digital gray-scale |
US5764216A (en) * | 1993-06-30 | 1998-06-09 | Fujitsu Limited | Gamma correction circuit, a liquid crystal driver, a method of displaying image, and a liquid crystal display |
CN1334556A (zh) * | 2000-07-24 | 2002-02-06 | 精工爱普生株式会社 | 电光装置的驱动方法、电光装置的驱动电路、电光装置及电子设备 |
CN1335682A (zh) * | 2000-05-09 | 2002-02-13 | 夏普株式会社 | 数模转换器 |
CN1437074A (zh) * | 2002-02-04 | 2003-08-20 | 富士电机影像器材有限公司 | 电子摄影感光体和使用这种感光体的电子摄影设备 |
CN1551062A (zh) * | 2003-05-12 | 2004-12-01 | ������������ʽ���� | 数据驱动器及电子光学装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000235371A (ja) | 1999-02-15 | 2000-08-29 | Matsushita Electric Ind Co Ltd | 周辺駆動回路内蔵型液晶表示装置 |
JP4980508B2 (ja) | 2000-04-24 | 2012-07-18 | エーユー オプトロニクス コーポレイション | 液晶表示装置、モノクローム液晶表示装置、コントローラ、および画像変換方法 |
JP3475938B2 (ja) * | 2000-05-26 | 2003-12-10 | セイコーエプソン株式会社 | 電気光学装置の駆動方法、電気光学装置の駆動回路、電気光学装置および電子機器 |
JP3651371B2 (ja) * | 2000-07-27 | 2005-05-25 | 株式会社日立製作所 | 液晶駆動回路及び液晶表示装置 |
JP2002333870A (ja) * | 2000-10-31 | 2002-11-22 | Matsushita Electric Ind Co Ltd | 液晶表示装置、el表示装置及びその駆動方法、並びに副画素の表示パターン評価方法 |
JP3807321B2 (ja) * | 2002-02-08 | 2006-08-09 | セイコーエプソン株式会社 | 基準電圧発生回路、表示駆動回路、表示装置及び基準電圧発生方法 |
JP4342200B2 (ja) | 2002-06-06 | 2009-10-14 | シャープ株式会社 | 液晶表示装置 |
TWI288382B (en) * | 2003-01-20 | 2007-10-11 | Au Optronics Corp | Method of driving a transflective display |
TW591587B (en) * | 2003-06-05 | 2004-06-11 | Windell Corp | Current driving device and method of active-type OLED |
KR100933448B1 (ko) * | 2003-06-24 | 2009-12-23 | 엘지디스플레이 주식회사 | 액정표시장치의 구동장치 및 구동방법 |
JP4394512B2 (ja) * | 2004-04-30 | 2010-01-06 | 富士通株式会社 | 視角特性を改善した液晶表示装置 |
US7355577B1 (en) * | 2004-05-21 | 2008-04-08 | National Semiconductor Corporation | Linear DAC in liquid crystal display column driver |
-
2005
- 2005-01-18 KR KR1020050004539A patent/KR100687041B1/ko active IP Right Grant
- 2005-08-22 US US11/208,498 patent/US7612788B2/en active Active
- 2005-12-29 TW TW094147145A patent/TWI402806B/zh active
-
2006
- 2006-01-10 CN CN2006100048735A patent/CN1808555B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5196738A (en) * | 1990-09-28 | 1993-03-23 | Fujitsu Limited | Data driver circuit of liquid crystal display for achieving digital gray-scale |
US5764216A (en) * | 1993-06-30 | 1998-06-09 | Fujitsu Limited | Gamma correction circuit, a liquid crystal driver, a method of displaying image, and a liquid crystal display |
CN1335682A (zh) * | 2000-05-09 | 2002-02-13 | 夏普株式会社 | 数模转换器 |
CN1334556A (zh) * | 2000-07-24 | 2002-02-06 | 精工爱普生株式会社 | 电光装置的驱动方法、电光装置的驱动电路、电光装置及电子设备 |
CN1437074A (zh) * | 2002-02-04 | 2003-08-20 | 富士电机影像器材有限公司 | 电子摄影感光体和使用这种感光体的电子摄影设备 |
CN1551062A (zh) * | 2003-05-12 | 2004-12-01 | ������������ʽ���� | 数据驱动器及电子光学装置 |
Non-Patent Citations (1)
Title |
---|
US 2005/0001858 A1,全文. |
Also Published As
Publication number | Publication date |
---|---|
US20060158420A1 (en) | 2006-07-20 |
KR100687041B1 (ko) | 2007-02-27 |
TWI402806B (zh) | 2013-07-21 |
CN1808555A (zh) | 2006-07-26 |
TW200627364A (en) | 2006-08-01 |
US7612788B2 (en) | 2009-11-03 |
KR20060083650A (ko) | 2006-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1808555B (zh) | 根据单一灰度等级数据驱动多个子像素 | |
CN110310609B (zh) | 显示面板驱动电路及方法 | |
US6791539B2 (en) | Display, method for driving the same, and portable terminal | |
KR100385254B1 (ko) | 액정구동장치,액정표시장치,아날로그버퍼및액정구동방법 | |
US7580021B2 (en) | Display driver converting ki bits gray-scale data to converted gray-scale data of J bits, electro-optical device and gamma correction method | |
US7084852B2 (en) | Liquid crystal panel driving device | |
CN101826311B (zh) | 可加长充电时间的液晶显示装置及相关驱动方法 | |
US20060022925A1 (en) | Grayscale voltage generation circuit, driver circuit, and electro-optical device | |
CN1877405B (zh) | 使用数据线驱动电路的液晶显示装置 | |
CN101174398A (zh) | 液晶显示装置的驱动方法及其驱动电路 | |
CN101025904A (zh) | 在显示面板驱动器内的放大器偏移抵消 | |
TWI459358B (zh) | 液晶顯示器、液晶顯示器驅動電路及其驅動方法 | |
JP2007310361A (ja) | 表示装置とその駆動装置及び駆動方法 | |
US20060198009A1 (en) | Reference voltage generation circuit, display driver, electro-optical device, and electronic instrument | |
CN102214428B (zh) | 栅极驱动电路及其驱动方法 | |
US20060181544A1 (en) | Reference voltage select circuit, reference voltage generation circuit, display driver, electro-optical device, and electronic instrument | |
CN101127184A (zh) | 影像显示系统 | |
US6266040B1 (en) | Integrated circuit for liquid crystal display apparatus drive | |
KR100480857B1 (ko) | 구동 회로 및 화상 표시 장치 | |
JP2003005716A (ja) | 画像表示装置及びその駆動方法 | |
US8614659B2 (en) | Display device | |
CN100570457C (zh) | 栅极驱动器、光电装置、电子设备以及驱动方法 | |
JP3669514B2 (ja) | 液晶表示装置の駆動回路 | |
CN102054416A (zh) | 源极驱动器及其电荷分享功能控制方法 | |
KR100303449B1 (ko) | 플리커링을 줄이기 위한 액정 표시 장치 및 이의 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |