CN1794445A - 微米级芯片尺寸封装散热结构 - Google Patents
微米级芯片尺寸封装散热结构 Download PDFInfo
- Publication number
- CN1794445A CN1794445A CN 200510095349 CN200510095349A CN1794445A CN 1794445 A CN1794445 A CN 1794445A CN 200510095349 CN200510095349 CN 200510095349 CN 200510095349 A CN200510095349 A CN 200510095349A CN 1794445 A CN1794445 A CN 1794445A
- Authority
- CN
- China
- Prior art keywords
- chip
- radiation structure
- silicon substrate
- micron scale
- size packaging
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
Landscapes
- Wire Bonding (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
本发明涉及一种微米级芯片尺寸封装散热结构,是应用在集成电路芯片或功率分立器件芯片,或圆片级芯片尺寸封装技术领域。包括芯片本体(1)、设置于芯片本体(1)硅基材正面的电路焊垫(2),植置于电路焊垫顶面的金属凸点(3),其特征在于:于芯片本体(1)硅基材背面植上金属层(4);于硅基材背面金属层(4)上制作金属凸块(5)。本发明的特点是改变传统外露基岛的封装方式,将芯片以倒装封装工艺,使裸芯片直接散热。因此具有较佳散热功能或导热功能。
Description
技术领域:
本发明涉及一种微米级芯片尺寸封装散热结构,是应用在集成电路芯片或功率分立器件芯片,或圆片级芯片尺寸封装技术领域。
背景技术:
近年来,集成电路或分立器件消费产品需求量大增,其种类也相应增加。圆片厂的金属线减小,芯片封装产品在不影响产品的性能和可靠性的前提下走向小型化等半导体行业技术的进步,是满足此类需求的重要支柱。
多年来,芯片裸晶封装已经被广泛应用,这是目前外形最小的,几乎没有包装或防护材料的一种封装形式。这种封装的面积是和芯片面积一样大的。
在本发明作出以前,传统的芯片封装,其封装散热结构是在芯片本体的硅基材或基岛背面加装金属散热片,芯片包封在里面,芯片所产生的热量通过外露基岛间接散热。因此其散热功能或导热功能较差。
发明内容:
本发明的目的在于克服上述不足,提供一种具有较佳散热功能或导热功能的微米级芯片尺寸封装散热结构。
本发明的目的是这样实现的:一种微米级芯片尺寸封装散热结构,包括芯片本体、设置于芯片本体硅基材正面的电路焊垫,植置于电路焊垫顶面的金属凸点,其特征在于:于芯片本体硅基材背面植上金属层;于硅基材背面金属层上制作金属凸块,在芯片背面形成热交换区域,与空气产生散热功能。
本发明微米级芯片尺寸封装散热结构,所述的芯片本体硅基材背面金属层有单层或多层。
本发明微米级芯片尺寸封装散热结构,所述的芯片本体硅基材背面金属层上金属凸块有单层或多层。
本发明的特点是改变传统外露基岛的封装方式,将芯片以倒装封装工艺,使裸芯片直接散热。因此具有较佳散热功能或导热功能。
附图说明:
图1为本发明微米级芯片尺寸封装散热结构芯片本体硅基材背面植置金属层后示意图。
图1为本发明微米级芯片尺寸封装散热结构制作完成后示意图。
具体实施方式:
参见图1,本发明一种微米级芯片尺寸封装散热结构,主要由芯片本体1、设置于芯片本体1硅基材正面的电路焊垫2,植置于电路焊垫顶面的金属凸点3,植置于芯片本体1硅基材背面的单层或多层金属层4;制作于硅基材背面金属层4上的单层或多层金属凸块5组成。
所述的芯片本体硅基材背面金属层4材料为Ti或Cu、Ni、Au、Tiw中的一种或数种;
所述的芯片本体硅基材背面金属层上金属凸块5材料为Cu或Sn、Ni、Ag、Au、Tiw中的一种或数种;
所述的电路焊垫顶面金属凸点3材料为Au或Ag、Cu、Sn、Ni、Pd中的一种或数种。
具体制作方法:
在裸芯片封装工艺中,在芯片本体背面硅基材上,采用溅射、蒸镀或电镀或化学镀工艺,将单层或多层金属植入,如图1;再在硅基材背面金属层上,采用溅射、光刻、蚀刻、蒸镀或电镀或化学镀工艺,制作单层或多层金属凸点,如图2。
Claims (6)
1、一种微米级芯片尺寸封装散热结构,包括芯片本体(1)、设置于芯片本体(1)硅基材正面的电路焊垫(2),植置于电路焊垫顶面的金属凸点(3),其特征在于:于芯片本体(1)硅基材背面植上金属层(4);于硅基材背面金属层(4)上制作金属凸块(5)。
2、根据权利要求1所述的一种微米级芯片尺寸封装散热结构,其特征在于:所述的芯片本体硅基材背面金属层(4)有单层或多层。
3、根据权利要求1或2所述的一种微米级芯片尺寸封装散热结构,其特征在于:所述的芯片本体硅基材背面金属层上金属凸块(5)有单层或多层。
4、根据权利要求2所述的一种微米级芯片尺寸封装散热结构,其特征在于:所述的芯片本体硅基材背面金属层(4)材料为Ti或Cu、Ni、Au、Tiw中的一种或数种。
5、根据权利要求3所述的一种微米级芯片尺寸封装散热结构,其特征在于:所述的芯片本体硅基材背面金属层上金属凸块(5)材料为Cu或Sn、Ni、Ag、Au、Tiw中的一种或数种。
6、根据权利要求1或2所述的一种微米级芯片尺寸封装散热结构,其特征在于:所述的电路焊垫顶面金属凸点(3)材料为Au或Ag、Cu、Sn、Ni、Pd中的一种或数种。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2005100953499A CN100403527C (zh) | 2005-11-09 | 2005-11-09 | 微米级芯片尺寸封装散热结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2005100953499A CN100403527C (zh) | 2005-11-09 | 2005-11-09 | 微米级芯片尺寸封装散热结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1794445A true CN1794445A (zh) | 2006-06-28 |
CN100403527C CN100403527C (zh) | 2008-07-16 |
Family
ID=36805803
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005100953499A Active CN100403527C (zh) | 2005-11-09 | 2005-11-09 | 微米级芯片尺寸封装散热结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100403527C (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102142408A (zh) * | 2010-01-28 | 2011-08-03 | 江苏长电科技股份有限公司 | 内脚埋入芯片倒装t型锁定孔散热块封装结构 |
CN102856273A (zh) * | 2012-09-06 | 2013-01-02 | 日月光半导体制造股份有限公司 | 具有散热片的半导体组装构造及其组装方法 |
WO2020103145A1 (zh) * | 2018-11-23 | 2020-05-28 | 北京比特大陆科技有限公司 | 芯片散热结构、芯片结构、电路板和超算设备 |
CN112164683A (zh) * | 2020-08-24 | 2021-01-01 | 杰群电子科技(东莞)有限公司 | 一种背面设有金属层的裸芯封装结构 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08222885A (ja) * | 1995-02-16 | 1996-08-30 | Sumise Device:Kk | パッケージの電磁遮蔽膜及びその成形方法 |
US20010018800A1 (en) * | 1999-09-17 | 2001-09-06 | George Tzanavaras | Method for forming interconnects |
CN1139119C (zh) * | 2000-06-26 | 2004-02-18 | 智翎股份有限公司 | 散热装置及其制造方法 |
JP2002246508A (ja) * | 2001-02-21 | 2002-08-30 | Hitachi Metals Ltd | 半導体用パッケージ |
CN1635634A (zh) * | 2003-12-30 | 2005-07-06 | 中芯国际集成电路制造(上海)有限公司 | 生产芯片级封装用焊垫的方法与装置 |
CN100390974C (zh) * | 2004-08-20 | 2008-05-28 | 清华大学 | 一种大功率半导体器件用的大面积散热结构 |
-
2005
- 2005-11-09 CN CNB2005100953499A patent/CN100403527C/zh active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102142408A (zh) * | 2010-01-28 | 2011-08-03 | 江苏长电科技股份有限公司 | 内脚埋入芯片倒装t型锁定孔散热块封装结构 |
CN102856273A (zh) * | 2012-09-06 | 2013-01-02 | 日月光半导体制造股份有限公司 | 具有散热片的半导体组装构造及其组装方法 |
WO2020103145A1 (zh) * | 2018-11-23 | 2020-05-28 | 北京比特大陆科技有限公司 | 芯片散热结构、芯片结构、电路板和超算设备 |
CN112164683A (zh) * | 2020-08-24 | 2021-01-01 | 杰群电子科技(东莞)有限公司 | 一种背面设有金属层的裸芯封装结构 |
Also Published As
Publication number | Publication date |
---|---|
CN100403527C (zh) | 2008-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7691681B2 (en) | Chip scale package having flip chip interconnect on die paddle | |
CN101335262B (zh) | 叠层封装及其制造方法 | |
CN100435332C (zh) | 具有高反差标志的金属层的半导体器件及制造方法 | |
TWI360188B (en) | A semiconductor package assembly and methods of fo | |
TWI376022B (en) | Semiconductor package structure and method of fabricating the same | |
US20080135990A1 (en) | Stress-improved flip-chip semiconductor device having half-etched leadframe | |
TW201125073A (en) | Semiconductor package and method of mounting semiconductor die to opposite sides of TSV substrate | |
CN101221915B (zh) | 功率mosfet的晶片级芯片规模封装 | |
MY134071A (en) | A common ball-limiting metallurgy for i/o sites | |
CN1630073A (zh) | 芯片球栅阵列封装结构 | |
CN104124319A (zh) | 发光装置 | |
CN100403527C (zh) | 微米级芯片尺寸封装散热结构 | |
CN2854804Y (zh) | 新型微米级芯片尺寸封装散热结构 | |
US7518211B2 (en) | Chip and package structure | |
CN102569234A (zh) | 球栅阵列封装结构及封装方法 | |
US11901308B2 (en) | Semiconductor packages with integrated shielding | |
CN2862325Y (zh) | 微米级芯片尺寸封装散热结构 | |
US7109587B1 (en) | Apparatus and method for enhanced thermal conductivity packages for high powered semiconductor devices | |
CN102437135A (zh) | 圆片级柱状凸点封装结构 | |
CN1794446A (zh) | 新型微米级芯片尺寸封装散热结构 | |
CN201421840Y (zh) | 低应力芯片凸点封装结构 | |
CN101261944A (zh) | 感测式半导体封装件及其制法 | |
CN207250486U (zh) | 晶圆级芯片封装结构 | |
CN102646658A (zh) | 半导体封装件及其制造方法 | |
CN101556940B (zh) | 具有散热片的半导体封装结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |