CN1684022A - 数据处理系统 - Google Patents

数据处理系统 Download PDF

Info

Publication number
CN1684022A
CN1684022A CNA2005100704551A CN200510070455A CN1684022A CN 1684022 A CN1684022 A CN 1684022A CN A2005100704551 A CNA2005100704551 A CN A2005100704551A CN 200510070455 A CN200510070455 A CN 200510070455A CN 1684022 A CN1684022 A CN 1684022A
Authority
CN
China
Prior art keywords
data
mentioned
display
clock
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005100704551A
Other languages
English (en)
Other versions
CN1684022B (zh
Inventor
松尾昌俊
西田要一
桥本隆
大桥政宏
冨田裕人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Socionext Inc
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1684022A publication Critical patent/CN1684022A/zh
Application granted granted Critical
Publication of CN1684022B publication Critical patent/CN1684022B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3237Power saving characterised by the action undertaken by disabling clock generation or distribution
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Power Sources (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Telephone Function (AREA)
  • Calculators And Similar Devices (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

本发明涉及数据处理系统。图像处理部将已编码的编码数据解码,将解码后的动画图像与图形·数据合成。在只显示图形·数据的情况下,于回部不通过图像处理部将图形·数据输出到显示器。控制部执行包含图像处理部的区域的电源电压和时钟的供给控制以及迂回部的控制。在不需要图像处理部的处理的情况下,断开对包含图像处理部的区域的电源电压的供给和时钟的供给,使该区域停止,可减少不必要的电力消耗。

Description

数据处理系统
本发明是以下专利申请的分案申请:申请号:03103527.2,申请日:2003.1.28,发明名称:数据处理系统
技术领域
本发明涉及由多个相互独立工作的数据处理部构成的数据处理系统。
背景技术
作为由多个相互独立工作的数据处理部构成的数据处理系统,例如,有可进行动画图像通信的携带电话等的携带终端。
近年,以第3代移动体通信为代表的高速通信基础设施整备的发展,能够传送的信息量在格外增加,动画图像通信已成为可能。
随着这一进步,作为携带电话等携带终端的显示功能,也从时刻,菜单显示,电池残留量等的图形显示中心,逐步向动画图像与图形的合成显示等的动画图像显示改变。
一般地对于动画图像数据处理的处理量巨大。因此,在通用处理器等的一个数据处理部中,实行包括动画图像处理的全部处理的情况下,其数据处理部需要具有非常高的性能。
因此,满足所需要性能的数据处理部不存在,或者,实现满足所需要性能的数据处理部的困难情况多。
所以,在现有的携带终端中,以另一途径搭载动画图像数据处理专用的数据处理部件和LSI。
作为现有例子,图6表示仅实行图形显示的携带终端的显示系统的一个构成例,图7表示可进行动画图像通信的携带终端的图像显示系统的一个构成例。
对于现在的携带终端的动画图像通信,动画图像高效率编码方式的国际标准MPEG-4的使用是有效的。
多数MPEG-4的动画图像处理部件具有使用图形·数据的屏幕显示(OSD)功能,合成动画图像和图形·数据的功能,还有,用于将图像数据输出给显示数据处理部件的功能。
使用图6和图7说明现有的携带终端的显示系统的概要。
如图6所示,仅实行图形显示的显示系统,大致由CPU302,显示器303,电压调整装置311,时钟生成装置312构成。
CPU302生成所显示的图形·数据。显示器303显示从CPU302输出的图形·数据。
电压调整装置311从系统电源324向CPU302和显示器303供给最合适的电源电压。时钟生成装置312向CPU302和显示器303供给时钟。
这样,CPU302通过电压调整装置311供给的电源电压325和时钟生成装置312供给的时钟329进行工作。
另外,显示器303通过电压调整装置311供给的电源电压328和时钟生成装置312供给的时钟332进行工作。
说明图6的显示系统的处理的流程。
显示器303显示的图形·数据,作为来自CPU302的输出数据314被输出到显示器303。
作为图形·数据所输出的是菜单显示和时刻显示等的图形·数据。
这些图形·数据作为外部输入313直接被输入。
或者,这些图形·数据预先被存储在CPU302内,根据作为外部输入313输入的信息,被输出到显示器303。
如图7所示,可进行动画图像通信的携带终端的表示系统,大致由图像处理LSI401,显示器103,CPU102,电压调整装置111,时钟生成装置112构成。
图像处理LSI401对按照MPEG-4方式被编码的编码数据进行解码,具有将被解码的动画图像和图形·数据进行合成的功能。
显示器103显示由图像处理LSI401生成的显示图像的数据。
CPU102作成显示器103显示的图形·数据,发送给图像处理LSI401。
另外,在显示器103显示动画图像时,CPU102将被显示的动画图像的编码数据发送给图像处理LSI401。
电压调整装置111从系统电源124向图像处理LSI401、CPU102和显示器103供给最合适的电源电压。
时钟生成装置112向图像处理LSI401,CPU102和显示器103供给时钟。
这样,CPU102通过电压调整装置111供给的电源电压125和时钟生成装置112供给的时钟129进行工作。
另外,图像处理LSI401通过电压调整装置111供给的电源电压426和时钟生成装置112供给的时钟430进行工作。
另外,显示器103通过电压调整装置111供给的电源电压128和时钟生成装置112供给的时钟132进行工作。
说明图7的表示系统的处理的流程。
作为输出数据414,除了时刻和菜单等的图形·数据,CPU102还将作为MPEG-4编码数据的比特流·数据输出给图像处理LSI401。
被输出给图像处理LSI401的图形·数据和作为动画图像数据的MPEG-4编码数据,作为外部输入113被输入到CPU102。
或者,这些数据被预先存储在CPU102内,根据外部输入113输入的信息被输出。
在图像处理LSI401,再构成作为由图像处理部404实行MPEG-4编码数据的解码处理的图像。
然后,图像处理部404对已解码的图像数据和从CPU102输入的图形·数据实行合成处理。
最后,作为图像合成结果的显示数据作为图像处理LSI401的输出数据418,被输出到显示器103。
显示器103以显示数据为基础实行图像显示。
但是,即使是可进行动画图像通信的携带终端,一般情况下,是以动画图像的显示以外的所谓时刻显示和菜单显示为中心。
此种情况下,动画图像数据处理已没必要,成为只显示图形·数据。
因此,在图7那样的现有的数据处理系统中,从CPU102只输出图形·数据。
这样,在图像处理LSI401内部的图像处理部404中,不实行MPEG-4编码数据的解码,以及解码图像和图形·数据的合成,将图形·数据以原样作为显示数据输出到显示器103。
在电池驱动的携带终端中低消耗电力化是重要的课题。在图7所示的现有的数据处理系统中,即使在只输出图形·数据的情况下,也对图像处理部404内部的MPEG-4图像处理部分(动画图像解码处理部分,以及合成处理部分)实行电力和时钟的供给。
因此,存在时钟线路的充放电所引起的不必要的电力消耗,以及待机时的环电流所引起的电力消耗即所谓电力浪费问题。
发明内容
本发明的目的在于供给一种可减少电力浪费的数据处理系统。
本发明提供一种数据处理系统,该数据处理系统包括:迂回部,向第1路径或第2路径的任一个输出被输入的数据;至少1个数据处理部,对输入到上述第2路径的上述数据实行数据处理,输出处理结果;对于输入到上述迂回部的上述数据,在不需要由上述数据处理部进行处理的情况下,上述迂回部将被输入的上述数据输出到没与上述数据处理部连接的上述第1路径,对于输入到上述迂回部的上述数据,在不需要由上述数据处理部进行处理的情况下,上述数据处理部停止。
本发明提供一种数据处理系统,该数据处理系统包括:迂回部,向第1路径或第2路径的任一个输出被输入的数据;控制部,控制上述迂回部;至少1个数据处理部,对输入到上述第2路径的上述数据实行数据处理,输出处理结果数据;对于输入到上述迂回部的上述数据,在不需要由上述数据处理部进行处理的情况下,根据上述控制部的指令,上述迂回部将被输入的上述数据输出到不与上述数据处理部连接的上述第1路径,对于输入到上述迂回部的上述数据,在不需要由上述数据处理部进行处理的情况下,上述控制部使上述数据处理部停止。
附图说明
图1表示本发明的第1实施例的数据处理系统的概要构成。
图2表示本发明的第1实施例的数据处理系统的第1变形例的概要构成。
图3表示本发明的第1实施例的数据处理系统的第2变形例的概要构成。
图4表示本发明的第2实施例的数据处理系统的概要构成。
图5表示本发明的第3实施例的数据处理系统的概要构成。
图6表示现有的数据处理系统只处理图形·数据时的一例。
图7表示现有的数据处理系统处理动画图像和图形·数据时的一例。
具体实施方式
以下,参照附图来说明本发明的实施例。
(实施例子1)
图1表示本发明的第1实施例的数据处理系统的构成的框图。
如图1所示,本数据处理系统包括图像处理LSI(Large scale integratedcircuit)101,显示器103,通用处理器(CPU:central processing unit)102,电压调整装置111,时钟生成装置112,控制装置110,电源切断部122,以及时钟切断部123。
图像处理LSI101包括图像处理部104和迂回部105。迂回部105包括切换器108,迂回路径117以及选择器109。
这里,图像处理LSI101,显示器103以及CPU102分别是数据处理部的一例。另外,控制装置110是控制部的一例。
说明上述各构成的动作。
图像处理LSI101的图像处理部104,将按照MPEG-4编码方式被编码的编码数据解码。
然后,图像处理部104,将被解码的动画图像与图形·数据合成。
图像处理LSI101的迂回部105是在不经过图像处理部104显示图形·数据时使用的部件。
也就是,迂回部105绕过图像处理部104输出图形·数据。
显示器103接收由图像处理LSI101生成的显示图像的数据,显示接受的显示图像的数据。例如,显示器103是液晶显示器等。
CPU102作成由显示器103进行显示的图形·数据,将作成的图形·数据发送给图像处理LSI101。
另外,在显示器103显示动画图像时,CPU102将显示的动画图像的编码数据发送给图像处理LSI101。
电压调整装置111将系统电源124生成的电压变成适当的电压,将该适当的电压作为电源电压,供给图像处理LSI101,CPU102以及显示器103。
时钟生成装置112向图像处理LSI101,CPU102以及显示器103供给适当的时钟。
然后,CPU102根据电压调整装置111供给的电源电压125和时钟生成装置112供给的时钟129工作。
另外,显示器103根据电压调整装置111供给的电源电压128和时钟生成装置112供给的时钟132工作。
图像处理LSI101分为包含迂回部105的区域A1和包含图像处理部104的区域B(图中的斜线部分)的2个区域。
这样,包含迂回部105的区域A1根据电压调整装置111供给的电源电压126(电源电压VddA)和时钟生成装置112供给的时钟130(时钟ClkA)工作。
包含图像处理部104的区域B根据电压调整装置111供给的电源电压127(电源电压VddB)和时钟生成装置112供给的时钟131(时钟ClkB)工作。
控制装置110执行对图像处理LSI101内部的区域B(图中的斜线部分)的电源电压127(电源电压VddB)的供给控制,区域B的时钟131(时钟ClkB)的供给控制,以及迂回部的控制。
电源切断部122根据控制装置110的控制信号120执行电源电压的切断。
时钟切断部123根据控制装置110的控制信号121切断时钟。
说明迂回部105各构成的动作。
迂回路径117将来自CPU102的输出数据114直接输出到显示器103。
切换器108切换将CPU102的输出数据114作为输入数据115输出到图像处理部104的路径和将CPU102的输出数据114输出到迂回路径117的路径。
选择器109选择并输出图像处理部104的处理结果数据116或者来自迂回路径117的输出数据。
切换器108和选择器109受来自控制装置110的控制信号119的控制。
这样,根据该控制信号119迂回部105输出的数据成为图像处理LSI101的输出数据118。
下面,详细说明上述数据处理系统的动作。
首先说明,图像处理LSI101合成由CPU102输出的动画图像数据和图形·数据,该合成图像由显示器103显示时的动作,也就是,进行动画图像通信时的图像显示。
首先,CPU102作成由显示器103显示的图形·数据和按照MPEG-4编码方式编码的动画图像的编码数据。
然后,CPU102将作成的图形·数据和动画图像的编码数据作为向图像处理LSI101的输出数据114输出。
被输出到图像处理LSI101的图形·数据,作为外部输入113被输入到CPU102。
或者,根据由外部输入113输入的信息,该图形·数据在CPU102内部被生成。
另一方面,被输出到图像处理LSI101的作为动画图像数据的MPEG-4编码数据,是作为外部输入113被输入到CPU102的图像的编码数据。
或者,该MPEG-4编码数据是将图像的编码数据和声音等的编码数据通过多重化后作为外部输入113输入,在CPU102内部被分离为图像的编码数据的数据。
控制装置110通过控制电压调整装置111和电源切断部122,向包含图像处理部104的区域B供给电源电压127(电源电压VddB)。另外,控制装置110通过控制时钟生成装置112和时钟切断部123,向包含图像处理部104的区域B供给时钟131(时钟ClkB)。
因为在进行动画图像通信时,需要最费处理负荷的动画图像的编码数据的解码处理,以及被解码的动画图像数据与图形·数据的合成处理。
另外,控制装置110通过控制迂回部105内部的切换器108,将由CPU102输出的数据114送到图像处理部104。
另外,控制装置110通过控制迂回部105内部的选择器109,输出图像处理部104的处理结果数据116。
在图像处理LSI101中,作为CPU102的输出数据114的图形·数据和编码数据,经过控制装置110控制下的迂回部105的切换器108,被传送到图像处理部104。
接收了图形·数据和编码数据的图像处理部104,进行编码数据的解码处理。
然后,图像处理部104进行解码后被解码的动画图像的数据与图形·数据的合成处理。
在合成处理结束并作成显示图像数据后,图像处理部104将显示图像数据116输出到迂回部105。
迂回部105通过选择器109的选择将接受的显示图像数据116输出。
这样,显示图像数据116作为显示图像数据118,从图像处理LSI101被输出到显示器103。
显示器103显示接受的显示图像数据,处理结束。
下面,说明在显示器103只显示由CPU102输出的图形·数据时的动作。
首先,CPU102作成由显示器103显示的图形·数据。
CPU102将作成的图形·数据输出到图像处理LSI101。
这种情况下的从CPU102到图像处理LSI101的输出数据114,只是作为图像数据的图形·数据。
是否只是图形·数据,从CPU102通知给控制装置110。
只显示菜单显示和时刻显示那样的图形·数据的情况下,不需要动画图像的解码处理,以及动画图像数据与图形·数据的合成处理。
因此,控制装置110通过控制电压调整装置111和电源切断部122,或者,时钟生成装置112和时钟切断部123,停止对包含图像处理部104的区域B的电源电压127(电源电压VddB)的供给,或者,对区域B的时钟131(时钟ClkB)的供给的任一个。
另外,控制装置110通过控制切换器108和选择器109,使迂回部105将由CPU102输出的数据114直接送到显示器103。
在图像处理LSI101中,根据控制装置110的控制,经过迂回部105的迂回路径117,将来自CPU102的图形·数据作为显示图像数据118直接输出到显示器103。
另外,从图像处理LSI101传送到显示器103的数据118,相当于图6的数据314。
显示器103显示接受的显示图像数据,处理结束。
还有,在上述实施例1中,具有MPEG-4编码数据的解码功能,以及解码后的动画图像数据与图形·数据的合成功能的图像处理部104,与能够使图形·数据绕过图像处理部104的迂回部105一起在1个LSI上实现。
因此,在只显示图形·数据的情况下,可以经过迂回路径117将图形·数据输出到显示器103,可进行与将图形·数据从CPU102直接输出到显示器103同样的动作。
另外,在只显示图形·数据的情况下,可以切断对图像处理部104的电源电压127(电源电压VddB)供给和时钟131(时钟ClkB)的供给。
这样,可以抑制图像处理部104的无益的环电流,或者,图像处理部104的时钟线路的充放电。
因此,可以削减所谓环电流引起的电力浪费,或者,时钟线路的充放电引起的电力浪费,即减少电力浪费。
另外,在只显示图形·数据的情况下,只使图像处理LSI101内部的包含迂回部105的区域A1动作。
因此,可与区域B的图像处理部104无关地设定供给区域A1的时钟130(时钟ClkA)的频率。
所以,可灵活地降低供给区域A1的时钟130(时钟ClkA)的频率。通过频率的降低,更能够削减电力浪费。
根据同样的理由,可与区域B的图像处理部104无关地设定供给区域A1的电源电压126(电源电压VddA)的电平。
所以,可灵活地降低供给区域A1的电源电压126(电源电压VddA)的电平,通过电压电平的降低,更能够削减电力浪费。
另外,在实际安装数据处理系统的电路基板上,并不是配置迂回部105,通过在1个LSI上实现迂回部105,可使系统的实际安装面积变小。
也就是,不扩大实际安装上述数据处理系统的电路基板的面积,可配置迂回部105。
另外,上述中,表示作为1个集成电路来构成图像处理部104和迂回部105的情况,但是也可以不作为1个集成电路来构成。
另外,上述中,在图像处理部104不进行动画图像的解码处理的情况下,通过切断电源电压127(电源电压VddB)的供给,或者,时钟131(时钟ClkB)的供给的任一个,使区域B停止。
但是,在图像处理部104不进行动画图像的解码处理的情况下,也可以通过切断电源电压127(电源电压VddB)的供给和时钟131(时钟ClkB)的供给的双方,使区域B停止。
另外,上述中,将CPU102作为向图像处理LSI101输出数据的前级数据处理部,如图2所示,也可以采用存储图形·数据以及编码数据的数据存储装置190。
另外,上述中,将显示器103作为从图像处理LSI101接收数据的后级数据处理部,如图3所示,也可以采用存储图形·数据以及合成图像数据的数据存储装置191。
另外,上述中,将CPU102作为图像显示专用CPU进行了说明。但是,也有CPU102执行包含图像显示的系统全体的控制的情况。
这种情况下,在CPU102的控制下,控制装置110控制图像处理部104的停止,迂回部105的动作等。
另外,根据数据和处理的内容,可配备多个CPU102,区域B,以及显示器103。
(实施例2)
图4是表示本发明的第2实施例的数据处理系统的构成的框图。
本例的构成与实施例1的主要不同点在于,控制部执行区域B的电源电压和时钟的供给控制,以及迂回部105的控制,作为1个集成电路被构成。
所以,由于除此以外的点与实施例1相同,在图4中的各构成注上同样的号码。
如图4所示,本数据处理系统包括图像处理LSI201,显示器103,通用处理器(CPU)102,电压调整装置111,时钟生成装置112,电源切断部222以及时钟切断部223。
图像处理LSI201包括图象处理部104,迂回部105以及控制部210。迂回部105包括切换器108,迂回路径117以及选择器109。
说明上述各构成的动作。
图像处理LSI201的图像处理部104,将按照MPEG-4编码方式被编码的编码数据解码。
然后,图像处理部104,将被解码的动画图像与图形·数据合成。
图像处理LSI201的迂回部105是在不经过图像处理部104显示图形·数据时使用的部件。
也就是,迂回部105绕过图像处理部104显示图形·数据。
显示器103接收由图像处理LSI201生成的显示图像的数据,显示接受的显示图像的数据。例如,显示器103是液晶显示器等。
CPU102作成由显示器103进行显示的图形·数据,将作成的图形·数据发送给图像处理LSI201。
另外,在显示器103显示动画图像时,CPU102将显示的动画图像的编码数据发送给图像处理LSI201。
电压调整装置111将系统电源124生成的电压变成适当的电压,将该适当的电压作为电源电压,供给图像处理LSI201、CPU102以及显示器103。
时钟生成装置112向图像处理LSI201、CPU102以及显示器103供给适当的时钟。
然后,CPU102根据电压调整装置111供给的电源电压125和时钟生成装置112供给的时钟129工作。
另外,显示器103根据电压调整装置111供给的电源电压128和时钟生成装置112供给的时钟132工作。
图像处理LSI201分成包含迂回部105及控制部210的区域A2和包含图像处理部104的区域B(图中的斜线部分)的2个区域。
这样,包含迂回部105及控制部210的区域A2根据电压调整装置111供给的电源电压126(电源电压VddA)和时钟生成装置112供给的时钟130(时钟ClkA)工作。
包含图像处理部104的区域B根据电压调整装置111供给的电源电压127(电源电压VddB)和时钟生成装置112供给的时钟131(时钟ClkB)工作。
图像处理LSI201的控制部210执行对图像处理LSI201内部的区域B(图中的斜线部分)的电源电压127(电源电压VddB)的供给控制,区域B的时钟131(时钟ClkB)的供给控制,以及迂回部105的控制。
电源切断部222根据控制部210的控制信号220执行电源电压的切断。
时钟切断部223根据控制部210的控制信号221切断时钟。
说明迂回部105各构成的动作。
迂回路径117将来自CPU102的输出数据114直接输出到显示器103。
切换器108切换将CPU102的输出数据114作为输入数据115输出到图像处理部104的路径和将CPU102的输出数据114输出到迂回路径117的路径。
选择器109选择并输出图像处理部104的处理结果数据116或者来自迂回路径117的输出数据。
切换器108和选择器109受来自控制部210的控制信号219的控制。
这样,根据该控制信号219迂回部105输出的数据成为图像处理LSI201的输出数据118。
下面,详细说明上述数据处理系统的动作。
首先说明,图像处理LSI201合成由CPU102输出的动画图像数据和图形·数据,该合成图像由显示器103显示时的动作,也就是,进行动画图像通信时的图像显示。
首先,CPU102作成由显示器103显示的图形·数据和按照MPEG-4编码方式编码的动画图像的编码数据。
然后,CPU102将作成的图形·数据和动画图像的编码数据作为向图像处理LSI201的输出数据114输出。
被输出到图像处理LSI201的图形·数据,作为外部输入113被输入到CPU102。
或者,根据由外部输入113输入的信息,该图形·数据在CPU102内部被生成。
另一方面,被输出到图像处理LSI201的作为动画图像的数据的MPEG-4编码数据,是作为外部输入113被输入到CPU102的图像的编码数据。
或者,该MPEG-4编码数据是将图像的编码数据和声音等的编码数据通过多重化后作为外部输入113输入,在CPU102内部被分离为图像的编码数据的数据。
控制部210通过控制电压调整装置111和电源切断部222,向包含图像处理部104的区域B供给电源电压127(电源电压VddB)。另外,控制部210通过控制时钟生成装置112和时钟切断部223,向包含图像处理部104的区域B供给时钟131(时钟ClkB)。
因为在进行动画图像通信时,需要最费处理负荷的动画图像的编码数据的解码处理,以及被解码的动画图像数据与图形·数据的合成处理。
另外,控制部210通过控制迂回部105内部的切换器108,将由CPU102输出的输出数据114送到图像处理部104。
另外,控制部210通过控制迂回部105内部的选择器109,输出图像处理部104的处理结果数据116。
在图像处理LSI201中,作为CPU102的输出数据114的图形·数据和编码数据,通过控制部210控制下的迂回部105的切换器108,被传送到图像处理部104。
接收了图形·数据和编码数据的图像处理部104,进行编码数据的解码处理。
然后,图像处理部104进行解码后被解码的动画图像的数据与图形·数据的合成处理。
在合成处理结束并作成了显示图像数据后,图像处理部104将显示图像数据116输出到迂回部105。
迂回部105通过选择器109的选择输出接收的显示图像数据116。
这样,显示图像数据116作为显示图像数据118,从图像处理LSI101被输出到显示器103。
显示器103显示接收的显示图像数据118,处理结束。
下面,说明在显示器103只显示由CPU102输出的图形·数据时的动作。
首先,CPU102作成由显示器103显示的图形·数据。
CPU102将作成的图形·数据输出到图像处理LSI201。
这种情况下的从CPU102到图像处理LSI201的输出数据114,只是作为图像数据的图形·数据。
是否只是图形·数据,从CPU102通知给控制部210。
只显示菜单显示和时刻显示那样的图形·数据的情况下,不需要动画图像的解码处理,以及动画图像数据与图形·数据的合成处理。
因此,控制部210通过控制电压调整装置111和电源切断部222,或者,时钟生成装置112和时钟切断部223,停止对包含图像处理部104的区域B的电源电压127(电源电压VddB)的供给,或者,对区域B的时钟131(时钟ClkB)的供给的任一个。
另外,控制部210通过控制切换器108和选择器109,使迂回部105将由CPU102输出的数据114直接送到显示器103。
在图像处理LSI201中,根据控制部210的控制,经过迂回部105的迂回路径117,将来自CPU102的图形·数据作为显示图像数据118直接输出到显示器103。
另外,从图像处理LSI201传送到显示器103的数据118,相当于图6的数据314。
显示器103显示接收的显示图像数据,处理结束。
还有,在上述实施例2中,具有MPEG-4编码数据的解码功能,以及解码后的动画图像数据与图形·数据的合成功能的图像处理部104,与能够使图形·数据绕过图像处理部104的迂回部105,以及控制部210一起在1个LSI上实现。
因此,在只显示图形·数据的情况下,可以经过迂回路径117将图形·数据输出到显示器103,可进行与将图形·数据从CPU102直接输出到显示器103同样的动作。
另外,在只显示图形·数据的情况下,可以切断对图像处理部104的电源电压127(电源电压VddB)的供给和时钟131(时钟ClkB)的供给。
这样,可以抑制图像处理部104的无益的环电流,或者,可以抑制图像处理部104的时钟线路的充放电。
因此,可以减少所谓环电流引起的电力浪费,或者,时钟线路的充放电引起的电力浪费。
另外,在只显示图形·数据的情况下,只使图像处理LSI201内部的包含迂回部105的区域A2动作。
因此,可与区域B的图像处理部104无关地设定供给区域A2的时钟130(时钟ClkA)的频率。
所以,可灵活地降低供给区域A2的时钟130(时钟ClkA)的频率。通过时钟频率的降低,更能够削减电力浪费。
根据同样的理由,可与区域B的图像处理部104无关地设定供给区域A2的电源电压126(电源电压VddA)的电平。
所以,可灵活地降低供给区域A2的电源电压126(电源电压VddA)的电平,通过电压电平的降低,更能够削减电力浪费。
另外,由于在1个LSI上实现迂回部105和控制部210,可使系统的实际安装面积比实施例1更小。
另外,上述中,在图像处理部104不进行动画图像的解码处理的情况下,通过切断电源电压127(电源电压VddB)的供给,或者,时钟131(时钟ClkB)的供给的任一个,使区域B停止。
但是,在图像处理部104不进行动画图像的解码处理的情况下,也可以通过切断电源电压127(电源电压VddB)的供给和时钟131(时钟ClkB)的供给的双方,使区域B停止。
另外,上述中,将CPU102作为向图像处理LSI201输出数据114的前级数据处理部,但是,也可代替此CPU102,设置图2的数据存储装置190。
另外,上述中,将显示器103作为从图像处理LSI201接收数据118的后级数据处理部,但是,也可代替此显示器103,设置图3的数据存储装置191。
另外,上述中,将CPU102作为图像显示专用CPU进行了说明。但是,也有CPU102执行包含图像显示的系统全体的控制的情况。
这种情况下,在CPU102的控制下,控制部210控制图像处理部104的停止,迂回部105的动作等。
另外,根据数据和处理的内容,可配备多个CPU102、区域B、以及显示器103。
(实施例3)
图5是表示本发明的第3实施例的数据处理系统的构成的框图。在图5中,与图1相同的部分注上同样的号码,并适当省略说明。
如图5所示,本数据处理系统包括图像处理LSI501,显示器103,通用处理器(CPU)102,电压调整装置111,时钟生成装置112,控制装置110,电源切断部122,时钟切断部123,以及迂回电路505。
图像处理LSI501包括图像处理部104。
迂回电路505包括切换器508,迂回路径517以及选择器509。
以与实施例1的不同点为中心,说明上述各构成的动作。
迂回电路505是在不经过图像处理部104显示图形·数据时使用的部件。
也就是,迂回电路505绕过图像处理部104输出图形·数据。
电压调整装置111将系统电源124生成的电压变成适当的电压,将该适当的电压作为电源电压,供给给图像处理LSI501、CPU102、显示器103、以及迂回电路505。
时钟生成装置112向图像处理LSI501、CPU102、显示器103、以及迂回电路505供给适当的时钟。
这样,包含图象处理部104的图像处理LSI501根据电压调整装置111供给的电源电压127(电源电压VddB)和时钟生成装置112供给的时钟131(时钟ClkB)工作。
另外,迂回电路505根据电压调整装置111供给的电源电压126(电源电压VddA)和时钟生成装置112供给的时钟130(时钟ClkA)工作。
控制装置110执行对图像处理LSI501的电源电压127(电源电压VddB)的供给控制,对图像处理LSI501的时钟131(时钟ClkB)的供给控制,以及迂回电路505的控制。
说明迂回电路505各构成的动作。
迂回路径517将来自CPU102的输出数据114直接输出到显示器103。
切换器508切换将CPU102的输出数据114作为输入数据115输出到图像处理部104的路径和将CPU102的输出数据114输出到迂回路径517的路径。
选择器509选择并输出图像处理部104的处理结果数据116或者来自迂回路径517的输出数据的任一个。
切换器508和选择器509受来自控制装置110的控制信号119的控制。
这样,根据该控制信号119迂回电路505输出的数据成为向显示器103的输入数据118。
下面,详细说明上述数据处理系统的动作。
首先说明,图像处理LSI501合成由CPU102输出的动画图像数据和图形·数据,该合成图像由显示器103显示时的动作,也就是,进行动画图像通信时的图像显示。
首先,CPU102作成由显示器103显示的图形·数据和按照MPEG-4编码方式编码的动画图像的编码数据。
然后,CPU102将作成的图形·数据和动画图像的编码数据作为向迂回电路505的输出数据114输出。
控制装置110通过控制电压调整装置111和电源切断部122,向包含图像处理部104的图像处理LSI501供给电源电压127(电源电压VddB)。另外,控制装置110通过控制时钟生成装置112和时钟切断部123,向包含图像处理部104的图像处理LSI501供给时钟131(时钟ClkB)。
另外,控制装置110通过控制迂回电路505内部的切换器508,将由CPU102输出的数据114送到图像处理部104。
另外,控制装置110通过控制迂回电路505内部的选择器509,输出图像处理部104的处理结果数据116。
还有,作为CPU102的输出数据114的图形·数据和编码数据,经过控制装置110控制下的迂回电路505的切换器508,被传送到图像处理部104。
接收了图形·数据和编码数据的图像处理部104,进行编码数据的解码处理。
然后,图像处理部104进行解码后被解码的动画图像的数据与图形·数据的合成处理。
在合成处理结束并作成显示图像数据后,图像处理部104将显示图像数据116输出到迂回电路505。
迂回电路505通过选择器509选择并输出接收的显示图像数据116。
这样,显示图像数据116作为显示图像数据118,从图像处理LSI501被输出到显示器103。
显示器103显示接受的显示图像数据116,处理结束。
下面,说明在显示器103只显示由CPU102输出的图形·数据时的动作。
首先,CPU102作成由显示器103显示的图形·数据。
CPU102将作成的图形·数据输出到迂回电路505。
这种情况下的从CPU102到迂回电路505的输出数据114,只是作为图像数据的图形·数据。
是否只是图形·数据,从CPU102通知给控制装置110。
只显示菜单显示和时刻显示那样的图形·数据的情况下,不需要动画图像的解码处理,以及动画图像数据与图形·数据的合成处理。
因此,控制装置110通过控制电压调整装置111和电源切断部122,或者,通过控制时钟生成装置112和时钟切断部123,停止向包含图像处理部104的图像处理LSI501供给电源电压127(电源电压VddB),或者,停止向图像处理LSI501供给时钟131(时钟ClkB)。
另外,控制装置110通过控制切换器508和选择器509,使迂回电路505将由CPU102输出的数据114直接送到显示器103。
所以,根据控制装置110的控制,经过迂回电路505的迂回路径517,将CPU102的图形·数据作为显示图像数据118直接输出到显示器103。
另外,从迂回电路505传送到显示器的数据118,相当于图6的数据314。
显示器103显示接收的显示图像数据,处理结束。
还有,在上述实施例3中,同时设置具有MPEG-4编码数据的解码功能,以及解码后的动画图像数据与图形·数据的合成功能的图像处理部104,能够使图形·数据绕过图像处理部104的迂回电路505。
因此,在只显示图形·数据的情况下,可以经过迂回路径517将图形·数据输出到显示器103,可进行与将图形·数据从CPU102直接输出到显示器103同样的动作。
另外,在只显示图形·数据的情况下,可以切断对图像处理部104的电源电压127(电源电压VddB)供给和时钟131(时钟ClkB)的供给。
这样,可以抑制图像处理部104的无益的环电流,或者,图像处理部104的时钟线路的充放电。
因此,可以削减所谓环电流引起的电力浪费,或者,时钟线路的充放电引起的电力浪费。
另外,由于分别生成时钟130(时钟ClkA)和时钟131(时钟ClkB),可灵活地降低供给迂回电路505的时钟130(时钟ClkA)的频率。通过时钟频率的降低,更能够削减电力浪费。
另外,由于分别生成电源电压126(电源电压VddA)和电源电压127(电源电压VddB),可灵活地降低供给迂回电路505的电源电压126(电源电压VddA)的电平。通过电压电平的降低,更能够削减电力浪费
另外,上述中,在图像处理部104不进行动画图像的解码处理的情况下,通过切断电源电压127(电源电压VddB)的供给,或者,时钟131(时钟ClkB)的供给的任一个,使图像处理LSI501停止。
但是,图像处理部104不进行动画图像的解码处理的情况下,也可以通过切断电源电压127(电源电压VddB)的供给和时钟131(时钟ClkB)的供给的双方,使图像处理LSI501停止。
另外,上述中,将CPU102作为向迂回电路505输出数据114的前级数据处理部,但是,也可设置图2的数据存储装置190来代替此CPU102。
另外,上述中,将显示器103作为从迂回电路505接收数据118的后级数据处理部,但是,也可设置图3的数据存储装置191来代替此显示器103。
另外,上述中,将CPU102作为图像显示专用CPU进行了说明。但是,也有CPU102执行包含图像显示的系统全体的控制的情况。
这种情况下,在CPU102的控制下,控制装置110控制图像处理部104的停止,迂回电路505的动作等。
另外,根据数据和处理的内容,可配备多个CPU102、图像处理LSI501以及显示器103。

Claims (7)

1.一种数据处理系统,其特征在于,该数据处理系统包括:
迂回部,向第1路径或第2路径的任一个输出被输入的数据;
至少1个数据处理部,对输入到上述第2路径的上述数据实行数据处理,输出处理结果;
对于输入到上述迂回部的上述数据,在不需要由上述数据处理部进行处理的情况下,上述迂回部将被输入的上述数据输出到没与上述数据处理部连接的上述第1路径,
对于输入到上述迂回部的上述数据,在不需要由上述数据处理部进行处理的情况下,上述数据处理部停止。
2.权利要求1记载的数据处理系统,其特征在于,上述数据处理部和上述迂回部被构成在1个集成电路内。
3.一种数据处理系统,其特征在于,该数据处理系统包括:
迂回部,向第1路径或第2路径的任一个输出被输入的数据;
控制部,控制上述迂回部;
至少1个数据处理部,对输入到上述第2路径的上述数据实行数据处理,输出处理结果数据;
对于输入到上述迂回部的上述数据,在不需要由上述数据处理部进行处理的情况下,根据上述控制部的指令,上述迂回部将被输入的上述数据输出到不与上述数据处理部连接的上述第1路径,
对于输入到上述迂回部的上述数据,在不需要由上述数据处理部进行处理的情况下,上述控制部使上述数据处理部停止。
4.权利要求3记载的数据处理系统,其特征在于,上述数据处理部,上述迂回部和上述控制部被构成在1个集成电路内。
5.权利要求3记载的数据处理系统,其特征在于,上述控制部通过断开对上述数据处理部的时钟的供给,使上述数据处理部停止。
6.权利要求3记载的数据处理系统,其特征在于,上述控制部通过断开对上述数据处理部的电源电压的供给,使上述数据处理部停止。
7.权利要求3记载的数据处理系统,其特征在于,上述控制部通过断开对上述数据处理部的时钟的供给和电源电压的供给,使上述数据处理部停止。
CN2005100704551A 2002-01-30 2003-01-28 数据处理系统 Expired - Fee Related CN1684022B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP021440/02 2002-01-30
JP2002021440A JP2003223236A (ja) 2002-01-30 2002-01-30 データ処理システム

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CNB031035272A Division CN1239982C (zh) 2002-01-30 2003-01-28 数据处理系统

Publications (2)

Publication Number Publication Date
CN1684022A true CN1684022A (zh) 2005-10-19
CN1684022B CN1684022B (zh) 2010-05-12

Family

ID=27654392

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2005100704551A Expired - Fee Related CN1684022B (zh) 2002-01-30 2003-01-28 数据处理系统
CNB031035272A Expired - Fee Related CN1239982C (zh) 2002-01-30 2003-01-28 数据处理系统

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNB031035272A Expired - Fee Related CN1239982C (zh) 2002-01-30 2003-01-28 数据处理系统

Country Status (4)

Country Link
US (1) US7089431B2 (zh)
JP (1) JP2003223236A (zh)
CN (2) CN1684022B (zh)
HK (1) HK1056239A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101388985B (zh) * 2007-09-13 2011-04-20 深圳Tcl新技术有限公司 提供多种节能模式的电子装置及方法
CN102713788A (zh) * 2009-09-02 2012-10-03 苹果公司 利用各种电力管理模式的运动传感器数据处理

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010016888A (ja) * 2002-10-01 2010-01-21 Seiko Epson Corp 印刷装置、印刷方法、プログラムおよび印刷システム
US20050156930A1 (en) * 2004-01-20 2005-07-21 Matsushita Electric Industrial Co., Ltd. Rendering device and rendering method
JP2006318139A (ja) 2005-05-11 2006-11-24 Matsushita Electric Ind Co Ltd データ転送装置、データ転送方法およびプログラム
JP4758677B2 (ja) * 2005-05-13 2011-08-31 日本放送協会 伝送制御信号受信機及びそれを用いた地上デジタルテレビジョン放送受信機
KR100711263B1 (ko) * 2005-09-24 2007-04-25 삼성전자주식회사 화상형성장치 및 그 제어방법
US7773236B2 (en) * 2006-06-01 2010-08-10 Toshiba Tec Kabushiki Kaisha Image forming processing circuit and image forming apparatus
JP5084347B2 (ja) * 2007-05-21 2012-11-28 パナソニック株式会社 データ処理装置
CN101714021B (zh) * 2008-10-08 2015-01-28 联想(北京)有限公司 混合式系统的计算机
US10725984B2 (en) * 2012-03-16 2020-07-28 Nec Corporation Time series data device, time series data processing method and time series data processing program storage medium
US9430023B2 (en) * 2012-06-25 2016-08-30 Lenovo (Singapore) Pte. Ltd. Sleep state video interface of an information handling device
CN102857949B (zh) * 2012-09-14 2018-11-20 中兴通讯股份有限公司 一种规划数据一致性保证的方法和装置
US20150248441A1 (en) * 2012-09-18 2015-09-03 Nec Corporation Time-series data processing device, time-series data processing method and medium for storing time-series data processing program
DE102017127075B4 (de) * 2017-11-17 2019-06-06 Ifm Electronic Gmbh Kommunikationssystem der Automatisierungs- und Prozesstechnik sowie Y-Weicheneinheit für ein solches Kommunikationssystem
WO2020091795A1 (en) * 2018-11-01 2020-05-07 Hewlett-Packard Development Company, L.P. Multifunction display port
TWM600051U (zh) * 2020-04-15 2020-08-11 聯詠科技股份有限公司 影像裝置及其影像處理積體電路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100188087B1 (ko) * 1993-04-21 1999-06-01 김광호 휴대용 정보처리기기의 전원공급 제어장치 및 그의 구동방법
US5874988A (en) * 1996-07-08 1999-02-23 Da Vinci Systems, Inc. System and methods for automated color correction
US5943064A (en) * 1997-11-15 1999-08-24 Trident Microsystems, Inc. Apparatus for processing multiple types of graphics data for display
JP4121653B2 (ja) * 1999-01-21 2008-07-23 株式会社ソニー・コンピュータエンタテインメント 消費電力低減方法、該方法を用いた携帯用電子機器及びエンタテインメントシステム
US6624816B1 (en) * 1999-09-10 2003-09-23 Intel Corporation Method and apparatus for scalable image processing
US6501999B1 (en) * 1999-12-22 2002-12-31 Intel Corporation Multi-processor mobile computer system having one processor integrated with a chipset
US6910139B2 (en) * 2000-10-02 2005-06-21 Fujitsu Limited Software processing apparatus with a switching processing unit for displaying animation images in an environment operating base on type of power supply
JP3927367B2 (ja) * 2001-01-16 2007-06-06 株式会社メガチップス 画像処理用集積回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101388985B (zh) * 2007-09-13 2011-04-20 深圳Tcl新技术有限公司 提供多种节能模式的电子装置及方法
CN102713788A (zh) * 2009-09-02 2012-10-03 苹果公司 利用各种电力管理模式的运动传感器数据处理
CN102713788B (zh) * 2009-09-02 2014-10-29 苹果公司 利用各种电力管理模式的运动传感器数据处理

Also Published As

Publication number Publication date
CN1684022B (zh) 2010-05-12
CN1239982C (zh) 2006-02-01
HK1056239A1 (en) 2004-02-06
US20030159077A1 (en) 2003-08-21
CN1435744A (zh) 2003-08-13
US7089431B2 (en) 2006-08-08
JP2003223236A (ja) 2003-08-08

Similar Documents

Publication Publication Date Title
CN1239982C (zh) 数据处理系统
CN1204810A (zh) 遥控方法、服务器及记录介质
CN1841592A (zh) 叠层电容器
CN1241745A (zh) 显示控制装置和显示控制方法
CN1288584C (zh) 电子词典和服务器
CN1670577A (zh) 驱动电压控制装置
CN1509510A (zh) 用于具有可再充电电池的功率负荷设备的供电设备
CN1835365A (zh) 分频电路、电源电路及显示装置
CN1890624A (zh) 电子装置及其控制方法、主机装置及其控制方法
CN1132287C (zh) 电子机器和电子机器的控制方法
CN1458576A (zh) 一种微型电脑和手机显示和键盘方案
CN1243370A (zh) 通信系统及其网关、无线信息终端和无线通信方法
CN1310426C (zh) 半导体电路
CN100351742C (zh) 信息处理装置与方法以及计算机可读介质
CN1760869A (zh) 信息显示控制装置、服务器以及信息显示控制方法
CN1764928A (zh) 多等级单色图像显示方法,多等级单色图像显示设备,计算机,单色显示设备,再转换适配器,和视频卡
CN1778126A (zh) 用于将多媒体消息多次元素插入多媒体消息中的方法和系统
CN1924761A (zh) 数据处理装置、程序、记录介质和内容回放装置
CN101048936A (zh) 电位移位器及电压转换装置
CN1223988C (zh) 优先级决定装置和优先级决定方法
CN1266839C (zh) 设有互补金属氧化物半导体驱动电路的半导体装置
CN1957600A (zh) 通信系统和通信方法
CN1932804A (zh) 电子词典
CN1498509A (zh) 宿留和执行客户软件的无线电通信模块以及用于实施客户驱动软件的匹配过程
CN1248082C (zh) 半导体装置、半导体电路、电子设备及时钟信号供给控制方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20151113

Address after: Kanagawa

Patentee after: SOCIONEXT Inc.

Address before: Osaka Japan

Patentee before: Matsushita Electric Industrial Co.,Ltd.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100512

Termination date: 20220128

CF01 Termination of patent right due to non-payment of annual fee