CN1666419A - 使用涡轮解码停止规则的快速h-arq认知产生方法 - Google Patents

使用涡轮解码停止规则的快速h-arq认知产生方法 Download PDF

Info

Publication number
CN1666419A
CN1666419A CN038150700A CN03815070A CN1666419A CN 1666419 A CN1666419 A CN 1666419A CN 038150700 A CN038150700 A CN 038150700A CN 03815070 A CN03815070 A CN 03815070A CN 1666419 A CN1666419 A CN 1666419A
Authority
CN
China
Prior art keywords
iteration
external information
maximum possible
possible ratio
reciprocal cross
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN038150700A
Other languages
English (en)
Other versions
CN100418303C (zh
Inventor
颂祐·辛
那德·伯劳季
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
InterDigital Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InterDigital Technology Corp filed Critical InterDigital Technology Corp
Publication of CN1666419A publication Critical patent/CN1666419A/zh
Application granted granted Critical
Publication of CN100418303C publication Critical patent/CN100418303C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2957Turbo codes and decoding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2957Turbo codes and decoding
    • H03M13/2975Judging correct decoding, e.g. iteration stopping criteria
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0047Decoding adapted to other signal detection operation
    • H04L1/005Iterative decoding, including iteration between signal detection and decoding operation
    • H04L1/0051Stopping criteria
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0066Parallel concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end

Abstract

本发明揭示一种用于良好及不良编码块的涡轮译码的停止规则。若迭代收敛或发散,则译码被终止。在替代实施例中,停止规则测试结果可被用于H-ARQ认知产生:若迭代收敛,则认知信号(ACK)被产生,而若迭代发散,则NACK被产生。可选择是,译码迭代最大数可于MCS位准基础上被动态选择。

Description

使用涡轮解码停止规则的快速H-ARQ认知产生方法
技术领域
本发明有关一种数据通信系统。更特别是,本发明是指于一种数据通信系统中的改良涡轮解码器。
背景技术
涡轮编码是被用于数据通信系统[如无线通信系统中的高速下行链路封包存取(HSDPA)中的高速下行链路共享信道(HS-DSCH)]作为正向误差连接(FEC)方案。涡轮编码自然会迭代。也就是说,各涡轮编码块是被解码若干次。通常,涡轮编码效能之间可协调平衡,其改善解码迭化计数量,解码延迟及计算复杂性。传统上,解码迭化计数量是被固定(如4或8迭代)。然而,某些涡轮编码块仅需少数解码迭代即可于接近最后解码迭代且不必进一步迭代的前成功解码该编码块(也就是收敛)。该例中,若涡轮解码器停止良好块的重复解码迭代时,其可在不降级效能下降低解码延迟及电源消耗。
为了避免停止规则永不被满足时所产生的无止尽回路,解码器是于最代迭化计数之后停止。涡轮解码的若干停止规则已被提出于先前技术中。然而,先前技术停止规则是被贯注于解码迭代收敛的例子(如良好涡轮编码块)。
发明内容
本发明不仅实施良好编码块停止规则,亦包含即使于最后解码迭代也不能正确解码的不良编码块停止规则。因为H-ARQ(混合自动重复要求)协议要求不良块重新传输,所以此对如运用该H-ARQ协议的高速下行链路封包存取的数据通信系统有助益。特别是具有施加10-1阶的重新传输之前要求原始块错误率(BLERs)的H-ARQ的高速下行链路共享信道,其导致高速下行链路共享信道的不良涡轮编码块经常产生。应注意,虽然本发明贯注于高速下行链路封包存取作为实例,但依据本发明传授的其它使用涡轮编码及H-ARQ技术的数据通信系统亦可被使用。
被用于高速下行链路封包存取的H-ARQ协议是传送各H-ARQ处理的ACK/NACK(认知)给发送器,其认知产生通常被建立于个别H-ARQ处理的循环冗余检查(CRC)检查结果的基础上。产生循环冗余检查结果有些延迟,其需为10微秒阶。循环冗余检查处理延迟可能使H-ARQ效能降阶。作为H-ARQ认知产生的替代,停止规则测试结果可被用来决定被给定H-ARQ处理是否错误(NACK产生)或正确(ACK产生)。
此外,高速下行链路封包存取运用自适应调变及编码(AMC)当作链适应技术。调变及编码格式可依据信道情况的变化载无线框基础及系统限制下被改变。为了更有效以停止规则执行涡轮解码器,涡轮解码迭代最大数量可视编码率及调变类型而被动态选择给高速下行链路共享信道。
本发明提供减少使用者设备(UE)接收器的解码延迟及计算复杂性的优点。此外,减少解码延迟可较早获得节点B处的H-ARQ认知,因而改善高速下行链路封包存取效能。
附图说明
本发明将参考图标做说明,其中各处同类数字代表同类组件,其中:
图1及2为有助于说明本发明替代技术的流程图。
图3为显示用于执行本发明涡轮解码技术的装置的修改方块图。
具体实施方式
如熟知的符号改变率(SCR)的停止规则被实施于依据本发明的涡轮解码。此规则视良好及不良涡轮编码块的(k-1)th及kth迭代间涡轮解码器中的组件解码器所提供的外来信息符号改变而定。当迭代收敛且接着终止迭代处理时,传统符号改变率停止规则是借由检查符号改变来决定。此符号改变率停止规则仅被施加于被良好接收的编码块。然而,依据本发明,符号改变率停止规则亦可被施加于不良编码块。因为H-ARQ协议要求包含涡轮编码块的不良H-ARQ处理重新传输,所以此对运用H-ARQ协议的高速下行链路封包存取系统特别有助益。应注意,虽然本发明贯注于符号改变率为基础的停止规则作为实例,但依据本发明传授的其它停止规则亦可被使用。例如,其它已知停止规则包含:(a)循环冗余检查,其中各解码迭代之后,循环冗余检查位是被检查错误,且若无循环冗余检查错误,则迭代被终止及(b)交叉熵(Cross Entropy),其中各解码迭代之后,组件解码器的对数最大可能比率间的交叉熵被计算,且若被估计的交叉熵小于被给定临界值时,则迭代被终止。为了看涡轮解码器中的迭代解码表现,是以固定迭化计数k来执行涡轮编码仿真,其中k为(设定8)。表1显示以良好涡轮编码块各迭代处的符号改变数方式的仿真结果典型样本,而表2显示以不良涡轮编码块各迭代处的符号改变数方式的仿真结果典型样本。如表1所观察者,有了良好编码块,(k-1)及k(k>1)间的符号改变数是于最后(8th)迭代之前收敛。此例中,若停止规则被施加,则迭代平均数可被降低至约4。
          (k-1)及k迭代间的#符号改变
   块    K=2   K=3   K=4   K=5  K=6  K=7  K=8    迭代终止
    1     3     0     0     0     0     0     0     K=3
    2     8     3     0     0     0     0     0     K=4
    3     16     9     0     0     0     0     0     K=4
    4     4     8     7     3     0     0     0     K=6
    5     11     2     0     0     0     0     0     K=4
    6     18     20     11     10     0     0     0     K=6
    7     19     5     0     0     0     0     0     K=4
    8     16     9     0     0     0     0     0     K=4
    9     4     5     3     0     0     0     0     K=5
    10     10     0     0     0     0     0     0     K=3
表1。16QAM,3/4速率,原始块错误率=10时,以符号改变数方式的成功解码(良好)块的TC仿真结果典型样本。
表2中,显示有了不良编码块,符号改变数永不收敛。
           (k-1)及k迭代间的#符号改变
K=2 K=3 K=4 K=5 K=6 K=7 K=8 迭代终止
    1     30     39     29     37     46     49     31    K=3
    2     24     36     39     39     38     34     28    K=3
    3     33     27     24     23     24     14     17    K=8
    4     11     11     12     20     21     37     34    K=5
    5     9     14     9     8     11     9     16    K=3
    6     18     10     7     9     17     14     7    K=5
    7     3     34     39     38     39     23     25    K=3
    8     16     14     34     36     12     22     35    K=4
表2。16QAM,3/4速率,原始块错误率=10%时,以符号改变数方式的失败解码(不良)块的TC仿真结果典型样本。
本发明中,若迭代收敛或迭代发散,则建议迭代解码处理终止。否则,解码终止于迭代最大数之后。
参考图1,显示依据本发明的涡轮解码方法10的流程图。方法10是借由从解调变器接收涡轮编码块来进行(步骤14)。用于解码迭代的计数器是接着被起始化(i=0)(步骤16),然后计数器增加(i=i+1)(步骤18)。第i解码迭代是被执行(步骤20),且决定此是否为第一迭代(步骤22)。若其为第一迭代,则程序10返回步骤18。若否,则方法10决定迭代是否收敛或发散。
若符号改变率被视为停止规则,则迭代收敛及发散被定义如下。若(k-1)th迭代及kth迭代(k>1)间的符号改变数为0,则迭代被决定为收敛。若(k-1)th迭代及kth迭代(k>2)间的符号改变数大于(k-2)th迭代及(k-1)th迭代之间,则迭代被决定为发散。于是步骤26中,决定迭代是否收敛。若是,则迭代处理是于ACK产生后被终止(步骤28),而解码顺序被输出(步骤36)。若否,则决定迭代是否发散(步骤30)。若迭代发散,则迭代处理是于NACK产生后被终止(步骤32),而解码顺序被输出(步骤36)。若迭代不发散,则决定迭代最大数(i=Nmax)是否已达到(步骤34)。若是,则迭代处理被终止,而解码位顺序被输出(步骤36)。若否,则该处理返回步骤18,借此计数器是被增加(i=i+1),而步骤20-36是被重复。应注意,迭代最大数Nmax可被动态选择为被施加编码率及调变类型的函数。例如,编码率愈高且调变类型的阶愈高,则迭代最大数Nmax愈低。
图2为依据本发明的涡轮解码替代方法70的流程图。此实施例70中,停止规则的结果是被用于H-ARQ认知产生。被显示于图2的方法70的类似步骤是被标示相同于图1所示程序10的步骤的数字,因此不被进一步参考图2做说明。
依据本发明的此实施例,决定迭代是否收敛后,H-ARQ的ACK或NACK被产生。更特别是,参考步骤26,若决定迭代收敛(步骤26),则ACK被产生(步骤28)假设H-ARQ处理具有单涡轮编码块。若所有具有所有编码块的迭代均收敛,则当H-ARQ处理中具有多重涡轮编码块时,H-ARQ处理的ACK被产生。此迭代处理接着被终止而解码位顺序被输出(步骤36)。若迭代不按照步骤26所决定的收敛,则决定迭代是否发散(步骤30)。若是,则运载解码块的H-ARQ处理的NACK被产生(步骤32),迭代处理被终止,而解码位顺序被输出(步骤36)。若任何一个编码块被决定为发散(产生NACK),则当H-ARQ处理中具有多重涡轮编码块时,所有具有其它有关编码块的迭代亦被终止。若迭代不按照步骤30所决定的发散,则决定迭代是否已达到迭代最大数Nmax(步骤34)。若是,则迭代处理被终止,而解码顺序被输出(步骤36)。若迭代最大数Nmax尚未到达如步骤34所决定,则计数器是被增加(步骤18),而步骤20-36是被重复。于是,若迭代处理不收敛或发散,则H-ARQ认知产生将被建立于如先前技术中的循环冗余检查结果的基础上。考虑循环冗余检查处理的延迟(10微秒的阶)时,促进H-ARQ认知产生的涡轮解码使用,可降低接收站处的H-ARQ处理延迟。
图3中,包含停止规则决定单元的涡轮解码器结构100的方块图被显示。通常,涡轮解码器100包含(2)两SISO(软输入软输出)模块,SISO1 106及SISO2108。各SISO均经由涡轮内部交帜器/反交帜器110,112提供软值对数最大可能比率(LLR)给其它SISO。各迭代之后,停止规则决定单元114是检查解码迭代是收敛或发散,或两者皆否。若该决定为″收敛″或″发散″,则迭代被终止,而视收敛或发散的″ACK″或″NACK″标示是因H-ARQ处理而被产生。否则,解码器继续迭代。
更特别是,涡轮解码器100可处理传输中各涡轮编码块中的软值输入数据102。对涡轮解码器的输入102是经由可分离该输入为三序列:系统位顺序、配类位(parity bit)1顺序及配类位2顺序的解多任务器104来传输。系统位顺序及配类位1顺序是首先被传输至SISO1解码器106(软输入软输出解码器),伴随优先信息被产生自SISO2解码器108。SISO1解码器106可产生信息位的对数最大可能比率(也就是外来信息加上系统信息)。来自SISO1解码器106的对数最大可能比率是被涡轮内部交帜器110置换并被传输至SISO2解码器108。伴随着被交帜的对数最大可能比率,则配类位2顺序是被馈送进入SISO2解码器108。SISO2解码器的外来信息输出,是依据涡轮内部反交帜器112执行涡轮内部交帜器110的反相置换而被反交帜。被置换的外来信息接着被回馈SISO1解码器106的优先信息以重复该处理。各迭代后,停止规则决定单元114是决定迭代是收敛,发散,或既非收敛亦非发散。若该决定为″收敛″或″发散″,则迭代被终止,解码位顺序被输出于116,而对应H-ARQ认知是针对H-ARQ处理被提供于114a。
本发明提供降低接收站处的解码延迟及计算复杂性的优点。此外,解码延迟的降低可提早获得H-ARQ认知,而改善H-ARQ效能。
虽然本发明已被详细说明,但应了解,本发明不受限于此,只要不背离附带申请专利范围所界定的本发明范畴及精神,均可做各种改变。

Claims (36)

1.一种与涡轮译码一起被使用来降低迭代数目的方法,包含:
a)当接收一涡轮编码块,起始化一迭化计数;
b)响应步骤(a)的执行而增加该迭化计数;
c)执行一迭代;
d)响应步骤(c)的执行而增加该迭化计数;
e)决定一最后迭代是否收敛;
f)响应步骤(e)而产生一认知;及
g)终止进一步迭代的执行。
2.如权利要求1所述的方法,其特征在于步骤(f)包含该最后迭代收敛的一认知信号(ACK)。
3.如权利要求1所述的方法,其特征在于进一步包含:
h)输出一译码顺序。
4.一种与涡轮译码一起被使用来降低迭代数目的方法,包含:
a)当接收涡轮编码块,起始化迭化计数;
b)响应步骤(a)的执行而增加该迭化计数;
c)执行一迭代;
d)响应步骤(c)的执行而增加该迭化计数;
e)决定一最后迭代是否发散;
f)响应步骤(e)而产生一认知;及
g)终止进一步迭代的执行。
5.如权利要求4所述的方法,其特征在于步骤(f)包含产生该最后迭代发散的一认知信号(NACK)。
6.如权利要求4所述的方法,其特征在于进一步包含:
h)输出一译码顺序。
7.一种与涡轮译码迭代一起被使用的方法,包含:
a)当接收涡轮编码块,起始化一迭化计数;
b)响应步骤(a)的执行而增加该迭化计数;
c)执行一迭代;
d)响应步骤(c)的执行而增加该迭化计数;
e)决定一最后迭代是否收敛;
f)在步骤(e)不是收敛的事件中,决定该最后迭代是否发散;
g)响应步骤(f)而产生一认知;及
h)终止进一步迭代的执行。
8.如权利要求7所述的方法,其特征在于步骤(g)包含产生标示该最后迭代发散的一认知信号(NACK)。
9.如权利要求7所述的方法,其特征在于进一步包含:
i)输出一译码顺序。
10.如权利要求1所述的方法,其特征在于执行迭代包含:
h)产生以该被输入编码数据及一优先数据的一系统位顺序及一配类位1顺序为基础的对数最大可能比率(LLRs);
i)置换该对数最大可能比率;
j)产生以该被置换的该对数最大可能比率及该被编码输入数据的一配类2顺序为基础的外来信息;
k)反交帜该外来信息;及
l)提供该被反交帜的外来信息当作被使用于步骤(h)的优先数据。
11.如权利要求10所述的方法,其特征在于步骤(e)包含:
m)以被产生于步骤(i)的该对数最大可能比率及被产生于步骤(k)的该反交帜外来信息为基础而做出一收敛决定。
12.如权利要求10所述的方法,其特征在于步骤(e)包含:
m)在被产生于步骤(i)的该对数最大可能比率及被产生于步骤(k)的该反交帜外来信息的基础上做一发散决定。
13.如权利要求11所述的方法,其特征在于步骤(f)在被产生于步骤(i)的该对数最大可能比率及被产生于步骤(k)的该反交帜外来信息的基础上执行一认知。
14.如权利要求12所述的方法,其特征在于步骤(f)在被产生于步骤(i)的该对数最大可能比率及被产生于步骤(k)的该反交帜外来信息的基础上执行认知。
15.一种与涡轮译码一起被使用来降低迭代数目的方法,包含:
a)产生以被输入编码数据及优先数据的系统位顺序及一配类位1顺序为基础的对数最大可能比率;
b)置换该对数最大可能比率
c)产生以该被置换的该对数最大可能比率及被编码输入数据的配类2顺序为基础的外来信息;
d)反交帜该外来信息;及
e)提供该被反交帜外来信息当作被使用于步骤(h)的优先数据。
16.如权利要求15所述的方法,其特征在于步骤(e)包含:
m)在被产生于步骤(i)的该对数最大可能比率及被产生于步骤(k)的该反交帜外来信息的基础上做一收敛决定。
17.如权利要求15所述的方法,其特征在于步骤(e)在被产生于步骤(i)的该对数最大可能比率及被产生于步骤(k)的该反交帜外来信息的基础上做一决定。
18.如权利要求15所述的方法,其特征在于步骤(f)在被产生于步骤(i)的该对数最大可能比率及被产生于步骤(k)的该反交帜外来信息的基础上执行一认知。
19.一种被用于涡轮译码以降低迭代数目的设备,包含:
当接收一涡轮编码块,起始化一迭化计数的装置;
响应该起始化装置而增加该迭化计数的装置;
执行一迭代的装置;
响应该执行装置而增加该迭化计数的装置;
决定一最后迭代是否收敛的装置;
响应该决定装置而产生一认知的装置;及
终止执行进一步迭代的装置。
20.如权利要求19所述的设备,其特征在于用于产生认知的该装置包含产生该最后迭代收敛的一认知信号的装置。
21.如权利要求19所述的设备,其特征在于进一步包含:
输出响应该装置的一译码顺序以终止的装置。
22.一种被用于涡轮译码以降低迭代数目的设备,包含:
当接收一涡轮编码块,起始化一迭化计数的装置;
响应该起始化装置而增加该迭化计数的装置;
执行一迭代的装置;
响应该执行装置而增加该迭化计数的装置;
决定一最后迭代是否发散的装置;
响应该决定装置而产生一认知的装置;及
终止执行进一步迭代的装置。
23.如权利要求22所述的设备,其特征在于用于产生认知的该装置包含产生该最后迭代发散的一认知信号(NACK)的装置。
24.如权利要求22所述的设备,其特征在于进一步包含:
输出响应该装置的一译码顺序以终止的装置。
25.一种执行涡轮译码迭代的设备,包含:
当接收一涡轮编码块,起始化一迭化计数的装置;
响应该执行该起始化装置而增加该迭化计数的装置;
执行一译码迭代的装置;
响应该执行装置而增加该迭化计数的装置;
决定一最后迭代是否收敛的装置;
决定该最后迭代是否于收敛不被该收敛决定装置侦测的事件中发散的装置;
响应该发散决定装置而产生一认知的装置;及
响应该认知产生装置而终止执行进一步迭代的装置。
26.如权利要求25所述的设备,其特征在于该认知产生装置包含产生标示该最后迭代发散的一认知(NACK)的装置。
27.如权利要求25所述的设备,进一步包含:
输出响应该认知产生装置的一译码顺序的装置。
28.如权利要求25所述的设备,其特征在于执行一迭代包含:
产生以被输入编码数据及优先数据的一系统位顺序及一配类位1顺序为基础的对数最大可能比率的装置;
置换该对数最大可能比率的装置;
产生以被置换该对数最大可能比率及该被编码输入数据的配类2顺序为基础之外来信息的装置;
反交帜该外来信息的装置;及
提供该被反交帜外来信息当作该装置的一优先数据以产生最大可能比率的装置。
29.如权利要求28所述的设备,其特征在于该用于决定收敛的装置包含:
在被产生于步骤(i)的对数最大可能比率及被产生的该反交帜外来信息的基础上做收敛决定的装置。
30.如权利要求28所述的设备,其特征在于该用于决定收敛的装置包含:在被产生的对数最大可能比率及被产生的该反交帜外来信息的基础上做发散决定的装置。
31.如权利要求29所述的设备,其特征在于该用于决定发散的装置包含在被产生的对数最大可能比率及被产生的该反交帜外来信息的基础上产生一认知的装置。
32.如权利要求30所述的设备,其特征在于该用于决定发散的装置包含在被产生的对数最大可能比率及被产生的该反交帜外来信息的基础上产生一认知的装置。
33.一种用于涡轮译码的设备,其是降低迭代数目,包含:
产生以被输入编码数据及优先数据的一系统位顺序及一配类位1顺序为基础的对数最大可能比率的装置;
置换该对数最大可能比率的装置;
产生以被置换该对数最大可能比率及该被编码输入数据的配类2顺序为基础之外来信息的装置;
反交帜该外来信息的装置;及
提供该被反交帜外来信息当作该装置的一优先数据以产生最大可能比率的装置。
34.如权利要求33所述的设备,其特征在于该用于产生外来信息的装置包含:
在被产生的对数最大可能比率及被产生的该反交帜外来信息的基础上做收敛决定的装置。
35.如权利要求33所述的设备,其特征在于该用于产生外来信息的装置包含在被产生的对数最大可能比率及被产生的该反交帜外来信息的基础上做决定的装置。
36.如权利要求33所述的设备,其特征在于该用于决定发散的装置包含在被产生的对数最大可能比率及被产生的该反交帜外来信息的基础上产生一认知的装置。
CNB038150700A 2002-06-28 2003-06-20 使用涡轮解码停止规则的快速h-arq认知产生方法 Expired - Fee Related CN100418303C (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US39220002P 2002-06-28 2002-06-28
US60/392,200 2002-06-28
US10/334,490 2002-12-30
US10/334,490 US7093180B2 (en) 2002-06-28 2002-12-30 Fast H-ARQ acknowledgement generation method using a stopping rule for turbo decoding

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CNA200810160912XA Division CN101359915A (zh) 2002-06-28 2003-06-20 使用涡轮解码停止规则的快速h-arq认知产生方法

Publications (2)

Publication Number Publication Date
CN1666419A true CN1666419A (zh) 2005-09-07
CN100418303C CN100418303C (zh) 2008-09-10

Family

ID=30002846

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB038150700A Expired - Fee Related CN100418303C (zh) 2002-06-28 2003-06-20 使用涡轮解码停止规则的快速h-arq认知产生方法

Country Status (11)

Country Link
US (3) US7093180B2 (zh)
EP (1) EP1518327A4 (zh)
JP (1) JP4143603B2 (zh)
KR (3) KR20080066091A (zh)
CN (1) CN100418303C (zh)
AU (1) AU2003247598A1 (zh)
CA (1) CA2490802A1 (zh)
MX (1) MXPA04012798A (zh)
NO (1) NO20050468L (zh)
TW (3) TWI303520B (zh)
WO (1) WO2004004133A1 (zh)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7093180B2 (en) * 2002-06-28 2006-08-15 Interdigital Technology Corporation Fast H-ARQ acknowledgement generation method using a stopping rule for turbo decoding
KR100909527B1 (ko) * 2002-11-04 2009-07-27 삼성전자주식회사 고속 패킷데이터 통신시스템에서의 터보 복호 시간 제어방법
CN101057515B (zh) * 2004-11-09 2010-10-06 株式会社Ntt都科摩 移动通信系统、无线基站及移动台
EP1659727B1 (en) 2004-11-19 2015-03-25 ATI International SRL Iterative decoding of packet data
JP2006217173A (ja) * 2005-02-02 2006-08-17 Matsushita Electric Ind Co Ltd 基地局装置及びリソース割り当て方法
US8830846B2 (en) 2005-04-04 2014-09-09 Interdigital Technology Corporation Method and system for improving responsiveness in exchanging frames in a wireless local area network
EP1877115A1 (en) 2005-04-06 2008-01-16 M 2 Medical A/S An actuator
EP1897223A1 (en) * 2005-06-27 2008-03-12 Thomson Licensing S.A. Stopping criteria in iterative decoders
JP4661532B2 (ja) * 2005-11-02 2011-03-30 日本電気株式会社 移動通信システム及び移動局並びにそのデコード制御方法
JP4092352B2 (ja) * 2005-11-16 2008-05-28 Necエレクトロニクス株式会社 復号装置、復号方法、及び受信装置
EP2076600A1 (en) 2006-10-18 2009-07-08 Nastech Pharmaceutical Company Inc. Nicked or gapped nucleic acid molecules and uses thereof
US20080115038A1 (en) * 2006-10-26 2008-05-15 Seagate Technology Llc Dynamic early termination of iterative decoding for turbo equalization
US8024644B2 (en) * 2006-11-14 2011-09-20 Via Telecom Co., Ltd. Communication signal decoding
WO2009005047A1 (ja) 2007-07-04 2009-01-08 Nec Corporation マルチキャリア移動体通信システム
US20090077457A1 (en) * 2007-09-19 2009-03-19 Rajaram Ramesh Iterative decoding of blocks with cyclic redundancy checks
EP2066056B1 (en) * 2007-11-28 2016-04-27 STMicroelectronics N.V. Method and device for decoding a received systematic code encoded block
CN101953105B (zh) * 2008-02-05 2014-10-15 Nxp股份有限公司 用于停止Turbo解码器执行的方法和系统
WO2009107419A1 (ja) * 2008-02-26 2009-09-03 日本電気株式会社 復号装置、復号方法及びプログラム
WO2010101578A1 (en) * 2009-03-05 2010-09-10 Lsi Corporation Improved turbo-equalization methods for iterative decoders
US8675693B2 (en) 2009-04-27 2014-03-18 Qualcomm Incorporated Iterative decoding with configurable number of iterations
US8976903B2 (en) 2009-09-02 2015-03-10 Qualcomm Incorporated Unified iterative decoding architecture using joint LLR extraction and a priori probability
US8989320B2 (en) 2009-09-02 2015-03-24 Qualcomm Incorporated Hardware simplification of sic-MIMO decoding by use of a single hardware element with channel and noise adaptation for interference cancelled streams
US8839066B2 (en) * 2010-03-22 2014-09-16 Infinera Corporation Apparatus and method for optimizing an iterative FEC decoder
US8199034B2 (en) 2010-04-20 2012-06-12 Qualcomm Incorporated Method and apparatus for soft symbol determination
US8365051B2 (en) * 2010-05-04 2013-01-29 Intel Corporation Device, system and method of decoding wireless transmissions
US9143166B1 (en) * 2011-03-23 2015-09-22 Sk Hynix Memory Solutions Inc. Adaptive scheduling of turbo equalization based on a metric
US8843812B1 (en) 2011-03-23 2014-09-23 Sk Hynix Memory Solutions Inc. Buffer management in a turbo equalization system
EP2579468B1 (en) 2011-10-05 2020-05-06 Telefonaktiebolaget LM Ericsson (publ) Method and device for decoding a transport block of a communication signal
US9906327B2 (en) * 2014-07-03 2018-02-27 Sony Semiconductor Solutions Corporation Receiving device, receiving method, and program
US10567008B2 (en) 2015-07-02 2020-02-18 Apple Inc. Stopping criteria for turbo decoder
US20170288697A1 (en) * 2016-03-31 2017-10-05 Silicon Motion Inc. Ldpc shuffle decoder with initialization circuit comprising ordered set memory
TWI674765B (zh) * 2017-02-24 2019-10-11 瑞昱半導體股份有限公司 一種疊代解碼裝置及其控制方法
US10615825B2 (en) * 2017-05-05 2020-04-07 Qualcomm Incorporated Early-termination techniques for polar list decoders
TWI765476B (zh) * 2020-12-16 2022-05-21 元智大學 基於可信度傳遞演算法作為極化碼解碼之層運算停止方法

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US698254A (en) * 1901-04-22 1902-04-22 Emile Bronnert Method of obtaining threads from cellulose solutions.
US6377589B1 (en) * 1996-11-26 2002-04-23 British Telecommunications Public Limited Company Communications system
JPH1117555A (ja) 1997-06-26 1999-01-22 Mitsubishi Electric Corp データ伝送システム、受信装置および記録媒体
EP1127413B1 (en) 1998-11-05 2011-06-22 Qualcomm Incorporated Efficient iterative decoding
US6292918B1 (en) * 1998-11-05 2001-09-18 Qualcomm Incorporated Efficient iterative decoding
EP1009098A1 (en) 1998-12-10 2000-06-14 Sony International (Europe) GmbH Error correction using a turbo code and a CRC
US6665357B1 (en) * 1999-01-22 2003-12-16 Sharp Laboratories Of America, Inc. Soft-output turbo code decoder and optimized decoding method
FR2792476B1 (fr) * 1999-04-13 2001-06-08 Canon Kk Procede de type arq pour procede de transmission utilisant des turbo-codes, et dispositif associe
US6393257B1 (en) * 1999-04-29 2002-05-21 Qualcomm Incorporated Wireless communications receiver and decoder for receiving encoded transmissions, such as transmissions using turbo codes, and estimating channel conditions
US6266795B1 (en) * 1999-05-28 2001-07-24 Lucent Technologies Inc. Turbo code termination
JP2001127647A (ja) 1999-10-22 2001-05-11 Keio Gijuku 並列連接符号の復号器、復号方法及び復号プログラムを記録した記録媒体
US6487694B1 (en) 1999-12-20 2002-11-26 Hitachi America, Ltd. Method and apparatus for turbo-code decoding a convolution encoded data frame using symbol-by-symbol traceback and HR-SOVA
US6879648B2 (en) * 2000-01-31 2005-04-12 Texas Instruments Incorporated Turbo decoder stopping based on mean and variance of extrinsics
US6898254B2 (en) * 2000-01-31 2005-05-24 Texas Instruments Incorporated Turbo decoder stopping criterion improvement
FR2805106A1 (fr) * 2000-02-14 2001-08-17 Mitsubishi Electric Inf Tech Procede de transmission numerique de type a codage correcteur d'erreurs
KR100499469B1 (ko) * 2000-03-13 2005-07-07 엘지전자 주식회사 터보 디코딩 방법 및 그를 위한 장치
US6591390B1 (en) * 2000-04-11 2003-07-08 Texas Instruments Incorporated CRC-based adaptive halting turbo decoder and method of use
US20010052104A1 (en) * 2000-04-20 2001-12-13 Motorola, Inc. Iteration terminating using quality index criteria of turbo codes
US6697986B2 (en) * 2000-05-22 2004-02-24 Samsung Electronics Co., Ltd. Data transmission apparatus and method for an HARQ data communication system
JP2002111512A (ja) 2000-09-29 2002-04-12 Sony Corp 復号装置及び方法、並びにデータ受信装置及び方法
KR100525384B1 (ko) 2000-10-31 2005-11-02 엘지전자 주식회사 무선 통신 시스템에서의 패킷 재전송 제어 방법
US6518892B2 (en) 2000-11-06 2003-02-11 Broadcom Corporation Stopping criteria for iterative decoding
US7333419B2 (en) * 2000-11-30 2008-02-19 Sasken Communication Technologies, Inc. Method to improve performance and reduce complexity of turbo decoder
US6587501B2 (en) * 2001-07-30 2003-07-01 Motorola, Inc. Method and apparatus for joint detection of a coded signal in a CDMA system
US7287206B2 (en) 2002-02-13 2007-10-23 Interdigital Technology Corporation Transport block set transmission using hybrid automatic repeat request
US7093180B2 (en) * 2002-06-28 2006-08-15 Interdigital Technology Corporation Fast H-ARQ acknowledgement generation method using a stopping rule for turbo decoding

Also Published As

Publication number Publication date
KR100900744B1 (ko) 2009-06-05
TW200405670A (en) 2004-04-01
US7467345B2 (en) 2008-12-16
MXPA04012798A (es) 2005-02-24
US20070168830A1 (en) 2007-07-19
US20090094503A1 (en) 2009-04-09
NO20050468L (no) 2005-03-22
JP2005531983A (ja) 2005-10-20
TW200718036A (en) 2007-05-01
TWI297244B (en) 2008-05-21
TWI297568B (en) 2008-06-01
KR20050109612A (ko) 2005-11-21
WO2004004133A1 (en) 2004-01-08
KR20050013261A (ko) 2005-02-03
US7831886B2 (en) 2010-11-09
EP1518327A4 (en) 2005-06-29
CN100418303C (zh) 2008-09-10
KR20080066091A (ko) 2008-07-15
US7093180B2 (en) 2006-08-15
EP1518327A1 (en) 2005-03-30
US20040006734A1 (en) 2004-01-08
JP4143603B2 (ja) 2008-09-03
KR100766839B1 (ko) 2007-10-18
TWI303520B (en) 2008-11-21
CA2490802A1 (en) 2004-01-08
AU2003247598A1 (en) 2004-01-19
TW200511735A (en) 2005-03-16

Similar Documents

Publication Publication Date Title
CN100418303C (zh) 使用涡轮解码停止规则的快速h-arq认知产生方法
KR100407351B1 (ko) 복합 재전송형식을 사용하는 데이터 통신시스템의 데이터송수신장치 및 방법
US8077800B2 (en) Transmitting apparatus with bit arrangement method
KR100861898B1 (ko) 자동 재전송 수행을 위한 무선 장치
US7620872B2 (en) Apparatus and method for selecting redundancy version
KR19990080592A (ko) 통신시스템의 반복 복호 제어기를 이용한 채널 부호/복호 장치및 방법
US7302628B2 (en) Data compression with incremental redundancy
JP2008011460A (ja) ターボ復号器
EP1656759B1 (en) Data compression with incremental redundancy
CN101359915A (zh) 使用涡轮解码停止规则的快速h-arq认知产生方法
CN1114297C (zh) 一种基于turbo码混合自动重发请求的接收方法
US9136880B2 (en) Method for stopping iteration in an iterative turbo decoder and an iterative turbo decoder
Antal et al. On the performance of Hybrid-ARQ algorithms on Rayleigh-faded wireless channels
Usman et al. Impact of Fountain Codes on GPRS channels
CN2857343Y (zh) 高速专用共享控制信道处理装置
Duan et al. Analysis of wireless transmission efficiency and its application: efficiency-based adaptive coding
TA et al. An adaptive hybrid SR ARQ scheme using punctured trellis coded modulation and code combining
Koizumi et al. Reliability-based hybrid ARQ scheme with encoded parity bit retransmissions and message passing decoding
Bota et al. Performances of the H-ARQ adaptive-QAM transmissions over multipath channels

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1077937

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1077937

Country of ref document: HK

ASS Succession or assignment of patent right

Owner name: INTEL CORP .

Free format text: FORMER OWNER: INTERDIGITAL TECHNOLOGY CORPORATION

Effective date: 20130118

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20130118

Address after: American California

Patentee after: Intel Corporation

Address before: Delaware

Patentee before: Interdigital Technology Corporation

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080910

Termination date: 20180620

CF01 Termination of patent right due to non-payment of annual fee