CN1553500A - 封装积体电路的基板及其制造方法 - Google Patents
封装积体电路的基板及其制造方法 Download PDFInfo
- Publication number
- CN1553500A CN1553500A CNA031363741A CN03136374A CN1553500A CN 1553500 A CN1553500 A CN 1553500A CN A031363741 A CNA031363741 A CN A031363741A CN 03136374 A CN03136374 A CN 03136374A CN 1553500 A CN1553500 A CN 1553500A
- Authority
- CN
- China
- Prior art keywords
- sheet
- metal
- upper strata
- sheet metal
- several
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
一种封装积体电路的基板及其制造方法。为提供一种提高封装体封装可靠度及固定于印刷电路板上稳定度的封装半导体的部件及其制造方法,提出本发明,基板包括数个相互间隔排列的下、上层金属片及封胶体;下、上层金属片分别设有上、下表面;上层金属片以其下表面相对应叠设于下层金属片上表面上;封胶体系包覆黏着住数个下、上层金属片,并使每一上层金属片的上表面由封胶体露出,每一下层金属片的下表面由封胶体露出;制造方法包括提供数个相互间隔排列分别设有上、下表面的下、上层金属片、以上层金属片下表面叠设于下层金属片下表面及形成包覆黏着住下、上层金属片并使上层金属片的上表面及下层金属片的下表面由封胶体露出的封胶体步骤。
Description
技术领域
本发明属于封装半导体的部件及其制造方法,特别是一种封装积体电路的基板及其制造方法。
背景技术
如图1所示,习知的用于积体电路封装的基板系由数个相互间隔排列的金属片10及封胶体16构成。
每一金属片10设有第一表面12及第二表面14。
封胶体16包覆数个金属片10,并使每一金属片10的第一表面12及第二表面14由封胶体16露出,以形成用以与积体电路连接的讯号输入端及用以与印刷电路板连接的讯号输出端。
习知的用于积体电路封装的基板虽确可达到其创作目的及功效,惟仍存在如下缺失:
1、由于金属片10在制造上,不论以冲压或蚀刻方式皆无法将其制成较高的厚度,以致于其封装后,外界的不利因子,如温度及湿度将渗透进入积体电路内,将影响到积体电路的电性特性,以致于其可靠度较低。
2、因金属片10厚度较薄,所以在锡焊(SMT)过程中,焊锡将无法在金属片10的侧边攀爬,以致于影响到封装组件固定于印刷电路板上的稳定度。
发明内容
本发明的目的是提供一种提高封装体封装可靠度及固定于印刷电路板上稳定度的封装积体电路的基板及其制造方法。
本发明封装积体电路的基板包括数个相互间隔排列的下、上层金属片及封胶体;下层金属片设有上、下表面;上层金属片设有上、下表面并以下表面相对应叠设于下层金属片上表面上;封胶体系包覆黏着住数个下、上层金属片,并使每一上层金属片的上表面由封胶体露出,每一下层金属片的下表面由封胶体露出以电连接至印刷电路板。
本发明封装积体电路的基板制造方法包括提供数个相互间隔排列的下、上层金属片、叠设下、上层金属片及形成封胶体步骤;提供数个相互间隔排列的下、上层金属片步骤中下层金属片设有上表面及下表面;上层金属片设有上表面及下表面;叠设下、上层金属片步骤中系以数个上层金属片的下表面将其相对应叠设于下层金属片的上表面上;形成封胶体步骤系包覆黏着住下、上层金属片并使上层金属片的上表面及下层金属片的下表面由封胶体露出以电连接至印刷电路板。
其中:
数个上层金属片间等高对应设有用以设置积体电路的中间板。
封胶体为塑胶材质。
提供数个相互间隔排列的金属片步骤中数个上层金属片间等高对应设有用以设置积体电路的中间板。
提供下层金属片系于下层金属板上以冲压或蚀刻方式形成若干个下层金属片组,每一下层金属片组形成数个相互间隔排列的下层金属片;提供上层金属片及中间板系于上层金属板上以冲压或蚀刻方式形成若干个上层金属片组,每一上层金属片组形成数个相互间隔排列的上层金属片,并于数个上层金属片间等高对应设有中间板。
形成封胶体步骤中系以工业塑胶材质射出成型。
由于本发明封装积体电路的基板包括数个相互间隔排列的下、上层金属片及封胶体;下、上层金属片分别设有上、下表面;上层金属片以其下表面相对应叠设于下层金属片上表面上;封胶体系包覆黏着住数个下、上层金属片,并使每一上层金属片的上表面由封胶体露出,每一下层金属片的下表面由封胶体露出;封装积体电路的基板制造方法包括提供数个相互间隔排列分别设有上、下表面的下、上层金属片、以上层金属片下表面叠设于下层金属片下表面及形成包覆黏着住下、上层金属片并使上层金属片的上表面及下层金属片的下表面由封胶体露出的封胶体步骤。以本发明对积体电路进行封装时,由于基板系由上、下层金属片组合而成,使其厚度较高,可更有效防止外界不利因子,如温度、湿度影响到积体电路的电性特性,因此,可使封装体得到较佳的可靠度;且当封装体封装完成而进行锡焊(SMT)于印刷电路板上时,可藉由焊锡攀爬至基板的上层金属片上,因此,可得到较佳的黏着度。不仅提高封装体封装可靠度,而且提高固定于印刷电路板上稳定度,从而达到本发明的目的。
附图说明
图1、为习知的封装积体电路的基板结构示意剖视图。
图2、为本发明封装积体电路的基板结构示意剖视图。
图3、为本发明封装积体电路的基板制造方法步骤一示意图。
图4、为本发明封装积体电路的基板制造方法步骤一示意图。
图5、为本发明封装积体电路的基板制造方法步骤二示意图。
具体实施方式
如图2所示,本发明封装积体电路的基板包括数个相互间隔排列的下层金属片20、数个相互间隔排列的上层金属片26及封胶体32。
每一下层金属片20设有上表面22及下表面24。
每一上层金属片26设有上表面28及下表面30,上层金属片26的下表面30系相对应叠设于下层金属片20的上表面22上,并于数个上层金属片26间等高对应设有用以设置积体电路的中间板33。
封胶体32为塑胶材质,其系用以将数个下层金属片20、数个上层金属片26及中间板33包覆黏着住,并使每一上层金属片26的上表面28及中间板33的上表面由封胶体32露出,每一下层金属片20的下表面24由封胶体32露出电连接至印刷电路板34,藉以将积体电路的讯号传递至印刷电路板。
以本发明对积体电路进行封装时,由于基板系由上、下层金属片26、20组合而成,使其厚度较高,可更有效防止外界不利因子,如温度、湿度影响到积体电路的电性特性,因此,可使封装体得到较佳的可靠度。且当封装体封装完成而进行锡焊(SMT)于印刷电路板34上时,可藉由焊锡36攀爬至基板的上层金属片26上,因此,可得到较佳的黏着度。
本发明封装积体电路的基板的制造方法包括如下步骤:
步骤一
提供数个相互间隔排列的下、上层金属片20、26;
如图3所示,于下层金属板40上以冲压或蚀刻方式形成若干个下层金属片组42,每一下层金属片组42形成数个相互间隔排列的下层金属片20,每一下层金属片20设有上表面22及下表面24;
如图4所示,于上层金属板44上以冲压或蚀刻方式形成若干个上层金属片组46,每一上层金属片组46形成数个相互间隔排列的上层金属片26,每一上层金属片26设有上表面28及下表面30,并于数个上层金属片26间等高对应设有中间板33;
步骤二
叠置数个相互间隔排列的下、上层金属片20、26;
如图5所示,数个上层金属片20以其下表面30相对应叠设于下层金属片20的上表面22上;
步骤三
提供封胶体32;
如图2所示,以工业塑胶为材料射出成型包覆黏着住下层金属片20、上层金属片26及中间板33而形成封胶体32,并使上层金属片26的上表面28、中间板33及下层金属片20的下表面24由封胶体32露出,如此,即可将每一相互叠合的下层金属片20与上层金属片26予以切割,即可成为本发明封装积体电路的基板。
Claims (7)
1、一种封装积体电路的基板,它包括数个相互间隔排列的金属片及包覆黏着住金属片的封胶体;其特征在于所述的金属片由设有上、下表面的下层金属片及设有上、下表面并以下表面相对应叠设于下层金属片上表面上的上层金属片构成;封胶体系包覆黏着住数个下层金属片、数个上层金属片,并使每一上层金属片的上表面由封胶体露出,每一下层金属片的下表面由封胶体露出以电连接至印刷电路板。
2、根据权利要求1所述的封装积体电路的基板,其特征在于所述的数个上层金属片间等高对应设有用以设置积体电路的中间板。
3、根据权利要求1所述的封装积体电路的基板,其特征在于所述的封胶体为塑胶材质。
4、一种封装积体电路的基板制造方法,它包括如下步骤:
提供数个相互间隔排列的金属片步骤及形成包覆黏着住数个金属片的封胶体步骤;其特征在于所述的提供数个金属片步骤中包括提供数个相互间隔排列的下、上层金属片;下层金属片设有上表面及下表面;上层金属片设有上表面及下表面;形成封胶体步骤之前尚包括以数个上层金属片的下表面将其相对应叠设于下层金属片的上表面上的叠置下、上层金属片步骤;形成封胶体步骤系包覆黏着住下、上层金属片并使上层金属片的上表面及下层金属片的下表面由封胶体露出以电连接至印刷电路板。
5、根据权利要求4所述的封装积体电路的基板制造方法,其特征在于所述的在提供数个相互间隔排列的金属片步骤中数个上层金属片间等高对应设有用以设置积体电路的中间板。
6、根据权利要求4或5所述的封装积体电路的基板制造方法,其特征在于所述的提供下层金属片系于下层金属板上以冲压或蚀刻方式形成若干个下层金属片组,每一下层金属片组形成数个相互间隔排列的下层金属片;提供上层金属片及中间板系于上层金属板上以冲压或蚀刻方式形成若干个上层金属片组,每一上层金属片组形成数个相互间隔排列的上层金属片,并于数个上层金属片间等高对应设有中间板。
7、根据权利要求4所述的封装积体电路的基板制造方法,其特征在于所述的形成封胶体步骤中系以工业塑胶材质射出成型。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB031363741A CN1326235C (zh) | 2003-06-03 | 2003-06-03 | 封装积体电路基板的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB031363741A CN1326235C (zh) | 2003-06-03 | 2003-06-03 | 封装积体电路基板的制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1553500A true CN1553500A (zh) | 2004-12-08 |
CN1326235C CN1326235C (zh) | 2007-07-11 |
Family
ID=34323323
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB031363741A Expired - Fee Related CN1326235C (zh) | 2003-06-03 | 2003-06-03 | 封装积体电路基板的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1326235C (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1072394C (zh) * | 1997-02-12 | 2001-10-03 | 华通电脑股份有限公司 | 集成电路的封装方法 |
JP3837215B2 (ja) * | 1997-10-09 | 2006-10-25 | 三菱電機株式会社 | 個別半導体装置およびその製造方法 |
JP3634735B2 (ja) * | 2000-10-05 | 2005-03-30 | 三洋電機株式会社 | 半導体装置および半導体モジュール |
CN2458729Y (zh) * | 2000-12-11 | 2001-11-07 | 胜开科技股份有限公司 | 封装集成电路 |
CN2458730Y (zh) * | 2000-12-11 | 2001-11-07 | 胜开科技股份有限公司 | 封装集成电路基板 |
-
2003
- 2003-06-03 CN CNB031363741A patent/CN1326235C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1326235C (zh) | 2007-07-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1095173C (zh) | 刚/柔性印刷电路板及其制造方法 | |
CN1780532A (zh) | 制造刚性-柔性印刷电路板的方法 | |
CN1835195A (zh) | 具有层合晶穴的半导体封装构造的制造方法 | |
CN1396657A (zh) | 减小尺寸的堆叠式芯片大小的组件型半导体器件 | |
EP1357773A3 (en) | Wiring transfer sheet and method for producing the same, and wiring board and method for producing the same | |
EP1347476A3 (en) | Ceramic electronic device and method of production of same | |
US7006359B2 (en) | Modular electronic assembly and method of making | |
EP1724832A3 (en) | Multilayer module formed of modules stacked on top of each other and method of manufacturing the same | |
JP3282147B2 (ja) | 高密度の半導体基板の作製方法および高密度焼結基板 | |
EP1180920A3 (en) | Circuit board and method of manufacturing same | |
CN101038880A (zh) | 基板的制造方法 | |
US7934306B2 (en) | Method for packaging micro electromechanical systems microphone | |
CN1209948C (zh) | 嵌埋有ic芯片与无源元件的整合式模块板及其制作方法 | |
CN1324448C (zh) | 使用薄膜的电容式触控板及其制作方法 | |
CN1450651A (zh) | 影像传感器封装结构及应用该影像传感器的影像撷取模块 | |
CN1553500A (zh) | 封装积体电路的基板及其制造方法 | |
CN2535926Y (zh) | 发光二极管封装结构 | |
CN218388141U (zh) | 具有经表面组装的电子构件的印刷电路板 | |
EP1043767A4 (en) | SEMICONDUCTOR DEVICE, MANUFACTURING METHOD THEREOF, PRINTED CIRCUIT BOARD, AND ELECTRONIC DEVICE | |
CN1303678C (zh) | 芯片座具开孔的半导体封装件及其制造方法 | |
US20090126967A1 (en) | Thermal packaging of transmission controller using carbon composite printed circuit board material | |
CN2631045Y (zh) | 影像感测器 | |
CN1347151A (zh) | 电荷耦合元件取像芯片封装结构 | |
CN1411328A (zh) | 柔韧印刷电路板及其制造方法 | |
CN2569346Y (zh) | 嵌埋有ic芯片与无源元件的整合式模块板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20070711 |