CN1530907A - 显示驱动器及光电装置 - Google Patents

显示驱动器及光电装置 Download PDF

Info

Publication number
CN1530907A
CN1530907A CNA2004100085218A CN200410008521A CN1530907A CN 1530907 A CN1530907 A CN 1530907A CN A2004100085218 A CNA2004100085218 A CN A2004100085218A CN 200410008521 A CN200410008521 A CN 200410008521A CN 1530907 A CN1530907 A CN 1530907A
Authority
CN
China
Prior art keywords
data
signal
clock signal
group
multiplexed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100085218A
Other languages
English (en)
Other versions
CN1312647C (zh
Inventor
����һ
鸟海裕一
森田晶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1530907A publication Critical patent/CN1530907A/zh
Application granted granted Critical
Publication of CN1312647C publication Critical patent/CN1312647C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供了一种用于驱动光电装置多条数据线的显示驱动器。显示驱动器(200)包括以预设的俘获开始计时指示信号为基准,设定灰阶数据的俘获开始计时之前的期间的俘获开始计时设定寄存器(384)和根据该俘获开始计时设定寄存器(384)的设定内容生成移位启动信号的移位启动信号生成电路(388)。显示驱动器(200)还包括根据预设的移位时钟信号移位移位启动信号,并输出移位输出的移位寄存器,以及数据锁存器,该数据锁存器具有多个FF,各FF根据移位寄存器的移位输出,保持灰阶数据,而且,该显示驱动器(200)将与数据锁存器中保持的灰阶数据对应的数据信号输出到数据线上。

Description

显示驱动器及光电装置
技术领域
本发明涉及一种显示驱动器及光电装置。
背景技术
将以LCD(液晶显示)面板为代表的显示面板(广义上是指光电装置或显示装置)安装在手机和便携式信息设备(Personal DigitalAssistants:PDA)上。尤其是LCD面板和其他显示面板相比较,更能实现小型轻量化、低功率消耗和低成本,被应用在各种电子设备上。
如果从LCD面板显示图像的清晰角度考虑,则要求LCD面板的尺寸大于或等于某一固定尺寸。另一方面,将其安装在电子设备上时,又要求LCD面板的安装尺寸尽可能地小。这种能够减少安装尺寸的LCD面板就是指所说的梳状布线LCD面板。
减小LCD面板安装尺寸的有效方法是,减少驱动LCD面板扫描线的扫描驱动器与该LCD面板互连的布线区域,或是减少驱动LCD面板数据线的显示驱动器与该LCD面板互连的布线区域。
此外,为了满足安装LCD面板的电子设备的小型轻量化和高画质的要求,要求LCD面板小型化和象素微细化。其中研究出的一个解决方案是,通过低温多晶硅(Low Temperature Poly-Silicon:以下简称为LTPS)工艺形成LCD面板。
根据LTPS工艺,可以在面板基板(例如玻璃基板)上直接形成驱动电路等,在该面板基板上形成的象素包括转换元件[例如:薄膜晶体管(Thin Film Transistor:以下略称TFT)]等。因此,可以削减部件数目,实现显示面板的小型轻量化。此外,在LTPS中,使用现有的硅工艺技术,能在保持开口率不变的情况下,实现象素的微细化。而且,LTPS与非晶硅(amorphous silicon:a-Si)相比,电荷迁移率大,并且寄生电容小。因此,即使在通过扩大屏幕尺寸以缩短平均每个象素的象素选择期间的情况下,也能够确保在该基板上形成的象素的充电时间,提高画质。
因此,通过将经由LTPS工艺形成的LCD面板的扫描线或数据线梳状布线,能够通过缩小安装尺寸实现小型化,同时又能够提高画质。
不过,显示驱动器在从梳状布线的LCD面板相互对置的边开始驱动该LCD面板的数据线时,在使用普通LCD面板时,需要改变对应于数据线的排列顺序供给的灰阶数据的顺序。
现有的显示驱动器不能改变对应于各数据线供给的灰阶数据的顺序,当使用现有的显示驱动器驱动梳状布线LCD面板时,需要添加专用数据编码器IC。
在通过LTPS形成TFT的显示面板上设置多路分解器(demultiplexer),该多路分解器将1条数据信号供给线和各色数据线中的一条连接,而各色数据线可以和诸如1组R、G、B(构成1个象素的第1-第3颜色成分)的象素电极连接。在这种情况下,利用LTPS电荷迁移率大的特点,在数据信号供给线上时分传输R、G、B的数据信号。而且,在该象素的选择期间,各颜色成分的数据信号通过多路分解器依次向各数据线转换输出,且写入到每个颜色成分的象素电极。根据这种构成,能够削减从驱动器向数据信号供给线输出数据信号的端子数。因此,不必控制端子间的间距,就可以相应增加数据线条数使象素微细化。
不仅1组如此,预计对多组数据线呈梳状布线的LCD面板的要求也将增加。这种情况下,显示驱动器需要多路复用3×N(N是自然数)点的数据信号,并输出到LCD面板的各数据信号供给线(3×N通道多路复用驱动)。
不过,在3×N通道多路复用驱动时,仅仅增加多重度还不够,根据梳状布线LCD面板的数据线的组数N进行上述数据编码处理的方法也不同。
而且,表示与显示驱动器相对的灰阶数据的俘获开始计时的信号发生变化后,实际上,灰阶数据对该显示驱动器供给计时之前的期间随着控制器种类的不同而不同。因此,驱动梳状布线LCD面板时,存在灰阶数据俘获顺序紊乱的问题。
发明内容
鉴于上述技术问题,本发明的目的在于提供一种能够不受灰阶数据的供给计时的影响,驱动数据线的显示驱动器及包含该显示驱动器的光电装置。
本发明的另一个目的在于提供一种能够不受灰阶数据的供给计时的影响,对梳状布线的显示面板进行3×N通道多路复用的显示驱动器及包含该显示驱动器的光电装置。
为了克服上述不足,本发明涉及的显示驱动器,用于驱动包括多个象素、多条扫描线和多条数据线的光电装置的该多条数据线,该显示驱动器包括:提供灰阶数据的灰阶总线;俘获开始计时设定寄存器,其以预设的俘获开始计时指示信号为基准,设定该灰阶数据的俘获开始计时之前的期间;移位启动信号生成电路,其根据该俘获开始计时设定寄存器的设定内容生成移位启动信号;移位寄存器,其具有多个触发器,根据预设的移位时钟信号移位该移位启动信号,并由各触发器输出移位输出;数据锁存器,其具有多个触发器,各触发器根据该移位寄存器的移位输出,保持该灰阶总线上的该灰阶数据;以及数据线驱动电路,其将与该数据锁存器中保持的灰阶数据对应的数据信号输出到该多条数据线上。
在此,俘获开始计时指示信号由与显示驱动器连接的控制器供给。
俘获开始计时设定寄存器不仅以俘获开始计时指示信号为基准设定灰阶数据的俘获开始计时之前的期间,还可以设定灰阶数据的供给开始计时。广义上讲,俘获开始计时设定寄存器可以设定俘获开始计时指示信号和作为俘获对象的灰阶数据之间的时间上的偏移量。
在本发明中提供的显示驱动器,设置俘获开始计时设定寄存器和移位启动信号生成电路,通过根据俘获开始计时设定寄存器的设定内容移位变化计时发生变化的移位启动信号所得的移位输出,能够俘获灰阶数据。因此,从由诸如控制器输出的俘获开始计时指示信号到灰阶数据的俘获开始计时(或供给开始计时)之间的期间不受控制器的种类的影响,即使在这种情况下,也能够基于俘获的灰阶数据显示正常的图像。
此外,本发明涉及的显示驱动器,用于驱动光电装置的多条数据信号供给线,该光电装置包括:多个象素;多条扫描线;多条数据线,其以3N(N是自然数)条数据线为单位,从该光电装置的两侧向内侧呈交替梳状布线;该多条数据信号供给线,各数据信号供给线传输多路复用N组第1-第3颜色成分的数据信号的多路复用数据;以及多个多路分解器,各多路分解器多路分解该多路复用数据,并向该3N条数据线的各数据线输出该N组第1-第3颜色成分的数据信号中的一个,该显示驱动器包括:灰阶总线,其对应于该多条数据线的各数据线的排列顺序,提供该第1-第3颜色成分的灰阶数据;N条第1时钟信号线,其向各时钟信号线提供2N个移位时钟信号中的一个移位时钟信号,并分别从属于第1-第N组中的一组;N条第2时钟信号线,其向各时钟信号线提供该2N个移位时钟信号中的一个移位时钟信号,并分别从属于该第1-第N组中的一组;俘获开始计时设定寄存器,其以预设的俘获开始计时指示信号为基准,设定该灰阶数据的俘获开始计时之前的期间;移位启动信号生成电路,其根据该俘获开始计时设定寄存器的设定内容生成移位启动信号;移位时钟信号分配电路,其根据该俘获开始计时设定寄存器的设定内容,将该2N个移位时钟信号向该第1和第2时钟信号线上分配输出;N个第1移位寄存器,其具有多个触发器,基于移位时钟信号向第1移位方向移位该移位启动信号,由各触发器输出移位输出,并分别从属于该第1-第N组中的一组;N个第2移位寄存器,其具有多个触发器,基于移位时钟信号向与该第1移位方向相反的第2移位方向移位该移位启动信号,由各触发器输出移位输出,并分别从属于该第1-第N组中的一组;N个第1数据锁存器,其基于分别各自设定的时钟信号,保持该灰阶总线上的该灰阶数据,并分别从属于该第1-第N组中的一组;N个第2数据锁存器,其基于分别各自设定的时钟信号,保持该灰阶总线上的该灰阶数据,并分别从属于该第1-第N组中的一组;多路复用器,其生成第1多路复用数据和第2多路复用数据,该第1多路复用数据多路复用该第1数据锁存器中保持的N组灰阶数据,该第2多路复用数据多路复用该第2数据锁存器中保持的N组灰阶数据;以及数据信号供给线驱动电路,其对应于该多条数据线的各数据线排列顺序配置多个数据输出部分,各数据输出部分向数据信号供给线输出与该第1或第2多路复用数据对应的数据信号,其中,从属于第j(1≤j≤N,j是整数)组的该第1移位寄存器基于从属于该第j组的该第1时钟信号线上的移位时钟信号输出移位输出,从属于该第j组的该第2移位寄存器基于从属于该第j组的该第2时钟信号线上的移位时钟信号输出移位输出,从属于该第j组的该第1数据锁存器基于从属于该第j组的该第1移位寄存器的移位输出保持该灰阶数据,从属于该第j组的该第2数据锁存器基于从属于该第j组的该第2移位寄存器的移位输出保持该灰阶数据。
根据本发明,显示驱动器对所说的梳状布线的光电装置的数据信号供给线进行3×N通道多路复用驱动。因此显示驱动器包括N个第1数据锁存器和N个第2数据锁存器,基于分别各自设定的时钟信号俘获灰阶总线上的数据。而且,显示驱动器在多路复用器中,生成第1多路复用数据和第2多路复用数据,该第1多路复用数据多路复用N个第1数据锁存器中俘获的N组灰阶数据,该第2多路复用数据多路复用N个第2数据锁存器中俘获的N组灰阶数据。接着,显示驱动器通过对应于驱动对象的光电装置的多条数据线的排列顺序配置的数据信号供给线驱动电路的各数据输出部分,基于第1或第2多路复用数据驱动各数据信号供给线。而且,在本发明中提供的显示驱动器,设置俘获开始计时设定寄存器和移位启动信号生成电路,通过根据俘获开始计时设定寄存器的设定内容移位变化计时发生变化的移位启动信号所得的移位输出。
根据本发明,即使在对应于驱动对象的光电装置的多条数据线的排列顺序供给来自通用的控制器的灰阶数据的情况下,通过时钟信号的设定,对应于梳状布线且按照与多路复用组数N对应的顺序,能够将灰阶数据分别俘获到N个第1和第2数据锁存器上。因此,能够提供通过梳状布线缩小安装尺寸和通过诸如LTPS提高画质的两者并存的显示驱动器。而且,从由诸如控制器输出的俘获开始计时指示信号到灰阶数据的俘获开始计时(或供给开始计时)之间的期间不受控制器的种类的影响,即使在这种情况下,也能够基于俘获的灰阶数据显示正常的图像。
本发明涉及的显示驱动器还包括线锁存器,该线锁存器生成第1多路复用数据和第2多路复用数据,该第1多路复用数据多路复用在该线锁存器中保持的灰阶数据中来自该第1数据锁存器的该N组灰阶数据;该第2多路复用数据多路复用在该线锁存器中保持的灰阶数据中来自该第2数据锁存器的该N组灰阶数据。
根据本发明,一旦由线锁存器俘获灰阶数据后,因为由多路复用器多路复用灰阶数据,所以不必另写优先的灰阶数据,就能够连续俘获灰阶数据。而且,因为能够使灰阶数据稳定后再使其驱动,所以能够防止画质变劣。
在本发明涉及的显示驱动器中,该数据信号供给线驱动电路,基于该第1多路复用数据从该光电装置的第1边一侧开始驱动数据信号供给线,基于该第2多路复用数据从该光电装置的与该第1边相对的第2边一侧开始驱动数据信号供给线。
因此,能够使梳状布线的光电装置的安装尺寸变得更小。
此外,在本发明涉及的显示驱动器中,还包括移位时钟信号生成电路,其基于预设的基准时钟信号生成该2N个移位时钟信号,其中,该灰阶数据与该预设的基准时钟信号同步被提供到该灰阶总线上,该2N个移位时钟信号包括具有互不相同相位的期间。
此外,在本发明涉及的显示驱动器中,该2N个移位时钟信号,在该第1和第2移位寄存器中,在用于俘获各移位启动信号的初段俘获期间中,具有预设脉冲,在经过该初段俘获期间后的数据俘获期间中,其相位互不相同。
根据本发明,使2N个移位时钟信号的生成简单化,并且,能够将输向各移位寄存器的移位启动信号作为同相位的信号。因此,能够实现显示驱动器的构成和控制简单化。
在本发明涉及的显示驱动器中,该移位时钟信号分配电路,根据该预设的俘获开始计时指示信号的变化计时和该灰阶数据的俘获开始计时之间的预设基准时钟信号的时钟信号数,将该2N个移位时钟信号输出到该N条第1时钟信号线和该N条第2时钟信号线中的一个上。
根据本发明,即使由从俘获开始计时指示信号到灰阶数据的供给开始计时之间的期间不恒定的控制器提供灰阶数据的情况下,也能够对梳状布线的数据线进行3×N通道多路复用驱动,显示正常的图像。
在本发明涉及的显示驱动器中,该移位时钟信号分配电路,在紧接着该预设的俘获开始计时指示信号的变化计时的最初该预设基准时钟信号的上升沿或者下降沿为0时,根据该变化计时和该俘获开始计时之间的该预设基准时钟信号的时钟信号数为偶数或者奇数,将该2N个移位时钟信号输出到该N条第1时钟信号线和该N条第2时钟信号线中的一个上。
根据本发明,即使由从俘获开始计时指示信号到灰阶数据的供给开始计时之间的期间不恒定的控制器提供灰阶数据的情况下,也能够对梳状布线的数据线进行3通道多路复用驱动,显示正常的图像。
在本发明所涉及的显示驱动器中,从该多条数据线延伸方向的该第1边到该第2边的方向,与该第1或第2移位方向是相同的方向。
在本发明所涉及的显示驱动器中,当以该扫描线的延伸方向作为长边一侧,以该数据线的延伸方向作为短边一侧时,沿着该光电装置的该短边一侧配置该显示驱动器。
根据本发明,数据线的条数越来越多,就越易缩小梳状布线的光电装置的安装尺寸。
此外,本发明涉及一种光电装置,其包括:多个象素;多条扫描线;多条数据线,以3N(N是自然数)条数据线为单位从其两侧向内侧呈交替梳状布线;多条数据信号供给线,各数据信号供给线传输多路复用N组第1-第3颜色成分的数据信号的多路复用数据;多个多路分解器,各多路分解器多路分解该多路复用数据,并向该3N条数据线的各数据线输出该N组第1-第3颜色成分的数据信号中的一个;以及驱动该多条数据信号供给线的上述任一所述的显示驱动器。
此外,本发明涉及的光电装置包括:显示面板,其包括:多个象素;多条扫描线;多条数据线,以3N(N是自然数)条数据线为单位从其两侧向内侧呈交替梳状布线;多条数据信号供给线,各数据信号供给线传输多路复用N组第1-第3颜色成分的数据信号的多路复用数据;以及多个多路分解器,各多路分解器多路分解该多路复用数据,并向该3N条数据线的各数据线输出该N组第1-第3颜色成分的数据信号中的一个;此外该光电装置还包括驱动该数据信号供给线的上述任一所述的显示驱动器。
根据本发明,能够提供一种不受灰阶数据的供给计时影响,对梳状布线的数据线进行3×N通道多路复用驱动的光电装置。
附图说明
图1是本实施例中光电装置的构成概况的框图。
图2是象素的构成模式图。
图3示出了包含非梳状布线LCD面板的光电装置的构成模式图。
图4示出了包含3×N通道多路复用驱动的梳状布线LCD面板的光电装置的构成概况的构成图。
图5示出了包含3通道多路复用驱动的梳状布线LCD面板的光电装置的构成概况的构成图。
图6是形成在图5所示的LCD面板上的象素的构成模式图。
图7A是3通道多路复用驱动的LCD面板的多路分解器的构成概况的框图。图7B是图7A所示的多路分解器的操作例的时序图。
图8示出了包含6通道多路复用驱动的梳状布线LCD面板的光电装置的构成概况的构成图。
图9A是6通道多路复用驱动的LCD面板的多路分解器的构成概况的框图。图9B是图9A所示的多路分解器的操作例的时序图。
图10是应由显示驱动器的各数据输出部分输出的数据信号排列的说明图。
图11是对为驱动梳状布线LCD面板而设置数据编码器的必要性进行说明的示意图。
图12是本实施例的显示驱动器的构成概况的框图。
图13是本实施例的显示驱动器的平均一个输出的构成概况的框图。
图14是本实施例的显示驱动器的数据锁存器的构成概况的框图。
图15是第j组的第1移位寄存器的构成例的电路图。
图16是第j组的第2移位寄存器的构成例的电路图。
图17是生成第1-第2N移位时钟信号的电路模块的构成图
图18是移位时钟信号生成电路的构成概况的框图。
图19是基于基准移位时钟信号生成电路的基准移位时钟信号的生成计时示例的时序图。
图20是基准移位时钟信号生成电路的构成例的电路图。
图21是图20中基准移位时钟信号生成电路的操作例的时序图。
图22是2N相时钟信号生成电路中第1-第2N移位时钟信号的生成例的时序图。
图23是2N相时钟信号生成电路的构成例的电路图。
图24是图23中2N相时钟信号生成电路操作例的时序图。
图25是移位启动信号生成电路的构成例的电路图。
图26是图25中移位启动信号生成电路的操作例的时序图。
图27是第1比较例中数据锁存器的时序图。
图28是第2比较例中数据锁存器的时序图。
图29是基于移位时钟信号分配电路的第1-第2N移位时钟信号的分配比例的说明图。
图30是本实施例中N为“2”时的显示驱动器的数据锁存器的构成概况的框图。
图31是本实施例中显示驱动器的数据锁存器的操作示例的时序图。
图32是本实施例中被俘获开始计时设定寄存器设定为“0”时的数据锁存器的操作例的时序图。
图33是本实施例中被俘获开始计时设定寄存器设定为“1”时的数据锁存器的操作例的时序图。
图34是本实施例中被俘获开始计时设定寄存器设定为“2”时的数据锁存器的操作例的时序图。
图35是本实施例中被俘获开始计时设定寄存器设定为“3”时的数据锁存器的操作例的时序图。
具体实施方式
以下对照附图,对本发明的优选实施例进行详细说明。以下描述的实施形式并不是对权利要求中记载的本发明内容不适当地限定。而且,以下所描述的构成并不都是本发明所必需的构成要件。
1.光电装置
图1示出了本实施例中光电装置的构成概况。这里,光电装置是以液晶装置为例进行说明。液晶装置可以应用在手机、便携式信息设备(PDA等)、数码相机、投影仪、便携式音频播放器、大容量存储设备、录像机、电子记事本、或者GPS(全球定位系统:GlobalPositioning System)等各种电子设备上。
液晶装置10包括:LCD面板(广义上是指显示面板)20,显示驱动电路(源极驱动器)30,以及扫描驱动器(栅极驱动器)40、42。
此外,液晶装置10不需要包含所有这些电路模块,也可以省略其中的部分电路模块。
LCD面板20包括:多条扫描线(栅极线),和多条扫描线交叉的多条数据线(源极线),以及多个象素,各象素由多条扫描线中的任一条扫描线和多条数据线中的任一条数据线指定。1个象素由诸如R、G、B三个颜色成分构成,此时每个象素包含RGB各1点总计3点构成。在此,点可以是指构成各象素的要素点。与1个象素对应的数据线可以是指构成1个象素的颜色成分数的数据线。
各象素包括薄膜晶体管(Thin Film Transistor:以下简称TFT)(转换元件)和象素电极。TFT与数据线连接,象素电极与该TFT连接。
LCD面板20在由诸如玻璃基板等构成的面板基板上形成。在面板基板上,设置有沿图1中x方向排列的、并且分别向y方向延伸的多条扫描线,以及沿y方向排列的、并且分别向x方向延伸的多条数据线。在LCD面板20中,多条数据线的各数据线梳状布线。图1中,各数据线梳状布线,以便可以从LCD面板20的第1边一侧和与该第1边相对的第2边一侧开始驱动。所说的梳状布线可以是指预定条数的数据线(1条或多条数据线)从其两侧(LCD面板20的第1和第2边)向内侧(内部)交替梳状布线。
图2示意性地示出了象素的构成。在此,假设1个象素由1点构成。在与扫描线GLm(1≤m≤X,X、m是整数)和数据线DLn(1≤n≤Y,Y、n是整数)的交叉点的对应位置上设置象素PEmn。象素PEmn包括TFTmn和象素电极PELmn。
TFTmn的栅极电极与扫描线GLm连接。TFTmn的源极电极与数据线DLn连接。TFTmn的漏极电极与象素电极PELmn连接。在象素电极和对置电极COM(公共电极)之间形成液晶电容CLmn,该对置电极COM隔着液晶元件(广义上是指光电材料)与该象素电极相对。而且,可以形成和液晶电容CLmn并联的保持电容器。根据象素电极和对置电极COM之间的电压,可以改变象素的透射率。向对置电极COM施加的电压VCOM由没有图示的电源电路生成。
通过将形成诸如象素电极和TFT的第1基板和形成对置电极的第2基板相粘贴,两基板间封入作为光电材料的液晶而形成这种LCD面板20。
扫描线由扫描驱动器40、42扫描。图1中,1条扫描线在同一计时内被扫描驱动器40、42驱动。
数据线被显示驱动器30驱动。数据线从LCD面板20的第1边一侧或者和LCD面板20的第1边相对的第2边一侧开始被显示驱动器30驱动。LCD面板20的第1和第2边可以在数据线延伸的方向上对置。
这样,在数据线梳状布线LCD面板20中,将分别对应于邻接象素配置的各象素的颜色成分数的数据线梳状布线,以使这些与被选择的扫描线连接的数据线互相从相反的方向被驱动。
更具体地说,在图2中,在数据线梳状布线LCD面板20上,与被选择的扫描线GLm连接并分别对应于邻接象素配置数据线DLn、DL(n+1)时,数据线DLn从LCD面板20的第1边一侧开始由显示驱动器30驱动,数据线DL(n+1)从LCD面板20的第2边一侧开始由显示驱动器30驱动。
此外,将与RGB各颜色成分对应的数据线对应于1个象素配置时的情况也是一样。在这种情况下,如果数据线DLn、DL(n+1)连接被选择的扫描线GLm,并分别对应于邻接象素配置,且该数据线DLn以3条各颜色成分数据线(Rn,Gn,Bn)为1组,数据线DL(n+1)以3条各颜色成分数据线[R(n+1),G(n+1),B(n+1)]为1组,则数据线DLn从LCD面板20的第1边一侧开始由显示驱动器30驱动,数据线DL(n+1)从LCD面板20的第2边一侧开始由显示驱动器30驱动。
显示驱动器30基于每一个水平扫描期间提供的一水平扫描期间的灰阶数据驱动LCD面板20的数据线DL1-DLY。更具体地说,显示驱动器30能够基于灰阶数据至少驱动数据线DL1-DLY中的一条。
扫描驱动器40、42扫描LCD面板20的扫描线GL1-GLX。更具体地说,扫描驱动器40、42在一垂直扫描期间内依次选择扫描线GL1-GLX,并驱动选中的扫描线。
显示驱动器30和扫描驱动器40、42由没有图示的控制器控制。控制器根据中央处理器(Central Processing Unit:CPU)等主机设定的内容,向显示驱动器30、扫描驱动器40、42以及电源电路输出控制信号。更具体地说,控制器向显示驱动器30以及扫描驱动器40、42提供诸如操作模式的设置内容和在内部生成的水平同步信号或垂直同步信号。水平同步信号决定水平扫描期间。垂直同步信号决定垂直扫描期间。而且,控制器通过对电源电路进行控制来控制应用在对置电极COM上的电压VCOM的极性反转计时。
电源电路根据外部提供的基准电压,生成由LCD面板20使用的各种电压和应用在对置电极COM上的电压VCOM。
另外,在图1中,液晶装置10可以包括控制器,控制器也可以设置在液晶装置10的外部。或者,控制器也可以和主机(附图中没有标记)一起包含在液晶装置10内。
此外,扫描驱动器40、42,控制器和电源电路中至少有1个可以内置在显示驱动器30内。
另外,在LCD面板20上可以形成显示驱动器30,扫描驱动器40、42,控制器和电源电路中的一部分或者全部。例如可以在LCD面板20上形成显示驱动器30,扫描驱动器40、42。在这种情况下,LCD面板20可以称作光电装置,LCD面板20的构成可以包括:多条数据线;多条扫描线;多个象素,各象素由多条数据线中的任一条和多条扫描线中的任一条指定;以及用于驱动多条数据线的显示驱动器。而且,LCD面板20可以包括扫描多条扫描线的扫描驱动器。在LCD面板20的象素形成区域上形成多个象素。
下面就梳状布线LCD面板的优点进行描述。
图3示意性地示出了包含非梳状布线LCD面板的光电装置的构成图。图3中的光电装置80包括非梳状布线LCD面板90。在LCD面板90中,从第1边一侧开始由显示驱动器92驱动各数据线。因此,需要用于将显示驱动器92的各数据输出部分和LCD面板90的各数据线连接的布线区域。如果数据线的数量变多,LCD面板90的第1边和第2边的长度变长,则需要折弯各布线,同时也需要布线区域的宽度W0。
反之,在图1所示的光电装置10中,在LCD面板20的第1和第2边一侧仅需要比宽度W0窄的宽度W1、W2。
如果考虑在电子设备上安装的话,与LCD面板(光电装置)的长边方向的长度稍微变长一些相比,LCD面板的短边方向的长度变长更不妥当。由于电子设备的显示部分的额缘变宽等原因,从设计的角度讲并不理想。
在图3中,LCD面板的长度沿短边方向增长。而在图1中,LCD面板的长度沿长边方向增长,因此,第1边和第2边一侧的布线区域的宽度也能够几乎同等的变窄。此外,在图1中,图3中的非布线区域的面积能够变小,因此安装尺寸也能够变小。
通过LTPS形成这种梳状布线LCD面板,能够进一步实现小型化和提高画质。
图4是包括3×N通道多路复用驱动的梳状布线LCD面板的光电装置的构成概况图。光电装置100包括LCD面板110和驱动LCD面板110的数据线(数据信号供给线)的显示驱动器200。
LCD面板110在由诸如玻璃基板等构成的面板基板上形成。在面板基板上,设置有沿图4中x方向排列的、并且分别向y方向延伸的多条扫描线GL1-GLX,以及沿y方向排列的、并且分别向x方向延伸的以R(第1颜色成分)、G(第2颜色成分)、B(第3颜色成分)为一组的多条数据线[例如(R1-1,G1-1,B1-1)]。
在LCD面板110中,对应于扫描线和数据线的交叉位置,形成图2所示的1点颜色成分象素。
在LCD面板110中,多条数据线梳状布线。图4中,数据线梳状布线,以便可以从LCD面板110的第1边一侧和与该第1边相对的第2边一侧开始驱动。在图4中,以RGB(第1-第3颜色成分)的第1-第3颜色成分数据线为一组(3N条数据线)[例如(R1-1,G1-1,B1-1)~(R1-N,G1-N,B1-N)],从其两侧向内侧交替梳状布线。
LCD面板110包括多条数据信号供给线,各数据信号供给线传输多路复用N组第1-第3颜色成分的数据信号的多路复用数据。而且,LCD面板110包括对应于3N条数据线的多路分解器DMUX1-DMUXY。
多路分解器DMUXk(1≤k≤Y,k是整数)将多路复用数据多路分解后,向上述3N条数据线的各数据线输出N组第1-第3颜色成分的数据信号中的一个。因此,多路分解器DMUXk包括第1-k~第3N-k多路分解器转换元件,各多路分解器转换元件,其一端与数据信号供给线DLk连接,另一端与第i(1≤i≤3×N,i是整数)数据线连接,根据第1-k~第3N-k多路分解控制信号对其进行转换控制。
扫描线GL1-GLX由扫描驱动器112、114扫描。图4中,1条扫描线在同一计时内被扫描驱动器112、114驱动。
数据线DL1-DLY被显示驱动器200驱动。各数据信号供给线从LCD面板110的第1边一侧或者和LCD面板110的与第1边相对的第2边一侧开始被显示驱动器200驱动。
多路分解器DMUXk多路复用3N点数据信号,并通过基于第1-第3N多路复用控制信号的转换控制,将供给到数据信号供给线DLk的数据信号分别向第1-第3N数据线(或者3N条数据线中的一条)转换输出。
图5示出了包含3通道多路复用驱动的梳状布线LCD面板的光电装置的构成概况图。也就是说,图5相当于图4中光电装置N为“1”的情况。图5中的光电装置100和图4中的光电装置相同的部分标注同一附图标记,并省略说明。
图6是形成在图5所示的LCD面板110上的象素的构成模式图。构成1个象素的R象素、G象素、B象素形成在扫描线和第1-第3数据线的交叉位置上。在图6中,在扫描线GLm和R成分数据线Rk-1的交叉位置上形成R象素PERmk-1。此外,在扫描线GLm和G成分数据线Gk-1的交叉位置上形成G象素PEGmk-1。而且,在扫描线GLm和B成分数据线Bk-1的交叉位置上形成B象素PEBmk-1。
R象素、G象素、B象素的颜色成分象素PERmk-1、PEGmk-1、PEBmk-1的构成因为和图2相同,在此省略说明。
图7A是3通道多路复用驱动LCD面板的多路分解器DMUXk的构成概况的框图。图7B是多路分解器DMUXk的操作例的时序图。
如图7A所示,多路分解器DMUXk包括第1-第3(N=1)多路分解转换元件DSW1-1~DSW3-1。第1多路分解转换元件DSW1-1的一端连接数据信号供给线DLk,另一端连接第1颜色成分数据线Rk-1(第1数据线)。第2多路分解转换元件DSW2-1的一端连接数据信号供给线DLk,另一端连接第2颜色成分数据线Gk-1(第2数据线)。第3多路分解转换元件DSW3-1的一端连接数据信号供给线DLk,另一端连接第3颜色成分数据线Bk-1(第3数据线)。
第1-第3多路分解转换元件DSW1-1~DSW3-1基于第1-第3(N=1)多路分解控制信号c1-1~c3-1被转换控制。更具体地说,转换控制第1-第3多路分解转换元件DSW1-1~DSW3-1中的一个,以使根据第1-第3(N=1)多路分解控制信号成为接通状态。这种第1-第3(N=1)多路分解控制信号c1-1~c3-1由主机或显示驱动器供给。
这样,如图7B所示,能够在一水平扫描期间,将多路复用第1-第3(N=1)颜色成分的数据信号的数据信号供给线DLk上的数据信号分离,并分别使其输出到第1-第3颜色成分的各数据线上。
此外,第1-第3多路分解控制信号c1-1~c3-1共同输入到图5所示的LCD面板110的DMUX1-DMUXY。
图8示出了包含6通道多路复用驱动的梳状布线LCD面板的光电装置的构成概况图。也就是说,图8相当于图4中光电装置N为“2”的情况。图8中的光电装置100和图4中的光电装置相同的部分标注同一附图标记,并省略说明。
在图8中的LCD面板110上,和图6相同,构成1个象素的R象素、G象素、B象素形成在扫描线和第1-第6(=3×2)数据线的交叉位置上。
图9A是6通道多路复用驱动的LCD面板的多路分解器DMUXk的构成概况的框图。图9B是多路分解器DMUXk的操作例的时序图。
如图9A所示,多路分解器DMUXk包括第1-第6(N=2)多路分解转换元件DSW1-1~DSW3-1、DSW1-2~DSW3-2。
第1多路分解转换元件DSW1-1的一端连接数据信号供给线DLk,另一端连接第1颜色成分的数据线Rk-1(第1数据线)。第2多路分解转换元件DSW2-1的一端连接数据信号供给线DLk,另一端连接第2颜色成分的数据线Gk-1(第2数据线)。第3多路分解转换元件DSW3-1的一端连接数据信号供给线DLk,另一端连接第3颜色成分的数据线Bk-1(第3数据线)。
第4多路分解转换元件DSW1-2的一端连接数据信号供给线DLk,另一端连接第1颜色成分的数据线Rk-2(第4数据线)。第5多路分解转换元件DSW2-2的一端连接数据信号供给线DLk,另一端连接第2颜色成分的数据线Gk-2(第5数据线)。第6多路分解转换元件DSW3-2的一端连接数据信号供给线DLk,另一端连接第3颜色成分的数据线Bk-2(第6数据线)。
第1-第6多路分解转换元件DSW1-1~DSW3-1、DSW1-2~DSW3-2基于第1-第6(N=2)多路分解控制信号c1-1~c3-1、c1-2~c3-2被转换控制。更具体地说,转换控制第1-第6多路分解转换元件DSW1-1~DSW3-1、DSW1-2~DSW3-2中的一个,以使根据第1-第6多路分解控制信号成为接通状态。
这样,如图9B所示,能够在一水平扫描期间,将多路复用数据信号的数据信号供给线DLk上的数据信号分离,并分别使其输出到各颜色成分的各数据线上。
此外,第1-第6多路分解控制信号c1-1~c3-1、c1-2~c3-2共同输入到图8所示的LCD面板110的DMUX1-DMUXY上。
当进行这种3×N通道多路复用驱动的显示驱动器200的各数据输出部分的排列顺序对应于LCD面板110的数据线排列顺序的时候,如图4、图5和图8所示,通过沿着LCD面板110的短边一侧配置显示驱动器200,就能够从第1边和第2边一侧开始配置将各数据输出部分和各数据信号供给线相连接的布线,从而能够使布线简单化,布线区域面积缩小。
不过,当驱动LCD面板110的时候,在接收由通用控制器对应于LCD面板110的数据线的排列顺序输出的灰阶数据的显示驱动器200中,需要改变接收的灰阶数据的顺序。而且,其改变的方法取决于被多路复用的数量。
图10是应由显示驱动器200的各数据输出部分输出的数据信号排列的说明图。
在此,LCD面板具有数据信号供给线DL1-DL320。而且,显示驱动器200具有数据输出部分OUT1-OUT320,各数据输出部分沿从第1边到第2边的方向排列。各数据输出部分对应于LCD面板110的各数据信号供给线。
如图11所示,通用控制器与基准时钟信CPH同步,向显示驱动器200提供分别与数据信号供给线DL1-DL320相对应的灰阶数据D1-D320。
当显示驱动器200驱动图3所示的非梳状布线LCD面板的时候,由于数据输出部分OUT1连接数据信号供给线DL1,数据输出部分OUT2连接数据信号供给线DL2,…,数据输出部分OUT320连接数据信号供给线DL320,所以能够毫无问题地显示图像。这种情况线,在由通用控制器对应于LCD面板的数据线的排列顺序提供灰阶数据的显示驱动器200可以依次俘获被供给的灰阶数据,并由数据输出部分OUT1输出与灰阶数据D1对应的数据信号,由数据输出部分OUT2输出与灰阶数据D2对应的数据信号,…。
不过,当显示驱动器200驱动图5所示的梳状布线LCD面板的时候,数据输出部分OUT1连接数据信号供给线DL1、数据输出部分OUT2连接数据信号供给线DL3,…,数据输出部分OUT319连接数据信号供给线DL4、数据输出部分OUT320连接数据信号供给线DL2。所以显示驱动器200进行3通道多路复用驱动时,如图11所示,需要通过执行一个改变灰阶数据顺序的编码处理过程。
而且,当显示驱动器200驱动图8所示的梳状布线LCD面板时,数据输出部分和数据信号供给线的连接关系和图5相同,与应该输出到各数据信号供给线的数据信号对应的灰阶数据不同。
也就是说,如图10所示,在3通道多路复用驱动中,需要由数据输出部分OUT1输出与灰阶数据D1对应的数据信号,由数据输出部分OUT2输出与灰阶数据D3对应的数据信号,…,由数据输出部分OUT319输出与灰阶数据D4对应的数据信号,由数据输出部分OUT320输出与灰阶数据D2对应的数据信号。不过,在6通道多路复用驱动中,需要由数据输出部分OUT1输出与灰阶数据D1、D2对应的数据信号,由数据输出部分OUT2输出与灰阶数据D5、D6对应的数据信号,…,由数据输出部分OUT319输出与灰阶数据D7、D8对应的数据信号,由数据输出部分OUT320输出与灰阶数据D3、D4对应的数据信号。
本实施例中的显示驱动器200,通过以下所述的构成,能够适当排列并俘获由通用控制器依次提供的灰阶数据,对梳状布线LCD面板进行3×N通道多路复用驱动。
2.显示驱动器
图12示出了显示驱动器200的构成概况。显示驱动器200包括数据锁存器300、DAC(数模转换器:Digital-to-Analog Converter)(广义上是指电压选择电路)500和数据信号供给线驱动电路600。
数据锁存器300在一水平扫描周期内俘获灰阶数据。数据锁存器300多路复用俘获的灰阶数即N象素灰阶数据,并输出多路复用后的数据。
DAC 500从各基准电压与被多路复用的灰阶数据对应的多个基准电压中,以数据线为单位,输出与多路复用数据的各灰阶数据对应的驱动电压(灰阶电压,广义上是指数据信号)。更具体地说,DAC500解码多路复用数据的各灰阶数据,并根据解码结果选择多个基准电压中的一个。由DAC 500选择的基准电压作为驱动电压输出到数据信号供给线驱动电路600。
数据信号供给线驱动电路600具有320个数据输出部分OUT1-OUT320。数据信号供给线驱动电路600根据来自DAC 500的驱动电压,通过数据输出部分OUT1-OUT320,驱动数据信号供给线DL1-DLN。在数据信号供给线驱动电路600中,多个数据输出部分(OUT1-OUT320)对应于多条数据线的各数据线的排列顺序配置,各数据输出部分OUT根据多路复用数据的灰阶数据(锁存数据)驱动各数据信号供给线。上面描述了当数据信号供给线驱动电路600具有320个数据输出部分OUT1-OUT320的情况,但并不局限于此数目。
图13是显示驱动器200的平均一个输出的构成概况图。显示驱动器200进行3×N通道多路复用驱动。
数据锁存器300-1俘获灰阶总线上的N象素的灰阶数据,该灰阶总线对应于LCD面板的数据线的排列顺序提供灰阶数据。例如,在1个象素由RGB各颜色成分象素构成的情况下,俘获3×N点灰阶数据。数据锁存器300-1生成多路复用数据MD1,该多路复用数据MD1多路复用俘获的N象素的灰阶数据。
多路复用数据MD1输出到DAC 500-1上。在DAC 500-1中,生成对应于多路复用数据MD1的驱动电压GV1。更具体地说,DAC500-1生成与灰阶数据对应的驱动电压GV1,该灰阶数据与多路复用数据MD1中的各点对应。
数据信号供给线驱动电路600-1(数据输出部分OUT1)根据来自DAC 500的驱动电压GV1,向与该数据输出部分OUT1连接的数据信号供给线DL1输出数据信号。
图14是图12中的数据锁存器300的构成概况图。
数据锁存器300包括:灰阶总线310,N通道多路复用的第1时钟信号线320-1~320-N,N通道多路复用的第2时钟信号线330-1~330-N,N通道多路复用的第1数据锁存器340-1~340-N,N通道多路复用的第2数据锁存器350-1~350-N,N通道多路复用的第1移位寄存器器360-1~360-N,N通道多路复用的第2移位寄存器370-1~370-N,线锁存器372,以及多路复用器380。
这样,在数据锁存器300中,第1和第2时钟信号线、第1和第2移位寄存器、第1和第2数据锁存器被N通道多路复用,被分成第1-第N组。而且,第1-第N组共用灰阶总线310。
对应于LCD面板的多条数据线(或数据信号供给线DL1-DLN)的排列顺序向灰阶总线310提供灰阶数据。
N条第1时钟信号线320-1~320-N的各时钟信号线从属于第1-第N组中的一组。向N条第1时钟信号线320-1~320-N的各时钟信号线供给第1-第2N移位时钟信号(2N个移位时钟信号)中的一个。
N条第2时钟信号线330-1~330-N的各时钟信号线从属于第1-第N组中的一组。向N条第2时钟信号线330-1~330-N的各时钟信号线供给第1-第2N移位时钟信号(2N个移位时钟信号)中的一个。
第1-第2N移位时钟信号在移位时钟信号生成电路390中生成。
移位时钟信号生成电路390根据基准时钟信号CPH而生成。R、G和B灰阶数据与基准时钟信号CPH同步供给到灰阶总线310上。
N个第1移位寄存器360-1~360-N分别从属于第1-第N组中的一组。N个第1移位寄存器360-1~360-N分别具有多个触发器,根据移位时钟信号向第1移位方向移位移位启动信号,并由各触发器输出各移位输出。
从属于第j(1≤j≤N,j是整数)组的第1移位寄存器360-j根据从属于第j组的第1时钟信号线320-j上的移位时钟信号,向第1移位方向移位移位启动信号ST1-j,并由各触发器输出移位输出。第1移位方向可以是指从LCD面板110的第1边到第2边的方向。从属于第j组的第1移位寄存器360-j的移位输出SFO1-j~SFO160-j向从属于第j组的第1数据锁存器340-j输出。
图15示出了从属于第j组的第1移位寄存器360-j的构成例。在从属于第j组的第1移位寄存器360-j中,D触发器(以下简称DFF)1-j~DFF160-j串联连接,以便向第1移位方向移位。DFFf(1≤f≤159,f是自然数)的Q端子与下一段的DFF(f+1)的D端子连接。各DFF在C端子的输入信号的上升沿俘获并保持输入到D端子的输入信号,而且从Q端子输出其保持的信号,并作为移位输出SFO。在图15中,向从属于第j组的第1时钟信号线320-j供给第1-第2N移位时钟信号中的一个CLK1-j。
在图14中,N个第2移位寄存器370-1~370-N分别从属于的1-第N组中的一组。N个第2移位寄存器370-1~370-N分别具有多个触发器,根据移位时钟信号向第2移位方向移位移位启动信号,并由各触发器输出各移位输出。
从属于第j组的第2移位寄存器370-j根据从属于第j组的第2时钟信号线330-j上的移位时钟信号,向第2移位方向移位移位启动信号ST2-j,并由各触发器输出移位输出。第2移位方向是与第1移位方向相反的方向。第2移位方向可以是指从LCD面板110的第2边到第1边的方向。从属于第j组的第2移位寄存器370-j的移位输出SFO161-j~SFO320-j向从属于第j组的第2数据锁存器350-j输出。
图16示出了从属于第j组的第2移位寄存器370-j的构成例。在从属于第j组的第2移位寄存器370-j中,DFF320-j~DFF161-j串联连接,以便向第2移位方向移位。DFFg(162≤g≤320,g是自然数)的Q端子与下一段的DFF(g-1)的D端子连接。各DFF在C端子的输入信号的上升沿俘获并保持输入到D端子的输入信号,而且从Q端子输出其保持的信号,作为移位输出SFO。
在图14中,N个第1数据锁存器340-1~340-N分别从属于第1-第N组中的一组。N个第1数据锁存器340-1~340-N分别根据N个第1移位寄存器360-1~360-N各自的移位输出,保持灰阶总线310上的灰阶数据。
从属于第j组的第1数据锁存器340-j具有多个触发器(FF)1-j~FF160-j(没有图示),各触发器与数据输出部分OUT1-OUT160的各数据输出部分相对应。FFh(1≤h≤160,h是整数)根据从属于第j组的第1移位寄存器360-j的移位输出SFOh-j,保持灰阶总线310上的灰阶数据。从属于第j组的第1数据锁存器340-j的触发器中保持的灰阶数据作为锁存数据LAT1-j~LAT160-j输出到线锁存器372。
N个第2数据锁存器350-1~350-N分别从属于第1-第N组中的一组。N个第2数据锁存器350-1~350-N分别根据N个第2移位寄存器370-1~370-N各自的移位输出,保持灰阶总线310上的灰阶数据。
从属于第j组的第2数据锁存器350-j具有多个FF161-j~FF320-j(没有图示),各触发器与数据输出部分OUT161-OUT320的各数据输出部分相对应。FFh-j(161≤h≤320)根据从属于第j组的第2移位寄存器370-j的移位输出SFOh-j,保持灰阶总线310上的灰阶数据。从属于第j组的第2数据锁存器350-j的触发器中保持的灰阶数据作为锁存数据LAT161-j~LAT320-j输出到线锁存器372。
此外,在图14中,将N个第1数据锁存器340-1~340-N和N个第2数据锁存器350-1~350-N中保持的灰阶数据暂且在线锁存器372中锁存,但并不局限于此。可以将N个第1数据锁存器340-1~340-N和N个第2数据锁存器350-1~350-N中保持的灰阶数据直接输出到多路复用器380上。不过,不必通过线锁存器372将优先的灰阶数据另写,可以连续俘获灰阶数据。而且,因为能够使灰阶数据稳定后再使其驱动,可以防止画质变劣。
此外,在图1 4中,在各组中共用线锁存器372,但并不限于此。例如,作为2N组线锁存器群,可以考虑采用线锁存器372,各线锁存器从属于第1-第N组中的一组并锁存各组中第1或第2数据数据锁存器中保持的灰阶数据。
线锁存器372锁存的灰阶数据在多路复用器380中被多路复用。更具体地说,多路复用器380生成第1多路复用数据MD1-MD160和第2多路复用数据MD161-MD320,该第1多路复用数据MD1-MD160多路复用各组的第1数据锁存器中保持的灰阶数据(N组RGB灰阶数据),该第2多路复用数据MD161-MD320多路复用各组的第2数据锁存器中保持的灰阶数据(N组RGB灰阶数据)。更具体地说,多路复用器380生成第1多路复用数据MDf和第2多路复用数据MDg,该第1多路复用数据MDf多路复用N个的第1数据锁存器的触发器FFf-1(1≤f≤160,f是整数)~FFf-N中保持的灰阶数据LATf-1~LATf-N,该第2多路复用数据MDg多路复用N个的第2数据锁存器的触发器FFg-1(161≤g≤320,g是整数)~FFg-N中保持的灰阶数据LATg-1~LATg-N。
通过在诸如图9B所示的时分计时内多路复用N个的第1数据锁存器的FF1-1~FF160-N中保持的灰阶数据,生成第1多路复用数据MD1-MD160。
通过在诸如图9B所示的时分计时内多路复用N个的第2数据锁存器的FF161-1~FF320-N中保持的灰阶数据,生成第2多路复用数据MD161-MD320。
图17示出了生成第1-第2N移位时钟信号的电路模块的构成概况。该电路模块能够包含在数据锁存器300中。
移位时钟信号生成电路382基于基准时钟信号生成第1-第2N移位时钟信号。
俘获开始计时设定寄存器384是可以由主机等设定的寄存器,是用于以俘获开始计时指示信号EIO为基准,设定灰阶数据俘获开始计时之前期间的寄存器。俘获开始计时指示信号EIO为了指示灰阶数据的俘获开始计时,由控制器输入。灰阶数据在该控制器使俘获开始计时指示信号EIO变化后,由该控制器提供。以俘获开始计时指示信号EIO为基准,灰阶数据俘获开始计时之前的期间由控制器对该显示驱动器200提供该灰阶数据的计时决定。而且,以俘获开始计时指示信号EIO为基准,对显示驱动器200提供该灰阶数据的计时取决于控制器的种类。这样,用户为了吸收控制器决定的计时,可以采用俘获开始计时设定寄存器384。
俘获开始计时设定寄存器384是可以由主机等设定的寄存器,设定俘获开始计时指示信号EIO的变化计时(上升沿或者下降沿)和灰阶数据俘获开始计时之间的基准时钟信号CPH的时钟信号数。
移位时钟信号分配电路386根据俘获开始计时设定寄存器384的设定内容,将由移位时钟信号生成电路382生成的第1-第2N移位时钟信号的各移位时钟信号向从属于第1-第N组的第1和第2时钟信号线320-1~320-N、330-1~330-N中的一个分配输出。更具体地说,移位时钟信号分配电路386根据俘获开始计时指示信号EIO的变化计时和灰阶数据俘获开始计时之间的基准时钟信号CPH的时钟信号数,将由第1-第2N移位时钟信号(2N个移位时钟信号)的各移位时钟信号向从属于第1-第N组的第1和第2时钟信号线320-1~320-N、330-1~330-N中的一个分配输出。
移位启动信号生成电路388根据俘获开始计时设定寄存器384的设定内容生成移位启动信号ST。更具体地说,移位启动信号生成电路388根据俘获开始计时设定寄存器384的设定内容,使移位启动信号ST的变化计时(上升沿或者下降沿)发生变化。这样一来,能够俘获灰阶数据的供给计时不恒定的各种控制器提供的灰阶数据。
该移位启动信号ST成为输向从属于第1-第N组的第1和第2移位寄存器360-1~360-N、370-1~370-N的移位启动信号ST1-1~ST1-N、ST2-1~ST2-N。而且,移位启动信号ST可以是相对于从属于第1-第N组的第1和第2移位寄存器360-1~360-N、370-1~370-N分别各自生成的信号,也可以是共通输入的同相位的信号。
在此,驱动梳状布线LCD面板的显示驱动器包括俘获开始计时设定寄存器384和移位启动信号生成电路388,也可以包含在驱动非梳状布线LCD面板的显示驱动器中。
这种情况下,显示驱动器驱动LCD面板的数据线或者数据信号供给线。而且,该显示驱动器包括:提供灰阶数据的灰阶总线;用于以预设的俘获开始计时指示信号为基准设定灰阶数据俘获开始计时之前期间的俘获开始计时设定寄存器;以及根据俘获开始计时设定寄存器的设定内容生成移位启动信号的移位启动信号生成电路。此外,显示驱动器还包括移位寄存器和数据锁存器,该移位寄存器具有多个触发器,基于预设的移位时钟信号移位移位启动信号,并由各触发器输出移位输出,该数据锁存器具有多个触发器,各触发器基于移位寄存器的移位输出,保持灰阶数据。而且,显示驱动器通过代替图12的数据信号供给线驱动电路设置的数据线驱动电路,将与数据锁存器中保持的灰阶数据对应的数据信号输出到多条数据线上。
图18示出了移位时钟信号生成电路382的构成概况。移位时钟信号生成电路382包括基准移位时钟信号生成电路392和2N相时钟信号生成电路394。
基准移位时钟信号生成电路392根据基准时钟信号CPH,生成基准移位时钟信号CLK1-0、CLK2-0。2N相时钟信号生成电路394根据基准移位时钟信号CLK1-0、CLK2-0,生成第1-第2N移位时钟信号CLK1-CLK2N。第1-第2N移位时钟信号CLK1-CLK2N(2N个移位时钟信号)包括相位互不相同的期间。
在此,所说的两个时钟信号相位不同可以是指通过消除时间轴上的偏移量,该两个时钟信号的波形几乎相同的关系。而且,当一个时钟信号的波形表示为f(t),另一个时钟信号的波形表示为f(t+Δt)时,两时钟信号的相位可以互不相同。
这样一来,能够以简单的构成生成第1-第2N移位时钟信号CLK1-CLK2N。
而且,在基准移位时钟信号生成电路392中,如以下所述,通过基准移位时钟信号CLK1-0、CLK2-0生成第1-第2N移位时钟信号CLK1-CLK2N,从而能够将第1-第N组的移位启动信号ST1-1~ST1-j、ST2-1~ST2-j作为同相位的信号,实现结构和控制的简单化。
图19示出了基于基准移位时钟信号生成电路392的基准移位时钟信号CLK1-0、CLK2-0的生成计时的示例。在此,内部EIO信号是将由控制器向显示驱动器200输入的俘获开始计时指示信号EIO俘获到显示驱动器200内部的信号。为了移位启动信号ST1-1~ST1-N、ST2-1~ST2-N作为同相位的信号,需要在各组的第1和第2的移位寄存器的初段分别俘获移位启动信号。
因此,基准移位时钟信号生成电路392生成决定初段俘获期间和数据俘获期间(移位操作期间)的时钟信号选择信号CLK_SELECT。
初段俘获期间可以是指将移位启动信号ST1-1~ST1-N俘获到N个第1移位寄存器360-1~360-N的期间,或者将移位启动信号ST2-1~ST2-N俘获到N个第2移位寄存器370-1~370-N的期间。数据俘获期间可以是指在经过初段俘获期间后,该初段俘获期间中俘获的各移位启动信号被移位的期间。
而且,利用时钟选择信号CLK_SELECT,使基准移位时钟信号CLK1-0、CLK2-0具有用于分别俘获移位启动信号的边缘。
因此,在初段俘获期间,生成基准时钟信号CPH的脉冲P1。此外,通过对基准时钟信号CPH分频,生成分频时钟信号CPH2。分频时钟信号CPH2能够成为基准移位时钟信号CLK2-0。进而通过倒置分频时钟信号CPH2的相位,生成反转分频时钟信号XCPH2。
而且,通过时钟选择信号CLK_SELECT,在初段俘获期间选择性地输出基准时钟信号CPH的脉冲P1,以及在数据俘获期间选择性地输出反转分频时钟信号XCPH2,从而生成基准移位时钟信号CLK1-0。
图20示出了基准移位时钟信号生成电路392的具体构成例的电路图。
图21示出了图20中的基准移位时钟信号生成电路392的操作计时的一个例子。
在图20和图21中,时钟信号CLK_A、CLK_B利用基准时钟信号CPH被生成,并被时钟选择信号CLK_SELECT选择性地输出。基准移位时钟信号CLK2-0是反转时钟信号CLK_B的信号。基准移位时钟信号CLK1-0是在时钟选择信号CLK_SELECT为“L”的初段俘获期间,选择性地输出时钟信号CLK_A的信号,是在时钟选择信号CLK_SELECT为“H”的数据俘获期间,选择性地输出时钟信号CLK_B的信号。
利用这样生成的基准移位时钟信号CLK1-0、CLK2-0,2N相时钟信号生成电路394生成第1-第2N移位时钟信号CLK1-CLK2N。
图22示出了2N相时钟信号生成电路394中第1-第2N移位时钟信号CLK1-CLK2N的生成例。2N相时钟信号生成电路394根据基准移位时钟信号CLK1-0、CLK2-0,生成含有互不相同相位期间的第1-第2N移位时钟信号CLK1-CLK2N。更具体地说,如上所述,为了在各移位寄存器的初段中的移位启动信号作为同相位的信号,第1-第2N移位时钟信号CLK1-CLK2N在N个第1移位寄存器和N个第2移位寄存器中,在用于俘获各移位启动信号的初段俘获期间,具有预设脉冲,在经过初段俘获期间后的数据俘获期间其相位互不相同。
例如,当第1移位时钟信号CLK1的波形表示为f(t)时,第p(1≤p≤2N,p是整数)移位时钟信号CLKp的波形表示为f(t+2πp/N)。
图23示出了2N相时钟信号生成电路394的具体构成例的电路图。在此表示的是N为“2”时的情况。也就是说,在图23中,由基准移位时钟信号CLK1-0、CLK2-0生成第1-第4(=2×2)移位时钟信号CLK1-CLK4。
图24示出了图23中的2N相时钟信号生成电路394的操作计时的一例。
锁存脉冲LP是决定水平扫描期间的信号。
因为在图23和图24中N为“2”,通过多路复用控制信号MUL可以转换N为“1”时的3通道多路复用驱动和N为“2”时的6通道多路复用驱动。在3通道多路复用驱动中,仅采用第1和第2移位时钟信号CLK1、CLK2。在6通道多路复用驱动中,仅采用第1-第4移位时钟信号CLK1-CLK4。2N相时钟信号生成电路394在多路复用控制信号MUL的逻辑电平为“H”时生成用于6通道多路复用驱动的第1-第4移位时钟信号CLK1-CLK4,在多路复用控制信号MUL的逻辑电平为“L”时生成用于3通道多路复用驱动的第1和第2移位时钟信号CLK1、CLK2。
在图24中通过选择相位信号XSELECT_PHASE4使初段俘获期间的脉冲输出,其后,输出与被基准时钟信CPH移位的相位信号PHASE[1:4]相对应的脉冲。
图25示出了移位启动信号生成电路388的具体构成例。
图26示出了图25所示的移位启动信号生成电路388的操作例。在图25中,输入俘获开始计时设定寄存器384的设定数据PARAM(例如4位)。在此,将输入到从属于第1-第N组的第1移位寄存器360-1~360-N的移位启动信号ST1-1~ST1-N作为共通的移位启动信号ST1表示。而且,将输入到从属于第1-第N组的第2移位寄存器370-1~370-N的移位启动信号ST2-1~ST2-N作为共通的移位启动信号ST2表示。
在图25中,包括比较器,该比较器比较从俘获开始计时指示信号EIO的变化计时开始计数基准时钟信号CPH的时钟信号数的计数器和设定数据PARAM。而且,移位启动信号ST1、ST2根据俘获开始计时指示信号EIO变化,然后再根据比较器的比较结果再次变化。
图26示出了俘获开始计时设定寄存器384的设定数据PARAM被设定为“2”时的示例。
这样,根据俘获开始计时设定寄存器384的设定内容,能够改变移位启动信号ST1、ST2的变化计时。
根据如上所述生成的第1-第2N移位时钟信号,即使俘获输入到各移位寄存器初段的移位启动信号后开始移位操作时,也不能够显示正常的图像。因此,第1-第2N移位时钟信号CLK1-CLK2N的各移位时钟信号需要通过移位时钟信号分配电路386被分配输出到从属于第1-第N组的第1和第2时钟信号线320-1~320-N、330-1~330-N中的一个上。
图27示出了数据锁存器的操作计时的第1比较例。在第1比较例中,在上述的显示驱动器200中,N为“1”,第1和第2移位时信号CLK1、CLK2被分别分配输出到从属于第1组的第1和第2时钟信号线上。而且,表示了以俘获开始计时指示信号EIO为基准,由控制器供给灰阶数据(图27中的DATA),在数据锁存器300中,灰阶数据俘获开始计时之前的期间为“0”时的情况。
在这样的显示驱动器200中,在从属于第1组的第1移位寄存器360-1中,与第1移位时钟信号CLK1的上升沿同步,移位由移位启动信号生成电路388生成的移位启动信号ST。其结果是,从属于第1组的第1移位寄存器360-1按照移位输出SFO1-1~SFO160-1的顺序输出各移位输出。
此外,在从属于第1组的第1移位寄存器360-1的移位操作过程中,从属于第1组的第2移位寄存器370-1与第2移位时钟信号CLK2的上升沿同步,移位移位启动信号ST。其结果是,从属于第1组的第2移位寄存器370-1按照移位输出SFO320-1~SFO161-1的顺序输出各移位输出。
从属于第1组的第1数据锁存器340-1,在来自从属于第1组的第1移位寄存器360-1的各移位输出的下降沿EG,俘获灰阶总线310上的灰阶数据。其结果是,从属于第1组的第1数据锁存器340-1在移位输出SFO1-1的下降沿EG1俘获灰阶数据D1,在移位输出SFO2-1的下降沿EG3俘获灰阶数据D3,在移位输出SFO3-1的下降沿EG5俘获灰阶数据D5,…。
另一方面,从属于第1组的第2数据锁存器350-1,在来自从属于第1组的第2移位寄存器370-1的各移位输出的下降沿EG,俘获灰阶总线310上的灰阶数据。其结果是,从属于第1组的第2数据锁存器350-1在移位输出SFO320-1的下降沿EG2俘获灰阶数据D2,在移位输出SFO319-1的下降沿EG4俘获灰阶数据D4,在移位输出SFO318-1的下降沿EG6俘获灰阶数据D6,…。
图28示出了数据锁存器的操作计时的第2比较例。第2比较例相对于第1比较例,表示了以俘获开始计时指示信号EIO为基准,由控制器供给灰阶数据(图28中的DATA),在数据锁存器300中,灰阶数据俘获开始计时之前的期间为“1”时的情况。
在第2比较例中,从属于第1组的第2数据锁存器350-1,在移位输出SFO320-1的下降沿EG1,俘获灰阶数据D1,在移位输出SFO319-1的下降沿EG3,俘获灰阶数据D3,在移位输出SFO318-1的下降沿EG5,俘获灰阶数据D5,…。而且,从属于第1组的第1数据锁存器340-1在移位输出SFO1-1的下降沿EG2俘获灰阶数据D2,在移位输出SFO2-1的下降沿EG4俘获灰阶数据D4,…。
这样,以俘获开始计时指示信号EIO为基准,由控制器提供灰阶数据,在数据锁存器300中,根据灰阶数据的俘获开始计时之前的期间不同,各数据锁存器俘获的灰阶数据不同。
因此,在本实施例中,如上所述,通过移位时钟信号分配电路386将第1-第2N的移位时钟信号CLK1-CLK2N的各移位时钟信号分配输出到从属于第1-第N组的第1和第2时钟信号线320-1~320-N、330-1~330-N中的一个上。
图29示出了基于移位时钟信号分配电路386的第1-第2N移位时钟信号的分配内容。在此示出了图14中N为“2”时的情况。
进行3多路复用驱动时,当由俘获开始计时设定寄存器384设定为偶数时,移位时钟信号分配电路386向从属于第1组的第1时钟信号线320-1分配输出图24所示的第1移位时钟信号CLK1,向从属于第1组的第2时钟信号线330-1分配输出图24所示的第2移位时钟信号CLK2。而且,当由俘获开始计时设定寄存器384设定为奇数时,移位时钟信号分配电路386向从属于第1组的第1时钟信号线320-1分配输出第2移位时钟信号CLK2,向从属于第1组的第2时钟信号线330-1分配输出第1移位时钟信号CLK1。
也就是说,移位时钟信号分配电路386进行3通道多路复用驱动时,当将紧接着俘获开始计时指示信号EIO的变化计时的最初基准时钟信号CPH的上升沿或者下降沿设为0时,能够根据该变化计时和灰阶数据的俘获开始计时之间的基准时钟信号CPH的时钟信号数为偶数或者奇数,将第1-第2移位时钟信号CLK1、CLK2分配输出到从属于第1组的第1和第2时钟信号线中的一条上。
同样,在进行6通道多路复用驱动时,当由俘获开始计时设定寄存器384设定为“4×n(n是自然数)”时,移位时钟信号分配电路386分别向从属于第1组的第1时钟信号线320-1分配输出第1移位时钟信号CLK1,向从属于第1组的第2时钟信号线330-1分配输出第3移位时钟信号CLK3,向从属于第2组的第1时钟信号线320-2分配输出第2移位时钟信号CLK2,向从属于第2组的第2时钟信号线330-2分配输出第4移位时钟信号CLK4。
在进行6通道多路复用驱动时,当由俘获开始计时设定寄存器384设定为“4×n+1”、“4×n+2”、“4×n+3”时,分配图29所示的移位时钟信号。
移位时钟信号分配电路386的分配内容根据移位时钟信号的波形和N的值被适当决定。
这样,数据锁存器300的N个第1数据锁存器340-1~340-N和N个第2数据锁存器350-1~350-N基于可各自生成的移位输出,能够俘获互相共通连接的灰阶总线310上的灰阶数据。而且根据俘获开始计时设定寄存器384的设定内容,吸收取决于控制器的灰阶数据的开始计时之际,并且向各时钟信号线分配上述的移位时钟信号。这样一来,能够改变灰阶总线上的灰阶数据的排列顺序,将对应于各数据输出部分的锁存数据俘获到数据锁存器300中。
因此,基于N个第1数据锁存器340-1~340-N的触发器中保持的数据(LAT1-1~LAT160-N),从LCD面板110(光电装置)的第1边一侧开始驱动数据信号供给线,基于N个第2数据锁存器350-1~350-N的触发器中保持的数据(LAT161-1~LAT320-N),从LCD面板110的第2边一侧开始驱动数据信号供给线,从而不必使用数据编码器IC就能够驱动梳状布线LCD面板110。
此外,因为在各数据锁存器中可各自设定的计时中,能够俘获灰阶总线310上的灰阶数据,所以根据灰阶数据的多重度能够改变灰阶数据的俘获顺序,即使对梳状布线LCD面板进行3×N通道多路复用驱动,也能够显示正确的图像。
下面就以上说明的构成的显示驱动器200的数据锁存器300的操作进行说明。
以下以在显示驱动器200中N为“2”时的情况为例进行说明。
图30示出了N为“2”时的显示驱动器的数据锁存器的构成概况。在此,和图14相同的部分用同一附图标记表示,并省略说明,包含图30中的数据锁存器300的显示驱动器200通过转换上述的多路复用控制信号的逻辑电平,改变数据的俘获顺序,能够进行3通道多路复用和6通道多路复用驱动。
图31示出了显示驱动器200的数据锁存器300的操作时序图的一个例子。在此表示的是显示驱动器200对图5所示的光电装置100进行3通道多路复用驱动时的计时。而且,移位启动信号ST1-1、ST1-2、ST2-1、ST2-2作为移位启动信号ST是同相位的信号。
对应于LCD面板110的数据线排列顺序将灰阶数据供给到灰阶总线310上。灰阶数据包括RGB各颜色成分的灰阶数据。在此,与转换连接数据线R1-1、G1-1、B1-1的数据信号供给线DL1对应,灰阶数据D1(在图31中仅为“1”)被描述,同样与转换连接数据线R2-1、G2-1、B2-1的数据信号供给线DL2对应,灰阶数据D2(在图31中仅为“2”)被描述,…。
从属于第1组的第1移位寄存器360-1,与第1移位时钟信号CLK1的上升沿同步,移位移位启动信号ST。其结果是,从属于第1组的第1移位寄存器360-1按照移位输出SFO1-1~SFO160-1的顺序输出各移位输出。
此外,在从属于第1组的第1移位寄存器360-1的移位操作过程中,从属于第1组的第2移位寄存器370-1与第2移位时钟信号CLK2的上升沿同步,移位移位启动信号ST。其结果是,从属于第1组的第2移位寄存器370-1按照移位输出SFO320-1~SFO161-1的顺序输出各移位输出。
从属于第1组的第1数据锁存器340-1,在来自从属于第1组的第1移位寄存器360-1的各移位输出的下降沿EG,俘获灰阶总线310上的灰阶数据。其结果是,从属于第1组的第1数据锁存器340-1在移位输出SFO1-1的下降沿EG1俘获灰阶数据D1,在移位输出SFO2-1的下降沿EG3俘获灰阶数据D3,在移位输出SFO3-1的下降沿EG5俘获灰阶数据D5,…。
另一方面,从属于第1组的第2数据锁存器350-1,在来自从属于第1组的第2移位寄存器370-1的各移位输出的下降沿EG,俘获灰阶总线310上的灰阶数据。其结果是,从属于第1组的第2数据锁存器350-1在移位输出SFO320-1的下降沿EG2俘获灰阶数据D2,在移位输出SFO319-1的下降沿EG4俘获灰阶数据D4,在移位输出SFO318-1的下降沿EG6俘获灰阶数据D6,…。
因此,即使对图5所示的光电装置100进行3通道多路复用驱动时,也能够改变灰阶数据的排列顺序进行俘获,从而能显示正确的图像。
图32示出了显示驱动器200的数据锁存器300的操作时序图的另一个例子。在此表示的是显示驱动器200对图8所示的光电装置100进行6通道多路复用驱动时的计时。而且,假设由俘获开始计时设定寄存器384设定为“0”。因此,第1-第4移位时钟信号CLK1-CLK4按照图29所示的分配内容被输出到各时钟信号线。
对应于LCD面板110的数据线排列顺序将灰阶数据供给到灰阶总线310上。在此,与转换连接数据线R1-1、G1-1、B1-1、R2-1、G2-1、B2-1的数据信号供给线DL 1对应,灰阶数据D 1(在图32中仅为“1”)被描述,同样与转换连接数据线R1-2、G1-2、B1-2、R2-2、G2-2、B2-2的数据信号供给线DL2对应,灰阶数据D2(在图32中仅为“2”)被描述,…。
从属于第1组的第1移位寄存器360-1,与第1移位时钟信号CLK1的上升沿同步,移位移位启动信号ST。其结果是,从属于第1组的第1移位寄存器360-1按照移位输出SFO1-1~SFO160-1的顺序输出各移位输出。
从属于第2组的第1移位寄存器360-2与第2移位时钟信号CLK2的上升沿同步,移位移位启动信号ST。其结果是,从属于第2组的第1移位寄存器360-2按照移位输出SFO1-2~SFO160-2的顺序输出各移位输出。
此外,在从属于第1组和第2组的第1移位寄存器360-1、360-2的移位操作过程中,从属于第1组的第2移位寄存器370-1与第3移位时钟信号CLK3的上升沿同步,移位移位启动信号ST。其结果是,从属于第1组的第2移位寄存器370-1按照移位输出SFO320-1~SFO161-1的顺序输出各移位输出。
同样,从属于第2组的第2移位寄存器370-2与第4移位时钟信号CLK4的上升沿同步,移位移位启动信号ST。其结果是,从属于第2组的第2移位寄存器370-2按照移位输出SFO320-2~SFO161-2的顺序输出各移位输出。
从属于第1组的第1数据锁存器340-1,在来自从属于第1组的第1移位寄存器360-1的各移位输出的下降沿EG,俘获灰阶总线310上的灰阶数据。其结果是,从属于第1组的第1数据锁存器340-1在移位输出SFO1-1的下降沿EG1俘获灰阶数据D1,在移位输出SFO2-1的下降沿EG5俘获灰阶数据D5,…。
从属于第2组的第1数据锁存器340-2,在来自从属于第2组的第1移位寄存器360-2的各移位输出的下降沿EG,俘获灰阶总线310上的灰阶数据。其结果是,从属于第2组的第1数据锁存器340-2在移位输出SFO1-2的下降沿EG2俘获灰阶数据D2,在移位输出SFO2-2的下降沿EG6俘获灰阶数据D6,…。
另一方面,从属于第1组的第2数据锁存器350-1,在来自从属于第1组的第2移位寄存器370-1的各移位输出的下降沿EG,俘获灰阶总线310上的灰阶数据。其结果是,从属于第1组的第2数据锁存器350-1在移位输出SFO320-1的下降沿EG3俘获灰阶数据D3,在移位输出SFO319-1的下降沿EG7俘获灰阶数据D7,…。
从属于第2组的第2数据锁存器350-2,在来自从属于第2组的第2移位寄存器370-2的各移位输出的下降沿EG,俘获灰阶总线310上的灰阶数据。其结果是,从属于第2组的第2数据锁存器350-2在移位输出SFO320-2的下降沿EG4俘获灰阶数据D4,在移位输出SFO319-2的下降沿EG8俘获灰阶数据D8,…。
在各组中俘获的2象素的灰阶数据,如上所述,通过多路复用器380多路复用,并输出到数据信号供给线上。而且,在LCD面板110中,供给到各数据信号供给线DL上的数据信号由多路分解器分离,并输出到对应的数据线上。
图33示出了显示驱动器200的数据锁存器300的操作时序图的另一个例子。在此,假设在图32中由俘获开始计时设定寄存器384设定为“1”。因此,第1-第4移位时钟信号CLK1-CLK4按照图29所示的分配内容被输出到各时钟信号线上。
而且,同图32一样,从属于第1组的第1数据锁存器340-1在移位输出SFO1-1的下降沿EG1俘获灰阶数据D1,在移位输出SFO2-1的下降沿EG5俘获灰阶数据D5,…。
同样,从属于第2组的第1数据锁存器340-2在移位输出SFO1-2的下降沿EG2俘获灰阶数据D2,在移位输出SFO2-2的下降沿EG6俘获灰阶数据D6,…。
同样,从属于第1组的第2数据锁存器350-1在移位输出SFO320-1的下降沿EG3俘获灰阶数据D3,在移位输出SFO319-1的下降沿EG7俘获灰阶数据D7,…。
同样,从属于第2组的第2数据锁存器350-2在移位输出SFO320-2的下降沿EG4俘获灰阶数据D4,在移位输出SFO319-2的下降沿EG8俘获灰阶数据D8,…。
图34示出了显示驱动器200的数据锁存器300的操作时序图的另一个例子。在此,假设在图32中由俘获开始计时设定寄存器384设定为“2”。
图35示出了显示驱动器200的数据锁存器300的操作时序图的另一个例子。在此,假设在图32中由俘获开始计时设定寄存器384设定为“3”。
如图32至图35所示,即使俘获开始计时指示信号EIO和灰阶数据的供给开始计时之间的间隔发生变化,如图10所示,也能够按照进行6通道多路复用驱动的排列顺序,改变灰阶数据的排列顺序俘获,从而显示正确的图像。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,在本发明的发明构思范围内可以有各种更改和变化。在上述实施例中,是以显示面板的各象素具有TFT的有源矩阵方式的液晶面板为例进行说明的,但并不局限于此。也可以应用于无源矩阵方式的液晶面板。而且,也不局限于液晶面板,诸如也可以应用于等离子体显示器。
此外,在本发明的从属权利要求涉及的发明中,可以省略一部分从属权利要求的构成要件。而且,本发明的独立权利要求1所涉及的发明的要求也可从属于其它独立权利要求。

Claims (13)

1.一种显示驱动器,用于驱动包括多个象素、多条扫描线和多条数据线的光电装置的所述多条数据线,其特征在于包括:提供灰阶数据的灰阶总线;
俘获开始计时设定寄存器,其以预设的俘获开始计时指示信号为基准,设定所述灰阶数据的俘获开始计时之前的期间;
移位启动信号生成电路,其根据所述俘获开始计时设定寄存器的设定内容生成移位启动信号;
移位寄存器,其具有多个触发器,根据预设的移位时钟信号移位所述移位启动信号,并由各触发器输出移位输出;
数据锁存器,其具有多个触发器,各触发器根据所述移位寄存器的移位输出,保持所述灰阶总线上的所述灰阶数据;以及
数据线驱动电路,其将与所述数据锁存器中保持的灰阶数据对应的数据信号输出到所述多条数据线上。
2.一种显示驱动器,用于驱动光电装置的多条数据信号供给线,所述光电装置包括:多个象素;多条扫描线;多条数据线,其以3N(N是自然数)条数据线为单位,从其两侧向内侧呈交替梳状布线;所述多条数据信号供给线,各数据信号供给线传输多路复用N组第1-第3颜色成分的数据信号的多路复用数据;以及多个多路分解器,各多路分解器多路分解所述多路复用数据,并向所述3N条数据线的各数据线输出所述N组第1-第3颜色成分的数据信号中的一个,所述显示驱动器的特征在于包括:
灰阶总线,其对应于所述多条数据线的各数据线的排列顺序,提供所述第1-第3颜色成分的灰阶数据;
N条第1时钟信号线,其向各时钟信号线提供2N个移位时钟信号中的一个移位时钟信号,并分别从属于第1-第N组中的一组;
N条第2时钟信号线,其向各时钟信号线提供所述2N个移位时钟信号中的一个移位时钟信号,并分别从属于所述第1-第N组中的一组;
俘获开始计时设定寄存器,其以预设的俘获开始计时指示信号为基准,设定所述灰阶数据的俘获开始计时之前的期间;
移位启动信号生成电路,其根据所述俘获开始计时设定寄存器的设定内容生成移位启动信号;
移位时钟信号分配电路,其根据所述俘获开始计时设定寄存器的设定内容,将所述2N个移位时钟信号向所述第1和第2时钟信号线上分配输出;
N个第1移位寄存器,其具有多个触发器,基于移位时钟信号向第1移位方向移位所述移位启动信号,由各触发器输出移位输出,并分别从属于所述第1-第N组中的一组;
N个第2移位寄存器,其具有多个触发器,基于移位时钟信号向与所述第1移位方向相反的第2移位方向移位所述移位启动信号,由各触发器输出移位输出,并分别从属于所述第1-第N组中的一组;
N个第1数据锁存器,其基于所述第1移位寄存器的移位输出,保持所述灰阶总线上的所述灰阶数据,并分别从属于所述第1-第N组中的一组;
N个第2数据锁存器,其基于所述第2移位寄存器的移位输出,保持所述灰阶总线上的所述灰阶数据,并分别从属于所述第1-第N组中的一组;
多路复用器,其生成第1多路复用数据和第2多路复用数据,所述第1多路复用数据多路复用所述第1数据锁存器中保持的N组灰阶数据,所述第2多路复用数据多路复用所述第2数据锁存器中保持的N组灰阶数据;以及
数据信号供给线驱动电路,其对应于所述多条数据线的各数据线排列顺序配置多个数据输出部分,各数据输出部分向数据信号供给线输出与所述第1或第2多路复用数据对应的数据信号,
其中,从属于第j(1≤j≤N,j是整数)组的所述第1移位寄存器基于从属于所述第j组的所述第1时钟信号线上的移位时钟信号输出移位输出,
从属于所述第j组的所述第2移位寄存器基于从属于所述第j组的所述第2时钟信号线上的移位时钟信号输出移位输出,
从属于所述第j组的所述第1数据锁存器基于从属于所述第j组的所述第1移位寄存器的移位输出保持所述灰阶数据,从属于所述第j组的所述第2数据锁存器基于从属于所述第j组的所述第2移位寄存器的移位输出保持所述灰阶数据。
3.根据权利要求2所述的显示驱动器,其特征在于还包括:
线锁存器,其锁存所述第1数据锁存器中保持的N组灰阶数据和所述第2数据锁存器中保持的N组灰阶数据,
其中,所述多路复用器生成第1多路复用数据和第2多路复用数据,所述第1多路复用数据多路复用在所述线锁存器中保持的灰阶数据中来自所述第1数据锁存器的所述N组灰阶数据;所述第2多路复用数据多路复用在所述线锁存器中保持的灰阶数据中来自所述第2数据锁存器的所述N组灰阶数据。
4.根据权利要求2所述的显示驱动器,其特征在于:
所述数据信号供给线驱动电路,基于所述第1多路复用数据从所述光电装置的第1边一侧开始驱动数据信号供给线,基于所述第2多路复用数据从所述光电装置的与所述第1边相对的第2边一侧开始驱动数据信号供给线。
5.根据权利要求2所述的显示驱动器,其特征在于还包括:
移位时钟信号生成电路,其基于预设的基准时钟信号生成所述2N个移位时钟信号,
其中,所述灰阶数据与所述预设的基准时钟信号同步被提供到所述灰阶总线上,
所述2N个移位时钟信号包括具有互不相同相位的期间。
6.根据权利要求5所述的显示驱动器,其特征在于:
所述2N个移位时钟信号,在所述第1和第2移位寄存器中,在俘获各移位启动信号的初段俘获期间中,具有预设脉冲,在经过所述初段俘获期间后的数据俘获期间中,其相位互不相同。
7.根据权利要求2所述的显示驱动器,其特征在于:
所述移位时钟信号分配电路,根据所述预设的俘获开始计时指示信号的变化计时和所述灰阶数据的俘获开始计时之间的预设基准时钟信号的时钟信号数,将所述2N个移位时钟信号输出到所述N条第1时钟信号线和所述N条第2时钟信号线中的一个上。
8.根据权利要求7所述的显示驱动器,其特征在于:
所述移位时钟信号分配电路,在紧接着所述预设的俘获开始计时指示信号的变化计时的最初所述预设基准时钟信号的上升沿或者下降沿为0时,根据所述变化计时和所述俘获开始计时之间的所述预设基准时钟信号的时钟信号数为偶数或者奇数,将所述2N个移位时钟信号输出到所述N条第1时钟信号线和所述N条第2时钟信号线中的一个上。
9.根据权利要求2所述的显示驱动器,其特征在于:
从所述多条数据线延伸方向的所述第1边到所述第2边的方向,与所述第1或第2移位方向是相同的方向。
10.根据权利要求1所述的显示驱动器,其特征在于:
当以所述扫描线的延伸方向作为长边一侧,以所述数据线的延伸方向作为短边一侧时,沿着所述光电装置的所述短边一侧配置所述显示驱动器。
11.根据权利要求2所述的显示驱动器,其特征在于:
当以所述扫描线的延伸方向作为长边一侧,以所述数据线的延伸方向作为短边一侧时,沿着所述光电装置的所述短边一侧配置所述显示驱动器。
12.一种光电装置,其特征在于包括:
多个象素;
多条扫描线;
多条数据线,其以3N(N是自然数)条数据线为单位从其两侧向内侧呈交替梳状布线;
多条数据信号供给线,各数据信号供给线传输多路复用N组第1-第3颜色成分的数据信号的多路复用数据;
多个多路分解器,各多路分解器多路分解所述多路复用数据,并向所述3N条数据线的各数据线输出所述N组第1-第3颜色成分的数据信号中的一个;以及
驱动所述多条数据信号供给线的权利要求2所述的显示驱动器。
13.一种光电装置,其特征在于包括:
显示面板,所述显示面板包括:多个象素;多条扫描线;多条数据线,其以3N(N是自然数)条数据线为单位从其两侧向内侧呈交替梳状布线;多条数据信号供给线,各数据信号供给线传输多路复用N组第1-第3颜色成分的数据信号的多路复用数据;以及多个多路分解器,各多路分解器多路分解所述多路复用数据,并向所述3N条数据线的各数据线输出所述N组第1-第3颜色成分的数据信号中的一个;
驱动所述多条数据信号供给线的权利要求2所述的显示驱动器。
CNB2004100085218A 2003-03-11 2004-03-11 显示驱动器及光电装置 Expired - Fee Related CN1312647C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003065462A JP3786101B2 (ja) 2003-03-11 2003-03-11 表示ドライバ及び電気光学装置
JP2003065462 2003-03-11

Publications (2)

Publication Number Publication Date
CN1530907A true CN1530907A (zh) 2004-09-22
CN1312647C CN1312647C (zh) 2007-04-25

Family

ID=33126479

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100085218A Expired - Fee Related CN1312647C (zh) 2003-03-11 2004-03-11 显示驱动器及光电装置

Country Status (3)

Country Link
US (1) US7375716B2 (zh)
JP (1) JP3786101B2 (zh)
CN (1) CN1312647C (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102136246A (zh) * 2010-12-23 2011-07-27 友达光电股份有限公司 移位缓存器的时钟信号供应方法与电路
CN103926772A (zh) * 2013-10-07 2014-07-16 上海天马微电子有限公司 Tft阵列基板、显示面板和显示装置
CN105390081A (zh) * 2014-08-20 2016-03-09 群创光电股份有限公司 任意形状的显示面板
CN113035108A (zh) * 2019-12-24 2021-06-25 乐金显示有限公司 显示设备

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3821110B2 (ja) * 2003-05-12 2006-09-13 セイコーエプソン株式会社 データドライバ及び電気光学装置
JP3821111B2 (ja) * 2003-05-12 2006-09-13 セイコーエプソン株式会社 データドライバ及び電気光学装置
KR100578913B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
JP5055744B2 (ja) * 2004-11-05 2012-10-24 日本電気株式会社 液晶表示装置、プロジェクタ装置、携帯端末装置、液晶表示装置の駆動方法
JP5186913B2 (ja) 2007-01-22 2013-04-24 セイコーエプソン株式会社 ソースドライバ、電気光学装置及び電子機器
JP2008191381A (ja) * 2007-02-05 2008-08-21 Hitachi Displays Ltd 表示装置
JP2009181100A (ja) * 2008-02-01 2009-08-13 Hitachi Displays Ltd 液晶表示装置
JP5306762B2 (ja) * 2008-10-08 2013-10-02 株式会社ジャパンディスプレイウェスト 電気光学装置及び電子機器
TWI392943B (zh) * 2009-01-08 2013-04-11 Au Optronics Corp 具窄型邊框區架構之顯示裝置與其驅動方法
CN103021369A (zh) * 2012-12-21 2013-04-03 北京京东方光电科技有限公司 液晶显示器的驱动方法
TWI666623B (zh) * 2013-07-10 2019-07-21 日商半導體能源研究所股份有限公司 半導體裝置、驅動器電路及顯示裝置
JP2015184633A (ja) * 2014-03-26 2015-10-22 ソニー株式会社 表示装置及び表示装置の駆動方法
KR102426692B1 (ko) * 2015-05-11 2022-07-28 삼성디스플레이 주식회사 비사각형 디스플레이
US11049445B2 (en) * 2017-08-02 2021-06-29 Apple Inc. Electronic devices with narrow display borders
JP6673388B2 (ja) 2018-03-09 2020-03-25 セイコーエプソン株式会社 電気光学装置の駆動方法
CN110910828B (zh) * 2018-09-14 2022-01-11 华为技术有限公司 一种屏幕模组及电子设备
CN111009209B (zh) * 2019-12-27 2023-01-10 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4481511A (en) * 1981-01-07 1984-11-06 Hitachi, Ltd. Matrix display device
JPS61223791A (ja) 1985-03-29 1986-10-04 松下電器産業株式会社 アクテイブマトリツクス基板
JP2565925B2 (ja) 1987-09-29 1996-12-18 株式会社東芝 マトリクス駆動表示装置
JPH0452684A (ja) 1990-06-20 1992-02-20 Nec Kansai Ltd 液晶表示パネルの駆動方法
JPH04281429A (ja) 1991-03-11 1992-10-07 Sanyo Electric Co Ltd 液晶表示装置
KR100195501B1 (ko) * 1995-11-30 1999-06-15 김영남 레치형 전송기를 이용한 평판 표시기 데이타 구동 장치
KR100236333B1 (ko) * 1997-03-05 1999-12-15 구본준, 론 위라하디락사 액정표시장치의 데이터 구동 장치 및 구동 방법
JP3846612B2 (ja) 1998-12-28 2006-11-15 カシオ計算機株式会社 液晶表示装置
JP2000322017A (ja) 1999-05-17 2000-11-24 Matsushita Electric Ind Co Ltd 表示装置
JP3473745B2 (ja) * 1999-05-28 2003-12-08 シャープ株式会社 シフトレジスタ、および、それを用いた画像表示装置
JP2001051656A (ja) 1999-08-06 2001-02-23 Fujitsu Ltd データ・ドライバ及びそれを備えた液晶表示装置
JP2002258810A (ja) * 2001-03-05 2002-09-11 Hitachi Ltd 液晶表示装置
JP3750734B2 (ja) * 2001-07-27 2006-03-01 セイコーエプソン株式会社 走査ライン駆動回路、電気光学装置、電子機器及び半導体装置
JP2004264720A (ja) * 2003-03-04 2004-09-24 Seiko Epson Corp 表示ドライバ及び電気光学装置
JP3786100B2 (ja) * 2003-03-11 2006-06-14 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP3783691B2 (ja) * 2003-03-11 2006-06-07 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP3711985B2 (ja) * 2003-03-12 2005-11-02 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP3821111B2 (ja) * 2003-05-12 2006-09-13 セイコーエプソン株式会社 データドライバ及び電気光学装置
JP3821110B2 (ja) * 2003-05-12 2006-09-13 セイコーエプソン株式会社 データドライバ及び電気光学装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102136246A (zh) * 2010-12-23 2011-07-27 友达光电股份有限公司 移位缓存器的时钟信号供应方法与电路
US8581655B2 (en) 2010-12-23 2013-11-12 Au Optronics Corp. Clock signal supplying method and circuit for shift registers
CN102136246B (zh) * 2010-12-23 2015-06-24 友达光电股份有限公司 移位缓存器的时钟信号供应方法与电路
CN103926772A (zh) * 2013-10-07 2014-07-16 上海天马微电子有限公司 Tft阵列基板、显示面板和显示装置
CN105390081A (zh) * 2014-08-20 2016-03-09 群创光电股份有限公司 任意形状的显示面板
CN105390081B (zh) * 2014-08-20 2018-07-13 群创光电股份有限公司 任意形状的显示面板
CN113035108A (zh) * 2019-12-24 2021-06-25 乐金显示有限公司 显示设备
CN113035108B (zh) * 2019-12-24 2024-02-02 乐金显示有限公司 显示设备

Also Published As

Publication number Publication date
US20040239603A1 (en) 2004-12-02
JP3786101B2 (ja) 2006-06-14
CN1312647C (zh) 2007-04-25
JP2004272103A (ja) 2004-09-30
US7375716B2 (en) 2008-05-20

Similar Documents

Publication Publication Date Title
CN1530907A (zh) 显示驱动器及光电装置
CN1194331C (zh) 扫描驱动电路、显示装置、电光装置及扫描驱动方法
CN100338645C (zh) 液晶驱动装置和液晶显示模块
CN1530908A (zh) 显示驱动器及光电装置
CN1285961C (zh) 驱动电路、光电装置及其驱动方法
CN1388510A (zh) 信号驱动电路、显示装置、电光装置及信号驱动方法
CN1284129C (zh) 显示系统及显示控制器
CN1252901C (zh) 变换电路及其控制方法,和显示器以及便携终端
CN1254783C (zh) 基准电压发生电路和方法、显示驱动电路、显示装置
CN1201281C (zh) 扫描驱动电路、显示装置、电光学装置及扫描驱动方法
CN1182507C (zh) 电光学装置及其驱动方法、图像处理电路及电子机器
CN1265335C (zh) 显示驱动装置以及采用该装置的显示装置
CN1244898C (zh) 显示驱动装置及使用它的显示装置
CN1467693A (zh) 驱动电路、光电装置及其驱动方法
CN1404028A (zh) 液晶显示装置及其驱动方法
CN100342419C (zh) 显示装置用驱动电路及显示装置
CN1868003A (zh) 移位寄存器、具有此移位寄存器的液晶显示装置和使用其驱动扫描线的方法
CN1276401C (zh) 信号输出装置和显示装置
CN1334555A (zh) 液晶显示器件驱动电路、液晶显示器件及其电子装置
CN1388512A (zh) 信号驱动电路、显示装置、电光装置及信号驱动方法
CN1282358C (zh) 数据信号线驱动方法、数据信号线驱动电路及显示装置
CN1391205A (zh) 液晶显示装置
CN1758305A (zh) 电源电路、显示驱动器、光电装置及电子设备
CN1551063A (zh) 数据驱动器及电子光学装置
CN101031953A (zh) 定时信号生成电路、电子设备、显示装置、图像接收装置和驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070425

Termination date: 20200311

CF01 Termination of patent right due to non-payment of annual fee