CN101031953A - 定时信号生成电路、电子设备、显示装置、图像接收装置和驱动方法 - Google Patents
定时信号生成电路、电子设备、显示装置、图像接收装置和驱动方法 Download PDFInfo
- Publication number
- CN101031953A CN101031953A CNA2005800329145A CN200580032914A CN101031953A CN 101031953 A CN101031953 A CN 101031953A CN A2005800329145 A CNA2005800329145 A CN A2005800329145A CN 200580032914 A CN200580032914 A CN 200580032914A CN 101031953 A CN101031953 A CN 101031953A
- Authority
- CN
- China
- Prior art keywords
- mentioned
- signal
- reference signal
- horizontal
- vertical
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
本发明提供一种可降低功耗的矩阵型显示装置的定时信号生成装置、具备该定时信号生成装置的矩阵型显示装置及其驱动方法。有源矩阵型液晶显示装置(100)的定时信号生成装置(10),具备:计数时钟数的水平方向计数器(2)和垂直方向计数器(3);以及使水平方向计数器(2)和垂直方向计数器(3)在预定时间停止的水平计数器停止电路(5)和垂直计数器停止电路(6)。由此,能够降低液晶显示装置(100)的功耗。
Description
技术领域
本发明涉及一种定时信号生成装置、电子设备、显示装置和电子设备的驱动方法,特别涉及一种有助于减小功耗的定时信号生成装置、具备该定时信号生成装置的电子设备、显示装置和电子设备的驱动方法。
技术背景
过去以来,作为具备用于驱动显示像素的驱动电路的显示装置的示例,已知有一种呈矩阵状配置像素的矩阵型显示装置,其中,在上述显示像素中呈矩阵状配置电子元件。例如,有源矩阵型液晶显示装置是上述矩阵型显示装置中众所周知的一个典型示例。
图4是表示现有技术中有源矩阵型液晶显示装置的一个示例的概略结构的示意图。如该图所示,液晶显示装置500由液晶显示面板501、源极驱动器502、栅极驱动器503和液晶显示控制电路504构成。
液晶显示面板501是一种在基板上呈矩阵状配置用于显示的像素电极和对该像素电极施加电压的TFT晶体管的液晶显示面板。源极驱动器502被配置在液晶显示面板501的上边,栅极驱动器503被配置在液晶显示面板501的左边。在源极驱动器502中,对水平方向上逐行锁存的显示数据实施D/A转换,产生灰度电压,并自上而下地依次将该灰度电压逐行写入液晶显示面板501的像素电极。由此,对每一个像素的像素电极和共用电极之间施加电压,根据施加电压值来控制上述电极之间的液晶透光度从而进行显示。
液晶显示控制电路504,生成用于进行图像显示的各种定时信号,对源极驱动器502和栅极驱动器503实施控制,并驱动液晶显示面板501。液晶显示控制电路504具有用于生成上述各种定时信号的定时信号生成装置300。
图5是示意地表示定时信号生成装置300的结构的电路框图。如该图所示,定时信号生成装置300具备计数器初始化电路31、水平方向计数器32、垂直方向计数器33和信号发生电路组34。
计数器初始化电路31,被输入水平基准信号(以下,称之为“HSYNC信号”)、垂直基准信号(以下,称之为“VSYNC信号”)和时钟信号(以下,称之为“CLK信号”),分别对水平方向计数器32、垂直方向计数器33输出控制信号。输入CLK信号,水平方向计数器32对时钟数进行计数,并供给到信号发生电路组34的水平译码器(未图示)。当计数器初始化电路31对水平方向计数器32供给与HSYNC信号同步的控制信号时,水平方向计数器32重置计数。输入CLK信号、HSYNC信号,垂直方向计数器33与CLK信号同步地计数HSYNC信号的脉冲数,并供给到信号发生电路组34的垂直译码器(未图示)。当计数器初始化电路31对垂直方向计数器33供给与VSYNC信号同步的控制信号时,垂直方向计数器33重置计数。即,计数器初始化电路31输出的控制信号具有计数重置信号的功能。
信号发生电路组34具有多个用于发生各种定时信号的信号发生电路,该定时信号用于驱动液晶显示装置。具体而言,信号发生电路组34具有:SSP电路34a,发生源极驱动器502的移位开始信号(以下,称之为“SSP信号”);GSP电路34b,发生栅极驱动器503的总线选择开始信号(以下,称之为“GSP信号”);GCK电路34c,发生栅极驱动器503的总线选择信号用的移位时钟信号(以下,称之为“GCK信号”);FRP电路34d,发生用于使COM信号和视频信号发生极性反转的作为基准信号的极性选择信号(以下,称之为“FRP信号”);LR电路34e,发生源极驱动器502的扫描方向切换信号(以下,称之为“LR信号”);PWC电路34f,发生栅极驱动器503的总线选择信号幅度控制信号(以下,称之为“PWC信号”);PCTL电路34g,发生预充电控制信号(以下,称之为“PCTL信号”);以及UD电路34h,发生栅极驱动器503的扫描方向切换信号(以下,称之为“UD信号”)。
图6(a)和图6(b)表示上述定时信号生成装置的时序图。图6(a)表示水平方向的时序图,图6(b)表示垂直方向的时序图。
首先,说明水平方向的时序图。在图6(a)所示的水平方向的时序图中表示了HSYNC信号、SSP信号、LR信号、GCK信号、PWC信号、PCTL信号、FRP信号和水平方向计数器32的动作期间。
如该图所示,在HSYNC信号由低电平成为高电平后,SSP信号就会立即出现变化点。另外,在HSYNC信号由低电平成为高电平之后、下一HSYNC信号成为低电平之前不久,LR信号、GCK信号、PWC信号、PCTL信号、FRP信号将会出现变化点。
这里,从HSYNC信号由低电平成为高电平起至下一HSYNC信号由低电平成为高电平之间的期间、也就是视频信号的1水平扫描期间T91,包括水平有效显示期间T92(水平有效显示区域)和水平消隐期间。其中,在该水平有效显示期间T92内输出其中含有视频信息的视频信号。一般而言,从输出SSP的变化点到水平扫描结束的期间是水平有效显示期间T92,从任意的水平有效显示期间T92到下一水平有效显示期间T92的期间是水平消隐期间。并且,LR信号、GCK信号、PWC信号、PCTL信号、FRP信号等的各种定时信号将会在水平消隐期间内出现变化点。
这里,水平方向计数器32需要对时钟数进行计数,直到信号发生电路组34输出的信号所需的位置(主要为变化点)为止。因此,水平方向计数器32需要在HSYNC信号由低电平成为高电平至下一HSYNC信号由低电平成为高电平之间的期间、即1水平扫描期间T91内进行连续计数。换言之,水平方向计数器32在1水平扫描期间T91内要进行连续计数而不停止计数。
接着,说明垂直方向的时序图。在图6(b)所示的垂直方向的时序图中表示了VSYNC信号、HSYNC信号、SSP信号、GCK信号、PWC信号、GSP信号、PCTL信号、UD信号、垂直有效显示期间T95(垂直有效显示区域)、垂直消隐期间T96和垂直方向计数器33的动作期间。
在该时序图中,从VSYNC信号由低电平成为高电平至下一VSYNC信号由低电平成为高电平的期间、也就是1垂直扫描期间T94,包括垂直有效显示期间T95(垂直有效显示区域)。从最后一行水平视频信号输出到下一垂直扫描期间T94的第一行水平视频信号输入的期间,包括垂直消隐期间T96。
在垂直消隐期间T96内,为了减小功耗,一般会停止SSP信号等的各种信号,因此,如图6(b)所示,SSP信号、GCK信号、PWC信号和PCTL信号在垂直有效显示期间T95将出现变化点。另外,在VSYNC信号由低电平成为高电平后,GSP信号就会立即出现变化点。在VSYNC信号由低电平成为高电平之后、下一VSYNC信号由低电平成为高电平之前不久,UD信号将会出现变化点。
这里,垂直方向计数器33需要计算出垂直消隐期间T96的开始位置,因此,至少需要在垂直有效显示期间T95内进行计数,一般情况下,在垂直消隐期间T96内也进行计数。所以,与水平方向计数器32同样地,垂直方向计数器33也被设定为:在VSYNC信号由低电平成为高电平之后、到下一VSYNC信号由低电平成为高电平的期间、即,1垂直扫描期间T94内,进行连续计数。换言之,垂直方向计数器33在1水平扫描期间T94内要连续进行计数。
近年来,在各种设备中搭载了显示装置,例如,计算机、OA设备、移动终端设备等。因此,显示装置的低功耗化和小型化就成为需要解决的课题。特别是对有源矩阵型液晶显示装置,就开发出了用于降低上述液晶显示控制装置(驱动电路)的功耗的技术。
例如,在日本国专利申请公开特开平8-305316号公报(公开日:1996年11月22日,以下,称之为“专利文献1”)中就揭示了这样一种图像显示装置,即:在驱动电路功耗较大的图像显示装置、例如,在多晶硅薄膜上一并形成有像素阵列和驱动电路的图像形成装置中,与视频信号所包含的垂直及水平消隐期间同步地停止向驱动电路供给信号或停止向数据信号线供给信号,由此,就能够大幅度地降低驱动电路的功耗。
另外,例如,在日本国专利申请公开特开平10-11033号公报(公开日:1998年1月16日,以下,称之为“专利文献2”)中就揭示了这样一种液晶显示装置及其驱动方法(非属于直接降低功耗的技术),即:为防止在接通电源时对液晶面板施加DC成分而在定时发生器和液晶显示面板之间设置停止装置,在电源接通时,在视频驱动器所输出的视频信号稳定之前,至少停止向垂直扫描器和水平扫描器反复输入的垂直起动脉冲和水平起动脉冲的一者,从而避免将不稳定的视频信号输入液晶像素中。
如上所述,在现有技术的定时信号生成装置300的结构中,水平方向计数器32需要在1水平扫描期间内进行连续计数,另外,垂直方向计数器33需要在1垂直扫描期间内进行连续计数。因此,在现有技术的定时信号生成装置300的结构中存在其功耗增大的缺陷。
但是,目前还没有开发出能够抑制定时信号生成装置300的计数器功耗的技术。例如,虽然在上述专利文献1中揭示了通过在消隐期间停止信号供给来降低功耗的技术,在上述专利文献2中揭示了在预定时间停止供给起动脉冲的技术,但是,上述专利文献均未就定时信号生成装置300的计数器功耗的抑制技术进行任何公开,也未进行任何暗示。
对此,本申请发明人认为,有必要开发一种用于降低液晶显示装置中的定时信号生成装置的计数器功耗的技术。并且,由于定时信号生成装置应用于所有矩阵型显示装置,因此,可以说上述问题潜在地存在于所有矩阵型显示装置中。
本发明是鉴于上述问题而进行开发的,目的在于提供一种能够降低功耗的矩阵型显示装置的定时信号生成装置、具备该定时信号生成装置的矩阵型显示装置及其驱动方法。
发明内容
为解决上述课题,本发明的定时信号生成装置为,至少被输入基准信号,对用于驱动呈阵列状配置了电子元件的驱动电路输出定时信号,其特征在于,具备:计数器装置,以上述基准信号为基准进行计数动作;信号发生电路,根据上述计数器装置的计数输出,生成上述定时信号;以及计数器停止装置,在输入任意的基准信号后到输入下一基准信号之前的期间内使上述计数器装置停止计数动作。
根据上述结构,可在需要进行计数动作的期间内使计数器装置进行动作,其后停止计数。因此,存在计数器装置停止动作的期间,所以,能够取得降低功耗的效果。
为解决上述课题,本发明的定时信号生成装置为,至少被输入时钟信号和水平基准信号,对用于驱动呈矩阵状配置了电子元件的水平驱动电路输出定时信号,其特征在于,具备:水平方向计数器装置,以上述水平基准信号为基准进行时钟信号的计数动作;信号发生电路,根据上述水平方向计数器装置的计数输出,生成上述定时信号;以及水平计数器停止装置,在输入任意的水平基准信号后到输入下一水平基准信号之前的期间内使上述水平方向计数器装置停止计数动作。
根据上述结构,可在需要进行计数动作的期间内使水平方向计数器装置进行动作,其后停止计数。因此,存在水平方向计数器装置停止动作的期间,所以,能够取得降低功耗的效果。
为解决上述课题,本发明的定时信号生成装置为,至少被输入水平基准信号和垂直基准信号,对用于驱动呈矩阵状配置了电子元件的垂直驱动电路输出定时信号,其特征在于,具备:垂直方向计数器装置,以上述垂直基准信号为基准对上述水平基准信号的脉冲数进行计数;信号发生电路,根据上述垂直方向计数器装置的计数输出,生成上述定时信号;以及垂直计数器停止装置,在输入任意的垂直基准信号后到输入下一垂直基准信号之前的期间内使上述垂直方向计数器装置停止计数动作。
根据上述结构,可在需要进行计数动作的期间内使垂直方向计数器装置进行动作,其后停止计数。因此,存在垂直方向计数器装置停止动作的期间,所以,能够取得降低功耗的效果。
为解决上述课题,本发明的定时信号生成装置为,至少被输入水平基准信号、垂直基准信号和时钟信号,对用于驱动呈矩阵状配置了电子元件的水平驱动电路和垂直驱动电路输出定时信号,其特征在于,上述定时信号生成装置具备:水平方向计数器装置,以水平基准信号为基准对时钟信号的时钟数进行计数;垂直方向计数器装置,以垂直基准信号为基准对上述水平基准信号的脉冲数进行计数;信号发生电路,根据水平方向计数器装置和上述垂直方向计数器装置的计数输出生成定时信号,上述定时信号生成装置还具备:水平计数器停止装置,在输入任意的水平基准信号后到输入下一水平基准信号之前的期间内使水平方向计数器装置停止计数动作;以及垂直计数器停止装置,在输入任意的垂直基准信号后到输入下一垂直基准信号之前的期间内使垂直方向计数器装置停止计数动作。
根据上述结构,可在需要进行计数动作的期间内使水平方向计数器装置和垂直方向计数器装置进行动作,其后停止计数。因此,存在水平方向计数器装置和垂直方向计数器装置停止动作的期间,所以,能够取得降低功耗的效果。
为解决上述课题,本发明的定时信号生成装置为,被输入时钟信号和垂直基准信号,对用于驱动呈矩阵状配置了电子元件的驱动电路输出定时信号,其特征在于,具备:垂直方向计数器装置,以上述垂直基准信号为基准对上述时钟信号的时钟数进行计数;信号发生电路,根据上述垂直计数器装置的计数输出,生成上述定时信号;以及垂直计数器停止装置,在输入任意的基准信号后到输入下一基准信号之前的期间内使垂直计数器装置停止计数动作。
根据上述结构,可在需要进行计数动作的期间内使垂直方向计数器装置进行动作,其后停止计数。因此,存在垂直方向计数器装置停止动作的期间,所以,能够取得降低功耗的效果。
另外,本发明的定时信号生成装置优选的是,上述定时信号生成装置包括控制部,在输入上述水平基准信号后,开始上述水平方向计数器装置的计数动作,在生成定时信号的变化点后,由水平计数器停止装置停止上述水平方向计数器装置的计数动作,并在下一水平基准信号输入之前一直停止计数动作。
根据上述结构,在水平方向计数器装置进行计数的期间内,信号发生电路组使定时信号出现变化点。因此,能够可靠地计数到信号发生电路组输出的信号所需的位置(主要为变化点)。
另外,本发明的定时信号生成装置优选的是,上述定时信号生成装置包括控制部,在输入上述垂直基准信号后,开始上述垂直方向计数器装置的计数动作,在定时信号的变化点生成后,由垂直计数器停止装置停止上述垂直方向计数器装置的计数动作,并在下一垂直基准信号输入之前一直停止计数动作。
根据上述结构,在定时信号的变化点出现后,使垂直方向计数器装置停止动作。一般而言,在定时信号的变化点出现后,有效显示区域开始。因此,能够可靠地计数到信号发生电路组输出的信号所需的位置(主要为变化点)。如果垂直方向计数器装置能够计算出有效显示区域的开始位置,就无需进行其后的计数。因此,可有助于降低其后的功耗。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述信号发生电路,在上述水平方向计数器装置进行计数的期间内,使得在视频信号的1水平扫描期间内生成的所有定时信号出现变化点。
根据上述结构,在水平方向计数器装置进行计数的期间内,信号发生电路组使定时信号出现变化点。因此,能够可靠地计数到信号发生电路组输出的信号所需的位置(主要为变化点)。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;在输入任意的水平基准信号后,上述水平计数器停止装置进行控制,使得在由上述信号发生电路在视频信号的1水平扫描期间所生成的全部定时信号出现变化点的时刻起到输入新的水平基准信号之前存在使上述水平方向计数器装置停止计数的期间。
根据上述结构,在水平方向计数器装置进行计数的期间内,信号发生电路组使定时信号出现变化点。因此,能够可靠地计数到信号发生电路组输出的信号所需的位置(主要为变化点)。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;在输入任意的垂直基准信号后,上述垂直计数器停止装置进行控制,使得在由上述信号发生电路在视频信号的1垂直扫描期间所生成的全部定时信号出现变化点的时刻起到输入新的垂直基准信号之前存在使上述垂直方向计数器装置停止计数的期间。
根据上述结构,在定时信号的变化点出现后,使垂直方向计数器装置停止动作。一般而言,在定时信号的变化点出现后,有效显示区域开始。如果垂直方向计数器装置能够计算出有效显示区域的开始位置,就无需进行其后的计数。因此,可有助于降低其后的功耗。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述信号发生电路发生多个定时信号,其至少包括发生水平驱动电路的移位开始信号的电路;在输入任意的水平基准信号后,在上述信号发生电路在视频信号的1水平扫描期间所生成的全部定时信号中,上述水平驱动电路的移位开始信号出现变化点的定时最迟;在输入任意的水平基准信号后,上述水平计数器停止装置进行控制,使得在上述信号发生电路生成的源极驱动电路的移位开始信号出现变化点后到输入新的水平基准信号之前存在使上述水平方向计数器装置停止计数的期间。
根据上述结构,在SSP信号的变化点出现后,使水平方向计数器装置停止动作。在SSP信号的变化点出现后,有效显示区域开始,不会再出现各种定时信号的变化点。因此,无需进行SSP信号之后的计数。因此,可有助于降低其后的功耗。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述信号发生电路发生多个定时信号,其至少包括发生垂直驱动电路的移位开始信号的电路;在输入任意的垂直基准信号后,上述垂直计数器停止装置进行控制,使得在上述信号发生电路生成的垂直驱动电路的移位开始信号出现变化点后到输入新的水平基准信号之前存在使垂直方向计数器装置停止计数的期间。
根据上述结构,在GSP信号的变化点出现后,使垂直方向计数器装置停止动作。一般而言,在GSP信号的变化点出现后,有效显示区域开始。如果垂直方向计数器装置能够计算出有效显示区域的开始位置,就无需进行其后的计数。因此,可有助于降低其后的功耗。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述定时信号生成装置被设定为,在输入任意的水平基准信号后,视频信号的水平消隐期间开始,其后,进入水平有效显示期间,在输入下一个水平基准信号之前,一直持续该水平有效显示期间;上述水平计数器停止装置进行控制,使得水平方向计数器装置至少在水平消隐期间进行计数,其后,在输入下一水平基准信号之前存在停止计数的期间。
根据上述结构,在输入水平基准信号后立即开始的水平消隐期间内,信号发生电路在1水平扫描期间内发生的所有定时信号出现变化点。在这种情况下,水平方向计数器装置至少在上述水平消隐期间内进行计数,并在预定时间停止计数,由此,能够可靠地计数到信号发生电路输出的信号出现变化点的定时,其后,停止计数,从而可以降低功耗。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述定时信号生成装置被设定为,在输入任意的垂直基准信号后,视频信号的垂直消隐期间开始,其后,进入垂直有效显示期间,在输入下一个垂直基准信号之前,一直持续该垂直有效显示期间;上述垂直计数器停止装置进行控制,使得垂直方向计数器装置至少在垂直消隐期间进行计数,其后,在输入下一垂直基准信号之前存在停止计数的期间。
根据上述结构,垂直方向计数器装置至少在垂直消隐期间内进行计数。垂直方向计数器装置需要持续计数到能够计算出垂直有效显示期间(垂直有效显示区域)的开始位置,但是,在这种情况下,如果能够至少在垂直消隐期间进行计数,就可计算出垂直有效显示期间(垂直有效显示区域)的开始位置。所以,通过在垂直消隐期间结束时刻后的任意位置停止垂直方向计数器装置,就能够降低功耗。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述定时信号生成装置被设定为,在输入任意的水平基准信号后,视频信号的水平消隐期间开始,其后,进入水平有效显示期间,在输入下一个水平基准信号之前,一直持续该水平有效显示期间;上述水平计数器停止装置进行控制,使得水平方向计数器装置仅在水平消隐期间进行计数,其后,在输入下一水平基准信号之前停止计数。
根据上述结构,水平方向计数器装置仅在水平消隐期间内进行计数。所以,在水平消隐期间结束时刻后的任意位置停止水平方向计数器装置,能够降低功耗。另外,在这种情况下,水平方向计数器装置具有用于计算出水平有效显示开始位置的功能。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述定时信号生成装置被设定为,在输入任意的水平基准信号后,视频信号的水平消隐期间开始,其后,进入水平有效显示期间,在输入下一个水平基准信号之前,一直持续该水平有效显示期间;上述水平计数器停止装置进行控制,使得水平方向计数器装置仅在水平消隐期间进行计数,其后,在输入下一水平基准信号之前停止计数。
根据上述结构,垂直方向计数器装置仅在垂直消隐期间内进行计数。所以,在垂直消隐期间结束后停止计数动作,因此能够降低功耗。
为解决上述课题,本发明的定时信号生成装置为,至少被输入基准信号,对用于驱动呈阵列状配置了电子元件的驱动电路输出定时信号,其特征在于,具备:计数器装置,以上述基准信号为基准进行计数动作;以及信号发生电路,根据上述计数器装置的计数输出,生成上述定时信号,其中,上述计数器装置的位数少于用二进制数表示上述基准信号的1个周期与计数器装置计数的信号的1个周期之比的数值所需的位数。
根据上述结构,由于水平方向计数器装置的位(bit)数减少,因此,可以缩小电路规模。所以,可以取得降低功耗、缩小电路面积的效果。而且,还可以减少从水平方向计数器装置向信号发生电路的配线数量,从而可缩小电路面积(边框面积)。
为解决上述课题,本发明的定时信号生成装置为,至少被输入基准信号,对用于驱动呈矩阵状配置了电子元件的驱动电路输出定时信号,其特征在于,具备:计数器装置,以上述基准信号为基准进行计数动作;以及信号发生电路,根据上述计数器装置的计数输出,生成上述定时信号,其中,上述计数器装置的位数少于用二进制数表示上述基准信号的1个周期与计数器装置计数的信号的1个周期之比的数值所需的位数。
根据上述结构,由于水平方向计数器装置的位(bit)数减少,因此,可以缩小电路规模。所以,可以取得降低功耗、缩小电路面积的效果。而且,还可以减少从水平方向计数器装置向信号发生电路的配线数量,从而可缩小电路面积(边框面积)。
另外,本发明的定时信号生成装置优选的是,上述水平方向计数器装置使用了其位数少于用二进制数表示1水平扫描期间与时钟信号的周期之比的数值所需的位数的计数器。
根据上述结构,由于水平方向计数器装置的位(bit)数减少,因此,可以缩小电路规模。所以,可以取得降低功耗、缩小电路面积的效果。而且,还可以减少从水平方向计数器装置向信号发生电路的配线数量,从而可缩小电路面积(边框面积)。
另外,本发明的定时信号生成装置优选的是,上述垂直方向计数器装置使用了其位数少于用二进制数表示1垂直扫描期间与水平扫描期间之比的数值所需位数的计数器。
根据上述结构,由于水平方向计数器装置的位(bit)数减少,因此,可以缩小电路规模。所以,可以取得降低功耗、缩小电路面积的效果。而且,还可以减少从水平方向计数器装置向信号发生电路的配线数量,从而可缩小电路面积(边框面积)。
另外,本发明的定时信号生成装置优选的是,上述垂直方向计数器装置使用了其位数少于用二进制数表示1垂直扫描期间与时钟信号的1个周期之比的数值所需的位数的计数器。
根据上述结构,由于水平方向计数器装置的位(bit)数减少,因此,可以缩小电路规模。所以,可以取得降低功耗、缩小电路面积的效果。而且,还可以减少从水平方向计数器装置向信号发生电路的配线数量,从而可缩小电路面积(边框面积)。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述定时信号生成装置被设定为,在输入任意的水平基准信号后,视频信号的水平消隐期间开始,其后,进入水平有效显示期间,在输入下一个水平基准信号之前,一直持续该水平有效显示期间;上述水平计数器停止装置,在上述水平消隐期间结束的时刻起到上述水平方向计数器装置的计数器超出计数范围之前的期间内,使水平方向计数器装置的计数器停止计数。
根据上述结构,能够简便且准确地停止计数。
另外,本发明的定时信号生成装置优选的是,上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;上述定时信号生成装置被设定为,在输入任意的垂直基准信号后,视频信号的垂直消隐期间开始,其后,进入垂直有效显示期间,在输入下一个垂直基准信号之前,一直持续该垂直有效显示期间;上述垂直计数器停止装置,在上述垂直消隐期间结束的时刻起到上述垂直方向计数器装置的计数器超出计数范围之前的期间内,使垂直方向计数器装置的计数器停止计数。
根据上述结构,能够简便且准确地停止计数。
另外,本发明的电子设备的特征在于,具备上述的定时信号生成装置。
根据上述结构,可使计数器装置仅在预定时间进行动作,其后使计数器装置停止动作。因此,由于存在计数器装置的动作停止期间,所以可取得降低电子设备的功耗的效果。
另外,本发明的显示装置的特征在于,具备上述的定时信号生成装置。
根据上述结构,可使计数器装置仅在预定时间进行动作,其后使计数器装置停止动作。因此,由于存在计数器装置的动作停止期间,所以可取得降低电子设备的功耗的效果。
另外,本发明的显示装置优选的是,在形成有图像显示元件的基板上一并形成上述定时信号生成装置。
另外,本发明的图像接收装置的特征在于,具备上述的定时信号生成装置;在形成有图像接收元件的基板上一并形成上述定时信号生成装置。
根据上述结构,可使计数器装置仅在预定时间进行动作,其后使计数器装置停止动作。因此,由于存在计数器装置的动作停止期间,所以可取得降低电子设备的功耗的效果。
为解决上述课题,本发明的电子设备的驱动方法为,该电子设备具有呈阵列状配置的电子元件、用于驱动该电子元件的驱动电路以及利用基准信号生成定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述基准信号为基准进行计数动作的计数器装置以及根据上述计数器装置的计数输出生成上述定时信号的信号发生电路,该驱动方法的特征在于,包括:上述定时信号生成装置在任意的基准信号被输入后到下一基准信号被输入之前的期间内使计数器装置停止计数或结束计数的步骤。
根据上述方法,可以降低电子设备的计数器装置的功耗。另外,“结束计数”是指,当计数器超出计数范围时,输出表示超出计数范围的脉冲,使得信号发生电路不参照计数器。
另外,为解决上述课题,本发明的电子设备的驱动方法为,该电子设备具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路以及利用水平基准信号和时钟信号生成定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述水平基准信号为基准对上述时钟信号的时钟数进行计数的水平方向计数器装置以及根据上述水平方向计数器装置的计数输出生成上述多个定时信号的信号发生电路,该驱动方法的特征在于,包括:上述定时信号生成装置在任意的水平基准信号被输入后到下一水平基准信号被输入之前的期间内使水平方向计数器装置停止计数动作或结束计数动作的步骤。
根据上述方法,可以降低电子设备的计数器装置的功耗。另外,“结束计数”是指,当计数器超出计数范围时,输出表示超出计数范围的脉冲,使得信号发生电路不参照计数器。
另外,为解决上述课题,本发明的电子设备的驱动方法为,该电子设备具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路以及利用垂直基准信号和水平基准信号生成定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述垂直基准信号为基准对上述水平基准信号的脉冲数计数的垂直方向计数器装置以及根据上述垂直方向计数器装置的计数输出生成上述多个定时信号的信号发生电路,该驱动方法的特征在于,包括:上述定时信号生成装置在任意的垂直基准信号被输入后到下一垂直基准信号被输入之前的期间内使垂直方向计数器装置停止计数动作或结束计数动作的步骤。
根据上述方法,可以降低电子设备的计数器装置的功耗。
另外,为解决上述课题,本发明的电子设备的驱动方法为,该电子设备具有呈矩阵状配置的电子元件、用于驱动该电子元件的垂直驱动电路和水平驱动电路、以及根据水平基准信号和垂直基准信号生成多个定时信号并将其输出到上述垂直驱动电路和水平驱动电路的定时信号生成装置,该定时信号生成装置具备根据水平基准信号计数时钟数的水平方向计数器装置以及根据垂直基准信号计数时钟数的垂直方向计数器装置,该驱动方法的特征在于,包括:上述定时信号生成装置对上述水平方向计数器装置进行控制,使得在输入上述水平基准信号后开始计数时钟数,此后停止计数或结束计数,并且到下一基准信号输入之前一直停止或结束计数的步骤;以及上述定时信号生成装置对上述垂直方向计数器装置进行控制,使得在输入上述垂直基准信号后开始计数时钟数,此后停止计数或结束计数,并且到下一基准信号输入之前一直停止或结束计数的步骤。
根据上述方法,可以降低电子设备的计数器装置的功耗。
另外,为解决上述课题,本发明的电子设备的驱动方法为,该电子设备具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路以及利用垂直基准信号和时钟信号生成多个定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述垂直基准信号为基准计数上述时钟信号的时钟数的计数器装置以及根据上述计数器装置的计数输出生成上述多个定时信号的信号发生电路,该驱动方法的特征在于,包括:上述定时信号生成装置在任意的基准信号被输入后到下一基准信号被输入之前的期间内使计数器装置停止计数动作或结束计数动作的步骤。
根据上述方法,可以降低电子设备的计数器装置的功耗。
另外,为解决上述课题,本发明的电子设备的驱动方法为,该电子设备具有呈阵列状配置的电子元件、用于驱动该电子元件的驱动电路以及利用基准信号生成定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述基准信号为基准进行计数动作的计数器装置以及根据上述计数器装置的计数输出生成上述定时信号的信号发生电路,上述计数器装置的位数少于用二进制数表示上述基准信号的1个周期与计数器装置计数的信号的1个周期之比的数值所需的位数,该驱动方法的特征在于,包括:当上述计数器装置的计数器超出计数范围时,对信号发生电路输出控制信号使得不参照计数器装置的计数器所计数的信号数的步骤。
根据上述方法,可以降低电子设备的计数器装置的功耗。
附图说明
图1是示意地表示本发明的实施方式的定时信号生成装置(TG)的结构的电路框图。
图2(a)是本发明的实施方式的定时信号生成装置的水平方向的时序图。
图2(b)是本发明的实施方式的定时信号生成装置的垂直方向的时序图。
图3是示意地表示本发明的实施方式的有源矩阵型液晶显示装置的一个示例的概略结构的图。
图4是示意地表示现有技术的有源矩阵型液晶显示装置的一个示例的概略结构的图。
图5是示意地表示现有技术的定时信号生成装置的结构的电路框图。
图6(a)是现有技术的定时信号生成装置的水平方向的时序图。
图6(b)是现有技术的定时信号生成装置的垂直方向的时序图。
具体实施方式
[实施方式1]
下面,根据图1至图3,说明本发明的一个实施方式。
图3是示意地表示本发明实施方式的有源矩阵型液晶显示装置的一个示例的概略结构的图。如该图所示,液晶显示装置(液晶模块)100具备定时信号生成装置(定时发生器;以下,称之为“TG”)10、电源电路11、液晶显示控制电路(以下,称之为“LCDC”)12、视频电路13、驱动器电路14和像素阵列15。
像素阵列15是在基板上呈矩阵状配置了用于显示的像素电极和对该像素电极施加电压的TFT晶体管的液晶显示面板,其具有图像显示元件的功能。驱动器电路14具有源极驱动器(水平驱动电路)14a和栅极驱动器(垂直驱动电路)14b。
例如,源极驱动器14a被配置在像素阵列15的上边,栅极驱动器14b被配置在像素阵列15的左边。在源极驱动器14a中,对水平方向上逐行锁存的显示数据进行D/A转换,生成灰度电压,并自上而下地依次将该灰度电压逐行写入像素阵列15的像素电极。由此,对每一个像素的像素电极和共用电极之间施加电压,根据施加电压值来控制上述电极之间的液晶透光度从而进行显示。
另外,电源电路11是对视频电路13、驱动器电路14和像素阵列15供给电源的电路。LCDC12对TG10输出基准信号(水平基准信号(以下,称之为“HSYNC信号”)及垂直基准信号(以下,称之为“VSYNC信号”))和时钟信号(以下,称之为“CLK信号”),并且,对视频电路13数字视频信号。
TG10根据上述基准信号生成各种定时信号并供给到视频电路13或驱动器电路14。作为上述定时信号,例如,可以举出:源极驱动器14a的移位开始信号(以下,称之为“SSP信号”)、源极驱动器14a的扫描方向转换信号(以下,称之为“LR信号”);栅极驱动器14b的总线选择信号用的移位时钟信号(以下,称之为“GCK信号”);栅极驱动器的总线选择信号幅度控制信号(以下,称之为“PWC信号”);预充电控制信号(以下,称之为“PCTL信号”);极性选择信号(以下,称之为“FRP信号”);栅极驱动器14b的总线选择开始信号(以下,称之为“GSP信号”);以及栅极驱动器14b的扫描方向转换信号(以下,称之为“UD信号”)。另外,这里所说的FRP信号是用于使COM信号和视频信号发生极性反转的基准信号。
视频电路13对驱动器电路14供给液晶驱动用的模拟视频信号。驱动器电路14根据来自TG10和视频电路13的各种信号对像素阵列15实施驱动。即,栅极驱动器14b根据GSP进行动作并依次选择各液晶像素行,源极驱动器14a根据SSP进行动作并对各液晶像素列依次分配视频信号,将其写入所选择的液晶像素行的液晶像素,从而在像素阵列15中进行图像显示。
接着,对本发明的特征部分、即TG10进行阐述。TG10至少被输入水平基准信号、垂直基准信号和时钟信号,其具有定时信号生成装置的功能,其中,该定时信号生成装置生成定时信号并将其输出到用于驱动呈矩阵状配置的显示像素的水平驱动电路和垂直驱动电路。在本说明书中,以液晶显示元件为例对显示像素进行说明,但并不限于此,只要是矩阵型的显示像素即可广泛适用。另外,关于上述水平基准信号和垂直基准信号,例如,也可以由外部计算机进行供给。
图1是示意地表示TG10的结构的电路框图。如图1所示,TG10具备计数器初始化电路1、水平方向计数器2、垂直方向计数器3和信号发生电路组4、水平计数器停止电路5和垂直计数器停止电路6。
计数器初始化电路1被输入HSYNC信号、VSYNC信号和CLK信号,并分别对水平方向计数器2、垂直方向计数器3、水平计数器停止电路5和垂直计数器停止电路6输出控制信号。
水平方向计数器2被输入CLK信号,计数时钟数并供给到信号发生电路组4的水平译码器(未图示)和水平计数器停止电路5。另外,水平方向计数器2被构成为:在由计数器初始化电路1供给控制信号后,重置计数时钟数。也就是说,由计数器初始化电路1向水平方向计数器2供给的控制信号与HSYNC信号同步,其具有重置计数信号的功能。因此,可以说水平方向计数器2具有根据HSYNC信号对时钟数进行计数的水平方向计数器装置的功能。
垂直方向计数器3被输入CLK信号,计数时钟数并供给到信号发生电路组4的垂直译码器(未图示)和垂直计数器停止电路6。另外,垂直方向计数器3被构成为:在由计数器初始化电路1供给控制信号后,重置计数时钟数。也就是说,由计数器初始化电路1向垂直方向计数器3供给的控制信号与VSYNC信号同步,其具有重置计数信号的功能。因此,可以说垂直方向计数器3具有根据VSYNC信号对时钟数进行计数的垂直方向计数器装置的功能。
水平计数器停止电路5具有下述水平计数器停止装置的功能,即:进行控制,使得水平方向计数器2在HSYNC信号输入后开始计数时钟数,然后,在预定的时间停止计数,并且在下一HSYNC信号输入之前一直停止计数。具体而言,水平计数器停止电路5构成为:根据水平方向计数器2的计数输出,在水平方向计数器2停止计数的预定的定时,使水平方向计数器2停止计数。另外,关于水平计数器停止电路5使水平方向计数器2停止计数的预定的时间(预定的定时),将在下面对其进行阐述。
垂直计数器停止电路6具有下述垂直计数器停止装置的功能,即:进行控制,使得垂直方向计数器3在VSYNC信号输入后开始计数时钟数,然后,在预定的时间停止计数,并且在下一VSYNC信号输入之前一直停止计数。具体而言,垂直计数器停止电路6构成为:根据垂直方向计数器3的计数输出,在垂直方向计数器3停止计数的预定的定时,使垂直方向计数器3停止计数。另外,关于垂直计数器停止电路6使垂直方向计数器3停止计数的预定的时间(预定的定时),将在下面对其进行阐述。
在本实施方式中,水平计数器停止电路5和垂直计数器停止电路6分别设置在水平方向计数器2和垂直方向计数器3的外部,但是,并不限于该结构,例如,也可以分别在水平计数器停止电路5和垂直计数器停止电路6的内部一体化地设置水平方向计数器2和垂直方向计数器3。
信号发生电路组4是根据水平方向计数器2和垂直方向计数器3的计数输出来生成多个定时信号的信号发生电路组,其具有多个用于发生各种控制信号的信号发生电路,其中,该控制信号用于对液晶显示装置100实施驱动。这里,信号发生电路组4具有:SSP电路4a,发生SSP信号;GSP电路4b,发生GSP信号;GCK电路4c,发生GCK信号;FRP电路4d,发生用于使COM信号和视频信号发生极性反转的作为基准信号的FRP信号;LR电路4e,发生LR信号;PWC电路4f,发生PWC信号;PCTL电路4g,发生PCTL信号;以及UD电路4h,发生UD信号。另外,信号发生电路组4所具备的信号发生电路的种类并不限于上述,也可以适当地组合使用现有公知的可用于矩阵型显示装置的信号发生电路。
图2(a)和图2(b)是表示上述TG10中的时序的图,其中,图2(a)是水平方向的时序图,图2(b)是垂直方向的时序图。
首先,对水平方向的时序图进行说明。在图2(a)所示的水平方向的时序图中,表示了HSYNC信号、SSP信号、LR信号、GCK信号、PWC信号、PCTL信号、FRP信号和水平方向计数器2的动作期间。如该图所示,在HSYNC信号成为低电平后,LR信号、GCK信号、PWC信号、PCTL信号、FRP信号就会出现变化点。另外,在HSYNC信号成为低电平、且LR信号、GCK信号、PWC信号、PCTL信号、FRP信号出现变化点之后,SSP信号将会出现变化点。
这里,从输入任意的HSYNC信号到输入下一个新的HSYNC信号的期间是视频信号的1水平扫描期间T1。本实施方式的视频信号的1水平扫描期间T1、即,从HSYNC信号成为低电平到下一HSYNC信号成为低电平的期间,包括水平有效显示期间T2(水平有效显示区域)和水平消隐期间T3,其中,在该水平有效显示期间T2内输出其中含有视频信息的视频信号。LR信号、GCK信号、PWC信号、PCTL信号、FRP信号在水平消隐期间T3内将会出现变化点。另外,在SSP信号出现变化点之后,水平有效显示期间T2开始,因此,在SSP信号波形的上方由箭头所示的期间就成为水平有效显示期间T2。
水平方向计数器2需要对时钟数进行计数,直到信号发生电路组4输出的信号所需的位置为止。在本实施方式中,水平方向计数器2至少需要在HSYNC信号成为低电平后到SSP信号出现变化点之前的期间内对时钟数进行计数。在本实施方式中,水平方向计数器2至少需要在水平消隐期间T3内进行计数。
使水平方向计数器2在无需进行计数的期间内停止计数,由此,可以减小功耗。即,如果由水平计数器停止电路5进行控制,使得在视频信号的1水平扫描期间T1内,在信号发生电路组4生成的所有定时信号出现变化点之后到输入新的HSYNC信号之前的时间内,停止水平方向计数器2的计数的话,那么,就可以减小功耗。
具体而言,如本实施方式所述,TG10被设定为:在输入任意的HSYNC信号之后,视频信号的水平消隐期间T3开始,其后,进入水平有效显示期间T2,在输入下一个HSYNC信号之前,一直持续该水平有效显示期间T2。在这种情况下,由水平计数器停止电路5实施控制,使水平方向计数器2至少在水平消隐期间T3内进行计数,然后,在输入下一个HSYNC信号之前的预定时间内停止计数即可。总之,在一般情况下,就水平计数器停止电路5的功能而言,在输入任意的水平基准信号后,进行控制,使得在视频信号的1水平扫描期间T1内、上述信号发生电路生成的所有定时信号出现变化点的时刻起到输入新的水平基准信号的期间内,存在使上述水平方向计数器装置停止计数的期间即可。
另外,水平方向计数器2至少需要在上述期间内进行计数,当然,也可以在上述期间之外的期间内进行计数。但是,如果水平方向计数器2的计数时间增加,功耗也会随之增加,因此,优选的是,尽可能地缩短水平方向计数器2的计数期间,只在水平消隐期间T3内进行计数。即,优选的是,由水平计数器停止电路5进行控制,使得水平方向计数器2仅在水平消隐期间T3内进行计数,其后,就停止计数。
也可以说,在水平方向计数器2进行计数的期间内,信号发生电路组4在视频信号的1水平扫描期间内生成的所有定时信号出现变化点。
此外,也可以考虑,在信号发生电路组4中,以信号变化点出现在水平消隐期间T3与水平有效显示期间T2的转换定时附近的SSP信号为基准。在这种情况下,信号发生电路组4至少具有用于发生SSP信号的SSP电路4a,在输入任意的水平基准信号后,在上述信号发生电路组生成的所有定时信号中,上述SSP信号出现变化点的定时最迟;水平计数器停止电路5进行控制,使得水平方向计数器2在任意的HSYNC信号输入后,信号发生电路组4的SSP电路4a生成的SSP信号出现变化点的时刻开始到输入新的HSYNC信号之前的时间内停止计数。
在上述说明中,1水平扫描期间T1是从HSYNC信号成为低电平到下一HSYNC信号成为低电平的期间,但是,本发明并不限于此,1水平扫描期间T1也可以是从HSYNC信号成为低电平后再成为高电平到下一HSYNC信号成为低电平后再成为高电平的期间。另外,HSYNC信号也可以是图2(a)所示的HSYNC信号的高电平与低电平反转后的、具有相同的占空比的信号。
接着,对垂直方向的时序图进行说明。在图2(b)所示的垂直方向的时序图中,表示了VSYNC信号、HSYNC信号、SSP信号、GCK信号、PWC信号、GSP信号、PCTL信号、UD信号、垂直有效显示期间T5(垂直有效显示区域)、垂直消隐期间T6、垂直方向计数器3的动作期间。
根据该时序图,从VSYNC信号成为低电平到下一VSYNC信号成为低电平的期间、即1垂直扫描期间T4包括垂直有效显示期间T5(垂直有效显示区域)和垂直消隐期间T6。
如图2(b)所示,SSP信号和PCTL信号在垂直有效显示期间T5内出现变化点。GCK信号和PWC信号主要在垂直有效显示期间T5内出现变化点,但在垂直消隐期间T6内也出现很少的变化点。VSYNC信号成为低电平后,垂直消隐期间T6开始,GSP信号就在该垂直消隐期间T6与垂直有效显示期间T5的转换间隙出现变化点。与GSP信号同样地,在VSYNC信号成为低电平后,垂直消隐期间T6开始,UD信号也在该垂直消隐期间T6与垂直有效显示期间T5的转换间隙出现变化点,但是,UD信号出现变化点的定时要早于GSP信号出现变化点的定时。另外,在垂直消隐期间T6内,为了降低功耗,一般会停止SSP信号等的各种信号,因此,就成为上述的时序图。
即,本实施方式的TG10被设定为:在输入任意的VSYNC信号之后,视频信号的垂直消隐期间T6开始,其后,进入垂直有效显示期间T5,在输入下一个VSYNC信号之前,一直持续该垂直有效显示期间T5。
这里,需要计算出垂直消隐期间T6和垂直有效显示期间T5转换的定时、即,垂直有效显示期间T5的开始位置。因此,垂直方向计数器3至少需要在垂直消隐期间T6内进行计数。如果在垂直方向计数器3计算出垂直有效显示期间T5的开始位置之后停止垂直方向计数器3,就能够降低功耗。
因此,垂直计数器停止电路6进行控制,使得垂直方向计数器3至少在垂直消隐期间T6内进行计数,然后,在下一VSYNC信号输入之前的预定时间停止计数。并且,优选的是,垂直计数器停止电路6进行控制,使得垂直方向计数器3仅在垂直消隐期间T6内进行计数,其后,停止计数。其理由为,这样能够进一步降低功耗。
如上所述,在一般情况下,就垂直计数器停止电路6的功能而言,在输入任意的垂直基准信号后,进行控制,使得在视频信号的1水平扫描期间T1内、上述信号发生电路生成的所有定时信号出现变化点的时刻起到输入新的垂直基准信号之间的期间内,存在使上述垂直方向计数器装置停止计数的期间即可。
此外,也可以考虑,在信号发生电路组4中,以信号变化点出现在垂直消隐期间T6与垂直有效显示期间T5的转换定时附近的GSP信号为基准。在这种情况下,信号发生电路组4至少具有用于发生栅极驱动电路的移位开始信号(GSP)的电路4b;垂直计数器停止电路6进行控制,以使得在任意的VSYNC信号输入后,信号发生电路组4生成的GSP信号出现变化点的时刻开始到输入新的VSYNC信号之前的时间内,上述垂直方向计数器3停止计数。
在上述说明中,1垂直扫描期间T4是从YSYNC信号成为低电平到下一YSYNC信号成为低电平的期间,但是,本发明并不限于此,1垂直扫描期间T4也可以是从YSYNC信号成为低电平后再成为高电平到下一YSYNC信号成为低电平后再成为高电平的期间。另外,YSYNC信号也可以是图2(b)所示的YSYNC信号的高电平与低电平反转后的、具有相同的占空比的信号。
如上所述,本实施方式的TG10和具备该TG10的液晶显示装置100包括这样的计数器停止装置(水平计数器停止电路5、垂直计数器停止电路6):使水平方向计数器2和垂直方向计数器3仅在预定的期间内动作,然后停止动作。由此,可以缩短水平方向计数器2和垂直方向计数器3的动作期间,从而能够相应地降低功耗。
而且,由于能够减少水平方向计数器2和垂直方向计数器3的计数,因此,可以减少由水平方向计数器2和垂直方向计数器3向TG10的配线数量(例如,在进行面板布图设计时)。所以,能够缩小电路面积(边框变小)。
另外,在图1的框图中,还可以由水平计数器停止电路5、垂直计数器停止电路6向信号发生电路组4设置配线。
此外,由于在信号发生电路组4内进行判断的计数器的位数减少,因此,可以使得信号发生电路组4内的信号变化点位置的检测电路变小。这也能够使得电路面积缩小。
而且,当水平方向计数器2或垂直方向计数器3为同步计数器时,由于位数减少,所以,也能够减小对发送CLK信号的行的负载,从而可望实现低功耗化,并缩小电路面积(边框变小、CLK行缓冲器小型化)。
在本发明中,水平方向计数器和垂直方向计数器可以是同步计数器,也可以是非同步计数器。另外,在本实施方式中,采用了二进制计数器,但是,本发明并不限于此。使用BCD计数器也可以取得相同的效果,但是,优选采用二进制计数器。
另外,在本实施方式中,说明了其中具备水平计数器停止电路5和垂直计数器停止电路6这两者的TG10。但是,为了实现本发明降低功耗的目的,具备水平计数器停止电路5和垂直计数器停止电路6中的至少一者即可。具备水平计数器停止电路5和垂直计数器停止电路6中的任意一者的TG10或显示装置也包含在本发明中。
本发明并不限于上述实施方式,可根据申请时的技术水准进行适当的变化。例如,本发明的定时信号生成装置不仅可适用于矩阵型液晶显示装置,还可适用于下述结构的装置,即:至少输入基准信号,对用于驱动呈矩阵状配置了电子元件的驱动电路输出定时信号。在这种情况下,本发明的定时信号生成装置的结构为,具备:计数器装置,以上述基准信号为基准进行计数动作;信号发生电路,根据上述计数器装置的计数输出,生成上述定时信号;以及计数器停止装置,在输入任意的基准信号后到输入下一基准信号之前的期间内使上述计数器装置停止计数动作。
另外,在本说明书中,所述“阵列状”是指被配置为1列的形状和呈矩阵状配置的形状。
此外,下述定时信号生成装置也包含在本发明内,即:至少输入时钟信号和水平基准信号,对用于驱动呈矩阵状配置了电子元件的水平驱动电路输出定时信号这样的定时信号生成装置。在这种情况下,本发明的定时信号生成装置的结构为,具备:水平方向计数器装置,以上述水平基准信号为基准对时钟信号进行计数;信号发生电路,根据上述水平方向计数器装置的计数输出,生成上述定时信号;以及水平计数器停止装置,在输入任意的水平基准信号到输入下一水平基准信号之前的期间内使上述水平方向计数器装置停止计数动作。
另外,下述定时信号生成装置也包含在本发明内,即:至少输入水平基准信号和垂直基准信号,对用于驱动呈矩阵状配置的电子元件的垂直驱动电路输出定时信号这样的定时信号生成装置。在这种情况下,本发明的定时信号生成装置的结构为,具备:垂直方向计数器装置,以上述垂直基准信号为基准对时钟信号进行计数;信号发生电路,根据上述垂直方向计数器装置的计数输出,生成上述定时信号;以及垂直计数器停止装置,在输入任意的垂直基准信号到输入下一垂直基准信号之前的期间内使上述垂直方向计数器装置停止计数动作。
此外,具备组合了上述技术的结构的定时信号生成装置、即,至少输入水平基准信号、垂直基准信号和时钟信号,对用于驱动呈矩阵状配置的电子元件的水平驱动电路和垂直驱动电路输出定时信号这样的定时信号生成装置也包含在本发明内。在这种情况下,本发明的定时信号生成装置的结构为,具备:水平方向计数器装置,以上述水平基准信号为基准对时钟信号进行计数;垂直方向计数器装置,以上述垂直基准信号为基准对时钟信号进行计数;信号发生电路,根据上述垂直方向计数器装置的计数输出,生成上述定时信号;水平计数器停止装置,在输入任意的水平基准信号后到输入下一水平基准信号之前的期间内使上述水平方向计数器装置停止计数动作;以及垂直计数器停止装置,在输入任意的垂直基准信号到输入下一垂直基准信号之前的期间内使上述垂直方向计数器装置停止计数动作。
进而,也可以是这样的定时信号生成装置,即:输入时钟信号和垂直基准信号,对用于驱动呈矩阵状配置的电子元件的驱动电路输出定时信号这样的定时信号生成装置。在这种情况下,本发明的定时信号生成装置的结构为,具备:垂直计数器装置,以上述垂直基准信号为基准对上述时钟信号的时钟数进行计数;信号发生电路,根据上述垂直计数器装置的计数输出,生成上述定时信号;以及垂直计数器停止装置,在输入任意的基准信号到输入下一基准信号之前的期间内使上述垂直计数器装置停止计数动作。
另外,也可以对上述定时信号生成装置进行控制,使得在输入上述水平基准信号后,上述水平方向计数器装置开始进行计数动作,在生成定时信号的变化点后,由水平计数器停止装置停止上述水平方向计数器装置的计数动作,并在下一水平基准信号输入之前一直停止计数动作。
也可以对上述定时信号生成装置进行控制,使得在输入上述垂直基准信号后,上述垂直方向计数器装置开始进行计数动作,在定时信号的变化点生成后,由垂直计数器停止装置停止上述垂直方向计数器装置的计数动作,并在下一垂直基准信号输入之前一直停止计数动作。
[实施方式2]
以下,说明本发明的另一个实施方式。在本实施方式中,对具有和上述实施方式1中的结构要素相同功能的结构要素赋予相同的标号并省略其说明。另外,在本实施方式中,对不同于上述实施方式1的地方进行说明。
在上述实施方式1中,通过使水平方向计数器2和垂直方向计数器3在预定时间停止动作来谋求降低功耗。在这种情况下,由于水平方向计数器2和垂直方向计数器3在停止动作期间内不进行计数,因此,可以仅在停止动作的期间内使用位数更少的计数器。
因此,在本实施方式中,通过使水平方向计数器2′和垂直方向计数器3′在预定时间停止动作来谋求降低功耗,并仅在停止动作的期间内减少水平方向计数器2′及垂直方向计数器3′的计数器的位数,下面,将对此进行阐述。另外,在本实施方式中,除上述水平方向计数器2′及垂直方向计数器3′之外,其他结构要素和上述实施方式1相同。为便于理解,将以VGA图像的显示为例进行说明。
在有源矩阵型液晶显示装置中,在显示VESA标准的VGA图像时,其中也包括消隐期间的图像区域为:点时钟25.175MHz,800点(水平方向)×525行(垂直方向)。在以二进制数来表示上述800、525时,分别需要10位的位数。另外,有效显示期间为640点(水平方向)×480行(垂直方向)。
如上所述,TG10的水平方向计数器2和垂直方向计数器3需要进行计数,直到信号发生电路组4输出的各定时信号所需的位置(主要为变化点)为止。
在此,对现有技术中的液晶显示装置的水平方向计数器和垂直方向计数器进行说明。就水平方向而言,如图6(a)所示,在HSYNC信号成为低电平后,在下一HSYNC信号成为低电平前不久,GCK信号和FRP信号出现变化点。上述信号一般存在于消隐期间内,因此,在GCK信号和FRP信号中出现变化点的位置为641以上800以下的位置。所以,现有技术的液晶显示装置的水平方向计数器需要10位的位数。
就垂直方向而言,如上所述,为降低功耗,考虑在垂直消隐期间T9内停止SSP信号。如图6(b)所示,不再输出SSP信号的位置(不再出现变化点的位置)为:在VSYNC信号成为低电平后,在下一VSYNC信号成为低电平前不久。在此,为检测出垂直消隐期间T96的开始位置,必须对有效显示区域的水平行数进行计数,因此,垂直方向计数器需要进行481以上525以下的计数。所以,现有技术的液晶显示装置的垂直方向计数器需要9位或10位。
接着,说明本实施方式的液晶显示装置。在本实施方式中,与现有技术同样地,如图(a)所示,就水平方向而言,在HSYNC信号一旦由低电平成为高电平后,GCK信号、FRP信号等信号就会立即出现变化点。并且,SSP信号出现变化点的定时最迟。
上述信号的变化点出现位置一般在消隐期间T3内,当计数到最大160时,所有信号都将出现变化点。因此,在现有技术中需要10位的计数器,但是,本实施方式的水平方向计数器2′使用至少8位的计数器即可。另外,水平方向计数器2′在其计数器超出计数范围时停止计数,并在HSYNC信号再次成为低电平之前持续停止动作。TG10在此期间输出的信号成为不变信号。
就垂直方向而言,与上述同样地,在VSYNC信号成为低电平后,垂直消隐期间T6开始,此后,垂直有效显示期间T5(有效显示区域)一直持续到下一VSYNC信号成为低电平为止。在现有技术的液晶显示装置中,垂直方向计数器用于计算出垂直消隐期间T6的开始位置,而在本实施方式中,垂直方向计数器用于计算出垂直有效显示期间T5的开始位置。在这种情况下,垂直方向计数器3′至少在垂直消隐期间T6内计数45即可,使用至少6位的计数器。
总之,水平方向计数器2使用其位数比下述位数更小的计数器即可,即:用二进制数表示1水平扫描期间T1与时钟信号的一个周期之比的数值所需的位数。并且,更为优选的是,水平方向计数器2使用其位数大于或等于以二进制数表示水平消隐期间T3所需的位数的计数器。
另外,如本发明实施方式所述,设定为:在输入任意的HSYNC信号之后,视频信号的水平消隐期间T3开始,其后,进入水平有效显示期间T2,在输入下一个HSYNC信号之前,一直持续该水平有效显示期间T2。在上述情况下,优选的是,水平计数器停止电路5在上述水平消隐期间T3经过后到水平方向计数器2的计数器超出计数范围之前的预定时间使水平方向计数器2的计数器停止动作,或者,在上述水平消隐期间T3经过后,当水平方向计数器2的计数器超出计数范围时,使水平方向计数器2的计数器停止动作。例如,作为水平计数器停止电路5的最简单的结构,可以举出下述结构,即:当水平方向计数器2的计数器超出计数范围时就使水平方向计数器2的计数器停止动作。另外,还可以举出下述结构,即:在上述水平消隐期间T3经过后,在数时钟后使水平方向计数器2的计数器停止计数的结构;当水平方向计数器2超出计数范围而结束计数动作时,信号发生电路组就不再参照水平方向计数器2的计数值的结构。另外,出于降低功耗的考虑,更为优选的是,在水平消隐期间T3经过时,与此同时地使计数器停止计数动作。
此外,垂直方向计数器3使用其位数比下述位数更小的计数器即可,即:用二进制数表示1垂直扫描期间T4与水平扫描期间T1之比的数值所需的位数。但更为优选的是,垂直方向计数器3使用其位数大于或等于上述以二进制数表示垂直消隐期间T6与水平扫描期间T1之比的数值所需的位数的计数器。
另外,如本发明实施方式所述,设定为:在输入任意的VSYNC信号之后,视频信号的垂直消隐期间T6开始,其后,进入垂直有效显示期间T5,在输入下一个VSYNC信号之前,一直持续该垂直有效显示期间T5。在上述情况下,优选的是,垂直计数器停止电路6在上述垂直消隐期间T6经过后到垂直方向计数器3的计数器超出计数范围之前的预定时间使垂直方向计数器3的计数器停止动作,或者,在上述垂直消隐期间T6经过后,当垂直方向计数器3的计数器超出计数范围时,使垂直方向计数器3的计数器停止动作。例如,作为垂直计数器停止电路6的最简单的结构,可以举出下述结构,即:当垂直方向计数器3的计数器超出计数范围时就使垂直方向计数器3的计数器停止动作。另外,还可以举出下述结构,即:在上述水平消隐期间T3经过数时钟后使计数器停止计数的结构。另外,出于降低功耗的考虑,更为优选的是,在水平消隐期间T3经过时,与此同时地使计数器停止计数动作。
如上所述,本实施方式的定时信号生成装置具备:用于使水平方向计数器和垂直方向计数器在预定时间停止动作的计数器停止装置,以及用于减少计数器的位数的水平方向计数器和垂直方向计数器。
因此,由于水平方向计数器和垂直方向计数器的位数减少而导致电路规模变小,所以,除上述第1实施方式的效果之外,还可取得这样的效果,即:功耗降低,而且,电路面积缩小(边框变小)。
另外,在具备用于减少位数的水平方向计数器2和/或垂直方向计数器3的情况下,可以变形为下述结构,即:当计数动作结束时,信号发生电路组不参照垂直方向计数器3的计数值。即使进行上述变形,但是,由于已经终止了计数,所以,较之于计数器进行持续动作的结构,可望取得这样的效果,即:实现低功耗化,且电路面积缩小(边框变小)。此外,信号发生电路组4不会进行错误的动作。
在上述说明中,以VGA显示的情形为例进行了阐述,但是,本发明并不限于VGA显示,在进行更大的图像格式(例如,SVGA、XGA等)的显示时能取得更佳的效果,特别是在进行原创图像格式(original image format)显示时,由于像素数量多,水平消隐期间和垂直消隐期间较短,所以,其效果非常显著。
另外,在本实施方式中,以水平方向计数器和垂直方向计数器的两者均为位数较少的计数器的情形为例进行了说明,但是,本发明并不限于上述结构。即,为了实现功耗降低和电路面积缩小的目的,水平方向计数器和垂直方向计数器中的至少一者是位数较少的计数器即可,该实施方式也包含在本发明的范围内。
最后,具备上述本发明的定时信号生成装置的矩阵型显示装置也包含在本发明的范围内。作为矩阵型显示装置,除上述有源矩阵型液晶显示装置外,例如,还可以举出DMD、EL、FED、LED、PDP、荧光显示管等。
此外,上述定时信号生成装置可以是IC芯片。也可以在形成有图像显示元件的基板上,一并形成上述定时信号生成装置。特别优选在形成有图像显示元件的基板上一并形成上述定时信号生成装置的有源矩阵型液晶显示装置。
本发明并不限于上述实施方式,可以根据本发明申请时的技术水准,进行适当的变化。
另外,具备定时信号生成装置的矩阵型显示装置的驱动方法也包含在本发明的范围内。例如,作为其中具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路以及使用基准信号生成定时信号并输出到该驱动电路的定时信号生成装置的电子设备的驱动方法,可以举出其中包括下述步骤的方法,即:上述定时信号生成装置在任意的基准信号被输入后到下一基准信号被输入之前的期间内使计数器装置停止计数或结束计数这样的步骤。上述定时信号生成装置具有:计数器装置,以上述基准信号为基准进行计数动作;以及信号发生电路,按照上述计数器装置的计数输出,生成上述定时信号。
这里,“结束计数”是指,当计数器超出计数范围时,输出表示超出计数范围的脉冲,使信号发生电路不参照计数器。
另外,下述方法也包含在本发明的范围内,即,一种具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路、以及使用水平基准信号和时钟信号生成定时信号并输出到该驱动电路的定时信号生成装置的电子设备的驱动方法,该驱动方法包括上述定时信号生成装置在任意的水平基准信号被输入后到下一水平基准信号被输入之前的期间内使水平方向计数器装置停止计数动作或结束计数动作的步骤。其中,上述定时信号生成装置具有:水平方向计数器装置,以上述水平基准信号为基准对上述时钟信号的时钟数进行计数;以及信号发生电路,按照上述水平方向计数器装置的计数输出,生成上述多个定时信号。
另外,也可以是下述的方法,即,一种具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路、以及使用垂直基准信号和水平基准信号生成定时信号并输出到该驱动电路的定时信号生成装置的电子设备的驱动方法,该驱动方法包括上述定时信号生成装置在任意的垂直基准信号被输入后到下一垂直基准信号被输入之前的期间内使垂直方向计数器装置停止计数动作或结束计数动作的步骤。其中,上述定时信号生成装置具有:垂直方向计数器装置,以上述垂直基准信号为基准对上述水平基准的脉冲数进行计数;以及信号发生电路,按照上述垂直方向计数器装置的计数输出,生成上述多个定时信号。
此外,也可以对上述技术进行组合。也就是说,下述方法也包含在本发明的范围内,即,一种具有呈矩阵状配置的电子元件、用于驱动该电子元件的垂直驱动电路和水平驱动电路、以及根据水平基准信号和垂直基准信号生成多个定时信号并输出到上述垂直驱动电路和水平驱动电路的定时信号生成装置的电子设备的驱动方法,该驱动方法包括:上述定时信号生成装置对水平方向计数器装置进行控制,使得在输入上述水平基准信号后开始计数时钟数,此后停止计数或结束计数,并且到下一基准信号输入之前一直停止或结束计数的步骤;以及上述定时信号生成装置对垂直方向计数器装置进行控制,使得在输入上述垂直基准信号后开始计数时钟数,此后停止计数或结束计数,并且到下一基准信号输入之前一直停止或结束计数的步骤。其中,上述定时信号生成装置具有:水平方向计数器装置,根据水平基准信号对时钟数进行计数;以及垂直方向计数器装置,根据垂直基准信号对时钟数进行计数。
进而,也可以是下述的方法,即,一种具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路、以及使用垂直基准信号和时钟信号生成多个定时信号并输出到该驱动电路的定时信号生成装置的电子设备的驱动方法,该驱动方法包括上述定时信号生成装置在任意的基准信号被输入后到下一基准信号被输入之前的期间内使计数器装置停止计数动作或结束计数动作的步骤。其中,上述定时信号生成装置具有:计数器装置,以上述垂直基准信号为基准对上述时钟信号的时钟数进行计数;以及信号发生电路,按照上述计数器装置的计数输出,生成上述多个定时信号。
另外,下述方法也包含在本发明的范围内,即,一种具有呈阵列状配置的电子元件、用于驱动该电子元件的驱动电路、以及使用基准信号生成定时信号并输出到该驱动电路的定时信号生成装置的电子设备的驱动方法,该驱动方法包括:以小于用二进制数表示上述基准信号的1个周期与计数器装置计数的信号的1个周期之比的数值所需位数的位数来形成上述计数器装置,当上述计数器装置的计数器超出计数范围时,对信号发生电路输出控制信号使得不参照计数器装置计数的信号数。
在上述的实施方式中,举例说明了呈矩阵状配置像素的有源型显示装置,但是,本发明也可以适用于呈阵列状配置电子元件的其他电子设备。即,可以适用于显示元件被配置为1列或呈矩阵状配置的荧光显示管、感光元件被配置为1列或呈矩阵状配置的扫描器、图像处理IC、指纹认证装置等。另外,本发明也可以适用于采用显示装置的显示元件的结构并将显示元件用作图像接收元件的摄像装置。在这种情况下,与显示装置时同样地,优选适用于一并形成定时信号生成装置和感光元件的摄像装置。
如上所述,本发明的定时信号生成装置仅在预定时间使水平方向计数器装置和/或垂直方向计数器装置进行计数动作,其后停止计数动作。因此,由于存在水平方向计数器装置和/或垂直方向计数器装置的动作停止期间,所以,能够取得可降低功耗的效果。
另外,根据使用了本发明的定时信号生成装置的电子设备或矩阵型显示装置,能够提供一种计数器装置功耗降低的电子设备或矩阵型显示装置或图像接收装置。
本发明不限于上述实施方式,可在权利要求范围内实施各种变更。即,通过组合在权利要求范围适当变更的技术手段所得到的实施方式也包含在本发明的技术范围内。
[工业可利用性]
如上所述,本发明适用于采用了液晶、PDP、有机EL、LED、DMD等的各种显示元件的矩阵型显示装置,此外,还适用于显示元件被配置为1列或呈矩阵状配置的荧光显示管、感光元件被配置为1列或呈矩阵状配置的扫描器等的、呈阵列状配置电子元件的所有电子设备。在上述情况下,均能实现功耗的降低。另外,本发明还具有广泛的工业可利用性。
Claims (33)
1.一种定时信号生成装置,至少被输入基准信号,对用于驱动呈阵列状配置了电子元件的驱动电路输出定时信号,其特征在于,具备:
计数器装置,以上述基准信号为基准进行计数动作;
信号发生电路,根据上述计数器装置的计数输出,生成上述定时信号;以及
计数器停止装置,在输入任意的基准信号后到输入下一基准信号之前的期间内使上述计数器装置停止计数动作。
2.一种定时信号生成装置,至少被输入时钟信号和水平基准信号,对用于驱动呈矩阵状配置了电子元件的水平驱动电路输出定时信号,其特征在于,具备:
水平方向计数器装置,以上述水平基准信号为基准对时钟信号进行计数;
信号发生电路,根据上述水平方向计数器装置的计数输出,生成上述定时信号;以及
水平计数器停止装置,在输入任意的水平基准信号后到输入下一水平基准信号之前的期间内使上述水平方向计数器装置停止计数动作。
3.一种定时信号生成装置,至少被输入水平基准信号和垂直基准信号,对用于驱动呈矩阵状配置了电子元件的垂直驱动电路输出定时信号,其特征在于,具备:
垂直方向计数器装置,以上述垂直基准信号为基准对上述水平基准信号的脉冲数进行计数;
信号发生电路,根据上述垂直方向计数器装置的计数输出,生成上述定时信号;以及
垂直计数器停止装置,在输入任意的垂直基准信号后到输入下一垂直基准信号之前的期间内使上述垂直方向计数器装置停止计数动作。
4.一种定时信号生成装置,至少被输入水平基准信号、垂直基准信号和时钟信号,对用于驱动呈矩阵状配置了电子元件的水平驱动电路和垂直驱动电路输出定时信号,其特征在于,
上述定时信号生成装置具备:水平方向计数器装置,以水平基准信号为基准对时钟信号的时钟数进行计数;垂直方向计数器装置,以垂直基准信号为基准对上述水平基准信号的脉冲数进行计数;信号发生电路,根据水平方向计数器装置和上述垂直方向计数器装置的计数输出生成定时信号,
上述定时信号生成装置还具备:水平计数器停止装置,在输入任意的水平基准信号后到输入下一水平基准信号之前的期间内使水平方向计数器装置停止计数动作;以及垂直计数器停止装置,在输入任意的垂直基准信号后到输入下一垂直基准信号之前的期间内使垂直方向计数器装置停止计数动作。
5.一种定时信号生成装置,被输入时钟信号和垂直基准信号,对用于驱动呈矩阵状配置了电子元件的驱动电路输出定时信号,其特征在于,具备:
垂直计数器装置,以上述垂直基准信号为基准对上述时钟信号的时钟数进行计数;
信号发生电路,根据上述垂直计数器装置的计数输出,生成上述定时信号;以及
垂直计数器停止装置,在输入任意的基准信号后到输入下一基准信号之前的期间内使垂直计数器装置停止计数动作。
6.根据权利要求2或4所述的定时信号生成装置,其特征在于:
上述定时信号生成装置包括控制部,在输入上述水平基准信号后,使上述水平方向计数器装置开始计数动作,在定时信号的变化点生成后,由水平计数器停止装置停止上述水平方向计数器装置的计数动作,并在输入下一水平基准信号之前一直停止计数动作。
7.根据权利要求3至5中的任一项所述的定时信号生成装置,其特征在于:
上述定时信号生成装置包括控制部,在输入上述垂直基准信号后,使上述垂直方向计数器装置开始计数动作,在定时信号的变化点生成后,由垂直计数器停止装置停止上述垂直方向计数器装置的计数动作,并在下一垂直基准信号输入之前一直停止计数动作。
8.根据权利要求2或4所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
在上述水平方向计数器装置进行计数的期间内,上述信号发生电路使得在视频信号的1水平扫描期间内生成的所有定时信号出现变化点。
9.根据权利要求2或4所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
在输入任意的水平基准信号后,上述水平计数器停止装置进行控制,使得由上述信号发生电路在视频信号的1水平扫描期间所生成的全部定时信号出现变化点的时刻起到输入新的水平基准信号之前,存在上述水平方向计数器装置停止计数的期间。
10.根据权利要求3至5的任一项所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
在输入任意的垂直基准信号后,上述垂直计数器停止装置进行控制,使得由上述信号发生电路在视频信号的1垂直扫描期间所生成的全部定时信号出现变化点的时刻起到输入新的垂直基准信号之前,存在上述垂直方向计数器装置停止计数的期间。
11.根据权利要求2或4所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
上述信号发生电路发生多个定时信号,其至少包括发生水平驱动电路的移位开始信号的电路;
在输入任意的水平基准信号后,上述信号发生电路在视频信号的1水平扫描期间所生成的全部定时信号中,上述水平驱动电路的移位开始信号出现变化点的定时最迟;
在输入任意的水平基准信号后,上述水平计数器停止装置进行控制,使得在上述信号发生电路发生的源极驱动电路的移位开始信号出现变化点后到输入新的水平基准信号之前,存在上述水平方向计数器装置停止计数的期间。
12.根据权利要求3至5的任一项所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
上述信号发生电路发生多个定时信号,其至少包括发生垂直驱动电路的移位开始信号的电路;
在输入任意的垂直基准信号后,上述垂直计数器停止装置进行控制,使得在上述信号发生电路生成的垂直驱动电路的移位开始信号出现变化点后到输入新的水平基准信号之前,存在垂直方向计数器装置停止计数的期间。
13.根据权利要求2或4所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
上述定时信号生成装置被设定为,在输入任意的水平基准信号后,视频信号的水平消隐期间开始,其后,进入水平有效显示期间,在输入下一水平基准信号之前,一直持续该水平有效显示期间;
上述水平计数器停止装置进行控制,使得水平方向计数器装置至少在水平消隐期间进行计数,其后,在输入下一水平基准信号之前存在停止计数的期间。
14.根据权利要求3至5的任一项所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
上述定时信号生成装置被设定为,在输入任意的垂直基准信号后,视频信号的垂直消隐期间开始,其后,进入垂直有效显示期间,在输入下一垂直基准信号之前,一直持续该垂直有效显示期间;
上述垂直计数器停止装置进行控制,使得垂直方向计数器装置至少在垂直消隐期间进行计数,其后,在输入下一垂直基准信号之前存在停止计数的期间。
15.根据权利要求2或4所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
上述定时信号生成装置被设定为,在输入任意的水平基准信号后,视频信号的水平消隐期间开始,其后,进入水平有效显示期间,在输入下一水平基准信号之前,一直持续该水平有效显示期间;
上述水平计数器停止装置进行控制,使得水平方向计数器装置仅在水平消隐期间进行计数,其后,在输入下一水平基准信号之前停止计数。
16.根据权利要求3至5的任一项所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
上述定时信号生成装置被设定为,在输入任意的水平基准信号后,视频信号的水平消隐期间开始,其后,进入水平有效显示期间,在输入下一水平基准信号之前,一直持续该水平有效显示期间;
上述水平计数器停止装置进行控制,使得水平方向计数器装置仅在水平消隐期间进行计数,其后,在输入下一水平基准信号之前停止计数。
17.一种定时信号生成装置,至少被输入基准信号,对用于驱动呈阵列状配置了电子元件的驱动电路输出定时信号,其特征在于,
具备:计数器装置,以上述基准信号为基准进行计数动作;以及信号发生电路,根据上述计数器装置的计数输出,生成上述定时信号,
其中,上述计数器装置的位数少于用二进制数表示上述基准信号的1个周期与计数器装置计数的信号的1个周期之比的数值所需的位数。
18.一种定时信号生成装置,至少被输入基准信号,对用于驱动呈矩阵状配置了电子元件的驱动电路输出定时信号,其特征在于,
具备:计数器装置,以上述基准信号为基准进行计数动作;以及信号发生电路,根据上述计数器装置的计数输出,生成上述定时信号,
其中,上述计数器装置的位数少于用二进制数表示上述基准信号的1个周期与计数器装置计数的信号的1个周期之比的数值所需的位数。
19.根据权利要求2或4所述的定时信号生成装置,其特征在于:
上述水平方向计数器装置使用了其位数少于用二进制数表示1水平扫描期间与时钟信号的周期之比的数值所需的位数的计数器。
20.根据权利要求3或4所述的定时信号生成装置,其特征在于:
上述垂直方向计数器装置使用了其位数少于用二进制数表示1垂直扫描期间与水平扫描期间之比的数值所需的位数的计数器。
21.根据权利要求5所述的定时信号生成装置,其特征在于:
上述垂直方向计数器装置使用了其位数少于用二进制数表示1垂直扫描期间与时钟信号的1个周期之比的数值所需的位数的计数器。
22.根据权利要求19所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
上述定时信号生成装置被设定为,在输入任意的水平基准信号后,视频信号的水平消隐期间开始,其后,进入水平有效显示期间,在输入下一水平基准信号之前,一直持续该水平有效显示期间;
上述水平计数器停止装置,在上述水平消隐期间结束的时刻起到上述水平方向计数器装置的计数器超出计数范围之前的期间内,使水平方向计数器装置的计数器停止计数。
23.根据权利要求20或21所述的定时信号生成装置,其特征在于:
上述呈矩阵状配置的电子元件是呈矩阵状配置的显示像素;
上述定时信号生成装置被设定为,在输入任意的垂直基准信号后,视频信号的垂直消隐期间开始,其后,进入垂直有效显示期间,在输入下一垂直基准信号之前,一直持续该垂直有效显示期间;
上述垂直计数器停止装置,在上述垂直消隐期间结束的时刻起到上述垂直方向计数器装置的计数器超出计数范围之前的期间内,使垂直方向计数器装置的计数器停止计数。
24.一种电子设备,其特征在于,具备权利要求1至7、17至21中的任一项所述的定时信号生成装置。
25.一种显示装置,其特征在于,具备权利要求8至16、22、23中的任一项所述的定时信号生成装置。
26.根据权利要求25所述的显示装置,其特征在于:
在形成有图像显示元件的基板上,一并形成有上述定时信号生成装置。
27.一种图像接收装置,其特征在于:
具备权利要求8至16、22、23中的任一项所述的定时信号生成装置;
在形成有图像接收元件的基板上,一并形成有上述定时信号生成装置。
28.一种电子设备的驱动方法,该电子设备具有呈阵列状配置的电子元件、用于驱动该电子元件的驱动电路以及利用基准信号生成定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述基准信号为基准进行计数动作的计数器装置以及根据上述计数器装置的计数输出生成上述定时信号的信号发生电路,该驱动方法的特征在于,包括:
上述定时信号生成装置在任意的基准信号被输入后到下一基准信号被输入之前的期间内使计数器装置停止计数或结束计数的步骤。
29.一种电子设备的驱动方法,该电子设备具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路以及利用水平基准信号和时钟信号生成定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述水平基准信号为基准对上述时钟信号的时钟数进行计数的水平方向计数器装置以及根据上述水平方向计数器装置的计数输出生成上述多个定时信号的信号发生电路,该驱动方法的特征在于,包括:
上述定时信号生成装置在任意的水平基准信号被输入后到下一水平基准信号被输入之前的期间内使水平方向计数器装置停止计数动作或结束计数动作的步骤。
30.一种电子设备的驱动方法,该电子设备具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路以及利用垂直基准信号和水平基准信号生成定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述垂直基准信号为基准对上述水平基准信号的脉冲数进行计数的垂直方向计数器装置以及根据上述垂直方向计数器装置的计数输出生成上述多个定时信号的信号发生电路,该驱动方法的特征在于,包括:
上述定时信号生成装置在任意的垂直基准信号被输入后到下一垂直基准信号被输入之前的期间内使垂直方向计数器装置停止计数动作或结束计数动作的步骤。
31.一种电子设备的驱动方法,该电子设备具有呈矩阵状配置的电子元件、用于驱动该电子元件的垂直驱动电路和水平驱动电路、以及根据水平基准信号和垂直基准信号生成多个定时信号并将其输出到上述垂直驱动电路和水平驱动电路的定时信号生成装置,该定时信号生成装置具备根据水平基准信号对时钟数进行计数的水平方向计数器装置以及根据垂直基准信号对时钟数进行计数的垂直方向计数器装置,该驱动方法的特征在于,包括:
上述定时信号生成装置对上述水平方向计数器装置进行控制,使得在输入上述水平基准信号后开始计数时钟数,此后停止计数或结束计数,并且到下一基准信号输入之前一直停止或结束计数的步骤;以及
上述定时信号生成装置对上述垂直方向计数器装置进行控制,使得在输入上述垂直基准信号后开始计数时钟数,此后停止计数或结束计数,并且到下一基准信号输入之前一直停止或结束计数的步骤。
32.一种电子设备的驱动方法,该电子设备具有呈矩阵状配置的电子元件、用于驱动该电子元件的驱动电路以及利用垂直基准信号和时钟信号生成多个定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述垂直基准信号为基准对上述时钟信号的时钟数进行计数的计数器装置以及根据上述计数器装置的计数输出生成上述多个定时信号的信号发生电路,该驱动方法的特征在于,包括:
上述定时信号生成装置在任意的基准信号被输入后到下一基准信号被输入之前的期间内使计数器装置停止计数动作或结束计数动作的步骤。
33.一种电子设备的驱动方法,该电子设备具有呈阵列状配置的电子元件、用于驱动该电子元件的驱动电路以及利用基准信号生成定时信号并将其输出到上述驱动电路的定时信号生成装置,该定时信号生成装置具备以上述基准信号为基准进行计数动作的计数器装置以及根据上述计数器装置的计数输出生成上述定时信号的信号发生电路,上述计数器装置的位数少于用二进制数表示上述基准信号的1个周期与计数器装置计数的信号的1个周期之比的数值所需的位数,该驱动方法的特征在于,包括:
当上述计数器装置的计数器超出计数范围时,对信号发生电路输出控制信号使得不参照计数器装置的计数器所计数的信号数的步骤。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004288566 | 2004-09-30 | ||
JP288566/2004 | 2004-09-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101031953A true CN101031953A (zh) | 2007-09-05 |
CN100555396C CN100555396C (zh) | 2009-10-28 |
Family
ID=36118989
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2005800329145A Expired - Fee Related CN100555396C (zh) | 2004-09-30 | 2005-09-28 | 定时信号生成电路、电子设备、显示装置、图像接收装置和驱动方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20090201274A1 (zh) |
JP (1) | JP4668202B2 (zh) |
CN (1) | CN100555396C (zh) |
WO (1) | WO2006035843A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102270423A (zh) * | 2010-06-01 | 2011-12-07 | 三星电子株式会社 | 模式转换方法、显示驱动集成电路和图像处理系统 |
CN101789222B (zh) * | 2009-01-22 | 2012-05-23 | 联咏科技股份有限公司 | 用数据使能信号控制显示器时序的方法及时序控制电路 |
CN112750401A (zh) * | 2018-11-12 | 2021-05-04 | 成都晶砂科技有限公司 | 显示驱动装置及方法 |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7916135B2 (en) * | 2005-03-08 | 2011-03-29 | Au Optronics Corporation | Timing controller and method of generating timing signals |
KR20100077325A (ko) * | 2008-12-29 | 2010-07-08 | 삼성전자주식회사 | 바이어스 제어 회로, 소스 드라이버 및 액정 디스플레이 장치 |
WO2011046044A1 (ja) * | 2009-10-13 | 2011-04-21 | 学校法人 東洋大学 | 信号線駆動回路 |
KR20110124039A (ko) * | 2010-05-10 | 2011-11-16 | 삼성전자주식회사 | 표시 패널을 구동하기 위한 데이터 드라이버 및 이를 구비하는 디스플레이 장치 |
CN102906805A (zh) * | 2010-05-21 | 2013-01-30 | 夏普株式会社 | 显示装置及其驱动方法、以及显示系统 |
TWI509451B (zh) * | 2013-11-15 | 2015-11-21 | Inst Information Industry | 用電建議裝置、方法及其電腦程式產品 |
US11790831B2 (en) | 2019-03-29 | 2023-10-17 | Creeled, Inc. | Active control of light emitting diodes and light emitting diode displays |
US11694601B2 (en) | 2019-03-29 | 2023-07-04 | Creeled, Inc. | Active control of light emitting diodes and light emitting diode displays |
US20210043821A1 (en) * | 2019-03-29 | 2021-02-11 | Cree, Inc. | Active control of light emitting diodes and light emitting diode displays |
US11727857B2 (en) | 2019-03-29 | 2023-08-15 | Creeled, Inc. | Active control of light emitting diodes and light emitting diode displays |
US11776460B2 (en) | 2019-03-29 | 2023-10-03 | Creeled, Inc. | Active control of light emitting diodes and light emitting diode displays |
KR102699977B1 (ko) * | 2020-03-11 | 2024-08-30 | 크리엘이디, 인크. | 발광 다이오드들 및 발광 다이오드 디스플레이들의 능동 제어 |
US11695102B2 (en) | 2020-06-19 | 2023-07-04 | Creeled, Inc. | Active electrical elements with light-emitting diodes |
US12014673B2 (en) | 2022-02-07 | 2024-06-18 | Creeled, Inc. | Light-emitting diodes with mixed clock domain signaling |
US12014677B1 (en) | 2023-04-10 | 2024-06-18 | Creeled, Inc. | Light-emitting diode packages with transformation and shifting of pulse width modulation signals and related methods |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5321517A (en) * | 1976-08-12 | 1978-02-28 | Nippon Television Ind Corp | Synchronizing signal selection circuit |
JPH0225169A (ja) * | 1988-07-13 | 1990-01-26 | Nec Corp | 固体撮像装置用同期信号発生回路 |
JP2758615B2 (ja) * | 1988-10-21 | 1998-05-28 | 日本電気株式会社 | 固体撮像装置用同期信号発生回路 |
JPH05328294A (ja) * | 1992-05-25 | 1993-12-10 | Nec Corp | テレビジョン信号用メモリアドレス発生器 |
JP2531426B2 (ja) * | 1993-02-01 | 1996-09-04 | 日本電気株式会社 | マルチスキャン型液晶ディスプレイ装置 |
JPH0738799A (ja) * | 1993-07-20 | 1995-02-07 | Matsushita Electric Ind Co Ltd | 手振れ補正装置 |
JPH0876085A (ja) * | 1994-09-07 | 1996-03-22 | Hitachi Ltd | 液晶表示装置 |
JP3318821B2 (ja) * | 1996-01-19 | 2002-08-26 | ソニー株式会社 | 信号判別回路及び同期信号発生器 |
JPH1011033A (ja) * | 1996-06-20 | 1998-01-16 | Sony Corp | 液晶表示装置及びその駆動方法 |
TW514859B (en) * | 2000-07-04 | 2002-12-21 | Hannstar Display Corp | Signal processing method of timing controller for liquid crystal display module |
WO2004086344A1 (ja) * | 2003-03-26 | 2004-10-07 | Semiconductor Energy Laboratory Co. Ltd. | 表示装置及びその駆動方法 |
JP3821111B2 (ja) * | 2003-05-12 | 2006-09-13 | セイコーエプソン株式会社 | データドライバ及び電気光学装置 |
-
2005
- 2005-09-28 WO PCT/JP2005/017895 patent/WO2006035843A1/ja active Application Filing
- 2005-09-28 JP JP2006537786A patent/JP4668202B2/ja not_active Expired - Fee Related
- 2005-09-28 US US11/664,084 patent/US20090201274A1/en not_active Abandoned
- 2005-09-28 CN CNB2005800329145A patent/CN100555396C/zh not_active Expired - Fee Related
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101789222B (zh) * | 2009-01-22 | 2012-05-23 | 联咏科技股份有限公司 | 用数据使能信号控制显示器时序的方法及时序控制电路 |
CN102270423A (zh) * | 2010-06-01 | 2011-12-07 | 三星电子株式会社 | 模式转换方法、显示驱动集成电路和图像处理系统 |
US9093020B2 (en) | 2010-06-01 | 2015-07-28 | Samsung Electronics Co., Ltd. | Mode conversion method, and display driving integrated circuit and image processing system using the method |
CN102270423B (zh) * | 2010-06-01 | 2017-04-12 | 三星电子株式会社 | 模式转换方法、显示驱动集成电路和图像处理系统 |
CN112750401A (zh) * | 2018-11-12 | 2021-05-04 | 成都晶砂科技有限公司 | 显示驱动装置及方法 |
CN112750401B (zh) * | 2018-11-12 | 2022-05-24 | 成都晶砂科技有限公司 | 显示驱动装置及方法 |
Also Published As
Publication number | Publication date |
---|---|
US20090201274A1 (en) | 2009-08-13 |
JP4668202B2 (ja) | 2011-04-13 |
JPWO2006035843A1 (ja) | 2008-05-15 |
WO2006035843A1 (ja) | 2006-04-06 |
CN100555396C (zh) | 2009-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101031953A (zh) | 定时信号生成电路、电子设备、显示装置、图像接收装置和驱动方法 | |
CN1182507C (zh) | 电光学装置及其驱动方法、图像处理电路及电子机器 | |
CN1252670C (zh) | 显示驱动器、电光学装置及显示驱动器的参数设定方法 | |
CN1194331C (zh) | 扫描驱动电路、显示装置、电光装置及扫描驱动方法 | |
CN1230795C (zh) | 单位电路的控制中使用的数据线的驱动 | |
CN1264125C (zh) | 显示装置及其驱动方法以及便携型终端装置 | |
CN1191559C (zh) | 一种显示装置 | |
CN1404028A (zh) | 液晶显示装置及其驱动方法 | |
CN1197049C (zh) | 信号驱动电路、显示装置、电光装置及信号驱动方法 | |
CN1098514C (zh) | 提供灰度表示的显示器驱动方法及驱动电路 | |
CN1317779A (zh) | 显示装置的驱动方法以及驱动电路 | |
CN1658053A (zh) | 光敏器件以及包含光敏器件的显示装置 | |
CN1868003A (zh) | 移位寄存器、具有此移位寄存器的液晶显示装置和使用其驱动扫描线的方法 | |
CN1504990A (zh) | 电源供给方法及电源电路 | |
CN1482507A (zh) | 液晶显示设备及其驱动方法 | |
CN1758305A (zh) | 电源电路、显示驱动器、光电装置及电子设备 | |
CN1444194A (zh) | 显示驱动器、电光装置及显示驱动器的参数设定方法 | |
CN1835057A (zh) | 有机el装置及其驱动方法以及电子机器 | |
CN1670581A (zh) | 液晶显示装置及其驱动方法 | |
CN1517964A (zh) | 有源矩阵驱动式显示装置 | |
CN1758319A (zh) | 伽马校正电路、显示驱动器、光电装置及电子设备 | |
CN1619631A (zh) | 显示装置 | |
CN1573852A (zh) | 增大了图象信号的写入容限的图象显示装置 | |
CN1705006A (zh) | 液晶显示装置及其驱动方法 | |
CN1601597A (zh) | 显示驱动器、电光学装置以及电光学装置的驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CI02 | Correction of invention patent application |
Correction item: Inventor Correct: Kuwabara Nobuhiro False: Yuan Xinhong Number: 36 Page: The title page Volume: 23 |
|
COR | Change of bibliographic data |
Free format text: CORRECT: INVENTOR; FROM: YUAN XINHONG TO: MAKOTO HARA HONI |
|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20091028 Termination date: 20130928 |