CN1366754A - 接收机 - Google Patents

接收机 Download PDF

Info

Publication number
CN1366754A
CN1366754A CN01801010A CN01801010A CN1366754A CN 1366754 A CN1366754 A CN 1366754A CN 01801010 A CN01801010 A CN 01801010A CN 01801010 A CN01801010 A CN 01801010A CN 1366754 A CN1366754 A CN 1366754A
Authority
CN
China
Prior art keywords
signal
quantization error
mentioned
bit
reduces
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN01801010A
Other languages
English (en)
Inventor
铃木健夫
石冈和明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of CN1366754A publication Critical patent/CN1366754A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/02Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal
    • H03D3/06Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal by combining signals additively or in product demodulators
    • H03D3/12Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal by combining signals additively or in product demodulators by means of discharge tubes having more than two electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Analogue/Digital Conversion (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

包括:A/D转换器(1-1~1-4),将模拟接受信号(I1、Q1,I2、Q2)转换成数字信号;量化误差降低信号发生器(2),生成随机噪音的量化误差降低信号;加法器(3-1~3-4),将量化误差降低信号与转换过的数字信号作加法运算;位移位电路(4-1~4-4),削减此加法信号的位(Bit)数;低通滤波器(5-1、5-2),剔除包含在被削减了位(Bit)数的数字信号中的量化误差降低信号;匹配滤波器(6-1、6-2);解调单元(7)。

Description

接收机
技术领域
此本发明涉及包括移动通信系统和卫星通信系统的各种通信系统中所用的接收机。
现有技术
通常,各种通信系统中所用的接收机,伴随着近年的数字化,都具有将模拟接收信号转换成数字信号的A/D转换器。在进行A/D转换时,所转换的数字信号的位(Bit)数越多,分辨率会越高,但接收机的电路规模变大,进而导致功耗增大。因此,虽然用削减所转换的数字信号的位(Bit)数,可望降低电路规模和功耗,但是,伴随此位(Bit)数的削减,会产生数字信号的量化误差增大、信号检测精度降低的问题。
这里,有一种被广泛了解的A/D转换电路,它是将重叠信号与模拟接收信号作加法运算、来降低A/D转换时的量化误差(参照特开平8-228152号公报,即日本专利应用公报No.8-228152)。图8是表示这种A/D转换电路结构的方框图。在图8中,重叠信号发生电路102,生成一定振幅的重叠信号S102,该重叠信号,具有采样脉冲发生电路105生成的采样脉冲S105的1/2以下的频率、且具有比模拟输入信号S101的最高频率高的频率。加法器103,将重叠信号S102与模拟输入信号S101作加法运算,将相加后的信号S103输入到A/D转换器104。A/D转换器104,根据采样脉冲S105,将信号S103转换成数字信号S104输出。低通滤波器106,输出数字信号S106,该数字信号S106衰减了所输入的数字信号S104中的重叠信号S102分量。
在此A/D转换电路中,通过将重叠信号S102与被A/D转换的模拟输入信号作加法运算,来降低A/D转换时的量化误差。
然而,在一般的接收机中,即使应用上述的A/D转换电路,在削减A/D转换后的数字信号的位(Bit)数并施加数字信号处理的场合,也存在不能降低伴随此位(Bit)数削减所带来的量化误差、而无法避免信号检测精度降低的问题。
另外,被输入到上述A/D转换电路的加法器103的重叠信号S102,是模拟信号,也有重叠信号电路102和加法器103的电路规模变大的问题,不能达到降低接收机整体电路规模和功耗的目的。
因此,本发明的目的是,提供这样的接收机:即使是在变更由A/D转换生成的数字信号的位(Bit)数的场合,也能输出降低了量化误差的数字信号、且由此位(Bit)数的变更、特别是位(Bit)数的削减,来降低电路规模和功耗。
为了达到上述目的,此发明相关的接收机的特征在于:包括A/D转换装置,将接收模拟信号转换成数字信号;降低信号生成装置,生成降低由上述A/D转换装置转换过的数字信号的量化误差的随机噪音的量化误差降低信号;加法装置,将上述降低信号生成装置所生成的量化误差降低信号和上述数字信号做加法运算;位(Bit)数变更装置,变更由上述加法装置加算过的加法信号的位(Bit)数;低通滤波器,剔除包含在由上述位(Bit)数变更装置变更了位(Bit)数的数字信号中的量化误差降低信号。
采用此发明,加法装置将由降低信号生成装置输出的量化误差降低信号和由A/D转换装置输出的数字信号做加法运算,位(Bit)数变更装置变更此加法信号的位(Bit)数,例如,削减位(Bit)数。通过量化误差降低信号与数字信号的加法运算,来消除接收数字信号与伴随位(Bit)数的变更的量化误差间的相关性,因此可以抑制伴随位(Bit)数变更的量化引起的信号劣化。另外,加法运算后的量化误差降低信号能由低通滤波器来剔除。
下面的发明相关的接收机的特征在于:包括A/D转换装置,将频谱扩展了的接收模拟信号转换成数字信号;降低信号生成装置,生成降低由上述A/D转换装置转换后的数字信号的量化误差的随机噪音的量化误差降低信号;加法装置,将上述降低信号生成装置所生成的量化误差降低信号和上述数字信号做加法运算;位(Bit)数变更装置,变更由上述加法装置加法运算后的加法信号的位(Bit)数;逆扩展装置,逆扩展由上述位(Bit)数变更装置变更了位(Bit)数的数字信号;积分处理装置,对由上述逆扩展装置逆扩展过的数字信号进行积分处理。
采用此发明,接收模拟信号即使是频谱扩展过的信号,加法装置将由降低信号生成装置输出的量化误差降低信号和由A/D转换装置输出的数字信号做加法运算;位(Bit)数变更装置变更此加法信号的位(Bit)数,例如削减位(Bit)数。通过量化误差降低信号与数字信号的加法运算,来消除接收数字信号与伴随位(Bit)数的量化误差间的相关性,因此可以抑制伴随位(Bit)数变更的量化引起的信号劣化。另外,由逆扩展装置和积分处理装置所形成的积分平均效果、能确切地剔除加法运算后的量化误差降低信号。
下面的发明相关的接收机的特征在于:在上述的发明中,上述降低信号生成装置所生成的量化误差降低信号是三角波信号。
采用此发明,使上述降低信号生成装置所生成的量化误差降低信号为三角波信号,由于三角波信号的均匀分布,能更确切地进行伴随位(Bit)数的削减而失掉的信号分量的内插、复原,另外,三角波信号的频率特性存在于高频区域,因此可以容易地进行量化误差降低信号的剔除。另外,三角波信号的生成可以用简易的结构来实现。
下面的发明相关的接收机的特征在于:在上述的发明中,上述降低信号生成装置所生成的量化误差降低信号是有正交代码的信号,此正交代码与在对上述逆扩展装置所输入的数字信号进行逆扩展时所用的扩展代码有正交关系。
采用此发明,使上述降低信号生成装置所生成的量化误差降低信号为有正交代码的信号,此正交代码与在对上述逆扩展装置所输入的数字信号进行逆扩展时所用的扩展代码有正交关系,在逆扩展装置中的逆扩展处理和由积分处理装置的积分处理时消除量化误差降低信号,可以容易地剔除量化误差降低信号。
下面的发明相关的接收机的特征在于:在上述的发明中,上述降低信号生成装置所生成的量化误差降低信号是比上述接收模拟信号的频段高的频段的信号。
采用此发明,使上述降低信号生成装置所生成的量化误差降低信号为比上述接收数字信号的频段高的频段的信号,在频率轴上,能分开接收数字信号和量化误差降低信号。
下面的发明相关的接收机的特征在于:在上述的发明中,上述降低信号生成装置所生成的量化误差降低信号是均匀分布的矩形波信号。
采用此发明,使上述降低信号生成装置所生成的量化误差降低信号为均匀分布的矩形波信号,矩形波信号的均匀分布,使之能更确切地进行伴随位(Bit)数的削减而失掉的信号分量的内插、复原。另外,矩形波信号的生成可以用简易的结构来实现。
下面的发明相关的接收机的特征在于:在上述的发明中,还包括匹配滤波器,并将上述匹配滤波器配置在上述低通滤波器的前级。
采用此发明,将上述匹配滤波器配置在上述低通滤波器的前级,只有在匹配滤波器进行了输出动作时,低通滤波器才动作,从而减少了低通滤波器的动作次数。
附图说明
图1是表示此发明实施方式1的接收机的结构方框图;
图2是表示此发明实施方式2的接收机的结构方框图;
图3是表示此发明实施方式3的接收机所生成的量化误差降低信号的一个例子的波形图;
图4是表示此发明实施方式4的接收机所生成的量化误差降低信号的一个例子的波形图;
图5是表示此发明实施方式5的接收机所生成的量化误差降低信号的一个例子的波形图;
图6是表示此发明实施方式6的接收机所生成的量化误差降低信号的一个例子的波形图;
图7是表示此发明实施方式7的接收机的结构方框图;
图8是表示现有的A/D转换器的结构方框图。
下面,参照附图详细说明此发明涉及的接收机的适当的实施方式。
实施方式1
图1是表示此发明实施方式1的接收机的结构方框图。在图1中,各个支路正交分离的模拟信号I1、Q1,I2、Q2分别被输入到A/D转换器1-1~1-4,并分别被转换成N位(Bit),例如16位(Bit)的数字信号S1-1~S1-4。数字信号S1-1~S1-4分别被输入到加法器3-1~3-4。
量化误差降低信号发生器2,对于各加法器3-1~3-4输入用于降低量化误差的量化误差降低信号S2-1~S2-4。量化误差降低信号S2-1~S2-4例如是数字的随机噪音信号。另外,各量化误差降低信号S2-1~S2-4分别可以是同样的信号,也可以是不同的信号。
加法器3-1~3-4将由A/D转换器1-1~1-4输出的数字信号SI-1~S1-4和量化误差降低信号S2-1~S2-4分别相加,将此相加后的数字信号S3-1~S3-4分别输入到位移位电路4-1~4-4。位移位电路4-1~4-4将所输入的数字信号S3-1~S3-4的位(Bit)数N削减为位(Bit)数N’(N’<N)。例如,将16位(Bit)的数字信号S1-1~S1-4分别削减为12位(Bit)。将此被削减后的数字信号S4-1~S4-4输入到每个支路的低通滤波器5-1、5-2。就是说在每个支路,2N’位(Bit)的数字信号被输入到低通滤波器5-1、5-2。
低通滤波器5-1、5-2复原输出由位移位电路4-1~4-4在减低位(Bit)数之前别除了量化误差降低信号S2-1~S2-4的数字信号。匹配滤波器6-1、6-2进行由低通滤波器5-1、5-2输出的数字信号的相位调整并分别向解调单元7输出。解调单元7根据由各匹配滤波器6-1、6-4输出的信号,进行对各支路的解调处理。
在此实施方式1中,即使是存在由于由位移位电路4-1~4-4造成的位(Bit)数的削减而成为不可观测的信号的场合,用加法器2-1~2-4对数字信号S1-1~S1-4与量化误差降低信号S2-1~S2-4进行加法运算,消除数字信号S1-1~S1-4与伴随位(Bit)数削减的量化误差间的相关性,进而抑制由量化引起的信号劣化,由此可以维持位(Bit)数削减前的信号检测精度。另外,由于进行了位(Bit)数的削减,所以能防止伴随位(Bit)数削减引起的信号检测精度的下降,并实现接收机整体电路规模的削减和功耗的降低。
实施方式2
下面,就此发明实施方式2进行说明。在此实施方式2中,能有效降低伴随频谱扩展通信系统中所用的接收机内的位(Bit)数削减的量化误差信号。
图2是表示此发明实施方式2的接收机的结构方框图。在图2中,每个支路都被正交分离且被频谱扩展的模拟信号I11、Q11,I12、Q12,分别被输入到A/D转换器1-1~1-4,并分别被转换成N位(Bit),例如转换成16位(Bit)的数字信号S1-1~S1-4。数字信号S1-1~S1-4分别被输入到加法器3-1~3-4。
量化误差降低信号发生器2,对于各加法器3-1~3-4、输入用于降低量化误差的量化误差降低信号S2-1~S2-4。量化误差降低信号S2-1~S2-4,例如是数字的随机噪音信号。另外,各量化误差降低信号S2-1~S2-4可以是同样的信号,也可以是各自不同的信号。
加法器3-1~3-4将由A/D转换器1-1~1-4输出的数字信号S1-1~S1-4和量化误差降低信号S2-1~S2-4分别相加,并将此相加后的数字信号S3-1~S3-4分别输入到位移位电路4-1~4-4。位移位电路4-1~4-4将所输入的数字信号S3-1~S3-4的位(Bit)数N削减为位(Bit)数N’(N’<N)。例如将16位(Bit)的数字信号S3-1~S3-4分别削减为12位(Bit)。此处,即使是存在由于由位移位电路4-1~4-4所形成的位(Bit)数的削减而变成不可观测信号的场合,由于通过加法器2-1~2-4对数字信号S1-1~S1-4与量化误差降低信号S2-1~S2-4进行加法运算,因此能消除数字信号S1-1~S1-4与伴随位(Bit)数削减产生的量化误差间的相关性,进而能拟制由量化引起的信号劣化。将此被削减后的数字信号S4-1~S4-4,输入到每个支路的逆扩展单元15-1、15-2。就是说,在每个支路,将2N’位(Bit)的数字信号分别输入到逆扩展单元15-1、15-2。
逆扩展单元15-1、15-2,对于输入的数字信号乘以在发送侧使用的PN代码等的扩展代码来进行逆扩展,由积分处理单元16-1、16-2进行相关处理,将相关处理结果输出到频谱扩展解调单元17。此相关处理的时候,由于通过由积分处理形成的平均化来剔除包含在数字信号中的量化误差降低信号,作为结果复原在位(Bit)数削减以前与剔除了量化误差降低信号S2-1~S2-4的数字信号对应的信号。频谱扩展解调单元17,根据由各积分处理单元16-1、16-2输出的信号进行对各支路的解调处理。
在此实施方式2中,频谱扩展通信用的接收机,即使是存在由于由位移位电路4-1~4-4所形成的位(Bit)数的削减而变成不可观测信号的场合,由于通过加法器2-1~2-4对数字信号S1-1~S1-4与量化误差降低信号S2-1~S2-4进行加法运算,因此可以维持位(Bit)数削减前的信号检测精度。另外,由于进行了位(Bit)数的削减,因此能防止伴随位(Bit)数削减引起的信号检测精度的下降,并可实现接收机整体电路规模的削减和功耗的降低。实施方式3
下面,就此发明实施方式3进行说明。在上述的施方式1、2中,都是将量化误差降低信号S2-1~S2-4作为了随机噪音信号,而在此实施方式3中,是将量化误差降低信号S2-1~S2-4作为三角波信号。
在此实施方式3中,量化误差降低信号发生器2生成图3所示的三角波信号,并输入到加法器3-1~3-4。其它地结构与实施方式1或实施方式2相同。此三角波信号将图3所示的三角波形状作为数字信号生成。作为三角波信号可以是如图3(a)所示的逐渐增加的形状的重复,也可以是如图3(b)所示的逐渐减少的重复,还可以是将两者组合起来的增减的重复形状。然而,图3(a)、(b)所示的三角波信号的生成是简易的电路结构。再者,此三角波信号的生成可以基于比随机噪音信号等的量化误差降低信号的生成简易的结构来实现。
三角波信号,与随机噪音信号等的量化误差降低信号相比,具有这样的特点:均匀分布、且频率特性存在于高频区域。之所以此频率特性存在于高频区域,是由于三角波的波形不平滑并具有高频分量。
由于三角波信号是均匀分布,因此能够更确切地进行由位(Bit)数的削减所失掉的信号分量的内插和复原,同时由于三角波信号存在于高频区域,能够确切地进行由实施方式1中的低通滤波器15-1、15-2或实施方式2中的积分处理单元16-1、16-2所形成的量化误差降低信号的剔除。
采用此实施方式3,作为量化误差降低信号采用三角波信号,因此接收机整体的电路结构变得更简易。另外,由于三角波信号是均匀分布,因此能够更确切地进行量化误差的内插和复原,同时由于三角波信号存在于高频区域,能够确切地进行量化误差降低信号的剔除。
实施方式4
下面,就此发明实施方式4进行说明。作为量化误差降低信号,在上述的施方式2中采用了随机噪音信号,在施方式3中采用了三角波信号,而在此实施方式4中,作为量化误差降低信号S2-1~S2-4,采用对于逆扩展单元15-1、15-2所用的扩展信号具有正交关系的正交信号。
此实施方式4的结构,除量化误差降低信号发生器2的结构外,与实施方式2相同。量化误差降低信号发生器2,生成并输出对于逆扩展单元15-1、15-2所用的扩展信号具有正交关系的正交信号。
图4(a)是表示此实施方式4中所用的量化误差降低信号的一个例子的波形图。图4(a)所示的量化误差降低信号对图4(b)所示的扩展信号具有正交关系。例如,图4(b)所示的扩展信号的1个周期具有值「-1,1,-1,1,-1,1,-1,1 」的值,图4(a)所示的量化误差降低信号对应扩展信号的1个周期具有「-1,1,-1,-1,1,-1,1,1」的值,扩展信号与量化误差降低信号的内积为0,各自分别具有正交关系。
这种场合,在逆扩展单元15-1、15-2的逆扩展处理和积分处理单元16-1、16-2的积分处理中,可以取消与扩展代码有正交关系的量化误差降低信号,从而确切剔除量化误差降低信号。再者,与扩展信号的正交关系既可以对于扩展信号的1个周期具有正交关系,也可以将对于扩展信号的1个周期内的部分信号各自具有正交关系的多个正交信号连结起来。
采用此实施方式4,作为量化误差降低信号由于采用与扩展信号有正交关系的正交代码,因此可以确切地进行量化误差降低信号的剔除。
实施方式5
下面,就此发明实施方式5进行说明。在此实施方式5中,作为量化误差降低信号采用超过数字信号S1-1~S1-4的最高频率的高频信号。
此实施方式5的结构,除量化误差降低信号发生器2的结构外,与实施方式1或实施方式2的结构相同。量化误差降低信号发生器2生成超过数字信号S1-1~S1-4的最高频率的高频信号。例如,生成图5所示的信号。
量化误差降低信号是超过数字信号S1-1~S1-4的最高频率的高频信号的场合,由于数字信号S1-1~S1-4和量化误差降低信号在频率轴上是分开分布的,因此在实施方式1中的低通滤波器5-1、5-2或实施方式2中的积分处理单元16-1、16-2中可以容易且确切地剔除量化误差降低信号。
采用此实施方式5,是将量化误差降低信号的频率作为超过数字信号S1-1~S1-4的最高频率的高频率,因此可以在频率轴上确切地分离数字信号S1-1~S1-4和量化误差降低信号,从而可以容易且确切地剔除量化误差降低信号。
实施方式6
下面,就此发明实施方式6进行说明。在此实施方式6中,作为量化误差降低信号采用均匀分布的矩形波信号。
此实施方式6的结构除量化误差降低信号发生器2的结构外,与实施方式1或实施方式2的结构相同。量化误差降低信号发生器2生成图6所示的均匀分布的矩形波信号。图6所示的矩形波信号,其用于信号生成的电路结构简易。另外,图6所示的矩形波信由于是均匀分布,因此能够更确切地进行伴随位(Bit)数的削减而失掉的数字信号的内插和复原。
采用此实施方式6,作为量化误差降低信号由于是用均匀分布的矩形波信号,因此接收机整体的电路结构变得更简易。另外,由于矩形波信号是均匀分布,因此能够更确切地进行量化误差的内插和复原。
实施方式7
下面,就此发明实施方式7进行说明。在此实施方式7中采用了这样的结构:在实施方式1所示的低通滤波器5-1、5-2的前级设置了匹配滤波器6-1、6-2。
图7是表示此发明实施方式7的接收机的结构方框图。图7所示的接收机采用了这样的结构:将在实施方式1所示的低通滤波器5-1、5-2和匹配滤波器6-1、6-2换了个位置。其他的结构与图1所示的接收机相同。
在实施方式1中,是将低通滤波器5-1、5-2配置在匹配滤波器6-1、6-2的前级,因此每当在匹配滤波器6-1、6-2输入信号时,必须使低通滤波器5-1、5-2动作。对此,在实施方式7中,由于是将低通滤波器5-1、5-2配置在匹配滤波器6-1、6-2的后级,因此只有在匹配滤波器6-1、6-2输出时,低通滤波器5-1、5-2才动作即可。结果,低通滤波器5-1、5-2的动作为必要最小限度,低通滤波器5-1、5-2的动作次数减少,由此可以大大地抑制接收机整体的功耗。
采用此实施方式7,由于是将低通滤波器5-1、5-2配置在匹配滤波器6-1、6-2的后级,因此低通滤波器5-1、5-2的动作次数为必要最小限度,可以大大地抑制接收机整体的功耗。
如上所述,采用此发明,加法装置将由降低信号生成装置输出的量化误差降低信号和由A/D转换装置输出的数字信号做加法运算,位(Bit)数变更装置变更此加法信号的位(Bit)数,例如削减位(Bit)数。通过将量化误差降低信号与数字信号做加法运算,就可以消除接收数字信号与伴随位(Bit)数变更的量化误差间的相关性,因此可以抑制伴随位(Bit)数变更的量化引起的信号劣化。另外,相加后的量化误差降低信号能通过低通滤波器来剔除,因此即使是削减位(Bit)数的场合,也起到可以抑制由量化误差而引起的信号检测精度下降的效果,同时尽管削减位(Bit)数,却仍能维持与未削减位(Bit)数时同等的信号检测精度,所以能起到缩小电路规模、抑制功耗的效果。
采用下面的发明,接收模拟信号即使是频谱扩展过的信号,加法装置将由降低信号生成装置输出的量化误差降低信号和由A/D转换装置输出的数字信号做加法运算,位(Bit)数变更装置变更此加法信号的位(Bit)数,例如削减位(Bit)数。通过将量化误差降低信号与数字信号相加,可以消除接收数字信号与伴随位(Bit)数变更的量化误差间的相关性,因此可以抑制伴随位(Bit)数变更的量化引起的信号劣化。另外,通过逆扩展装置和积分装置所形成的积分平均效果来确切剔除相加后的量化误差降低信号,因此即使是削减位(Bit)数的场合,也能起到抑制由量化误差而引起的信号检测精度下降的效果,同时尽管削减位(Bit)数,却仍能维持与来削减位(Bit)数时同等的信号检测精度,因此起到能缩减电路规模、抑制功耗的效果。
采用下面的发明,使上述降低信号生成装置所生成的量化误差降低信号为三角波信号,由于三角波信号是均匀分布的,因此能够更确切地进行由位(Bit)数的削减所失掉的信号分量的内插和复原,另外,由于三角波信号的频率特性存在于高频区域,因此能够容易地进行量化误差降低信号的剔除。另外,三角波信号的生成可以用简易的结构来实现。所以,可以抑制信号检测精度的下降,同时可以用简易的结构来实现接收机整体,起到能大幅降低电路规模和功耗的效果。
采用下面的发明,使上述降低信号生成装置所生成的量化误差降低信号为具有正交代码的信号,该正交代码信号与对上述逆扩展装置所输入的数字信号进行逆扩展时采用的扩展代码有正交关系,在逆扩展装置中的逆扩展处理时和由积分处理装置形成的积分处理时,消除量化误差降低信号,进而可以容易地剔除量化误差降低信号,因此能起到准确、容易地剔除量化误差降低信号的效果。
采用下面的发明,使上述降低信号生成装置所生成的量化误差降低信号为比上述接收数字信号的频带高的频带的信号,在频率轴上分开接收数字信号和量化误差降低信号,因此起到能够准确、容易地剔除量化误差降低信号的效果。
采用下面的发明,使上述降低信号生成装置所生成的量化误差降低信号为均匀分布的矩形波信号,矩形波信号的均匀分布,能够更确切地进行由位(Bit)数的削减而失掉的信号分量的内插和复原。另外,矩形波信号的生成可以用简易的结构来实现。所以,可以抑制信号检测精度的下降,同时可以用简易的结构来实现接收机整体,能起到大幅降低电路规模和功耗的效果。
采用下面的发明,将上述匹配滤波器设置在上述低通滤波器的前级,只有匹配滤波器有输出动作时,低通滤波器才动作,从而减少了低通滤波器的动作次数,因此能起到抑制接收机整体功耗的效果。
如上所述,采用本发明所涉及的接收机,适合于包括移动通信系统和卫星通信系统的各种通信系统中所采用的接收机,即使是变更由A/D转换所生成的数字信号位(Bit)数的场合,也能输出降低了量化误差的数字信号,并且对通过此位(Bit)数的变更、特别是位(Bit)数的削减来降低电路规模和功耗是有益的。

Claims (10)

1.一种接收机,其特征在于:包括
A/D转换装置,将接收模拟信号转换成数字信号;
降低信号生成装置,生成降低由上述A/D转换装置转换后的数字信号的量化误差的随机噪音的量化误差降低信号;
加法装置,将上述降低信号生成装置所生成的量化误差降低信号和上述数字信号做加法运算;
位(Bit)数变更装置,变更由上述加法装置做加法运算后的加法信号的位(Bit)数;
低通滤波器,剔除包含在由上述位(Bit)数变更装置变更了位(Bit)数的数字信号中的量化误差降低信号。
2.权利要求1记述的接收机,其特征在于:
上述降低信号生成装置所生成的量化误差降低信号是三角波信号。
3.权利要求1记述的接收机,其特征在于:
上述降低信号生成装置所生成的量化误差降低信号,是比上述接收模拟信号的频带高的频带的信号。
4.权利要求1记述的接收机,其特征在于:
上述降低信号生成装置所生成的量化误差降低信号是均匀分布的矩形波信号。
5.权利要求1记述的接收机,其特征在于:
还包括匹配滤波器,并将上述匹配滤波器配置在上述低通滤波器前级。
6.一种接收机,其特征在于:包括
A/D转换装置,将频谱扩展了的接收模拟信号转换成数字信号;
降低信号生成装置,生成降低由上述A/D转换装置转换后的数字信号的量化误差的随机噪音的量化误差降低信号;
加法装置,将上述降低信号生成装置所生成的量化误差降低信号和上述数字信号做加法运算;
位(Bit)数变更装置,变更由上述加法装置做加法运算后的加法信号的位(Bit)数;
逆扩展装置,逆扩展由上述位(Bit)数变更装置变更了位(Bit)数的数字信号;
积分处理装置,对由上述逆扩展装置逆扩展过的数字信号进行积分处理。
7.权利要求2记述的接收机,其特征在于:
上述降低信号生成装置所生成的量化误差降低信号是三角波信号。
8.权利要求2记述的接收机,其特征在于:
上述降低信号生成装置所生成的量化误差降低信号是具有正交代码的信号,该正交代码是与在对上述逆扩展装置所输入的数字信号进行逆扩展时所用的扩展代码有正交关系。
9.权利要求2记述的接收机,其特征在于:
上述降低信号生成装置所生成的量化误差降低信号,是比上述接收模拟信号的频带高的频带的信号。
10.权利要求2记述的接收机,其特征在于:
上述降低信号生成装置所生成的量化误差降低信号是均匀分布的矩形波信号。
CN01801010A 2000-02-24 2001-02-21 接收机 Pending CN1366754A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000048094A JP2001237902A (ja) 2000-02-24 2000-02-24 受信機
JP48094/00 2000-02-24

Publications (1)

Publication Number Publication Date
CN1366754A true CN1366754A (zh) 2002-08-28

Family

ID=18570232

Family Applications (1)

Application Number Title Priority Date Filing Date
CN01801010A Pending CN1366754A (zh) 2000-02-24 2001-02-21 接收机

Country Status (5)

Country Link
US (1) US20020141504A1 (zh)
EP (1) EP1175054A4 (zh)
JP (1) JP2001237902A (zh)
CN (1) CN1366754A (zh)
WO (1) WO2001063867A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7660341B2 (en) * 2005-05-04 2010-02-09 Stmicroelectronics (Rousset) Sas Receiver device suited to a transmission system using a direct sequence spread spectrum
US8213554B2 (en) * 2008-01-29 2012-07-03 Qualcomm Incorporated Sparse sampling of signal innovations

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1987004880A1 (en) * 1986-01-30 1987-08-13 Plessey Overseas Limited Analogue to digital conversion: method and apparatus therefor
JPS63256018A (ja) * 1987-04-13 1988-10-24 Nippon Precision Saakitsutsu Kk A/d変換装置
JPH01202038A (ja) * 1988-02-08 1989-08-15 Sony Corp ビット・リダクション方式
US4958308A (en) * 1988-10-21 1990-09-18 Bio-Rad Laboratories, Inc. Technique for improving the resolution of an A/D converter
JP2572141B2 (ja) * 1990-02-08 1997-01-16 株式会社エイ・ティ・アール光電波通信研究所 フェーズドアレーアンテナ
US5166952A (en) * 1990-05-24 1992-11-24 Cylink Corporation Method and apparatus for the reception and demodulation of spread spectrum radio signals
JP3684655B2 (ja) * 1996-03-13 2005-08-17 ソニー株式会社 デジタル信号処理装置
JP2970550B2 (ja) * 1996-09-13 1999-11-02 日本電気株式会社 一括分波回路
JPH11340949A (ja) * 1998-05-21 1999-12-10 Matsushita Electric Ind Co Ltd Cdma通信装置及びcdma通信方法

Also Published As

Publication number Publication date
EP1175054A4 (en) 2004-10-27
WO2001063867A1 (fr) 2001-08-30
JP2001237902A (ja) 2001-08-31
EP1175054A1 (en) 2002-01-23
US20020141504A1 (en) 2002-10-03

Similar Documents

Publication Publication Date Title
CN1235423C (zh) 用于限幅宽带无线电信号的方法及其相应的发射机
CN101048940A (zh) 使滤波器适配检测到的干扰水平
CN1795615A (zh) 数字发射机和方法
CN1625063A (zh) 带通采样接收机及其采样方法
CN101075814A (zh) 基于特殊数字中频结构的数字接收机系统
CN1956339A (zh) 用来测试模数转换器的设备
CN1217845A (zh) 调制装置和调制方法
CN101076008A (zh) 信号的削波处理方法和设备
CN1801646A (zh) 具有低取样率的频率分集编码信号的处理系统及处理方法
CN1221271A (zh) 直接序列码分多址系统中多用户检测的装置与方法
CN1090882C (zh) 通信系统使用的扩展频谱接收机
CN109655644B (zh) 一种降低任意波信号输出抖动的方法和装置
CN1568608A (zh) 多速率数字收发器
CN1366754A (zh) 接收机
CN1835389A (zh) 一种可以消除数控振荡器频率误差的方法及相位累加器
CN1166740A (zh) 数据接收设备
CN1233025A (zh) 音频信号处理器
CN1305246C (zh) 脉冲噪声抑制设备
CN1102012C (zh) Gsm基站单载频分集接收机
CN1187905C (zh) 用于通信终端设备的接收机电路和在接收机电路中进行信号处理的方法
CN1799198A (zh) 用于再现信息的比特检测装置和设备
CN1286311C (zh) 接收装置
CN1235442C (zh) 立体声信号处理用噪声整形器
CN1487687A (zh) 限幅电路及码分多址通信装置
CN1163086C (zh) 窄带数字加扰噪声的产生方法及其数模转换器

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication