CN1347593A - 螺旋码的行内置换 - Google Patents

螺旋码的行内置换 Download PDF

Info

Publication number
CN1347593A
CN1347593A CN00806181A CN00806181A CN1347593A CN 1347593 A CN1347593 A CN 1347593A CN 00806181 A CN00806181 A CN 00806181A CN 00806181 A CN00806181 A CN 00806181A CN 1347593 A CN1347593 A CN 1347593A
Authority
CN
China
Prior art keywords
row
interleaver
value
storage array
array
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN00806181A
Other languages
English (en)
Other versions
CN1188950C (zh
Inventor
李斌
童文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nortel Networks Ltd
Apple Inc
Original Assignee
Nortel Networks Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nortel Networks Corp filed Critical Nortel Networks Corp
Publication of CN1347593A publication Critical patent/CN1347593A/zh
Application granted granted Critical
Publication of CN1188950C publication Critical patent/CN1188950C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2789Interleaver providing variable interleaving, e.g. variable block sizes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2771Internal interleaver for turbo codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/271Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
    • H03M13/2714Turbo interleaver for 3rd generation partnership project [3GPP] universal mobile telecommunications systems [UMTS], e.g. as defined in technical specification TS 25.212
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2735Interleaver using powers of a primitive element, e.g. Galois field [GF] interleaver
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/65583GPP2

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

交错器,其中一个要交错的数据帧存储在具有R行和C列的阵列的至少一部分内,该部分具有Nr (1)行和Nc (1)列,并且满足Nr (1)×Nc (1-1)<L<Nr (1)×Nc (1),其中Nc (1)是一个素数,并且Nc (1-1)是小于Nc (1)的最高素数,按照一个预定的数学关系置换每一行的元素,并且按照预定的映射置换这些行。

Description

螺旋码的行内置换
发明领域
本发明一般地涉及通信系统,尤其是涉及用于执行码调制的交错器。
发明背景
已经发现了用于对通信信道进行编码的技术,也就是码调制技术来改进电子通信系统如调制解调器和无线通信系统的比特差错率(BER),螺旋编码调制对于以附加的白高斯噪声(AWGN)或衰减为特征的“随机误差信道”已证明是一种实用、功率有效、带宽有效的调制方法,这种随机误差信道可以在例如码分多址(CDMA)环境中找到,由于CDMA环境的容量取决于运行的信噪比,经改善的性能可以变成更高的容量。
使螺旋编码器非常有效的一个方面是交错器,该交错器可以将原始接收或发送的数据帧在输入给第二编码器之前进行置换,该置换是基于一个或多个随机算法通过对信号部分进行随机化来完成的,将经过置换的数据帧与原始数据帧进行组合已证明在AWGN和衰减信道中可以达到低BER。该交错处理过程增加了数据的多样性以便如果调制的符号在传送中失真,也可以利用解码器中的纠错算法来恢复误差。
现有的交错器汇集或成帧要传送的信号点成为一个阵列,在此该阵列随后被一行一行地填充。当成帧了预定数量的信号点后,通过顺序地一列一列地读出要传送的阵列来清空该交错器(interleaver)。结果,在阵列的同一行中的信号点(在原始信号点流中是彼此靠近的)被多个等于该阵列中行数的信号点分开。理想地,选择行数与列数以便互相依赖的信号点在传送后会被多于该信道突发误差的期望长度来分隔。
非均匀交错取得了最大的数据散布和输出序列的最大混序,因此由两个卷积编码器引入的冗余是非常均等地分布在螺旋(turbo)编码器的输出序列中,比起均匀交错来说,最小距离增加到更高的值。对于非均匀编码始终存在的一个问题是如何在实际中在取得足够的“非均匀”的同时来实现交错,并且最小化限制了具有实时要求的应用的延迟补偿。
在第三代CDMA标准中找到一个有效的交错器是当前的主题,已确定并达成共识的是,由于帧的尺寸接近无限,最有效的交错器是随机交错器。但是对于有限的帧尺寸,对于最有效的交错的认可还在讨论中。降低用于存储进行交错方案所需的信息的存储空间(RAM或ROM)也是当前讨论的一个主题。
因此,需要一种改进有限帧尺寸的非均匀性的交错码的系统和方法。
而且,需要一种交错码的系统和方法,它可以相对简单地实施,并且具有相对低的存储空间要求。
因此本发明的一个目标是提供一种交错码的系统和方法,它可以改进有限帧尺寸的非均匀。
本发明的另一个目标是提供一种交错码的系统和方法,它可以相对简单地实施,并且具有相对低的存储空间要求。
通过下面对其的详细描述,本发明的这些及其它目标对本技术领域内的人将是非常明显的。
发明内容
前述目标及其它目标可以由本发明来实现,包括一个用于对这些数据帧进行交错的交错器。该交错器包括一个存储区域,该存储区域足够大以存储最大可能的数据帧。一个要被交错的、大小为L个元素的帧存储在阵列的Nr (1)行和NC (1)列,其中Nr (1)是一个预定的整数,并且NC (1)是一个满足下列不等式的素数:
Nr (1)×NC (1-1)<L<Nr (1)×NC (1)
其中NC (1-1)是小于NC (1)的最高的素数,每行的元素是被按照一个预定的数学关系置换,并且这些行也按照预定的映射而置换。
附图的简要说明
通过参照下面示例性实施例的详细说明以及附图,本发明将更清楚,容易理解,其中,
图1描述了本发明的快速按模计算的实施例;
图2描述了本发明的交错器的结构。
具体实施方式
本发明的实施例用于CDMA无线通信系统中作为螺旋编码器。一个要传送的比特流被分成一系列帧,每一个帧包括L个元素,每个元素最少是一个比特。
每个帧在传送前要进行交错,如果存在大量的可用帧尺寸L,为每一个帧尺寸声明一个交错器导致必须存储大量的参数。
本发明通过以下措施而减少了必须存储的参数的数量,即提供一个减少数量的原型交错器(母交错器),每个交错器用于帧尺寸的子集中的一个,选择母交错器中的一个,要至少足够大以对尺寸L的当前帧进行交错,并且收缩(puncture)所交错的帧成尺寸为L比特。
用于存储要交错的帧的阵列的最大尺寸是Nr行×Nc列,对于给定的帧尺寸L,选择一个具有阵列大小为Nr (1)行×NC (1)列的母交错器,以便
Nr (1)×NC (1-1)<L<Nr (1)×NC (1)
并且在对该阵列进行交错后将阵列收缩为大小为L。
尽管有可能设计一个具有精确维数为Nr (1)×NC (1)的优良的母交错器,但是对于从母交错器大小中收缩来的帧尺寸来说,在现有系统下该交错器的性能并不能得到保证。
本发明通过提供一个进行正确选择参数(优化)的方案来提供一个可适于任意帧尺寸的交错器:
Nr (1)l=1,2,……R(行的最大号)
NC (1)l=1,2,……C(列的最大号)
在本发明一个实施例中,对于行号Nr选择一个固定值,而列号Nc (1)从一个素数集合(非均匀格)中选择,即,NC (1)=p1。(在本发明一个替换实施例中使用一个均匀格,如p1=1×Δ)。
本发明的交错处理进程的核心包括:
i)一行一行地将帧元素写成Nr (1)×NC (1)工作阵列;
ii)按照cj (i)=[αj×cj (i-1)]mod p1  j=1,2,…..R i=1,2,….C
来对每一行j的列i置换;
iii)按照预定的映射置换这些行;以及
iv)一列一列地读出帧元素。
行内置换(第ii项)是基于模p1的完善的冗余系统。也就是说,从p1的所有可用的指数一致根(congruent root)中选择αj
αj={α1,α2,……αφ}
行内置换使用了称作素数p1的原根αp的特定根以构建根αj的集合,这是通过将一个简约(reduced)冗余系统用作为:
αj={αp p(1),αp p(2),……αφ p(R)}实现的。
应注意到, αj是αj的一个子集,使用这种特定简约系统的优点是将在行内置换根上增加了附加的限制以简化用于参数优化的搜索计算。
对于本发明的一个实施例,一个素数集合是以gcd{p(i),p1-1}=1为条件从下列中选取:
{P(1),P(2),……P(R)}
(gcd意味着最大通用分母)
在这种情况下:
c1(i)=[αp p(1)×c1(i-1)]mod p1
相当于由原根产生的完整冗余系统的十取一(decimated)采样(利用采样率p(1))。因此行内置换可以如下完成:
a)使用p1的原根αp置换第一行:
c1(i)=[αp p(1)×c1(i-1)]mod p1;以及
b)利用第一行置换的循环移位p(j)置换其余的行:
cj(i)=c1[i×p(j))]mod p1
这要当于循环组
cj(i)=[αj p(j)cj (i-1)]mod p1)
其中,j=1,2,…..R
      i=1,2,….C。
在这种情况下,行内的置换规则是一个确定的规则,通过为本原(primitive)完整冗余系统的循环移位搜索素数集合来执行交错器优化。例如,如果R=20(即一个具有20行和P1列的矩阵),一个素数集合可以选择为:
p(1)={7,11,13,17,19,23,29,31,37,41,43,47,53,59,61,67,71,73,79,83}[例1]
为每一个素数(列号)选择一个这样的集合。为覆盖帧尺寸从320比特到8192比特的范围,至少要提供75个母交错器,用于每个交错器的列大小以及相关的原根列于表1中,在表1中列出了76个素数以便为最低的Nc (1-1)提供一个值。 A  B     C      A    B     C      A    B     C      A     B     C13  2    21     97    5    21    193    5    21    307     5    2117  3    21    101    2    21    197    2    21    311    17     419  2    21    103    5    21    199    3    21    313    10    2123  5    21    107    2     9    211    2    21    317     2    1529  2    21    109    6    21    223    3     5    331     3    2131  3    21    113    3    21    227    2    21    337    10    2137  2    21    127    3    21    229    6     1    347     2    2141  6    21    131    2    21    233    3     3    349     2     343  3    21    137    3    21    239    7    21    353     3    2147  5     2    139    2     2    241    7    21    359     7    2153  2    21    149    2     5    251    6    21    367     6    1159  2     3    151    6    21    257    3    21    373     2     461  2    21    157    5    21    263    5    21    379     2    2167  2    21    163    2    21    269    2    12    383     5    2171  7    21    167    5    16    271    6    21    389     2    1873  5    21    173    2     7    277    5     2    397     5    2179  3    21    179    2    17    281    3    21    401     3    2183  2     6    181    2    21    283    3     8    409    21    2189  3    21    191   19     1    293    2    14    419     2     1
           (A=素数Nc (1);B=原根αp;c=收缩)
                       表1
在本发明的实践中,对于原根集合的存储要求通过使用21个连续的素数的集合而得到减少(在本例中(例1),将素数89加到示例的20个素数p(1))。
那么,最多有一个数不满足下式:
gcd{p(i),pi-1}=1
存在这样一个数时,就将其从p(1)集合中收缩。当p(1)中的所有素数都满足该条件时,最后的(第二十一个)素数89(在本例中)被收缩。因此对于表1中给出的每一个素数(列A),也给出了原根(列B)以及应被收缩的位置(列C)。对于表1中给定的数据的存储器要求是:
素数:589比特
原根:159比特
收缩帧面(pattern):322比特
素数集合这p(1):120比特
总共:1190比特或149字节
基于快速模计算的本发明的实践描述如下:
任意一个素数P都可以由下列条件描述:
P=2k-1
假定任意一个数×<P,下列分解采用:
×=m×2k+c
=m×(2k-1)+1m+c
=m×p+1m+c
因此:
[×]mod P=[1m+c]mod P     [公式1]
并且模数值可以以这样一种回归方式计算。(在特定的例子中1=1,并且仅要求单一的迭代)。
由于α<p,并且因此α×(k)<p2,可以使用一个2k比特宽的乘法器,同时:
log2[m]<k并且log2[c]<k。
模数p的值可以按照公式1通过将一个k比特LSB与1相乘然后再加一个k比特MSB来计算。如果总和大于k比特宽,必须重新调用公式,即:
[1m+c]mod p=[m’+c’]mod p
           =m’+c’
在极端的情况下:
m={111…1}k比特
以及
c={111…1}k比特
并且因此
m’={1}1比特
以及
c’={111…10}k比特
因此,
log2[c’=m’]<k。
在此提供的模数p计算的实施例示于图1中,在此提供的交错器的整个实施例示于图2中。
交错器的参数按照给定的行内一致原则来选择,已经知道,一旦回归的卷积码(RCC)组成码得到确定,误差参数的特征在于组成的解码器的误差事件的输入与输出权重。(输入权重是比特误差的数量)。也已经知道高SNR的螺旋码的性能是由具有输入权重2的输出误差事件来指示的。有效的自由距离是输入权重2的所有误差事件的最小输出权重,对于优化交错器参数的关键是标识最小化低权重误差事件的参数集合,其帧面作为条件示于表3中。
权重-2      权重-3        权重-4
1+Di,     1+Di+Dj,  1+Di+Dj+Dk
长度I       长度i,j      长度i,j,k
8     7     4     2,3     7  1,3,6
15    14    6     1,5     10 1,4,9
22    21    7     4,6     5  1,2,4
29    28    9     5,8     11 1,6,10
            10    3,9     9  1,7,8
            11    2,10    12 1,2,11
            11    9,10    9  2,4,8
            12    6,11    7  2,5,6
            13    1,12    10 2,7,9
            13    8,12    6  3,4,5
            14    4,13    11 3,7,10
            14   11,13    10 4,8,9
            16    5,15    12 4,7,11
            16   12,15    12 5,10,11
                           12 8,9,11
                       表2
例如,如果输入帧面具有权重2(例如两个1比特,其间具有6个0),然后按照表3的权重2列,搜索一个交错器参数的集合,该集合可以在两个1比特之间产生在第0(最初)、第7、第14、21位具有1比特的输出或在两个1比特之间产生具有6、13、20或27个0比特的28个位置(按照长度〕)。这可以表达为在第0位与第i位验证1比特。
在该“最低权重过滤技术的类似应用”中,在权重3流的第0位、第i位和第j位检测1比特,在权重4流的第0位、第i位、第j位和k位检测1比特。
虽然上述的实施例是用于CDMA系统中的螺旋编码器,本技术领域内的人可以意识到本发明并不受限于此,本发明可以用于任意通信系统中的交错与去交错的任何类型。
可以看出本发明可以有效地达到上面提到的目标,特别是,本发明提出的改进的设备和方法,该设备和方法可以在交错有限长度的码的同时,最小化实施复杂性以及参数存储所需的存储空间。
应明白,在上述结构以及前述的操作序列中可以做出变化而不会脱离本发明的范围,因此包含在上述描述或在上述附图中表示的一切都是说明性的,而不是限定性的。
也应明白,下面所附的权利要求是要覆盖本发明的一般地及特定的特征,并且对本发明的所有范围的声明都落在其中。

Claims (20)

1、一种交错数据帧元素的方法,该方法包括:
提供一个R行和C列的存储阵列c,其中R和C是正整数;
将包含有L多个元素的数据帧存储在该存储阵列c内的一个工作阵列中,该工作阵列具有Nr (1)行和Nc (1)列,其中:
Nr (1)是不大于R的正整数;
Nc (1)是不大于C的素数;以及
Nr (1)×NC (1-1)<L<Nr (1)×NC (1)
其中NC (1-1)是小于NC (1)的最高素数,以及
按照预定的数学关系置换存储阵列c的每一行的元素。
2、按照权利要求1的方法,其中用于置换存储阵列c的每一行的元素的预定数学关系是:
cj=[αj×cj (i-1)]mod P1    其中
j=1,2,…..R;
i=1,2,….C;
P是连续的素数的集合;
P1等于Nc (1);以及
αj是从指数一致根P1中选取的。
3、按照权利要求2的方法,进一步包括按照预定的映射置换存储阵列c的行。
4、按照权利要求3的方法,进一步包括按照一行一行的顺序存储所述的数据帧,并且在置换后按一列一列的顺序读出所述的数据帧。
5、按照权利要求2的方法,其中αj的值是按照下式从p1的指数一致根中选取的:
αj={αp p(1),αp p(2),……αφ p(R)}
其中αp是P1的原根;以及
gcd{p(i),P1-1}=1。
6、按照权利要求2所述的方法,其中αj的值是从j+1个值中删除一个gcd{p(i),P1-1}不等于1的值选择的。
7、按照权利要求2的方法,其中:
αj的值是从以低权重输入数据可产生最小比特误差的值中选择的。
8、按照权利要求2的方法,其中与Nc (1)的每个值相关的αj的值被预先计算并存储。
9、一种用于交错数据帧的元素的交错器,该交错器包括:
包含至少一个R行和C列的存储阵列c的存储器,其中R和C是正整数;
将包含有L多个元素的数据帧存储在该存储阵列c内的一个工作阵列中的存储器读写电路,该工作阵列具有Nr (1)行和Nc (1)列,其中:
Nr (1)是不大于R的正整数;
Nc (1)是不大于C的素数;以及
Nr (1)×NC (1-1)<L<Nr (1)×NC (1)
其中NC (1-1)是小于NC (1)的最高素数,以及
按照预定的数学关系置换存储阵列c的每一行的元素的ALU。
10、按照权利要求9的交错器,其中用于置换存储阵列c的每一行的元素的ALU是按照下式进行的:
cj=[αj×cj(i-1)]mod P1  其中
j=1,2,…..R;
i=1,2,….C;
P是连续的素数的集合;
P1等于Nc (1);以及
αj是从指数一致根P1中选取的。
11、按照权利要求10的交错器,其中该ALU按照预定的映射置换存储阵列c的行。
12、按照权利要求11的交错器,其中该存储器读写电路按照一行一行的顺序存储所述的数据帧,并且在置换后按一列一列的顺序读出所述的数据帧。
13、按照权利要求10的交错器,其中ALU是按照下式从p1的指数一致根中选取αj的值:
αj={αp p(1),αp p(2),……αφ p(R)}
其中αp是P1的原根;以及
gcd{p(i),P1-1}=1。
14、按照权利要求10所述的交错器,其中ALU是从j+1个值中删除一个gcd{p(i),P1-1}不等于1的值来选择αj的值。
15、一种用于交错数据帧的元素的交错器,该交错器包括:
包含至少一个R行和C列的存储阵列c的存储器装置,其中R和C是正整数;
将包含有L多个元素的数据帧存储在该存储阵列c内的一个工作阵列中的存储器读写装置,该工作阵列具有Nr (1)行和Nc (1)列,其中:
Nr (1)是不大于R的正整数;
Nc (1)是不大于C的素数;以及
Nr (1)×NC (1-1)<L<Nr (1)×NC (1)
其中NC (1-1)是小于NC (1)的最高素数,以及
按照预定的数学关系置换存储阵列c的每一行的元素的逻辑装置。
16、按照权利要求15的交错器,其中用于置换存储阵列c的每一行的元素的逻辑装置是按照下式进行的:
cj=[αj×cj(i-1)]mod P1    其中
j=1,2,…..R;
i=1,2、….C;
P是连续的素数的集合;
P1等于Nc (1);以及
αj是从指数一致根P1中选取的。
17、按照权利要求16的交错器,其中该逻辑装置按照预定的映射置换存储阵列c的行。
18、按照权利要求17的交错器,其中该存储器读写装置按照一行一行的顺序存储所述的数据帧,并且在置换后按一列一列的顺序读出所述的数据帧。
19、按照权利要求16的交错器,其中该逻辑装置是按照下式从p1的指数一致根中选取αj的值:
αj={αp p(1),αp p(2),……αφ p(R)}
其中αp是P1的原根;以及
gcd{p(i),P1-1}=1。
20、按照权利要求16所述的交错器,其中该逻辑装置是从j+1个值中删除一个gcd{p(i),P1-1}不等于1的值来选择αj的值。
CNB008061815A 1999-04-14 2000-03-29 螺旋码的行内置换 Expired - Lifetime CN1188950C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/291,353 1999-04-14
US09/291,353 US6543013B1 (en) 1999-04-14 1999-04-14 Intra-row permutation for turbo code

Publications (2)

Publication Number Publication Date
CN1347593A true CN1347593A (zh) 2002-05-01
CN1188950C CN1188950C (zh) 2005-02-09

Family

ID=23119963

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB008061815A Expired - Lifetime CN1188950C (zh) 1999-04-14 2000-03-29 螺旋码的行内置换

Country Status (10)

Country Link
US (1) US6543013B1 (zh)
EP (1) EP1169777B1 (zh)
JP (1) JP4298175B2 (zh)
KR (1) KR100780995B1 (zh)
CN (1) CN1188950C (zh)
BR (1) BRPI0009717B1 (zh)
CA (1) CA2366581C (zh)
DE (1) DE60002705T2 (zh)
HK (1) HK1040141B (zh)
WO (1) WO2000062426A1 (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2266283C (en) * 1999-03-19 2006-07-11 Wen Tong Data interleaver and method of interleaving data
US7187699B1 (en) * 1999-03-19 2007-03-06 Siemens Aktiengesellschaft Method and apparatus for data rate matching
WO2000062425A1 (de) * 1999-04-07 2000-10-19 Siemens Aktiengesellschaft Verfahren zur kanalcodierung
JP2001285077A (ja) * 2000-03-31 2001-10-12 Mitsubishi Electric Corp 通信装置および通信方法
US6625763B1 (en) * 2000-07-05 2003-09-23 3G.Com, Inc. Block interleaver and de-interleaver with buffer to reduce power consumption
KR100393608B1 (ko) * 2000-09-29 2003-08-09 삼성전자주식회사 유.엠.티.에스시스템내 터보부호화기의 내부 인터리버 및인터리빙 수행 방법
KR100846017B1 (ko) * 2000-10-30 2008-07-11 가부시키가이샤 히타치세이사쿠쇼 데이터 인터리브/디인터리브 효율을 향상시키기 위한 반도체 장치, 무선 통신 장치, 컴퓨터 프로그램 제품 및 방법
KR100800840B1 (ko) * 2001-05-09 2008-02-04 삼성전자주식회사 터보코드를 사용하는 부호분할다중접속 이동통신시스템의 터보 인터리버 및 터보 인터리빙 방법
JP3624874B2 (ja) 2001-11-19 2005-03-02 日本電気株式会社 インターリービング順序発生器、インターリーバ、ターボエンコーダ、及びターボデコーダ
FR2837331B1 (fr) * 2002-03-13 2004-06-18 Canon Kk Procede d'entrelacement d'une sequence binaire
WO2004030226A1 (en) * 2002-09-25 2004-04-08 Koninklijke Philips Electronics N.V. Method of calculating an intra-row permutation pattern for an interleaver
GB2400776A (en) * 2003-04-14 2004-10-20 Modem Art Ltd method of using an algebraic interleaver for turbo encoding/decoding
JP4265345B2 (ja) * 2003-08-22 2009-05-20 日本電気株式会社 携帯電話機、インターリーブパラメータ演算装置、方法及びプログラム
US8077743B2 (en) * 2003-11-18 2011-12-13 Qualcomm Incorporated Method and apparatus for offset interleaving of vocoder frames
TWI237448B (en) * 2004-04-12 2005-08-01 Benq Corp Method for interleaving data frame and circuit thereof
US7793169B2 (en) * 2005-10-19 2010-09-07 Telefonaktiebolaget Lm Ericsson (Publ) Intelligent table-driven interleaving
WO2009014298A1 (en) * 2007-07-20 2009-01-29 Electronics And Telecommunications Research Institute Address generation apparatus and method of data interleaver/deinterleaver
US20090250345A1 (en) * 2008-04-03 2009-10-08 Protea Biosciences, Inc. Microfluidic electroelution devices & processes
JP5521722B2 (ja) * 2010-04-14 2014-06-18 沖電気工業株式会社 符号化装置、復号化装置、符号化・復号化システム、及び、プログラム
JP5634331B2 (ja) 2011-06-07 2014-12-03 株式会社東芝 画像処理装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US300139A (en) * 1884-06-10 sohisgall
US4394642A (en) 1981-09-21 1983-07-19 Sperry Corporation Apparatus for interleaving and de-interleaving data
EP0300139B1 (en) 1987-07-20 1993-07-07 International Business Machines Corporation Error correcting code for b-bit-per-chip memory with reduced redundancy
US4907233A (en) * 1988-05-18 1990-03-06 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration VLSI single-chip (255,223) Reed-Solomon encoder with interleaver
US5042033A (en) * 1989-06-05 1991-08-20 Canadian Marconi Corporation RAM-implemented convolutional interleaver
US5357606A (en) * 1992-02-25 1994-10-18 Apple Computer, Inc. Row interleaved frame buffer
FR2706054B1 (fr) 1993-06-02 1995-07-13 Alcatel Mobile Comm France Procédé d'entrelacement d'une séquence d'éléments de données, et dispositif d'entrelacement correspondant.
US5483541A (en) * 1993-09-13 1996-01-09 Trw Inc. Permuted interleaver
JP3415693B2 (ja) * 1993-12-23 2003-06-09 ノキア モービル フォーンズ リミテッド インターリーブプロセス
US5572532A (en) * 1993-12-29 1996-11-05 Zenith Electronics Corp. Convolutional interleaver and deinterleaver
FR2723282B1 (fr) * 1994-07-29 1996-09-13 Alcatel Telspace Procede d'entrelacement et de desentrelacement de trames sdh et systeme correspondant
US5812288A (en) * 1995-12-27 1998-09-22 Lucent Technologies Inc. Holographic storage of digital data
FR2747255B1 (fr) * 1996-04-03 1998-07-10 France Telecom Procede et dispositif de codage convolutif de blocs de donnees, et procede et dispositif de decodage correspondants
KR100186627B1 (ko) * 1996-09-21 1999-05-15 삼성전자 주식회사 베이스 밴드 인터리버
US6108745A (en) * 1997-10-31 2000-08-22 Hewlett-Packard Company Fast and compact address bit routing scheme that supports various DRAM bank sizes and multiple interleaving schemes
US6347385B1 (en) 1998-08-03 2002-02-12 Nortel Networks Limited Interleavers for turbo code
US6334197B1 (en) * 1998-08-17 2001-12-25 Hughes Electronics Corporation Turbo code interleaver with near optimal performance
US6304991B1 (en) * 1998-12-04 2001-10-16 Qualcomm Incorporated Turbo code interleaver using linear congruential sequence

Also Published As

Publication number Publication date
CA2366581A1 (en) 2000-10-19
CA2366581C (en) 2006-11-07
KR100780995B1 (ko) 2007-11-29
WO2000062426A1 (en) 2000-10-19
EP1169777A1 (en) 2002-01-09
JP4298175B2 (ja) 2009-07-15
KR20010113801A (ko) 2001-12-28
HK1040141B (zh) 2003-08-15
JP2002542646A (ja) 2002-12-10
CN1188950C (zh) 2005-02-09
DE60002705D1 (de) 2003-06-18
BR0009717A (pt) 2002-03-05
DE60002705T2 (de) 2004-03-11
US6543013B1 (en) 2003-04-01
HK1040141A1 (en) 2002-05-24
BRPI0009717B1 (pt) 2015-06-09
EP1169777B1 (en) 2003-05-14

Similar Documents

Publication Publication Date Title
CN1188950C (zh) 螺旋码的行内置换
CN1286276C (zh) 随机存取多向cdma2000 turbo编码交织器
CN1264280C (zh) 在通信系统中生成和解码代码的设备和方法
CN1777082A (zh) 基于预编码的并行卷积ldpc码的编码器及其快速编码方法
AU763873B2 (en) Turbo code interleaver using linear congruential sequences
CN1256812C (zh) 透平编码器和信道编码方法
CN1136660C (zh) 串行链接卷积码编码器及其中的交错器和交错方法
CN1268063C (zh) 在通信系统中生成代码的设备和方法
CN1529943A (zh) Turbo解码器的缓冲器结构
CN101039119A (zh) 编码与解码的方法及系统
CN1993892A (zh) 用于编码和解码块低密度奇偶校验码的装置和方法
CN101080873A (zh) 用于使用信道代码解码的装置和方法
CN1947368A (zh) 对具有可变块长度的块低密度奇偶校验码编码/解码的设备和方法
CN1140966C (zh) Turbo交错器/解交错器中使用的地址发生器和地址发生方法
CN1324811C (zh) 通信系统中的交织器和交织方法
CN1252936C (zh) 用于透平编码的块交织
CN1639986A (zh) 交织顺序发生器、交织器、Turbo码编码器和Turbo码译码器
CN1243425C (zh) 速率匹配方法和数字通信系统
CN1898891A (zh) 在移动通信系统中通过具有不等出错概率的编码器发送和接收编码数据的设备和方法
CN101047841A (zh) 一种手持电视系统中的级联编码方法及装置
CN1411195A (zh) 交错器模式修改
CN1417967A (zh) 数据发送和接收设备中的交织器去相关
CN101060339A (zh) 一种在SCDMA系统中实现Turbo编译码方案的装置和方法
CN1859012A (zh) 一种结构化的ldpc编码方法
CN1227818C (zh) 通信装置以及通信方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: YANXING BIDEKE CO., LTD.

Free format text: FORMER OWNER: NORTEL NETWORKS CORP.

Effective date: 20130711

Owner name: APPLE COMPUTER, INC.

Free format text: FORMER OWNER: YANXING BIDEKE CO., LTD.

Effective date: 20130711

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20130711

Address after: American California

Patentee after: APPLE Inc.

Address before: American New York

Patentee before: NORTEL NETWORKS LTD.

Effective date of registration: 20130711

Address after: American New York

Patentee after: NORTEL NETWORKS LTD.

Address before: Quebec

Patentee before: NORTEL NETWORKS Ltd.

CX01 Expiry of patent term

Granted publication date: 20050209

CX01 Expiry of patent term