CN1283331A - 使用蝶形运算的非二进制维特比译码器 - Google Patents
使用蝶形运算的非二进制维特比译码器 Download PDFInfo
- Publication number
- CN1283331A CN1283331A CN98812769A CN98812769A CN1283331A CN 1283331 A CN1283331 A CN 1283331A CN 98812769 A CN98812769 A CN 98812769A CN 98812769 A CN98812769 A CN 98812769A CN 1283331 A CN1283331 A CN 1283331A
- Authority
- CN
- China
- Prior art keywords
- grid
- binary system
- node
- nonbinary
- path metric
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6569—Implementation on processors, e.g. DSPs, or software implementations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/39—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
- H03M13/41—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors
- H03M13/4107—Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors implementing add, compare, select [ACS] operations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/47—Error detection, forward error correction or error protection, not provided for in groups H03M13/01 - H03M13/37
Landscapes
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Error Detection And Correction (AREA)
Abstract
揭示了一种通过在非二进制网格内指定二进制蝶形网格来译码使用非二进制网格图的数据信号的译码器。译码器通过使用维特比二进制蝶形运算来分析每个指定的二进制蝶形网格,以便产生一对到非二进制网格的每个节点的路径。从基本二进制蝶形运算得到的对于每个节点的路径被进行比较,以便确定对于该节点的残存路径。
Description
发明技术领域
本发明涉及数字通信系统中的接收机,更具体地,涉及通过使用修改的维特比算法来译码非二进制卷积编码数据的译码器。
发明背景
图1显示了典型的数字通信系统10,它包括发射机12、接收机14、和信道24。发射机包括信道编码器16、复接器18、调制器20和发射机单元22。发射机12可包括图1上未示出的其它的信号处理部件,诸如加密单元或码分多址(CDMA)系统中的扩频器。
发射机12中的信道编码器16接收源数据信号以及编码该源数据信号,以便改进由接收机14进行的信号的恢复。一种类型的数字数据的信号-空间编码是M-进制信令。信道编码器把k个数据比特变换成信号-空间中的M=2k个符号中的一个符号。对于二进制数据信号,k=1。一类信号-空间编码是卷积码,它可以用K-级移位寄存器来实现。在每个单位时间,k个比特被移位到寄存器的前k级中,而已经在寄存器中的比特被向右移k级。在每个单位时间,所选择的移位寄存器的内容被相加、相减或作其它运算,以便得到n个编码的比特。通过在每个单位时间把k比特移到寄存器中,每次移位的k比特的组规定了一次到编码器中的有限数目的允许的接连状态的转移。结果,编码的比特不单代表编码器的当前的状态,也表示编码器状态的历史信息,它可以从接收的编码的比特序列中得出。
来自信道编码器16的编码的比特被输入到复接器18。复接器18把编码的比特与来源于其它源的、或具有不同特征的其它信号相组合。调制器20接收复接的信号,并把该信号变换成可在信道24上发送的波形。调制的信号被输入到发射机单元22,它典型地包括高功率的放大器和天线,以便在信道24上发送调制的信号。
在信号传输期间,信道24把噪声、衰落、和抖动引入到信号中。接收机14必须检测所传输的信号,并尝试从传输的信号中恢复源数据信号。接收机14包括接收机单元26、解调器27、多路分接器28和信道译码器30。接收机单元26典型地包括用来检测传输的信号的天线和用来放大信号的低噪声放大器。解调器27解调信号,而多路分接器28把信号分离成分量信号。
信道译码器30试图译码带有附加上噪声和衰落的分接的信号,以便重新构建原先的源数据信号。一个众所周知的用于译码卷积码的方法是由A.J.Viterbi提出的和在IEEE Transactions onInformation Theory(IEEE信息理论会刊),Vol.IT-13,pp.260-269(April 1967)中描述的Viterbi(维特比)算法,该论文在此引用,以供参考。维特比算法使用一个网格,它具有代表发射机12的信道编码器16的可能状态的节点的列和代表允许的状态间转移的节点之间的支路。当信道编码器在一个单位时间间隔内只转移一个比特时,即k=1,则网格码是二进制的,以及对于每个节点具有两个相关的支路。如果信道编码器在一个单位时间间隔内转移一个以上的比特时,即k>1,则网格码是非二进制的,以及对于每个节点具有两个以上的相关的支路。
对于非二进制网格(即,对于每个节点具有两个以上支路的网格)实施维特比算法,比起对于二进制网格(即,对于每个节点具有两个支路的网格)实施维特比算法要复杂得多,因为在信道编码器上要施加大得多的计算负担。这种增加的复杂性限制了使用非二进制网格在商用的通信系统中编码和译码数据。因此,在工业上需要一种简单的和有效的方法与译码器,通过使用对于非二进制网格的维特比算法来实行对卷积码的译码。
发明概要
本发明的目的是提供用于译码在信道上传输的信号以便通过使用非二进制网格来确定源数据信号的方法。第一个步骤是把非二进制网格分成多个具有节点的二进制蝶形网格,这些节点每个带有两个相关的支路。对于在非二进制网格中指定的每个二进制蝶形网格执行的二进制蝶形运算,以便确定与二进制蝶形网格中的每个节点有关的最有利的路径度量。本发明的方法然后包括比较步骤,用来比较通过执行二进制蝶形运算所确定的、与非二进制网格中的每个节点有关的这些最有利的路径度量,以便选择对于非二进制网格中的每个节点的残存(Survivor)路径和确定对于非二进制网格中的每个节点的累积的路径度量。本发明的译码器包括:第一处理器,用于执行对于二进制蝶形网格的二进制蝶形运算,和确定与二进制蝶形网格中的每个节点有关的最有利的路径度量;以及第二处理器,用于指令第一处理器对在非二进制蝶形网格内指定的多个二进制蝶形网格执行二进制蝶形运算,以及用于比较与非二进制网格中的每个节点有关的这些最有利的路径度量,以便确定对于非二进制网格中的每个节点的残存路径和对于非二进制网格中的每个节点的累积的路径度量。
附图简述
为了更全面地了解本发明和本发明的进一步的目的和优点,现在可以结合附图参考以下的说明,其中相同的数字被使用于相同的部件:
图1显示了其中可以实施本发明的数字通信系统;
图2显示了用于由译码器通过使用基本的二进制蝶形运算译码卷积码的带有两个状态的二进制网格;
图3显示了用于由译码器通过使用基本的二进制蝶形运算译码卷积码的带有两个以上状态的二进制网格;
图4显示了用于由本发明的译码器译码卷积码的非二进制网格;
图5显示了说明修正的基本蝶形二进制运算的、用于译码卷积码的非二进制网格;
图6显示了可被使用来实施本发明的译码器;以及
图7显示了本发明的译码器通过使用修正的基本二进制蝶形运算来译码卷积码的操作的方法操作流程图。
发明详细说明
现在,将在后面参照附图更详细地描述本发明,附图中显示了本
发明的优选实施例。
图2上显示了使用二进制网格的维特比算法的例子。维特比算法使用一种网格图,其中在每一时间节点显示了编码的源数据信号在信号空间S中的可能的状态。在图2上对于二进制网格的例子中,信号空间S包括至少两个信号状态S0和S1。信号空间S可以是具有一定范围的模拟信号幅度或频率键控或相位键控系统的多维空间特征。在信号空间的这两个状态之间的转移在发射机中被编码为取自符号组A={a1,a2,..}之中的一个独特的代码符号。例如,在由发射机进行编码的期间内,从S0到S0的转移可被表示为a0,从S0到S1转移可被表示为a1,从S1到S0的转移可被表示为a2,以及从S1到S1的转移可被表示为a3。编码器中的状态序列可以由接收机沿着在如图2所示的维特比网格中的一个路径而进行译码。
图2显示了一个二进制蝶形网格,其中每个节点只有两个相关的支路,即,每个节点只可能从两个其它的节点仅通过两个支路到达。在图1上每个时间单位t时节点代表在信号空间S中的信号状态S0和S1。在网格中的节点之间的支路代表在状态之间的转移。对于每次转移或每个支路,来自一组A={a0,a1,a2,a3}的一个独特的符号被指定来代表该转移,如图2所示。
在运行时,独特的符号A由编码器中的移位寄存器的编码的比特来确定。支路度量ΔMet1是来自该支路或转移的组A的这个符号与实际的接收信号之间的距离(诸如,对于模拟信号的Euclidian距离或对于数字信号的Hamming距离)。例如,被表示为ΔMet0的度量值是接收信号与符号a0之间的距离,度量值ΔMet1是接收信号与符号a1之间的距离,度量值ΔMet2是接收信号与符号a2之间的距离,以及度量值ΔMet3是接收信号与符号a3之间的距离。对于一个状态的路径度量被表示为Metsi,它是在网格中到达该状态的所选路径之间的各支路度量的总和。
对于任何的接收信号序列,译码方法必须搜索网格,以便得到最接近适合于所接收的信号值的、由每个支路代表的符号a0,a1,a2,…的路径,它是具有最有利的路径度量的路径。对于二进制信号的维特比算法可确定在二进制蝶形网格中的最有利的路径度量。要计算对于每个节点或状态的两个候选的路径度量。所计算的每个候选的路径度量代表不同的支路或到该状态的转移。例如,对于在t2时的状态S0,所计算的两个候选的路径度量是Mets0+ΔMet0和Mets1+ΔMet2。一旦计算后,就比较两个候选路径度量,以确定哪个路径是最有利的。通常,最有利的路径度量是具有由对于数字信号的Hamming距离或对于模拟信号的Euclidean距离所确定的最小值的路径度量。然后,选择与最有利的路径度量有关的路径。对于在t2时的状态S1的累积的路径度量Mets0就被更新为等于最有利的路径度量。这样描述的对于在t2时的状态S2的路径选择操作,在图2上被标记为ACS0(相加-比较-选择)。
同样地,要执行对于在t2时的状态S1的路径选择操作。计算对于状态S1的两个候选的路径度量Mets0+ΔMet1和Mets1+ΔMet3。确定最有利的路径度量以及选择与最有利的路径度量有关的路径。对于这个节点的路径选择操作,在图2上被标记为ACS1(相加-比较-选择)。通常,对于状态S所选择的路径被称为残存路径。
上述的对于二进制网格(即一个这样的网络,它的每个状态或节点具有两个支路和在单位时间间隔上具有两个节点或状态)所执行的维特比算法,被称为基本二进制蝶形运算。基本二进制蝶形运算可在带有两个以上的状态的二进制网格中被执行多次,以确定对于每个节点或状态的残存路径。然而,每个节点或状态仍只有两个相关的支路。例如,在图3上,显示了在时间t1和t2时具有四个状态S0,S1,S2和S3的二进制网格。可以通过执行第一个基本二进制蝶形运算来确定在二进制网格中对于状态S0和S1的残存路径,它在图3上标记为1。可以通过执行第二个基本二进制蝶形运算来确定在二进制网格中在时间t2时对于状态S2和S3的残存路径,它在图3上标记为2。
上述的基本二进制蝶形运算可由技术上熟知的非常有效的加速器半导体芯片,诸如Texas Instruments(德州仪器公司)的TMS320C54X DSP芯片来执行。
图4显示了用于由本发明的译码器进行译码卷积码的非二进制网格。在非二进制网格中,每个节点Si可以具有两个以上的可能的支路。这样,在单位时间间隔t2时的到状态Si的转移可以来自于单位时间间隔t1时的状态组Sim={Si1,Si2,Si3…Sim},其中下标m大于2。来自组A中的独特的符号是针对于与状态组Si有关的所有的转移Ti={ai1,ai2,ai3…aim}规定的,从而使得t(Sim,Sm)=aim。网格图可由对于由网格图的节点所代表的每个状态的组Si和Ti明确地规定。
在图4的网格图中,源数据信号的信号空间包括四个状态Si={S0,S1,S2和S3},其具有四个支路或与每个状态有关的转移。因此,在t2的到S0的转移可以是来自状态组S0,4={S0,0,S0,1,S0,2,S0,3}。来自用于到S0的转移的组A的独特的符号可以被表示为:t(S0,0,S0)=a0,t(S0,1,S0)=a1,t(S0,2,S0)=a2,以及t(S0,3,S0)=a3。对于网格图中的其它状态S1,S2和S3可以显示同样的表示。
本发明通过在非二进制网格内分配二进制蝶形网格来译码使用非二进制网格图的卷积码。每个二进制蝶形网格在每个单位时间间隔只有两个状态以及每个状态有两个支路。在每个单位时间间隔的两个状态可以是不连贯的。
例如,图4的非二进制网格被分开成四个二进制蝶形网格,用数字1到4表示。在本发明中,每个二进制蝶形网格通过使用基本二进制蝶形运算来进行分析,由两个基本蝶形运算得到的对于每个节点的结果被进行比较,以确定对于该节点的残存路径。
确定在时间t2对于节点S0和S2的残存路径的例子将参照图5来进行描述。图5的非二进制网格显示了图4上表示为1和2的两个二进制基本蝶形。
对于在时间t1的每个状态,路径度量Metsi在运算开始之前就是已知的。路径度量Metsi等于在网格中到该状态Si的被选路径之间的先前的支路度量的总和。可替换地,如果t1是译码操作时的第一状态,则路径度量Metsi可以被设置为初始值。本发明对于在非二进制网格中的第一个指定的二进制基本蝶形网格执行二进制基本蝶形运算。例如,首先对于图5上标记以1的指定的二进制基本蝶形执行二进制基本蝶形运算。第一个指定的二进制蝶形网格包括在单位时间间隔t1时的状态S0和S1,以及在单位时间间隔t2时的状态S0和S1。
对于在t2的第一指定的二进制基本蝶形中的状态S0,执行运算ACS0。计算了两个候选的路径度量Mets0+ΔMet0和Mets1+ΔMet2。一旦计算后,就比较两个候选路径度量,以确定哪个路径是最有利的。正如上面所解释的,通常,最有利的路径度量是具有最小值的路径度量。最有利的路径度量可以是由例如对于数字信号的Hamming距离或对于模拟信号的Euclidean距离来确定的。然后,与最有利的路径度量有关的路径被确定来用于运算ACS0。
宁可不选择这个路径作为对于S0的残存路径,而把该路径和相应的最有利的路径度量作为运算ACS0的结果而进行存储。然后,本发明执行运算ACS2,并针对在t2时的状态S1来计算两个候选的路径度量Mets0+ΔMet1和Mets1+ΔMet3。确定最有利的路径度量,以及与最有利的路径度量有关的残存路径被确定以用于运算ACS2。再次地,宁可不选择这个路径作为对于S1的残存路径,而把该路径和相应的最有利的路径度量作为运算ACS1的结果而进行存储。
接着,本发明对于图5上标记为2的第二指定的基本二进制蝶形网格执行修正的基本二进制蝶形运算。这个第二指定的基本二进制蝶形网格包括在单位时间间隔t1时的状态S2和S3以及在单位时间间隔t2时的状态S0和S1。对于在t2时的S0执行运算ACS1。计算了两个候选的路径度量Mets2+ΔMet4和Mets3+ΔMet6。确定最有利的路径度量,以及选择与最有利的路径度量有关的路径。该路径和最有利的路径度量被存储起来以便用于运算ACS1。其次地,对于在t2时的S1执行运算ACS3。计算了两个候选的路径度量Mets2+ΔMet5和MetS3+ΔMet7。确定最有利的路径度量,以及与最有利的路径度量有关的路径被加以确定以便用于运算ACS3。该路径和最有利的路径度量被存储起来以便用于运算ACS3。
本发明接着通过比较对于在相应于非二进制网格中的那个状态的二进制基本蝶形运算中执行的每个ACS运算的最有利的路径度量,从而确定对于在非二进制网格中的每个节点或状态S的残存路径。例如,对于在单位时间间隔t2的状态S0,对作为与状态S0相关的ACS0的结果而加以存储的最有利的路径度量与作为与状态S0相关的ACS1的结果而加以存储的最有利的路径度量进行比较。正如上面所解释的,运算ACS0是在第一基本二进制蝶形运算期间执行的,而运算ACS1是在第二基本二进制蝶形运算期间执行的。然而,由于ACS0和ACS1都是对于在t2时到状态S0的支路执行的,因此将它们的结果进行比较,以便确定对于状态S0的残存路径。对于在t2时的状态S0的残存路径是相应于在两个存储的运算ACS0和ACS1的度量之间的最有利的路径度量的路径。对于在t2时的状态S0的最后的累积的度量Mets0等于在两个存储的运算ACS0和ACS1的度量之间的这个最有利的路径度量。
同样地,对于t2时的状态S1确定残存路径和累积的度量Mets1。对作为与状态S1相关的运算ACS2的结果而进行存储的最有利的路径度量与作为与状态S1相关的运算ACS3的结果而进行存储的最有利的路径度量进行比较。对于在t2时的状态S1的残存路径是与在两个存储的运算ACS2和ACS3的度量之间的最有利的路径度量相对应的路径。对于在t2时的状态S1的最后的累积的度量Mets1等于在两个存储的运算ACS2和ACS3的度量之间的最有利的路径度量。
同样地,本发明对于图4所示的基本二进制蝶形网格执行修正的二进制蝶形运算,以确定等于状态S2和S3的残存路径。通过在非二进制网格内指定二进制蝶形网格,本发明因此简化了译码器的计算负荷。
典型的用于执行二进制蝶形运算的现有技术的芯片可以几乎不用或完全不用修改,就可以用来在信道译码器34中实施本发明,如图6所示。信道编码器34包括处理器36、存储器38和二进制蝶形加速器芯片40。处理器36按照本发明来控制信道译码器34的运行。二进制蝶形加速器芯片40对于已知的蝶形网格执行基本二进制蝶形运算,并且输出对于二进制蝶形网格的每个节点的ACS运算的结果。二进制蝶形加速器芯片40可以是Texas Instruments(德州仪器公司)的加速器半导体TMS320C54X芯片。存储器38可以位于处理器芯片40中或在处理器40的外面的超高速存储器或RAM中。虽然图6上显示了信道译码器34包括处理器36和分开的二进制蝶形加速器芯片40,但本领域技术人员将会看到,两个芯片的功能可以合并在单个处理器中。
现在参照图7解释信道译码器34通过使用非二进制网格译码卷积码的运算。图7显示了本发明的信道译码器34的运行的流程图。信道译码器34使用非二进制网格、状态Si、转移T、和对于想要的译码过程的符号组A进行预先编码。用于想要的译码过程的非二进制网格也已被分成多个指定的二进制蝶形网格。
在图7的步骤42,信道译码器从多路分接器38接收编码的信号符号。处理器36在步骤44指令二进制蝶形加速器芯片40对于指定的基本蝶形网格中的一个网格执行基本二进制蝶形运算。二进制蝶形加速器芯片执行基本蝶形运算,并且确定两个ACS运算的结果,对于基本二进制蝶形网格的两个节点,每个节点一个结果。在基本二进制蝶形运算中对于两个节点的ACS运算的结果被存储在存储器38中,如在步骤46所示。在两个ACS运算中确定的路径和最有利的路径度量,将连同对于特定的ACS运算有关的状态或节点一起被指定在存储器38中。
处理器36接着在步骤48确定是否还有基本二进制蝶形网格被指定在非二进制网格中。如果是的话,则处理器36回到步骤44,以及指令二进制蝶形加速器芯片40对于下一个指定的基本蝶形网格执行基本蝶形运算。
如果在步骤48处理器36确定:对于每个基本蝶形网格已经执行二进制蝶形运算,则处理器36确定对于在非二进制网格中的每个状态或节点的残存路径。处理器36比较被存储在存储器38中的、与非二进制网格中的状态或节点有关的对于每个ACS运算的最有利的路径度量,以及选择对于每个状态的最有利的路径度量和相应的残存路径。处理器36把对于每个状态的度量更新为所选择的最有利的路径度量,并把相应的残存路径存储在存储器38中。处理器36继续进行处理消息中的编码的信号符号,直至完成为止。
可替换地,处理器36可以在二进制蝶形加速器芯片计算了与这个状态有关的二进制蝶形运算以后去完成图7的步骤50和52,以便选择对于这个状态的残存路径。二进制加速器芯片可同时计算与其它状态有关的二进制蝶形运算,如图7的步骤44和46那样。
本发明比起现有技术的用于使用非二进制网格进行卷积码译码的译码器具有很大的优点。使用维特比算法直接解算非二进制网格,需要高度复杂的结构和很大的计算负荷。本发明通过把非二进制网格分成多个二进制蝶形网格和对于每个二进制蝶形网格执行修正的二进制蝶形运算,从而译码非二进制网格。结果,本发明利用十分有效的和更为简单的结构执行二进制蝶形运算。
虽然可以相信,从上述的说明可以明白本发明的运行和结构,但所显示和描述的本发明的运行的方法和结构的特征是被优选的,在其中可以作出改变、修改和替换而不背离由以下的权利要求所规定的本发明的精神和范围。
Claims (18)
1.通过使用带有多个节点的非二进制网格来译码在信道上传输的编码信号以确定源数据信号的方法,包括以下步骤:
在非二进制网格内指定多个具有节点的二进制蝶形网格,这些节点带有两个相关的支路;
对于每个指定的二进制蝶形网格执行二进制蝶形运算,以便确定与指定的二进制蝶形网格中的每个节点有关的最有利的路径度量,这样,非二进制网格的每个节点具有多个与其有关的最有利的路径度量;以及
比较在所述二进制蝶形运算步骤中所确定的、与非二进制网格中的每个节点有关的多个最有利的路径度量,以便选择对于非二进制网格中的每个节点的残存路径。
2.权利要求1的方法,其特征在于,还包括以下步骤:把在所述二进制蝶形运算步骤中所确定的、与二进制蝶形网格中的每个节点有关的多个最有利的路径度量存储在存储器中。
3.权利要求2的方法,其特征在于,还包括以下步骤:从非二进制网格中的残存路径确定源数据信号。
4.权利要求3的方法,其特征在于,其中在非二进制网格内指定多个具有带有两个相关的支路的节点的二进制蝶形网格的步骤,包括以下步骤:
指定第一个二进制蝶形网格,它具有在非二进制网格中被表示为在第一单位时间间隔的两个开始节点,和具有在非二进制网格中被表示为在第二单位时间间隔的两个结尾节点;以及
指定第二个二进制蝶形网格,它具有在非二进制网格中被表示为在第一单位时间间隔的另两个开始节点,和具有在非二进制网格中被表示为在第二单位时间间隔的所述的两个结尾节点。
5.权利要求4的方法,其特征在于,其中对于每个指定的二进制蝶形网格执行二进制蝶形运算的步骤,包括以下步骤:
对于第一个指定的二进制蝶形网格执行二进制蝶形运算,它包括以下步骤:
确定对于进到第一个指定的二进制蝶形运算的第一结尾节点的第一支路的第一候选的路径度量;
确定对于进到第一个指定的二进制蝶形运算的第一结尾节点的第二支路的第二候选的路径度量;
从对于第一结尾节点的第一和第二候选的度量确定对于第一结尾节点的第一最有利的路径度量;
确定对于进到第一个指定的二进制蝶形运算的第二结尾节点的第一支路的第一候选的路径度量;
确定对于进到第一个指定的二进制蝶形运算的第二结尾节点的第二支路的第二候选的路径度量;以及
从对于第二结尾节点的第一和第二候选的度量确定对于第二结尾节点的第一最有利的路径度量。
6.权利要求5的方法,其特征在于,其中对于每个指定的二进制蝶形网格执行二进制蝶形运算的步骤,还包括以下步骤:
对于第二个指定的二进制蝶形网格执行二进制蝶形运算,它包括以下步骤:
确定对于进到第二个指定的二进制蝶形网格的第一结尾节点的第一支路的第一候选的路径度量;
确定对于进到第二个指定的二进制蝶形网格的第一结尾节点的第二支路的第二候选的路径度量;
从对于第一结尾节点的第一和第二候选的度量确定对于第二个指定的二进制蝶形网格的第一结尾节点的第二最有利的路径度量;
确定对于进到第二个指定的二进制蝶形网格的第二结尾节点的第一支路的第一候选的路径度量;
确定对于进到第二个指定的二进制蝶形网格的第二结尾节点的第二支路的第二候选的路径度量;以及
从对于第二结尾节点的第一和第二候选的度量确定对于第二个指定的二进制蝶形网格的第二结尾节点的第二最有利的路径度量。
7.权利要求6的方法,其特征在于,其中比较多个与非二进制网格中的每个节点有关的最有利的路径度量以便选择残存路径的步骤,包括以下步骤:
比较对于第一个指定的二进制蝶形网格的第一结尾节点的第一最有利的路径度量与对于第二个指定的二进制蝶形网格的第一结尾节点的第二最有利的路径度量;以及
选择与对于第一结尾节点的第一最有利的路径度量和第二最有利的路径度量之间的最有利数值相关的残存路径。
8.权利要求7的方法,其特征在于,其中比较与非二进制网格中的每个节点有关的最有利的路径度量以便选择残存路径的步骤,包括以下步骤:
比较对于第一个指定的二进制蝶形网格的第二结尾节点的第一最有利的路径度量和对于第二个指定的二进制蝶形网格的第二结尾节点的第二最有利的路径度量;以及
选择与对于第二结尾节点的第一最有利的路径度量和第二最有利的路径度量之间的最有利数值相关的残存路径。
9.权利要求8的方法,其特征在于,还包括以下步骤:
确定对于非二进制网格中的第一结尾节点的累积的度量值等于对于第一结尾节点的第一最有利的路径度量和第二最有利的路径度量之间的最有利数值;以及
确定对于非二进制网格中的第二结尾节点的累积的度量值等于对于第二结尾节点的第一最有利的路径度量和第二最有利的路径度量之间的最有利数值。
10.用于根据带有多个节点的非二进制网格来译码在信道上传输的编码的信号以确定源数据信号的设备,包括:
第一处理器,用于执行对于二进制蝶形网格的二进制蝶形运算和确定与二进制蝶形网格中的每个节点有关的最有利的路径度量;以及
第二处理器,用于指令第一处理器对于在非二进制蝶形网格内指定的多个二进制蝶形网格执行二进制蝶形运算,以及用于比较多个与非二进制网格中的每个节点有关的最有利的路径度量,以确定对于非二进制网格中的每个节点的残存路径。
11.权利要求10的设备,其特征在于,还包括存储器,用于存储由所述第一处理器确定的、与二进制蝶形网格中的每个节点有关的最有利的路径度量。
12.权利要求11的设备,其特征在于,其中所述第一处理器是二进制蝶形加速器。
13.权利要求12的设备,其特征在于,其中所述第二处理器译码来自非二进制网格中的残存路径的源数据信号。
14.用于译码在信道上传输的编码的信号的设备,所述编码的信号是在发送前按照由非二进制网格表示的代码被编码的,所述非二进制网格具有多个节点和每个节点有两个以上的支路,所述设备包括:
用于在非二进制网格内指定多个具有带有两个相关的支路的节点的二进制蝶形网格的装置;
一种这样的装置,用于对于每个指定的二进制蝶形网格执行二进制蝶形运算,以便确定与指定的二进制蝶形网格中的每个节点有关的最有利的路径度量,这样,非二进制网格的每个节点将具有多个与其有关的最有利的路径度量;
用于比较由所述用于执行二进制蝶形运算的装置所确定的、与非二进制网格中的每个节点有关的多个最有利的路径度量的装置;以及
用于选择对于非二进制网格中的每个节点的、非二进制网格中的残存路径的装置。
15.权利要求14的设备,其特征在于,还包括存储装置,用于存储与指定的二进制蝶形网格中的每个节点有关的最有利的路径度量。
16.权利要求15的设备,其特征在于,还包括用于从非二进制网格中的残存路径确定源数据信号的装置。
17.权利要求16的设备,其特征在于,其中所述用于执行二进制运算的装置包括二进制蝶形加速器。
18.权利要求17的设备,其特征在于,其中所述用于比较的装置和用于选择的装置是处理器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/002,563 US6115436A (en) | 1997-12-31 | 1997-12-31 | Non-binary viterbi decoder using butterfly operations |
US09/002,563 | 1997-12-31 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1283331A true CN1283331A (zh) | 2001-02-07 |
Family
ID=21701358
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN98812769A Pending CN1283331A (zh) | 1997-12-31 | 1998-12-22 | 使用蝶形运算的非二进制维特比译码器 |
Country Status (9)
Country | Link |
---|---|
US (1) | US6115436A (zh) |
EP (1) | EP1044507B1 (zh) |
JP (1) | JP2002500463A (zh) |
KR (1) | KR20010033503A (zh) |
CN (1) | CN1283331A (zh) |
AU (1) | AU1942799A (zh) |
CA (1) | CA2316941A1 (zh) |
DE (1) | DE69834207T2 (zh) |
WO (1) | WO1999034520A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102760629A (zh) * | 2011-04-26 | 2012-10-31 | Fei公司 | 用于使用粒子光学设备来确定重构图像的方法 |
CN111181575A (zh) * | 2019-12-19 | 2020-05-19 | 西南大学 | 一种基于反向蝶形计算的Turbo码译码器及处理方法 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19926649A1 (de) * | 1999-06-11 | 2000-12-14 | Philips Corp Intellectual Pty | Anordnung zur Trelliscodierung |
EP1158683A1 (de) | 2000-05-24 | 2001-11-28 | Infineon Technologies AG | Vorrichtung und Verfahren zum Durchführen eines Viterbi-Algorithmus |
FI109162B (fi) | 2000-06-30 | 2002-05-31 | Nokia Corp | Menetelmä ja järjestely konvoluutiokoodatun koodisanan dekoodaamiseksi |
US7127664B2 (en) * | 2000-09-18 | 2006-10-24 | Lucent Technologies Inc. | Reconfigurable architecture for decoding telecommunications signals |
US6865710B2 (en) * | 2000-09-18 | 2005-03-08 | Lucent Technologies Inc. | Butterfly processor for telecommunications |
US7234100B1 (en) * | 2000-09-28 | 2007-06-19 | Intel Corporation | Decoder for trellis-based channel encoding |
KR100408037B1 (ko) * | 2001-03-03 | 2003-12-01 | 엘지전자 주식회사 | 비트 레벨 부호화/복호화 방법 및 장치 |
US7010052B2 (en) * | 2001-04-16 | 2006-03-07 | The Ohio University | Apparatus and method of CTCM encoding and decoding for a digital communication system |
US6848074B2 (en) | 2001-06-21 | 2005-01-25 | Arc International | Method and apparatus for implementing a single cycle operation in a data processing system |
FI20020108A0 (fi) * | 2002-01-21 | 2002-01-21 | Nokia Corp | Menetelmõ ja laite polkumetriikoiden muodostamiseksi trelliksessõ |
US7139312B2 (en) * | 2002-05-23 | 2006-11-21 | Stmicroelectronics, Inc. | System and method for improving coding gain performance within gigabit phy viterbi decoder |
FI20021656A0 (fi) * | 2002-09-16 | 2002-09-16 | Nokia Corp | Menetelmä ja järjestely dekoodauksen suorittamiseksi |
TWI228654B (en) * | 2003-07-11 | 2005-03-01 | Mediatek Inc | Non-binary Viterbi data processing system and method |
US20080152044A1 (en) * | 2006-12-20 | 2008-06-26 | Media Tek Inc. | Veterbi decoding method for convolutionally encoded signal |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5068859A (en) * | 1989-06-19 | 1991-11-26 | California Institute Of Technology | Large constraint length high speed viterbi decoder based on a modular hierarchial decomposition of the deBruijn graph |
US5588028A (en) * | 1993-02-02 | 1996-12-24 | U.S. Robotics | Simplified trellis decoder |
US5539757A (en) * | 1993-12-22 | 1996-07-23 | At&T Corp. | Error correction systems with modified Viterbi decoding |
US5703911A (en) * | 1995-08-17 | 1997-12-30 | Chung-Chin Chen | Decoding method for trellis codes with large free distances |
DK9600410U3 (da) * | 1996-11-18 | 1998-03-13 | Polysheet As | Forankringsindretning |
-
1997
- 1997-12-31 US US09/002,563 patent/US6115436A/en not_active Expired - Lifetime
-
1998
- 1998-12-22 AU AU19427/99A patent/AU1942799A/en not_active Abandoned
- 1998-12-22 DE DE69834207T patent/DE69834207T2/de not_active Expired - Fee Related
- 1998-12-22 JP JP2000527032A patent/JP2002500463A/ja active Pending
- 1998-12-22 CA CA002316941A patent/CA2316941A1/en not_active Abandoned
- 1998-12-22 KR KR1020007007004A patent/KR20010033503A/ko not_active Application Discontinuation
- 1998-12-22 CN CN98812769A patent/CN1283331A/zh active Pending
- 1998-12-22 WO PCT/US1998/027346 patent/WO1999034520A1/en active IP Right Grant
- 1998-12-22 EP EP98964255A patent/EP1044507B1/en not_active Expired - Lifetime
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102760629A (zh) * | 2011-04-26 | 2012-10-31 | Fei公司 | 用于使用粒子光学设备来确定重构图像的方法 |
CN102760629B (zh) * | 2011-04-26 | 2016-04-20 | Fei公司 | 用于使用粒子光学设备来确定重构图像的方法 |
CN111181575A (zh) * | 2019-12-19 | 2020-05-19 | 西南大学 | 一种基于反向蝶形计算的Turbo码译码器及处理方法 |
CN111181575B (zh) * | 2019-12-19 | 2021-09-14 | 西南大学 | 一种基于反向蝶形计算的Turbo码译码器及处理方法 |
Also Published As
Publication number | Publication date |
---|---|
DE69834207T2 (de) | 2007-01-04 |
AU1942799A (en) | 1999-07-19 |
US6115436A (en) | 2000-09-05 |
KR20010033503A (ko) | 2001-04-25 |
CA2316941A1 (en) | 1999-07-08 |
EP1044507B1 (en) | 2006-04-12 |
WO1999034520A1 (en) | 1999-07-08 |
JP2002500463A (ja) | 2002-01-08 |
EP1044507A1 (en) | 2000-10-18 |
DE69834207D1 (de) | 2006-05-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4094809B2 (ja) | 時間可変格子符号 | |
CN1283331A (zh) | 使用蝶形运算的非二进制维特比译码器 | |
US6597743B1 (en) | Reduced search symbol estimation algorithm | |
CA2110244C (en) | Extended list output and soft symbol output viterbi algorithms | |
US8122327B2 (en) | Symbol-level soft output viterbi algorithm (SOVA) and a simplification on SOVA | |
EP0660534B1 (en) | Error correction systems with modified viterbi decoding | |
US5331665A (en) | Decoder device for decoding convolutionally encoded message | |
JP2001521702A (ja) | 畳込み符号化データの幅優先復号におけるメトリック移動 | |
JP4836379B2 (ja) | エントロピック・コードを持つ符号化データを復号する方法とそれに対応する復号デバイスおよび伝送システム | |
US5594742A (en) | Bidirectional trellis coding | |
CN1175825A (zh) | 用于viterbi解码器中的追溯方法及装置 | |
WO2005011129A1 (ja) | ビタビ復号器 | |
EP0827298A2 (en) | Data receiver and data receiving method | |
GB2315001A (en) | Viterbi decoder for depunctured codes | |
US6741664B1 (en) | Low-latency high-speed trellis decoder | |
US6910177B2 (en) | Viterbi decoder using restructured trellis | |
US20020116682A1 (en) | Subtraction in a viterbi decoder | |
US20030194025A1 (en) | Viterbi decoder and method using sequential two-way add-compare-select operations | |
JP4116554B2 (ja) | 無線通信のためのターボ復号方法および装置 | |
Chandel et al. | Viterbi decoder plain sailing design for TCM decoders | |
Fossorier et al. | Differential trellis decoding of convolutional codes | |
CN116073952B (zh) | 一种基于MaPU架构的快速并行卷积编译码方法、系统、设备及介质 | |
JPH11500298A (ja) | 遷移距離を形成する方法及びセルラー無線システムの受信器 | |
KR100333336B1 (ko) | 비터비 복호기의 역추적 방법 | |
KR100399410B1 (ko) | 비터비 복호기 및 그 복호 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |