CN117827716B - 一种服务器的主从切换接口结构及其应用设备 - Google Patents

一种服务器的主从切换接口结构及其应用设备 Download PDF

Info

Publication number
CN117827716B
CN117827716B CN202410223849.9A CN202410223849A CN117827716B CN 117827716 B CN117827716 B CN 117827716B CN 202410223849 A CN202410223849 A CN 202410223849A CN 117827716 B CN117827716 B CN 117827716B
Authority
CN
China
Prior art keywords
pin
clock
master
slave switching
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202410223849.9A
Other languages
English (en)
Other versions
CN117827716A (zh
Inventor
韩大峰
刘铁军
计晶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Metabrain Intelligent Technology Co Ltd
Original Assignee
Suzhou Metabrain Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Metabrain Intelligent Technology Co Ltd filed Critical Suzhou Metabrain Intelligent Technology Co Ltd
Priority to CN202410223849.9A priority Critical patent/CN117827716B/zh
Publication of CN117827716A publication Critical patent/CN117827716A/zh
Application granted granted Critical
Publication of CN117827716B publication Critical patent/CN117827716B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Multi Processors (AREA)

Abstract

本发明实施例提供了一种服务器的主从切换接口结构及其应用设备,涉及计算机系统及存储技术领域;主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,路由交换芯片包括:时钟缓存模块,与第一时钟输入源管脚连接,本地时钟模块,与第二时钟输入源管脚连接;开关模块,与第一时钟输入源管脚、第一时钟输出管脚、时钟连接管脚连接;输入输出接口与路由交换芯片连接,输入输出接口中的一个为目标主从切换检测接口;路由交换芯片,用于检测目标主从切换检测接口的连接状态,基于连接状态切换目标主从切换检测接口的时针传递方向;通过本发明实施例可以实现多台服务器的连接,并能够自动识别主从设备,进而实现设备的扩展。

Description

一种服务器的主从切换接口结构及其应用设备
技术领域
本发明涉及计算机系统及存储技术领域,特别是涉及一种服务器的主从切换接口结构、一种服务器连接拓扑系统、一种分布式服务器集群系统、一种电子设备和一种计算机可读存储介质。
背景技术
随着如CXL(Computer Express Link,计算机快速连接)等计算机拓展硬件技术的日渐成熟,大量如CXL接口等设备被应用于AI(Artificial Intelligence,人工智能)服务器中。但对于单台计算机,由于机身空间、机内设备容量和算力有限,无法最大限度地满足用户需求。导致在接入服务器时,需要人工识别设定其主从设备,确定设备的接口信号传输方向。
发明内容
鉴于上述问题,提出了本发明实施例以便提供一种克服上述问题或者至少部分地解决上述问题的一种服务器的主从切换接口结构、一种服务器连接拓扑系统、一种分布式服务器集群系统、一种电子设备和一种计算机可读存储介质。
为了解决上述问题,在本发明的第一个方面,本发明实施例公开了一种服务器的主从切换接口结构,
所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述路由交换芯片包括:第一时钟输入源管脚、第二时钟输入源管脚、第一时钟输出管脚、时钟连接管脚、开关模块、时钟缓存模块和本地时钟模块,
所述时钟缓存模块,与所述第一时钟输入源管脚连接,
所述本地时钟模块,与所述第二时钟输入源管脚连接;
所述开关模块,与所述第一时钟输入源管脚、所述第一时钟输出管脚、所述时钟连接管脚连接;
所述输入输出接口与所述开关模块连接,所述输入输出接口中的一个为目标主从切换检测接口;
所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时钟传递方向。
可选地,所述路由交换芯片还包括多个通用型输入输出管脚;所述输入输出接口包括第一管脚和第二管脚;所述第一管脚与所述第二管脚断开;所述第一管脚与所述通用型输入输出管脚连接,所述第二管脚接地。
可选地,所述输入输出接口还包括:第一上拉电阻,
所述第一上拉电阻的一端与预设电源连接,另一端与所述第一管脚、所述通用型输入输出管脚连接。
可选地,还包括:与所述输入输出接口连接的线缆,所述线缆包括:短接的第三引脚和第四引脚;当所述线缆接入所述输入输出接口时,所述第三引脚与所述第一管脚连接,所述第四引脚与所述第二管脚连接。
可选地,所述路由交换芯片用于检测到高电平时,确定所述输入输出接口接入所述级联服务器中的其他服务器,将所述目标主从切换检测接口的时钟传递方向切换为上传;检测到低电平时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,所述路由交换芯片用于对所述通用型输入输出管脚进行端口扫描,确定所述目标主从切换检测接口的连接状态;当所述连接状态为接入时,将所述目标主从切换检测接口的时钟传递方向切换为上传;当所述连接状态为空时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,当所述目标主从切换检测接口的时钟传递方向为下载时,所述时钟缓存模块通过所述开关模块与所述时钟连接管脚连通;当所述目标主从切换检测接口的时钟传递方向为上传时,所述本地时钟模块通过所述第二时钟输入源管脚、所述第一时钟输出管脚、所述开关模块与所述时钟连接管脚连通。
可选地,所述开关模块为单刀双掷开关芯片,
所述单刀双掷开关芯片的第一输入端与所述第一时钟输入源管脚连接;
所述单刀双掷开关芯片的第二输入端与所述第一时钟输出管脚连接;
所述单刀双掷开关芯片的输出端与所述时钟连接管脚连接。
可选地,当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述单刀双掷开关芯片的第一输入端和所述单刀双掷开关芯片的输出端连通;当所述目标主从切换检测接口的时钟传递方向为数据上传时,所述单刀双掷开关芯片的第二输入端和所述单刀双掷开关芯片的输出端连通。
可选地,所述目标主从切换检测接口还包括:
信号接收管脚,与所述开关模块,用于当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述开关模块与所述时钟连接管脚连通,并接收信号。
可选地,所述信号接收管脚用于接收时钟复位信号,所述时钟复位信号用于复位所述第一时钟输出管脚的输出信号。
可选地,所述主从切换接口结构应用于计算机快速连接设备。
在本发明的第二个方面,本发明实施例公开了一种服务器连接拓扑系统,包括多个级联服务器,所述级联服务器部署有如上所述的主从切换接口结构,所述级联服务器通过自身的主从切换接口结构相互连接。
可选地,所述级联服务器通过线缆连接,所述线缆包括:
插头,与所述主从切换接口结构连接;
第二上拉电阻,将所述插头的其中一个引脚,与预设电源连接,用于将所述引脚置于高电平。
可选地,当所述线缆与所述主从切换接口结构连通时,所述主从切换接口结构为高电平状态;当所述线缆与所述主从切换接口结构未连通时,所述主从切换接口结构为低电平状态。
可选地,所述服务器连接拓扑系统,还包括:
主从切换处理器,用于检测所述主从切换接口结构的电平状态,设置所述主从切换接口结构的时钟传递方向。
可选地,当存在新增的级联服务器时,所述新增的级联服务器的主从切换接口结构通过所述线缆与其他级联服务器的主从切换接口结构连接。
在本发明的第三个方面,本发明实施例公开了一种分布式服务器集群系统,包括如上所述的服务器连接拓扑系统。
在本发明的第四个方面,本发明实施例还公开了一种电子设备,包括处理器、存储器及存储在所述存储器上并能够在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现如上所述的主从切换接口结构。
在本发明的第五个方面,本发明实施例还公开了一种计算机可读存储介质,所述计算机可读存储介质上存储计算机程序,所述计算机程序被处理器执行时实现如上所述的主从切换接口结构。
本发明实施例包括以下优点:
本发明实施例通过主从切换接口结构部署于服务器,所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述路由交换芯片包括:第一时钟输入源管脚、第二时钟输入源管脚、第一时钟输出管脚、时钟连接管脚、开关模块、时钟缓存模块和本地时钟模块,所述时钟缓存模块,与所述第一时钟输入源管脚连接,所述本地时钟模块,与所述第二时钟输入源管脚连接;所述开关模块,与所述第一时钟输入源管脚、所述第一时钟输出管脚、所述时钟连接管脚连接;所述输入输出接口与所述开关模块连接,所述输入输出接口中的一个为目标主从切换检测接口;所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时钟传递方向;在不改变计算机软硬件设置的条件下方便地实现多台服务器的连接,并能够自动识别主从设备,切换目标主从切换检测接口的时针传递方向,便于实现设备的扩展。
附图说明
图1是本发明的一种服务器的主从切换接口结构实施例的结构系统图;
图2是本发明的一种输入输出接口与线缆的连接示意图;
图3是本发明的一种信号传递示意图;
图4是本发明的一种服务器连接拓扑系统实施例的结构系统图;
图5是本发明实施例提供的一种电子设备的结构框图;
图6是本发明实施例提供的一种存储介质的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
参照图1,示出了本发明的一种服务器的主从切换接口结构实施例的结构系统图,所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述路由交换芯片包括:第一时钟输入源管脚、第二时钟输入源管脚、第一时钟输出管脚、时钟连接管脚、开关模块、时钟缓存模块和本地时钟模块,
所述时钟缓存模块,与所述第一时钟输入源管脚连接,
所述本地时钟模块,与所述第二时钟输入源管脚连接;
所述开关模块,与所述第一时钟输入源管脚、所述第一时钟输出管脚、所述时钟连接管脚连接;
所述输入输出接口与所述开关模块连接,所述输入输出接口中的一个为目标主从切换检测接口;
所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时钟传递方向。
在本发明实施例中,主从切换接口结构可以部署在服务器中。主从切换接口结构可以是CXL、PCIe(Peripheral Component Interconnect Express,外设部件互连扩展)等高速信号连接和扩展的应用场景,有可以应用于其他信号方向自动调换的应用场景中的接口对应的硬件设置。
该主从切换接口结构包括至少两个输入输出接口和路由交换芯片。其中,路由交换芯片可以包括多个引脚,其引脚数量大于输入输出接口的数量。输入输出接口可以与路由交换芯片中的其中一个引脚连接,不同的输入输出接口连接路由交换芯片中不同的引脚。至少两个输入输出接口中的一个为目标主从切换检测接口;通过目标主从切换检测接口与其他服务器连接,该目标主从切换检测接口可以与其他连接,也可以空置。当没有下一级计算机连接的时候,该接口作为正常的从设备接口,即Slave(从设备)接口,数据流方向为Downstream(下载),连接从设备使用;当有下一级计算机连接的时候,该接口作为主设备接口,即Host(主设备接口,数据流方向为Upstream(上传)。
时钟缓存模块与第一时钟输入源管脚连接;可以读取主机缓存的时间信号,本地时钟模块与第二时钟输入源管脚连接,可以产生本地的时间信号。开关模块分别与第一时钟输入源管脚、第一时钟输出管脚和时钟连接管脚连接,基于不同的情况进行导通。
路由交换芯片可以检测目标主从切换检测接口的连接状态,从而确定所在的服务器主设备或是从设备。基于连接状态切换目标主从切换检测接口的时针传递方向;从而可以主动接入到级联服务器中。
在本发明的一可选实施例中,所述路由交换芯片包括多个通用型输入输出管脚;所述输入输出接口包括第一管脚和第二管脚;所述第一管脚与所述第二管脚断开;所述第一管脚与所述通用型输入输出管脚连接,所述第二管脚接地。
在本发明实施例中,路由交换芯片包括多个通用型输入输出管脚,即GPIO(General Purpose Input/Output,通用输入输出)管脚。每个输入输出接口包括第一管脚和第二管脚;其中,第一管脚和第二管脚只用于区分输入输出接口两个不同的管脚,不作功能或使用范围的限定。其中,第一管脚与第二管脚断开,两个不短接;第一管脚与通用型输入输出管脚连接,从而将输入输出接口和路由交换芯片连接,第二管脚接地。
进一步地,所述输入输出接口还包括:第一上拉电阻,所述第一上拉电阻的一端与预设电源连接,另一端与所述第一管脚、所述通用型输入输出管脚连接。
在输入输出接口中还可以设置一个第一上拉电阻,该第一上拉电阻的一端与预设电源连接,另一端与第一管脚、通用型输入输出管脚连接,使得在第二管脚和第一管脚连通形成回路时,输入输出接口成低电平状态。反之,在第二管脚和第一管脚断开时,输入输出接口呈低电平状态。
进一步地,所述主从切换接口结构还包括:与所述输入输出接口连接的线缆,所述线缆包括:短接的第三引脚和第四引脚;当所述线缆接入所述输入输出接口时,所述第三引脚与所述第一管脚连接,所述第四引脚与所述第二管脚连接。
可以参照图2,线缆把卡短接的第三引脚和第四引脚;当线缆接入所述输入输出接口时,第三引脚与第一管脚连接,第四引脚与第二管脚连接。
可以参照图2,当没有CXL线缆插入计算机主板上的MCIO接口0时,PRSNT信号由于有上拉电阻,因此为高电平;当有CXL线缆插入时,由于PRSNT信号经由MCIO插座的第m管脚、MCIO插头的第m管脚、MCIO插头的第n管脚、MCIO插座的第n管脚并最终接地,因此PRSNT信号变成低电平。
由于CXL线缆的插入与不插入插座引起PRSNT信号的高低电平变化并输入到CXLSwitch芯片的GPIO管脚,因此CXL Switch芯片可以通过该信号变化判断是否有CXL线缆的接入。当有MCIO接口0有CXL线缆接入时,该接口变成Upstream接口连接上游计算机,当没有CXL线缆接入的时候,该接口作为Downstream接口连接其他CXL从设备。
对应的,路由交换芯片用于检测到高电平时,确定所述输入输出接口接入所述级联服务器中的其他服务器,将所述目标主从切换检测接口的时针传递方向切换为数据上传;检测到低电平时,将所述目标主从切换检测接口的时针传递方向切换为数据下载。
即可以通过直接现有的物理检测方式即可对目标主从切换检测接口的状态进行电平的检测,从而快捷且简单地实现端口状态的检测,确定端口的传输方向,便于主从设备的切换。
此外,所述路由交换芯片用于对所述通用型输入输出管脚进行端口扫描,确定所述目标主从切换检测接口的连接状态;当所述连接状态为接入时,将所述目标主从切换检测接口的时针传递方向切换为数据上传;当所述连接状态为空时,将所述目标主从切换检测接口的时针传递方向切换为数据下载。
可以通过利用端口检测的方式进行对目标主从切换检测接口的连接情况进行检测,可以直接从底层控制的过程中确定连接状态,从而可以更快,更主动地进行端口连接状态的检测,便于主从设备的切换。
具体地,当所述目标主从切换检测接口的时针传递方向为数据下载时,所述时钟缓存模块通过所述开关模块与所述时钟连接管脚连通;当所述目标主从切换检测接口的时针传递方向为数据上传时,所述本地时钟模块通过所述第二时钟输入源管脚、所述第一时钟输出管脚、所述开关模块与所述时钟连接管脚连通。
进一步地,所述开关模块为单刀双掷开关芯片,
所述单刀双掷开关芯片的第一输入端与所述第一时钟输入源管脚连接;
所述单刀双掷开关芯片的第二输入端与所述第一时钟输出管脚连接;
所述单刀双掷开关芯片的输出端与所述时钟连接管脚连接。
在实际应用中,开关模块可以为单刀双掷开关芯片,单刀双掷开关芯片具有第一输入端、第二输入端和输出端。第一输入端与第一时钟输入源管脚连接,第二输入端与第一时钟输出管脚连接,输出端与时钟连接管脚连接;基于导通情况,可以将第一输入端与输出端导通;也可以将第二输入端与输出端导通。
进一步地,当所述目标主从切换检测接口的时针传递方向为数据下载时,所述单刀双掷开关芯片的第一输入端和所述单刀双掷开关芯片的输出端连通;当所述目标主从切换检测接口的时针传递方向为数据上传时,所述单刀双掷开关芯片的第二输入端和所述单刀双掷开关芯片的输出端连通。
即可以通过一个单刀双掷开关芯片就可以实现两路信号的切换,可以减少芯片的使用,降低材料成本。
在本发明的一可选实施例中,所述目标主从切换检测接口还包括:
信号接收管脚,与所述开关模块,用于当所述目标主从切换检测接口的时针传递方向为数据下载时,所述开关模块与所述时钟连接管脚连通,并接收信号。
目标主从切换检测接口可以包括信号接收管脚,该信号接收管脚与开关模块连接,可以与开关模块联动,当目标主从切换检测接口的时针传递方向为数据下载时,开关模块与所述时钟连接管脚连通,并接收信号。
进一步地,所述信号接收管脚用于接收时钟复位信号,所述时钟复位信号用于复位所述第一时钟输出管脚的输出信号。
可以通过信号接收管脚接收时钟复位信号,通过时钟复位信号传递至对应的管脚,以对第一时钟输出管脚的输出信号进行复位。
综上,可以采用目标主从切换检测接口的时钟信息的传递部分进行时钟信号的传递,也可以将时钟复位信号进行传递,实现了复用,从而可以进一步降低复杂度,提高实用性。
为此,以图3为示例进行说明:
当MCIO接口0没有CXL线缆插入时,PRSNT信号(在位信号)为高电平,此时MCIO接口0及其他MCIO接口作为Downstream接口连接各CXL从设备,此时CXL的参考时钟由本地时钟(Generator)发出,时钟传输路径为时钟传输路径B,即经由时钟缓冲(时钟Buffer)的数据源1端口、并由时钟Buffer保持时钟同步同时发送给MCIO接口0至接口n的n+1个接口。其中从时钟Buffer的时钟输出0输出的时钟经过SPDT(单刀双掷)模拟开关芯片的P3-P1通路连接至MCIO接口0。
当MCIO接口0有CXL线缆插入时,PRSNT信号为低电平,此时MCIO接口0作为Upstream接口连接CXL主设备(即上游计算机的MCIO接口n),其他MCIO接口仍为Downstream接口连接CXL从设备。此时MCIO接口0接收CXL主设备(即上游计算机的MCIO接口n)发出的时钟信号,时钟传输路径为时钟传输路径A,即经由SPDT模拟开关芯片的P1-P2通路、时钟Buffer的输入源0,并由时钟Buffer保持时钟同步同时发送给除MCIO接口0以外(因为SPDT模拟开关P1-P3通路已断开)的其他n个MCIO接口。
同样地,MCIO接口0的时钟复位信号也是通过同样的方法实现传输方向变换,即当MCIO接口0作为Downstream接口时,时钟复位信号是由本地时钟发送给MCIO接口0上的从设备的;当MCIO接口0作为Upstream接口时,复位信号是由CXL主设备(即上游计算机的MCIO接口n)发送至MCIO接口0并发送给本地计算机的。
在本发明的一可选实施例中,所述主从切换接口结构应用于计算机快速连接设备。
本发明实施例所述的主从切换接口结构可以应用于计算机快速连接设备,即在计算机快速连接设备中实现主从设备的识别和切换。在目前大数据的背景下,存储需求不断增加的情况下,使得即使在一个集群中不断增加计算机快速连接设备,也可以在新的计算机快速连接设备接入时,快速在其连接的链路中实现主从切换,使得可以高效接入计算机快速连接设备。
本发明实施例通过主从切换接口结构部署于级联服务器中的任一个服务器,所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述输入输出接口与所述路由交换芯片连接,所述输入输出接口中的一个为目标主从切换检测接口;所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时针传递方向;在不改变计算机软硬件设置的条件下方便地实现多台服务器的连接,并能够自动识别主从设备,切换目标主从切换检测接口的时针传递方向,便于实现设备的扩展。
参照图4,示出了本发明的一种服务器连接拓扑系统实施例的结构系统图,所述服务器连接拓扑系统包括多个级联服务器,所述级联服务器部署有如上所述的主从切换接口结构,所述级联服务器通过自身的主从切换接口结构相互连接。
在本发明实施例中,服务器连接拓扑系统包括多个级联服务器,每个级联服务器部署有如上所述的级联服务器的主从切换接口结构,每个级联服务器通过自身的主从切换接口结构相互连接。如图4当主从切换接口结构中的输入输出接口空置时候,每个计算机的输入输出接口0至输入输出接口n都作为Downstream接口连接如CXL等从设备(例如接CXL内存扩展卡等);当有主从切换接口结构中的输入输出接口有与其他服务器连接时,计算机的输入输出接口0作为Upstream接口连接上一级计算机,例如图4中计算机B的输入输出接口0接上游计算机A的输入输出接口n,此时计算机A作为主设备,计算机B为从设备;其他输入输出接口仍作为Downstream接口连接其他从设备。
在本发明的一可选实施例中,所述级联服务器通过线缆连接,所述线缆包括:插头,与所述主从切换接口结构连接;第二上拉电阻,将所述插头的其中一个引脚,与预设电源连接,用于将所述引脚置于高电平。
在本发明实施例中,级联服务器之间可以通过线缆连接。一个线缆可以包括插头和第二上拉电阻。该插头与主从切换接口结构的引脚类型匹配。插头可以与主从切换接口结构连接;第二上拉电阻则可以与该插头的其中一个引脚连接,第二上拉电阻还可以与电源连接,即该插头与第二上拉电阻连接的引脚置于高电平,从而可以在与主从切换接口结构连接时,可以将主从切换接口结构中的接口电平设为高电平。
具体地,当所述线缆与所述主从切换接口结构连通时,所述主从切换接口结构为高电平状态;当所述线缆与所述主从切换接口结构未连通时,所述主从切换接口结构为低电平状态。
此外,当需要拓展新的级联服务器时,可以通过利用线缆和主从切换接口结构接入。当存在新增的级联服务器时,所述新增的级联服务器的主从切换接口结构通过所述线缆与其他级联服务器的主从切换接口结构连接。
在本发明的一可选实施例中,所述服务器连接拓扑系统,还包括:
主从切换处理器,用于检测所述主从切换接口结构的电平状态,设置所述主从切换接口结构的时针传递方向。
在本发明实施例中,服务器连接拓扑系统还可以包括主从切换处理器。主从切换处理器可以检测主从切换接口结构的电平状态,根据高低电平,确定级联服务器是主设备或是从设备,设置主从切换接口结构的时针传递方向,以实现主动识别并进行主从切换。
进一步地,所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述路由交换芯片包括:第一时钟输入源管脚、第二时钟输入源管脚、第一时钟输出管脚、时钟连接管脚、开关模块、时钟缓存模块和本地时钟模块,
所述时钟缓存模块,与所述第一时钟输入源管脚连接,
所述本地时钟模块,与所述第二时钟输入源管脚连接;
所述开关模块,与所述第一时钟输入源管脚、所述第一时钟输出管脚、所述时钟连接管脚连接;
所述输入输出接口与所述开关模块连接,所述输入输出接口中的一个为目标主从切换检测接口;
所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时钟传递方向。
可选地,所述路由交换芯片还包括多个通用型输入输出管脚;所述输入输出接口包括第一管脚和第二管脚;所述第一管脚与所述第二管脚断开;所述第一管脚与所述通用型输入输出管脚连接,所述第二管脚接地。
可选地,所述输入输出接口还包括:第一上拉电阻,
所述第一上拉电阻的一端与预设电源连接,另一端与所述第一管脚、所述通用型输入输出管脚连接。
可选地,还包括:与所述输入输出接口连接的线缆,所述线缆包括:短接的第三引脚和第四引脚;当所述线缆接入所述输入输出接口时,所述第三引脚与所述第一管脚连接,所述第四引脚与所述第二管脚连接。
可选地,所述路由交换芯片用于检测到高电平时,确定所述输入输出接口接入所述级联服务器中的其他服务器,将所述目标主从切换检测接口的时钟传递方向切换为上传;检测到低电平时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,所述路由交换芯片用于对所述通用型输入输出管脚进行端口扫描,确定所述目标主从切换检测接口的连接状态;当所述连接状态为接入时,将所述目标主从切换检测接口的时钟传递方向切换为上传;当所述连接状态为空时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,当所述目标主从切换检测接口的时钟传递方向为下载时,所述时钟缓存模块通过所述开关模块与所述时钟连接管脚连通;当所述目标主从切换检测接口的时钟传递方向为上传时,所述本地时钟模块通过所述第二时钟输入源管脚、所述第一时钟输出管脚、所述开关模块与所述时钟连接管脚连通。
可选地,所述开关模块为单刀双掷开关芯片,
所述单刀双掷开关芯片的第一输入端与所述第一时钟输入源管脚连接;
所述单刀双掷开关芯片的第二输入端与所述第一时钟输出管脚连接;
所述单刀双掷开关芯片的输出端与所述时钟连接管脚连接。
可选地,当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述单刀双掷开关芯片的第一输入端和所述单刀双掷开关芯片的输出端连通;当所述目标主从切换检测接口的时钟传递方向为数据上传时,所述单刀双掷开关芯片的第二输入端和所述单刀双掷开关芯片的输出端连通。
可选地,所述目标主从切换检测接口还包括:
信号接收管脚,与所述开关模块,用于当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述开关模块与所述时钟连接管脚连通,并接收信号。
可选地,所述信号接收管脚用于接收时钟复位信号,所述时钟复位信号用于复位所述第一时钟输出管脚的输出信号。
可选地,所述主从切换接口结构应用于计算机快速连接设备。
需要说明的是,对于本发明实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明实施例并不受所描述的动作顺序的限制,因为依据本发明实施例,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明实施例所必须的。
本发明实施例还公开了一种分布式服务器集群系统,包括如上所述的服务器连接拓扑系统。
所述服务器连接拓扑系统,包括多个级联服务器,所述级联服务器部署有如上所述的主从切换接口结构,所述服务器通过自身的主从切换接口结构相互连接。
分布式服务器集群系统可以将多个服务器连接拓扑系统关联起来,形成针对一个业务的整合处理。分布式服务器集群系统通过将任务和数据分布到多个服务器连接拓扑系统的节点上,实现了资源共享、负载均衡、高可用性和高性能,并具有较强的扩展性和容错性。使得分布式服务器集群系统可以处理大规模数据和高并发请求。
可选地,所述级联服务器通过线缆连接,所述线缆包括:
插头,与所述主从切换接口结构连接;
第二上拉电阻,将所述插头的其中一个引脚,与预设电源连接,用于将所述引脚置于高电平。
可选地,当所述线缆与所述主从切换接口结构连通时,所述主从切换接口结构为高电平状态;当所述线缆与所述主从切换接口结构未连通时,所述主从切换接口结构为低电平状态。
可选地,所述服务器连接拓扑系统,还包括:
主从切换处理器,用于检测所述主从切换接口结构的电平状态,设置所述主从切换接口结构的时针传递方向。
可选地,当存在新增的级联服务器时,所述新增的级联服务器的主从切换接口结构通过所述线缆与其他级联服务器的主从切换接口结构连接。
其中,所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述路由交换芯片包括:第一时钟输入源管脚、第二时钟输入源管脚、第一时钟输出管脚、时钟连接管脚、开关模块、时钟缓存模块和本地时钟模块,
所述时钟缓存模块,与所述第一时钟输入源管脚连接,
所述本地时钟模块,与所述第二时钟输入源管脚连接;
所述开关模块,与所述第一时钟输入源管脚、所述第一时钟输出管脚、所述时钟连接管脚连接;
所述输入输出接口与所述开关模块连接,所述输入输出接口中的一个为目标主从切换检测接口;
所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时钟传递方向。
可选地,所述路由交换芯片还包括多个通用型输入输出管脚;所述输入输出接口包括第一管脚和第二管脚;所述第一管脚与所述第二管脚断开;所述第一管脚与所述通用型输入输出管脚连接,所述第二管脚接地。
可选地,所述输入输出接口还包括:第一上拉电阻,
所述第一上拉电阻的一端与预设电源连接,另一端与所述第一管脚、所述通用型输入输出管脚连接。
可选地,还包括:与所述输入输出接口连接的线缆,所述线缆包括:短接的第三引脚和第四引脚;当所述线缆接入所述输入输出接口时,所述第三引脚与所述第一管脚连接,所述第四引脚与所述第二管脚连接。
可选地,所述路由交换芯片用于检测到高电平时,确定所述输入输出接口接入所述级联服务器中的其他服务器,将所述目标主从切换检测接口的时钟传递方向切换为上传;检测到低电平时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,所述路由交换芯片用于对所述通用型输入输出管脚进行端口扫描,确定所述目标主从切换检测接口的连接状态;当所述连接状态为接入时,将所述目标主从切换检测接口的时钟传递方向切换为上传;当所述连接状态为空时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,当所述目标主从切换检测接口的时钟传递方向为下载时,所述时钟缓存模块通过所述开关模块与所述时钟连接管脚连通;当所述目标主从切换检测接口的时钟传递方向为上传时,所述本地时钟模块通过所述第二时钟输入源管脚、所述第一时钟输出管脚、所述开关模块与所述时钟连接管脚连通。
可选地,所述开关模块为单刀双掷开关芯片,
所述单刀双掷开关芯片的第一输入端与所述第一时钟输入源管脚连接;
所述单刀双掷开关芯片的第二输入端与所述第一时钟输出管脚连接;
所述单刀双掷开关芯片的输出端与所述时钟连接管脚连接。
可选地,当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述单刀双掷开关芯片的第一输入端和所述单刀双掷开关芯片的输出端连通;当所述目标主从切换检测接口的时钟传递方向为数据上传时,所述单刀双掷开关芯片的第二输入端和所述单刀双掷开关芯片的输出端连通。
可选地,所述目标主从切换检测接口还包括:
信号接收管脚,与所述开关模块,用于当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述开关模块与所述时钟连接管脚连通,并接收信号。
可选地,所述信号接收管脚用于接收时钟复位信号,所述时钟复位信号用于复位所述第一时钟输出管脚的输出信号。
可选地,所述主从切换接口结构应用于计算机快速连接设备。
参照图5,本发明实施例还提供了一种电子设备,包括:
处理器501和存储介质502,所述存储介质502存储有所述处理器501可执行的计算机程序,当电子设备运行时,所述处理器501执行所述计算机程序,以实现如本发明实施例任一项所述的主从切换接口结构。
所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述路由交换芯片包括:第一时钟输入源管脚、第二时钟输入源管脚、第一时钟输出管脚、时钟连接管脚、开关模块、时钟缓存模块和本地时钟模块,
所述时钟缓存模块,与所述第一时钟输入源管脚连接,
所述本地时钟模块,与所述第二时钟输入源管脚连接;
所述开关模块,与所述第一时钟输入源管脚、所述第一时钟输出管脚、所述时钟连接管脚连接;
所述输入输出接口与所述开关模块连接,所述输入输出接口中的一个为目标主从切换检测接口;
所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时钟传递方向。
可选地,所述路由交换芯片还包括多个通用型输入输出管脚;所述输入输出接口包括第一管脚和第二管脚;所述第一管脚与所述第二管脚断开;所述第一管脚与所述通用型输入输出管脚连接,所述第二管脚接地。
可选地,所述输入输出接口还包括:第一上拉电阻,
所述第一上拉电阻的一端与预设电源连接,另一端与所述第一管脚、所述通用型输入输出管脚连接。
可选地,还包括:与所述输入输出接口连接的线缆,所述线缆包括:短接的第三引脚和第四引脚;当所述线缆接入所述输入输出接口时,所述第三引脚与所述第一管脚连接,所述第四引脚与所述第二管脚连接。
可选地,所述路由交换芯片用于检测到高电平时,确定所述输入输出接口接入所述级联服务器中的其他服务器,将所述目标主从切换检测接口的时钟传递方向切换为上传;检测到低电平时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,所述路由交换芯片用于对所述通用型输入输出管脚进行端口扫描,确定所述目标主从切换检测接口的连接状态;当所述连接状态为接入时,将所述目标主从切换检测接口的时钟传递方向切换为上传;当所述连接状态为空时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,当所述目标主从切换检测接口的时钟传递方向为下载时,所述时钟缓存模块通过所述开关模块与所述时钟连接管脚连通;当所述目标主从切换检测接口的时钟传递方向为上传时,所述本地时钟模块通过所述第二时钟输入源管脚、所述第一时钟输出管脚、所述开关模块与所述时钟连接管脚连通。
可选地,所述开关模块为单刀双掷开关芯片,
所述单刀双掷开关芯片的第一输入端与所述第一时钟输入源管脚连接;
所述单刀双掷开关芯片的第二输入端与所述第一时钟输出管脚连接;
所述单刀双掷开关芯片的输出端与所述时钟连接管脚连接。
可选地,当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述单刀双掷开关芯片的第一输入端和所述单刀双掷开关芯片的输出端连通;当所述目标主从切换检测接口的时钟传递方向为数据上传时,所述单刀双掷开关芯片的第二输入端和所述单刀双掷开关芯片的输出端连通。
可选地,所述目标主从切换检测接口还包括:
信号接收管脚,与所述开关模块,用于当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述开关模块与所述时钟连接管脚连通,并接收信号。
可选地,所述信号接收管脚用于接收时钟复位信号,所述时钟复位信号用于复位所述第一时钟输出管脚的输出信号。
可选地,所述主从切换接口结构应用于计算机快速连接设备。
其中,存储器可以包括随机存取存储器(Random Access Memory,简称RAM),也可以包括非易失性存储器(non-volatile memory),例如至少一个磁盘存储器。可选的,存储器还可以是至少一个位于远离前述处理器的存储装置。
上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital Signal Processing,简称DSP)、专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
参照图6,本发明实施例还提供了一种计算机可读存储介质601,所述存储介质601上存储有计算机程序,所述计算机程序被处理器运行时执行如本发明实施例任一项所述的主从切换接口结构。
所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述路由交换芯片包括:第一时钟输入源管脚、第二时钟输入源管脚、第一时钟输出管脚、时钟连接管脚、开关模块、时钟缓存模块和本地时钟模块,
所述时钟缓存模块,与所述第一时钟输入源管脚连接,
所述本地时钟模块,与所述第二时钟输入源管脚连接;
所述开关模块,与所述第一时钟输入源管脚、所述第一时钟输出管脚、所述时钟连接管脚连接;
所述输入输出接口与所述开关模块连接,所述输入输出接口中的一个为目标主从切换检测接口;
所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时钟传递方向。
可选地,所述路由交换芯片还包括多个通用型输入输出管脚;所述输入输出接口包括第一管脚和第二管脚;所述第一管脚与所述第二管脚断开;所述第一管脚与所述通用型输入输出管脚连接,所述第二管脚接地。
可选地,所述输入输出接口还包括:第一上拉电阻,
所述第一上拉电阻的一端与预设电源连接,另一端与所述第一管脚、所述通用型输入输出管脚连接。
可选地,还包括:与所述输入输出接口连接的线缆,所述线缆包括:短接的第三引脚和第四引脚;当所述线缆接入所述输入输出接口时,所述第三引脚与所述第一管脚连接,所述第四引脚与所述第二管脚连接。
可选地,所述路由交换芯片用于检测到高电平时,确定所述输入输出接口接入所述级联服务器中的其他服务器,将所述目标主从切换检测接口的时钟传递方向切换为上传;检测到低电平时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,所述路由交换芯片用于对所述通用型输入输出管脚进行端口扫描,确定所述目标主从切换检测接口的连接状态;当所述连接状态为接入时,将所述目标主从切换检测接口的时钟传递方向切换为上传;当所述连接状态为空时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
可选地,当所述目标主从切换检测接口的时钟传递方向为下载时,所述时钟缓存模块通过所述开关模块与所述时钟连接管脚连通;当所述目标主从切换检测接口的时钟传递方向为上传时,所述本地时钟模块通过所述第二时钟输入源管脚、所述第一时钟输出管脚、所述开关模块与所述时钟连接管脚连通。
可选地,所述开关模块为单刀双掷开关芯片,
所述单刀双掷开关芯片的第一输入端与所述第一时钟输入源管脚连接;
所述单刀双掷开关芯片的第二输入端与所述第一时钟输出管脚连接;
所述单刀双掷开关芯片的输出端与所述时钟连接管脚连接。
可选地,当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述单刀双掷开关芯片的第一输入端和所述单刀双掷开关芯片的输出端连通;当所述目标主从切换检测接口的时钟传递方向为数据上传时,所述单刀双掷开关芯片的第二输入端和所述单刀双掷开关芯片的输出端连通。
可选地,所述目标主从切换检测接口还包括:
信号接收管脚,与所述开关模块,用于当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述开关模块与所述时钟连接管脚连通,并接收信号。
可选地,所述信号接收管脚用于接收时钟复位信号,所述时钟复位信号用于复位所述第一时钟输出管脚的输出信号。
可选地,所述主从切换接口结构应用于计算机快速连接设备。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明所提供的一种服务器的主从切换接口结构、一种服务器连接拓扑系统、一种分布式服务器集群系统、一种电子设备和一种计算机可读存储介质,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (20)

1.一种服务器的主从切换接口结构,其特征在于,所述主从切换接口结构包括:至少两个输入输出接口和路由交换芯片,所述路由交换芯片包括:第一时钟输入源管脚、第二时钟输入源管脚、第一时钟输出管脚、时钟连接管脚、开关模块、时钟缓存模块和本地时钟模块,
所述时钟缓存模块,与所述第一时钟输入源管脚连接,
所述本地时钟模块,与所述第二时钟输入源管脚连接;
所述开关模块,与所述第一时钟输入源管脚、所述第一时钟输出管脚、所述时钟连接管脚连接;
所述输入输出接口与所述开关模块连接,所述输入输出接口中的一个为目标主从切换检测接口;
所述路由交换芯片,用于检测所述目标主从切换检测接口的连接状态,基于所述连接状态切换所述目标主从切换检测接口的时钟传递方向。
2.根据权利要求1所述的主从切换接口结构,其特征在于,所述路由交换芯片还包括多个通用型输入输出管脚;所述输入输出接口包括第一管脚和第二管脚;所述第一管脚与所述第二管脚断开;所述第一管脚与所述通用型输入输出管脚连接,所述第二管脚接地。
3.根据权利要求2所述的主从切换接口结构,其特征在于,所述输入输出接口还包括:第一上拉电阻,
所述第一上拉电阻的一端与预设电源连接,另一端与所述第一管脚、所述通用型输入输出管脚连接。
4.根据权利要求3所述的主从切换接口结构,其特征在于,还包括:与所述输入输出接口连接的线缆,所述线缆包括:短接的第三引脚和第四引脚;当所述线缆接入所述输入输出接口时,所述第三引脚与所述第一管脚连接,所述第四引脚与所述第二管脚连接。
5.根据权利要求4所述的主从切换接口结构,其特征在于,所述路由交换芯片用于检测到高电平时,确定所述输入输出接口接入级联服务器中的其他服务器,将所述目标主从切换检测接口的时钟传递方向切换为上传;检测到低电平时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
6.根据权利要求2所述的主从切换接口结构,其特征在于,所述路由交换芯片用于对所述通用型输入输出管脚进行端口扫描,确定所述目标主从切换检测接口的连接状态;当所述连接状态为接入时,将所述目标主从切换检测接口的时钟传递方向切换为上传;当所述连接状态为空时,将所述目标主从切换检测接口的时钟传递方向切换为下载。
7.根据权利要求5所述的主从切换接口结构,其特征在于,当所述目标主从切换检测接口的时钟传递方向为下载时,所述时钟缓存模块通过所述开关模块与所述时钟连接管脚连通;当所述目标主从切换检测接口的时钟传递方向为上传时,所述本地时钟模块通过所述第二时钟输入源管脚、所述第一时钟输出管脚、所述开关模块与所述时钟连接管脚连通。
8.根据权利要求7所述的主从切换接口结构,其特征在于,所述开关模块为单刀双掷开关芯片,
所述单刀双掷开关芯片的第一输入端与所述第一时钟输入源管脚连接;
所述单刀双掷开关芯片的第二输入端与所述第一时钟输出管脚连接;
所述单刀双掷开关芯片的输出端与所述时钟连接管脚连接。
9.根据权利要求8所述的主从切换接口结构,其特征在于,当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述单刀双掷开关芯片的第一输入端和所述单刀双掷开关芯片的输出端连通;当所述目标主从切换检测接口的时钟传递方向为数据上传时,所述单刀双掷开关芯片的第二输入端和所述单刀双掷开关芯片的输出端连通。
10.根据权利要求7所述的主从切换接口结构,其特征在于,所述目标主从切换检测接口还包括:
信号接收管脚,与所述开关模块,用于当所述目标主从切换检测接口的时钟传递方向为数据下载时,所述开关模块与所述时钟连接管脚连通,并接收信号。
11.根据权利要求10所述的主从切换接口结构,其特征在于,所述信号接收管脚用于接收时钟复位信号,所述时钟复位信号用于复位所述第一时钟输出管脚的输出信号。
12.根据权利要求1所述的主从切换接口结构,其特征在于,所述主从切换接口结构应用于计算机快速连接设备。
13.一种服务器连接拓扑系统,其特征在于,包括多个级联服务器,所述级联服务器部署有如权利要求1-12任一项所述的主从切换接口结构,所述级联服务器通过自身的主从切换接口结构相互连接。
14.根据权利要求13所述的服务器连接拓扑系统,其特征在于,所述级联服务器通过线缆连接,所述线缆包括:
插头,与所述主从切换接口结构连接;
第二上拉电阻,将所述插头的其中一个引脚,与预设电源连接,用于将所述引脚置于高电平。
15.根据权利要求14所述的服务器连接拓扑系统,其特征在于,当所述线缆与所述主从切换接口结构连通时,所述主从切换接口结构为高电平状态;当所述线缆与所述主从切换接口结构未连通时,所述主从切换接口结构为低电平状态。
16.根据权利要求14所述的服务器连接拓扑系统,其特征在于,所述服务器连接拓扑系统,还包括:
主从切换处理器,用于检测所述主从切换接口结构的电平状态,设置所述主从切换接口结构的时钟传递方向。
17.根据权利要求14所述的服务器连接拓扑系统,其特征在于,当存在新增的级联服务器时,所述新增的级联服务器的主从切换接口结构通过所述线缆与其他级联服务器的主从切换接口结构连接。
18.一种分布式服务器集群系统,其特征在于,包括如权利要求13-17任一项所述的服务器连接拓扑系统。
19.一种电子设备,其特征在于,包括处理器、存储器及存储在所述存储器上并能够在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现如权利要求1至12中任一项所述的主从切换接口结构。
20.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储计算机程序,所述计算机程序被处理器执行时实现如权利要求1至12中任一项所述的主从切换接口结构。
CN202410223849.9A 2024-02-28 2024-02-28 一种服务器的主从切换接口结构及其应用设备 Active CN117827716B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410223849.9A CN117827716B (zh) 2024-02-28 2024-02-28 一种服务器的主从切换接口结构及其应用设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410223849.9A CN117827716B (zh) 2024-02-28 2024-02-28 一种服务器的主从切换接口结构及其应用设备

Publications (2)

Publication Number Publication Date
CN117827716A CN117827716A (zh) 2024-04-05
CN117827716B true CN117827716B (zh) 2024-04-30

Family

ID=90513675

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410223849.9A Active CN117827716B (zh) 2024-02-28 2024-02-28 一种服务器的主从切换接口结构及其应用设备

Country Status (1)

Country Link
CN (1) CN117827716B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101944074A (zh) * 2010-07-05 2011-01-12 中兴通讯股份有限公司 一种基于通用usb插座实现otg的方法和装置
CN218181513U (zh) * 2022-01-26 2022-12-30 安徽芯纪元科技有限公司 一种i2s主从模式控制电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101989246A (zh) * 2009-07-29 2011-03-23 鸿富锦精密工业(深圳)有限公司 可自动切换usb主从设备模式的电子装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101944074A (zh) * 2010-07-05 2011-01-12 中兴通讯股份有限公司 一种基于通用usb插座实现otg的方法和装置
CN218181513U (zh) * 2022-01-26 2022-12-30 安徽芯纪元科技有限公司 一种i2s主从模式控制电路

Also Published As

Publication number Publication date
CN117827716A (zh) 2024-04-05

Similar Documents

Publication Publication Date Title
CN106557446B (zh) 总线系统
CN112835519B (zh) 一种数据读取方法、装置、电子设备及存储介质
CN112286857A (zh) 一种支持多背板级联的服务器i2c总线分配方法与系统
CN101663650A (zh) 用于适配卡故障转移的设备、系统和方法
JP2006134164A (ja) ストレージシステムの管理方法
US20180181536A1 (en) Cpu interconnect apparatus and system, and cpu interconnect control method and control apparatus
US8631282B2 (en) Storage system using SAS standard back-end communication
CN114925644A (zh) 在边缘系统验证逻辑系统设计的方法、边缘系统
US9032118B2 (en) Administration device, information processing device, and data transfer method
CN117827716B (zh) 一种服务器的主从切换接口结构及其应用设备
CN103412838B (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
US11409538B2 (en) Data processing system and method for configuring and operating a data processing system
CN114356665A (zh) 一种综合化光电信号处理计算资源管理方法
US20210119762A1 (en) Serial bidirectional communication circuit and method thereof
CN111885158B (zh) 一种集群任务处理方法、装置、电子设备及存储介质
CN112527714B (zh) 一种服务器的peci信号互联方法、系统、设备以及介质
US20150120793A1 (en) Managing device of distributed file system, distributed computing system therewith, and operating method of distributed file system
CN114020669B (zh) 一种基于cpld的i2c链路系统及服务器
CN214756745U (zh) 光模块电路
US7836335B2 (en) Cost-reduced redundant service processor configuration
US11520725B2 (en) Performance monitor for interconnection network in an integrated circuit
CN113688084A (zh) 一种实现pcie资源自动分配的电路、方法及存储介质
CN110532196B (zh) 多地址响应的复杂可程序逻辑装置及运作方法
CN112947287A (zh) 一种控制方法、控制器及电子设备
US20050216619A1 (en) Programmable peripheral switch

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant