CN117795683A - 一种阵列基板、显示面板、显示装置和拼接显示装置 - Google Patents

一种阵列基板、显示面板、显示装置和拼接显示装置 Download PDF

Info

Publication number
CN117795683A
CN117795683A CN202280002469.1A CN202280002469A CN117795683A CN 117795683 A CN117795683 A CN 117795683A CN 202280002469 A CN202280002469 A CN 202280002469A CN 117795683 A CN117795683 A CN 117795683A
Authority
CN
China
Prior art keywords
layer
substrate
trace
disposed
array substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280002469.1A
Other languages
English (en)
Inventor
孙双
张方振
王新星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN117795683A publication Critical patent/CN117795683A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一种阵列基板(10)、显示面板(100)、显示装置(1000)和拼接显示装置(2000)。阵列基板(10)包括:基底(111)、走线层(12)、多个第二电极(50)和保护层(80)。其中,走线层(12)设置于基底(111)上;多个第二电极(50),设置于基底(111)远离走线层(12)一侧,走线层(12)与多个第二电极(50)电连接;保护层(80),设置于基底(111)与走线层(12)之间和/或基底(111)与多个第二电极(50)之间。

Description

一种阵列基板、显示面板、显示装置和拼接显示装置 技术领域
本公开涉及显示技术领域,尤其涉及一种阵列基板、显示面板、显示装置和拼接显示装置。
背景技术
微型发光二极管(Micro Light Emitting Diode,简称Micro LED)被称为第三代显示技术。Micro LED显示装置在巨量转移与坏点修复等技术压力下,无法实现超大尺寸产品的制作。因此对于此类超大显示屏的产品,目前最佳方案是小尺寸显示屏拼接。
公开内容
一方面,本公开的一些实施例提供一种阵列基板。所述阵列基板包括:基底、走线层、多个第二电极和保护层。其中,走线层设置于基底上;多个第二电极,设置于基底远离走线层一侧,走线层与多个第二电极电连接;保护层,设置于基底与走线层之间和/或基底与多个第二电极之间。
在一些实施例中,保护层包括反射层,反射层设置于基底与走线层之间和/或基底与多个第二电极之间。
在一些实施例中,反射层包括层叠设置的至少两个膜层,其中,反射层包括两种折射率不同的材质,相邻两个膜层的材质不同。
在一些实施例中,两种折射率不同的材质包括第一材质,反射层待反射的激光的波长确定,第一材质形成膜层的厚度与第一材质的折射率的乘积,是待反射的光的波长的1/4倍。
在一些实施例中,两种折射率不同的材质包括第二材质,反射层待反射的激光的波长确定,第二材质形成膜层的厚度与第二材质的折射率的乘积,是待反射的光的波长的1/4倍。
在一些实施例中,两种折射率不同的材质包括第一材质,第一材质为二氧化钛,第一材质形成的膜层设置于基底上。
在一些实施例中,第二材质为二氧化硅。
在一些实施例中,保护层包括能量吸收层,能量吸收层设置于基底与走线层之间和/或基底与多个第二电极电之间。
在一些实施例中,能量吸收层的禁带宽度小于3.5eV。
在一些实施例中,能量吸收层的材料为二氧化钛。
在一些实施例中,走线层包括多条连接走线,多条连接走线与多个第二电极电连接,多条连接走线在基底上的正投影位于保护层在基底上的正投影内 部。
在一些实施例中,走线层包括驱动电路层,驱动电路层包括:有源层和栅极层,其中,有源层设置于基底或保护层上,栅极层设置于有源层远离基底的一侧。有源层在基底上的正投影位于保护层在基底上的正投影内部。
另一方面,本公开的一些实施例提供一种显示面板。所述显示面板包括:如上述任一项实施例所述的阵列基板和多个发光器件。其中,阵列基板包括基底和设置于基底上的驱动电路层,多个发光器件整列布置于驱动电路层远离基底一层。
又一方面,本公开的一些实施例提供一种显示装置。所述显示装置包括:如上述实施例的所述显示面板和驱动电路板。其中,显示面板包括基底和走线层,基底上设置有走线层,驱动电路板设置于基底远离走线层一侧,驱动电路板通过柔性线路板和走线层电连接。
再一方面,本公开的一些实施例提供一种拼接显示装置,所述拼接显示装置包括:多个如上述实施例所述的显示装置,多个显示装置拼接组装。
附图说明
为了更清楚地说明本公开中的技术方案,下面将对本公开一些实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例的附图,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。此外,以下描述中的附图可以视作示意图,并非对本公开实施例所涉及的产品的实际尺寸、方法的实际流程、信号的实际时序等的限制。
图1为本公开的一些实施例提供的一种显示装置的结构图;
图2为本公开的一些实施例提供的一种显示装置的正面结构图;
图3为本公开的一些实施例提供的一种显示装置的反面结构图;
图4为本公开的一些实施例提供的一种显示面板的结构图;
图5为本公开的一些实施例提供的一种显示面板的正面结构图;
图6为本公开的一些实施例提供的一种显示面板的一个灯区和驱动芯片的结构图;
图7为本公开的一些实施例提供的另一种显示面板的结构图;
图8为本公开的一些实施例提供的第一种具有保护层的显示面板的结构图;
图9为本公开的一些实施例提供的第二种具有保护层的显示面板的结构图;
图10为本公开的一些实施例提供的第三种具有保护层的显示面板的结构 图;
图11为本公开的一些实施例提供的第四种具有保护层的显示面板的结构图;
图12为本公开的一些实施例提供的第一种具有反射层的显示面板的结构图;
图13为本公开的一些实施例提供的第二种具有反射层的显示面板的结构图;
图14为本公开的一些实施例提供的第三种具有反射层的显示面板的结构图;
图15为本公开的一些实施例提供的一种反射层的结构图;
图16为本公开的一些实施例提供的第四种具有反射层的显示面板的结构图;
图17为本公开的一些实施例提供的第五种具有反射层的显示面板的结构图;
图18为本公开的一些实施例提供的第六种具有反射层的显示面板的结构图;
图19为本公开的一些实施例提供的第七种具有反射层的显示面板的结构图;
图20为本公开的一些实施例提供的第一种具有能量吸收层的显示面板的结构图;
图21为本公开的一些实施例提供的第二种具有能量吸收层的显示面板的结构图;
图22为本公开的一些实施例提供的第三种具有能量吸收层的显示面板的结构图;
图23为本公开的一些实施例提供的第一种具有能量吸收层和吸收层的显示面板的结构图;
图24为本公开的一些实施例提供的第二种具有能量吸收层和吸收层的显示面板的结构图;
图25为本公开的一些实施例提供的第三种具有能量吸收层和吸收层的显示面板的结构图;
图26为本公开的一些实施例提供的第四种具有能量吸收层和吸收层的显示面板的结构图;
图27为本公开的一些实施例提供的第五种具有能量吸收层和吸收层的显 示面板的结构图;
图28为本公开的一些实施例提供的第六种具有能量吸收层和吸收层的显示面板的结构图;
图29为本公开的一些实施例提供的可拼接显示装置的结构图。
具体实施方式
下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性表示不一定是指同一实施例或示例。此外,的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在描述一些实施例时,可能使用了“耦接”和“连接”及其衍伸的表达。例如,描述一些实施例时可能使用了术语“连接”以表明两个或两个以上部件彼此间有直接物理接触或电接触。又如,描述一些实施例时可能使用了术语“耦接”以表明两个或两个以上部件有直接物理接触或电接触。然而,术语“耦接”或“通信耦合(communicatively coupled)”也可能指两个或两个以上部件彼此间并无直接接触,但仍彼此协作或相互作用。这里所公开的实施例并不必然限制于本文内容。
“A、B和C中的至少一个”与“A、B或C中的至少一个”具有相同含义,均包括以下A、B和C的组合:仅A,仅B,仅C,A和B的组合,A和C的组合,B和C的组合,及A、B和C的组合。
“A和/或B”,包括以下三种组合:仅A,仅B,及A和B的组合。
如本文中所使用,根据上下文,术语“如果”任选地被解释为意思是“当……时”或“在……时”或“响应于确定”或“响应于检测到”。类似地,根据上下文,短语“如果确定……”或“如果检测到[所陈述的条件或事件]”任选地被解释为是指“在确定……时”或“响应于确定……”或“在检测到[所陈述的条件或事件]时”或“响应于检测到[所陈述的条件或事件]”。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出的值。
如本文所使用的那样,“约”、“大致”或“近似”包括所阐述的值以及处于特定值的可接受偏差范围内的平均值,其中可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。
本文参照作为理想化示例性附图的剖视图和/或平面图描述了示例性实施方式。在附图中,为了清楚,放大了层和区域的厚度。因此,可设想到由于例如制造技术和/或公差引起的相对于附图的形状的变动。因此,示例性实施方式不应解释为局限于本文示出的区域的形状,而是包括因例如制造而引起的形状偏差。例如,示为矩形的蚀刻区域通常将具有弯曲的特征。因此,附图中所示的区域本质上是示意性的,且它们的形状并非旨在示出设备的区域的实际形状,并且并非旨在限制示例性实施方式的范围。
本公开的一些实施例提供一种显示装置,如图1所示,显示装置1000包括显示面板100和驱动电路板200。其中,驱动电路板200可以设置于显示面板100的非显示面O一侧,驱动电路板200被配置为驱动显示面板100显示的驱动集成电路(IC,Integrated Circuit),驱动电路板200例如包括栅极驱动电路、源极驱动电路、时序控制器以及电源电路等,驱动电路板200与显示面板100电连接,被配置为输出相应的信号,以控制显示面板100进行显示。
在一些实施例中,如图2所示,显示面板100包括显示区AA和至少设置于显示区AA一侧的周边区BB,例如:周边区BB可以位于显示区AA的一侧、两侧或三侧,或者,周边区BB可以围绕显示区AA设置。在显示区AA中设置有阵列排列的多个像素P和多条信号线60,多条信号线60与多个像素P电连接。每个像素P包括多个子像素SP,子像素SP是显示面板100进行画面显示的最小单元,每个子像素SP可显示一种单一的颜色,例如红色(R)、 绿色(G)或蓝色(B),调节不同颜色子像素SP的亮度(灰阶),通过颜色组合和叠加可以实现多种颜色的显示,从而实现显示面板100的全彩化显示。每个子像素SP包括至少一个发光器件,该发光器件可以为无机发光二极管,示例性地,发光器件为次毫米发光二极管(Mini Light Emitting Diode,Mini LED)和/或微型发光二极管(Micro Light Emitting Diode,Micro LED)。其中,次毫米发光二极管的尺寸大于或等于100μm,且小于500μm,微型发光二极管的尺寸小于100μm。
在一些示例中,每个像素P接收对应的信号线60传输的电信号而发光,在不同电信号的控制下,像素P生成不同的亮度(灰阶),如此所有像素P在显示面板100上生成画面。
显示面板100在显示过程中,多个像素P被逐行扫描,被对应的信号线60提供的一组数据信号,从而在数据信号的控制下,显示一幅画面,在多个像素P被再次逐行扫描,各像素P接收与其电连接的信号线60提供的新一组数据信号时,显示新的一幅画面,从而显示画面刷新,连续多个显示画面逐次刷新形成显示影像。
在一些实施例中,发光器件采用次毫米发光二极管和/或微型发光二极管,在现有的工艺能力和成本因素等压力下,无法直接制作大尺寸显示面板,目前的方案是采用多个小尺寸显示面板拼接的方式来实现大尺寸。如图1所示,显示装置1000的驱动电路板200绑定至显示面板的非显示面O一侧,可以降低周边区的宽度,利于显示面板100拼接为大尺寸的显示装置。
在一些实施例中,如图1、图2和图3所示,其中,图1为图2中A-A方向的剖视图,图2为显示装置1000的显示面一侧的结构图,图3为显示装置1000的非显示面O一侧的结构图。显示面板100包括阵列基板10、发光器件层20、多个第一电极30、多条侧面走线40和多个第二电极50。其中,阵列基板10包括第一表面10a、与第一表面10a相对的第二表面10b以及连接第一表面10a和第二表面10b的多个侧面10c,其中,阵列基板10的第二表面10b也是显示装置的非显示面O一侧。
以多个侧面10c中的一个侧面为选定侧面,阵列基板10的第一表面10a上设置有发光器件层20和多个第一电极30,其中,多个第一电极30靠近选定侧面。多条侧面走线40包括设置于第一表面10a的部分走线,设置于选定侧面的部分走线和设置于第二表面10b的部分走线。阵列基板10的第二表面10b上设置有驱动电路板200和多个第二电极50,其中,多个第二电极50靠近选定侧面。多个第一电极30与发光器件层20和对应的侧面走线40电连 接;多个第二电极50与驱动电路板200/柔性线路板70(Flexible Printed Circuit,FPC)和对应的侧面走线40电连接,其中,柔性线路板70可以将第二电极50和驱动电路板200电连接。如此,驱动电路板200依次与第二电极50、侧面走线40和第一电极30电连接,将电信号传输至发光器件层20。
在一些实施例中,位于阵列基板10的第一表面10a的第一电极30和位于阵列基板10的第二表面10b的第二电极50采用通过电镀、蒸镀、移印银胶或者湿法刻蚀等工艺制备得到。侧面走线40可以在阵列基板10的第一表面10a、选定侧表面和第二表面10b制备金属镀层,利用激光对金属镀层进行刻蚀以图案化,得到多条侧面走线。
在一些实施例中,如图4和图7所示,阵列基板10包括衬底11和设置于衬底11上的走线层12。其中,衬底11可以包括基底111和缓冲层(Buffer)112。其中,基底111可以为硅衬底,在基底111上设置缓冲层112,在缓冲层112远离基底111一侧设置走线层12。
在一些实施例中,结合图4和图5所示,走线层12可以包括多条连接走线,发光器件层20可以包括阵列布置的多个发光器件21和多个驱动芯片22。阵列基板包括阵列布置的多个灯区Q,每个灯区Q内设置有若干串联和/或并联的发光器件21和至少一个驱动芯片22,其中,位于同一灯区Q内的若干串联和/或并联的发光器件21与驱动芯片22电连接。
在一些示例中,多条连接走线包括第一电源电压信号线VLED、第二电源电压信号线PWR、第三电源电压信号线GND、寻址信号线Addr和反馈信号线FB。一个灯区Q内可以包括若干个发光器件21,例如发光器件的数量可以为四个、六个或八个。示例性地,一个灯区Q内包括四个依次串联的发光器件21,其中,串联的发光器件21的第一端与第一电源电压信号线VLED电连接,串联的发光器件21的第二端与同一灯区Q内的驱动芯片22电连接。
在一些示例中,如图6所示,每个驱动芯片22可以包括四个引脚:信号输入引脚In、输出引脚Out、第一电源引脚Vdd和第二电源引脚Vss。其中,每个驱动芯片22的第一电源引脚Vdd与第二电源电压信号线PWR电连接,第二电源电压信号线PWR被配置为向驱动芯片22传输第二电平信号,例如第二电平信号可以为高电平信号。每个驱动芯片22的第二电源引脚Vss与第三电源电压信号线GND电连接,第三电源电压信号线GND被配置为向驱动芯片22传输第一电平信号,例如第一电平信号可以为低电平信号。
若干个灯区Q内的驱动芯片22可以级联,在级联的驱动芯片22中,上级驱动芯片22的输出引脚Out与下级驱动芯片22的信号输入引脚In电连 接,级联的驱动芯片22中的第一个驱动芯片22的输入引脚In与寻址信号线Addr电连接,寻址信号线Addr被配置为向驱动芯片22传输寻址信号;级联的驱动芯片22中的最后一个驱动芯片22的输出引脚Out与反馈信号线FB电连接,反馈信号线FB被配置为传输反馈信号。
在一些实施例中,激光刻蚀第二表面上的部分侧面走线时,可能存在激光透过基底照射至走线层,激光残余能量可能造成部分连接走线断裂的情况,进而造成显示面板上的部分灯区不能正常发光。
在另一些实施例中,如图7所示,走线层12可以包括驱动电路层,驱动电路层包括功能层以及位于相邻功能层之间的绝缘层。其中,功能层可以包括有源层121、栅极层122、第一源漏金属层123和第二源漏金属层124等,其中,有源层121、栅极层122和第一源漏金属层123用于形成显示面板100的多个像素驱动电路。发光器件层20则设置于驱动电路层远离衬底11的一侧,位于发光器件层20的发光器件与对应的像素驱动电路电连接。
像素驱动电路可以包括多个晶体管和电容器。示例性地,晶体管可以为薄膜晶体管(Thin Film Transistor,TFT)、场效应晶体管(例如氧化物薄膜晶体管)或其他特性相同的开关器件,本公开所述的实施例中均以薄膜晶体管为例。
有源层121可以采用多晶硅(P-Si),有源层121包括各晶体管的有源层图案,栅极层122包括多条栅线,栅线经过对应的晶体管的有源层图案。与栅线重叠的晶体管的有源层图案的部分为晶体管的沟道区sg,与晶体管的有源层图案重叠的栅线部分可以为晶体管的栅极端,第一源漏金属层123上设置有多个贯穿栅极层122的过孔,位于沟道区sg两侧的晶体管的有源层图案通过过孔,与位于第一源漏金属层123的走线和/或连接端电连接,位于第一源漏金属层123与沟道区sg两侧的晶体管的有源层图案电连接的走线和/或连接端可以为晶体管的源极或漏极。也就是说,晶体管的有源层图案、与晶体管的有源层图案重叠的栅线部分、第一源漏金属层123中与晶体管的有源层图案电连接的走线和/或连接端可以为一个薄膜晶体管TFT。
需要说明的是,本公开所述的“经过”是指,前者在衬底上的正投影与后者在衬底上的正投影有重叠。例如栅线经过对应的晶体管的有源层图案,是指位于栅极层中的一条栅极在衬底上正投影,可以与多个晶体管的有源层图案在衬底上的正投影有重叠。
在一些示例中,位于第一源漏金属层的连接端可以作为像素驱动电路的信号输出端,所述第一源漏金属层的连接端可以接收像素驱动电路提供的驱动信号。位于第二源漏金属层的连接端可以通过贯穿绝缘层的过孔,与位于第 一源漏金属层的连接端电连接,位于第二源漏金属层的连接端可作为发光器件的阳极电连接。第一源漏金属层或第二源漏金属层可以包括阴极走线,发光器件的阴极通过贯穿至第一源漏金属层或第二源漏金属层的过孔,与阴极走线电连接。
在一些实施例中,激光刻蚀第二表面上的部分侧面走线时,可能存在激光透过衬底照射至有源层,有源层的多晶硅吸收能量后,可能引起薄膜晶体管的特性的严重恶化,如阈值电压的偏移和或漏电流增加等,造成像素驱动电路不能准确控制输出的驱动信号的电压或电流的大小,进而发光器件的亮度不准确,显示面板形成的图像存在色偏、亮度不均等问题。
基于此,一方面,本公开的一些实施例提供一种阵列基板,如图8和图9所示,所述阵列基板10包括:基底111、走线层12、多条第二电极50和保护层80。其中,基底111、走线层12和多条第二电极50,与上述实施例的显示面板提及的基底111、走线层和第二电极在结构、功能和布置位置上一致,在此不再赘述。保护层80设置于基底111与走线层12之间和/或基底111与多条第二电极50之间,其中,保护层80被配置为吸收或反射激光。
在一些示例中,如图8所示,保护层80设置于基底111与走线层12之间。
在另一些示例中,如图9所示,保护层80设置于基底111与多条第二电极50之间。
在又一些示例中,如图10所示,保护层80设置于基底111与走线层12之间,以及基底111与多条第二电极50之间。
在对多条第二电极50采用激光刻蚀工艺加工时,部分激光穿过基底111照射至保护层80上,保护层80可以吸收或者反射激光,使得激光无法直接照射至走线层12,也就是说,激光无法对走线层12中的连接走线或者有源层造成损害,提高了显示面板的产品良率。
在一些实施例中,阵列基板10还包括缓冲层112,缓冲层112设置于所述基底靠近走线层12一侧,且所述保护层80设置于基底111和缓冲层112之间。
在一些示例中,阵列基板10包括衬底,衬底包括基底111和设置于基底111上的缓冲层112,缓冲层112远离基底111一侧设置有走线层12。保护层80设置于基底111靠近走线层12一侧时,保护层80位于基底111和缓冲层112之间。
在一些实施例中,多条连接走线在基底111上的正投影位于保护层80在 基底111上的正投影内部。
在一些示例中,激光对位于第二表面上的金属镀层进行刻蚀加工时,激光垂直照射至金属镀层上,为避免部分激光透过基底111对走线层12造成损害,因此保护层80应在平行于第二表面的方向上,将激光与走线层12完全隔离,实现激光不会照射至走线层12上,避免激光对走线层12造成损害。
示例性地,走线层包括多条连接走线,激光对金属镀层进行刻蚀加工时,激光可能从两条侧面走线的间隙中透过基底111,照射至多条连接走线中一条连接走线上,激光能量可能造成连接走线的断裂。连接走线的断裂可能会导致显示面板上部分灯区无法正常发光等问题。
保护层80完全覆盖多条连接走线,可避免激光对连接走线的照射,避免因激光造成连接走线断路的情况发生,提高产品良率。
示例性地,走线层包括驱动电路层,激光对金属镀层进行刻蚀加工时,激光垂直照射至走线层,部分有源层可能受到激光照射,在激光能量作用下,部分薄膜晶体管的特性的严重恶化,如阈值电压的偏移和或漏电流增加等。为避免激光对驱动电路层造成损害,因此保护层应在平行于第二表面的方向上将有源层完全覆盖,使激光不会对部分有源层的特性引起变化,显示面板的图像质量稳定,产品良率较高。
在一些实施例中,如图12至图14所示,保护层80包括反射层81,反射层81设置于基底111与走线层12之间和/或基底111与多条第二电极50之间。
在一些示例中,如图12所示,保护层80可以为反射层81,其中,反射层81设置于基底111与走线层12之间。
在对多条侧面走线40采用激光刻蚀工艺加工时,部分激光可能穿过基底111照射至走线层12上,反射层81位于基底111和走线层12之间,反射层81可以将透射过基底111的部分激光反射,避免透射过基底111的部分激光照射至走线层12上,实现保护走线层12的目的。
在另一些示例中,如图13所示,保护层80可以为反射层81,其中,反射层81设置于基底111与多条第二电极50之间。
反射层81位于基底111和多条第二电极50之间,在对多条侧面走线40采用激光刻蚀工艺加工时,激光透过侧面走线40之间的间隙照射至反射层81上。反射层81可以将部分激光反射,也就是说,部分激光无法透过基底111照射至走线层上,实现保护走线层12的目的。
在又一些示例中,如图14所示,保护层80可以为反射层81,其中,反 射层81设置于基底111与走线层12之间,以及基底111与多条第二电极50之间。
反射层81位于基底111和多条第二电极50之间,在对多条侧面走线40采用激光刻蚀工艺加工时,激光透过侧面走线40之间的间隙照射至反射层81上。反射层81可以将部分激光反射,剩余小部分激光透过基底111照射至位于基底111与走线层12之间的反射层81上,可对剩余小部分激光进一步反射,使照射至走线层12上的激光能量较小,走线层不会因此发生走线断裂或有源层特性变化的情况。
在一些实施例中,如图15所示,反射层81包括层叠设置的至少两个膜层,其中,反射层81包括两种折射率不同的材质。
在一些实施例中,两种折射率不同的材质包括第一材质,第一材质为二氧化钛,第一材质形成的膜层设置于衬底和第二材质形成的膜层之间。
在一些实施例中第二材质为二氧化硅。
在一些示例中,反射层81包括至少两个膜层,且至少两个膜层依次层叠设置,相邻两个膜层是折射率不同的材质,至少两个膜层可以提高对特定波长的激光反射率。
反射层81包括至少两个膜层:第一膜层811和第二膜层812,其中,第一膜层811采用第一材质,也就是说,第一膜层811可以为二氧化钛,第一膜层811的折射率为2.55;第二膜层812采用第二材质,也就是说,第二膜层812可以为二氧化硅,第二膜层812的折射率为1.45。
在一些示例中,反射层81设置于基底111与走线层12之间,示例性地,如图16所示,反射层81包括一个第一膜层811和位于第一膜层811远离基底111一侧的一个第二膜层812。其中,第一膜层811设置于基底111的靠近走线层12一侧,走线层12设置于第二膜层812远离基底111一侧。透过基底111的部分激光照射至第一膜层811和第二膜层812后发生反射,避免部分激光直接照射至走线层12,可避免某条连接走线断裂或者某个薄膜晶体管的阈值电压偏移等问题发生,提高产品良率。
或者,如图17所示,反射层81可以包括三个膜层:两个第一膜层811和位于两个第一膜层811之间的一个第二膜层812。第一个第一膜层811设置于基底111的靠近走线层12一侧,第二膜层812设置于第一个第一膜层811远离基底111一侧,第二个第一膜层811设置于第二膜层812远离基底111一侧,走线层12设置于第二个第一膜层811远离基底111一侧。其中,第一膜层811可以为二氧化钛,第二膜层812可以为二氧化硅,透过基底111的部 分激光照射至第一个第一膜层811、第二膜层812和第二个第一膜层811,在相邻两个膜层界面之间均可发生反射,避免激光直接照射至走线层,可避免某条连接走线断裂或者某个薄膜晶体管的阈值电压偏移等问题发生,提高产品良率。
在另一些示例中,反射层81设置于基底111与多条第二电极50之间,示例性地,如图18所示,反射层81包括第一膜层811和第二膜层812。其中,第一膜层811设置于基底111远离走线层12一侧,第二膜层812设置于第一膜层811远离基底111一侧,多条第二电极50设置于第二膜层812远离基底111一侧。部分激光在刻蚀侧面走线时,透过相邻两个侧面走线之间的间隙,照射至第一膜层811和第二膜层812后发生反射,避免激光直接照射至走线层12,可避免某条连接走线断裂或者某个薄膜晶体管的阈值电压偏移等问题发生,提高产品良率。
或者,图19所示,反射层81可以包括三个膜层:两个第一膜层811和位于两个第一膜层811之间的一个第二膜层812。第一个第一膜层811设置于基底111的一侧,第二膜层812设置于第一膜层811远离基底111一侧,第二个第一膜层811设置于第二膜层远离基底111一侧,多条第二电极50设置于第二个第一膜层811远离基底111一侧。其中,第一膜层811可以为二氧化钛,部分激光透过相邻两个侧面走线之间的间隙,照射至第一个第一膜层811、第二膜层812和第二个第一膜层811,在相邻两个膜层界面之间均可发生反射,避免激光直接照射至走线层,可避免某条连接走线断裂或者某个薄膜晶体管的阈值电压偏移等问题发生,提高产品良率。
可以理解的是,反射层还可以包括四个膜层、五个膜层或者更多膜层,第一膜层811设置于基底111靠近走线层12的一侧面上,或者远离走线层12的一侧面上,第一膜层为二氧化钛,第二膜层为二氧化硅,第三膜层为二氧化钛,依次类推,相邻两个膜层的材质分别为二氧化钛和二氧化硅。
在一些实施例中,反射层待反射的激光的波长为λ,其中,第一材质形成膜层的厚度d1与第一材质的折射率的乘积,是待反射的光的波长的1/4倍。
在一些示例中,第一材质为二氧化钛,二氧化钛的折射率n1为2.55,反射层待反射的激光的波长为λ,在本公开中,用于刻蚀的激光波长λ为355nm,为了实现对波长为λ的激光的全反射,采用二氧化钛的膜层厚度为d1,其中:
可以知道的是,采用二氧化钛的膜层厚度为35.3nm,也就是说,第一膜 层、第三膜层以及第五膜层等奇数膜层的厚度为35.3nm。
在一些实施例中,第二材质形成膜层的厚度d2与第二材质的折射率的乘积,是待反射的光的波长的1/4倍。
在一些示例中,第二材质为二氧化硅,二氧化硅的折射率n2为1.45,反射层待反射的激光的波长为λ,在本公开中,用于刻蚀的激光波长λ为355nm,为了实现对波长为λ的激光的全反射,采用二氧化硅的膜层厚度为d2,其中:
可以知道的是,采用二氧化硅的膜层厚度为59.2nm,也就是说,第二膜层和第四膜层等偶数膜层的厚度为59.2nm。
第一材质为二氧化钛,第一材质形成的膜层的厚度为35.3nm,第二材质为二氧化硅,第二材质形成的膜层的厚度为59.2nm。不同材质的对应的膜层厚度可以波长λ为355nm的激光发生全反射。也就是说,上述膜层厚度,对波长λ为355nm的激光的反射效率较高。
在一些实施例中,如图20、图21和图22所示,保护层80包括能量吸收层82,能量吸收层82设置于基底111与走线层12之间和/或基底111与多条第二电极50之间。
在第一示例中,如图20所示,保护层80包括能量吸收层82,能量吸收层82设置于基底111与走线层12之间。示例性地,基底111靠近走线层12一侧面上设置有能量吸收层82,缓冲层112设置于能量吸收层82远离基底111一侧,走线层12设置于缓冲层112远离基底111一侧。
在第二示例中,如图21所示,保护层80包括能量吸收层82,能量吸收层82设置于基底111与多条第二电极50之间。示例性地,基底111远离走线层12一侧面上设置有能量吸收层82,多条第二电极50设置于能量吸收层82远离基底111一侧。
在第三示例中,如图22所示,保护层80包括能量吸收层82,能量吸收层82设置于基底111与走线层12之间,以及基底111与多条第二电极50之间。示例性地,基底111靠近走线层12一侧面上设置有能量吸收层82,缓冲层112设置于能量吸收层82远离基底111一侧,走线层12设置于缓冲层112远离基底111一侧。且,基底111远离走线层12一侧面上设置有能量吸收层82,多条第二电极50设置于能量吸收层82远离基底111一侧。
在第四示例中,如图23和图24所示,保护层80包括反射层81和能量吸收层82,反射层和能量吸收层设置于基底111与走线层12之间。示例性 地,如图23所示,基底111的靠近走线层12一侧面上设置有能量吸收层82,反射层81设置于能量吸收层远离基底111一侧,走线层12设置于反射层81远离基底111一侧。或者,如图24所示,基底111靠近走线层12一侧面上设置有反射层81,能量吸收层82设置于反射层81远离基底111一侧,走线层12设置于能量吸收层82远离基底111一侧。
在第五示例中,如图25和图26所示,保护层80包括反射层81和能量吸收层82,反射层81和能量吸收层82设置于基底111与多条第二电极50之间。示例性地,如图25所示,基底111远离走线层12的一侧面上设置有能量吸收层82,反射层81设置于能量吸收层82远离基底111的一侧,多条第二电极50设置于反射层81远离基底111的一侧。或者,如图26所示,基底111远离走线层12一侧上设置有反射层81,能量吸收层82设置于反射层81远离基底111的一侧,多条第二电极50设置于能量吸收层82远离基底111一侧。
在第六示例中,如图27所示,保护层80包括反射层81和能量吸收层82,能量吸收层82设置于基底111与走线层12之间,反射层81设置于基底111与多条第二电极50之间。示例性地,基底111靠近走线层12一侧上设置有能量吸收层82,走线层12设置于能量吸收层82远离基底111一侧;基底111远离走线层12一侧设置有反射层81,多条第二电极50设置于反射层81远离基底111一侧。
在第七示例中,如图28所示,保护层80包括反射层81和能量吸收层82,能量吸收层82设置于基底111与多条第二电极50之间,反射层81设置于基底111与走线层12之间。示例性地,基底111远离走线层12一侧设置有反射层81,多条第二电极50设置于能量吸收层82远离基底111一侧;基底111靠近走线层12一侧上设置有反射层81,走线层12设置于反射层81远离基底111一侧。
可以理解的是,上述第一示例、第二示例、第三示例、第四示例、第五示例、第六示例和第七膜层中的反射层81可以包括两个膜层、三个膜层或者五个膜层等更多膜层,具体膜层的排列在此不做赘述。
在一些实施例中,能量吸收层的材料的禁带宽度小于3.5eV。示例性地,待吸收的激光的波长λ为355nm,波长λ为355nm的激光的光子能量为3.5eV。为了能够吸收波长λ为355nm的激光的能量,能量吸收层的材料的禁带宽度小于3.5eV。
在一些实施例中,能量吸收层82的材料为二氧化钛。示例性地,二氧化 钛的禁带宽度Eg为3.2eV,波长λ为355nm的激光的光子能量为3.5eV大于二氧化钛的禁带宽度Eg,二氧化钛能够吸收波长λ为355nm激光能量,从而能够阻挡激光能量传递到走线层,避免激光对连接走线或有源层造成负面影响。
示例性地,如图20至图28所示,能量吸收层82可以吸收波长λ为355nm的激光的能量,也就是说,波长λ为355nm的激光经过能量吸收层82时,可以吸收激光的能量,降低激光强度。在激光照射至走线层后,低强度的激光可能无法对走线层12中的连接走线或有源层造成损害,当然,结合反射层81可以进一步将激光反射,照射至走线层12的激光强度可忽略不计。
另一方面,如图8至图28所示,本公开的一些实施例提供一种显示面板100。其中,所述显示面板100包括:多个发光器件和如上述任一项实施例所述的阵列基板10,阵列基板10包括基底111和设置于基底111上的走线层。其中,多个发光器件阵列布置于走线层12远离基底111一层,走线层12与多个发光器件电连接。
在一些示例中,显示面板包括保护层80,且保护层80可以包括反射层81和/或能量吸收层82。因此,该显示面板具有和上述阵列基板相同的有益效果,在此不做赘述。
又一方面,本公开的一些实施例提供一种显示装置。其中,显示装置包括驱动电路板和如上述实施例所述的显示面板,显示面板包括基底和设置于基底上的走线层,基底远离走线层一侧设置有多个第二电极。其中,驱动电路板设置于基底远离走线层一侧,驱动电路板可以通过柔性线路板和多个第二电极电连接。
显示装置采用上述实施例提供的显示面板,具有和显示面板相同的有益效果,在此不做赘述。
再一方面,如图29所示,本公开的一些实施例提供一种拼接显示装置2000。所述一种拼接显示装置2000包括:多个如上述实施例所述的显示装置1000,多个显示装置1000拼接组装,
本实施例提供的拼接显示装置2000采用上述实施例提供的显示装置1000,具有和显示装置1000相同的有益效果,在此不做赘述。
以上,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以权利要求的保护范围为准。

Claims (15)

  1. 一种阵列基板,包括:
    基底,
    走线层,设置于所述基底上;
    多个第二电极,设置于所述基底远离所述走线层一侧,所述走线层与所述多个第二电极电连接;
    保护层,设置于所述基底与所述走线层之间和/或所述基底与所述多个第二电极之间。
  2. 根据权利要求1所述的阵列基板,其中,所述保护层包括反射层,所述反射层设置于所述基底与所述走线层之间和/或所述基底与所述多个第二电极之间。
  3. 根据权利要求2所述的阵列基板,其中,所述反射层包括层叠设置的至少两个膜层;
    其中,所述反射层包括两种折射率不同的材质,相邻两个膜层的材质不同。
  4. 根据权利要求3所述的阵列基板,其中,所述两种折射率不同的材质包括第一材质,所述反射层待反射的激光的波长确定,
    所述第一材质形成膜层的厚度与所述第一材质的折射率的乘积,是所述待反射的光的波长的1/4倍。
  5. 根据权利要求3或4所述的阵列基板,其中,所述两种折射率不同的材质包括第二材质,所述反射层待反射的激光的波长确定,
    所述第二材质形成膜层的厚度与所述第二材质的折射率的乘积,是所述待反射的光的波长的1/4倍。
  6. 根据权利要求5所述的阵列基板,其中,所述两种折射率不同的材质包括第一材质,所述第一材质为二氧化钛,所述第一材质形成的膜层设置于所述基底上。
  7. 根据权利要求5或6所述的阵列基板,其中,所述第二材质为二氧化硅。
  8. 根据权利要求1至7任一项所述的阵列基板,其中,所述保护层包括能量吸收层,所述能量吸收层设置于所述基底与所述走线层之间和/或所述基底与所述多个第二电极电之间。
  9. 根据权利要求8所述的阵列基板,其中,所述能量吸收层的禁带宽度小于3.5eV。
  10. 根据权利要求9所述的阵列基板,其中,所述能量吸收层的材料为二氧化钛。
  11. 根据权利要求1至10任一项所述的阵列基板,其中,所述走线层包括多条连接走线,所述多条连接走线与所述多个第二电极电连接;
    所述多条连接走线在所述基底上的正投影位于所述保护层在所述基底上的正投影内部。
  12. 根据权利要求1至10任一项所述的阵列基板,其中,所述走线层包括驱动电路层,所述驱动电路层包括:
    有源层,设置于所述基底或所述保护层上;
    栅极层,设置于所述有源层远离所述基底的一侧;
    所述有源层在所述基底上的正投影位于所述保护层在所述基底上的正投影内部。
  13. 一种显示面板,包括:
    如权利要求1至12任一项所述的阵列基板,所述阵列基板包括基底和设置于基底上的驱动电路层;
    多个发光器件,所述多个发光器件整列布置于所述驱动电路层远离所述基底一层。
  14. 一种显示装置,包括:
    如权利要求13所述的显示面板,所述显示面板包括基底和走线层,所述基底上设置有走线层;
    驱动电路板,所述驱动电路板设置于所述基底远离走线层一侧上,所述驱动电路板通过柔性线路板和所述走线层电连接。
  15. 一种拼接显示装置,包括:多个如权利要求14所述的显示装置,所述多个显示装置拼接组装。
CN202280002469.1A 2022-07-29 2022-07-29 一种阵列基板、显示面板、显示装置和拼接显示装置 Pending CN117795683A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2022/109236 WO2024021117A1 (zh) 2022-07-29 2022-07-29 一种阵列基板、显示面板、显示装置和拼接显示装置

Publications (1)

Publication Number Publication Date
CN117795683A true CN117795683A (zh) 2024-03-29

Family

ID=89705108

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280002469.1A Pending CN117795683A (zh) 2022-07-29 2022-07-29 一种阵列基板、显示面板、显示装置和拼接显示装置

Country Status (2)

Country Link
CN (1) CN117795683A (zh)
WO (1) WO2024021117A1 (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101324733B (zh) * 2008-08-04 2013-05-08 京东方科技集团股份有限公司 电子纸有源基板及其制造方法和电子纸显示屏
CN106356407A (zh) * 2016-10-26 2017-01-25 京东方科技集团股份有限公司 一种薄膜晶体管及其制备方法、阵列基板及其制备方法
CN110416225A (zh) * 2019-07-24 2019-11-05 深圳市华星光电半导体显示技术有限公司 一种TFT驱动背板及Micro-LED显示器
CN110910774A (zh) * 2019-11-04 2020-03-24 深圳市华星光电半导体显示技术有限公司 显示面板、制造方法以及拼接显示面板
US20210375700A1 (en) * 2019-11-29 2021-12-02 Boe Technology Group Co., Ltd. Method for detecting resistance of side trace of display substrate and display substrate
US11495149B2 (en) * 2020-08-24 2022-11-08 PlayNitride Display Co., Ltd. Display apparatus
CN113193013B (zh) * 2021-04-14 2022-08-23 武汉华星光电半导体显示技术有限公司 阵列基板、显示面板及显示装置
CN113380779A (zh) * 2021-06-08 2021-09-10 京东方科技集团股份有限公司 驱动基板、发光装置及其制备方法

Also Published As

Publication number Publication date
WO2024021117A1 (zh) 2024-02-01

Similar Documents

Publication Publication Date Title
TWI641126B (zh) 畫素結構
US10867971B2 (en) Light emitting diode panel
US10224289B2 (en) Display device having an alignment mark
US20220052147A1 (en) Display substrate and display apparatus
TWI742705B (zh) 顯示裝置
US20100051958A1 (en) Display device and manufacturing method thereof
US20220223775A1 (en) Driving backplane for display and method of manufacturing the same, display panel, and display apparatus
TW202135352A (zh) 透明顯示裝置
CN111489661B (zh) 显示装置
US9299662B2 (en) Semiconductor device and display device having alignment mark
US20220039697A1 (en) Detection device
CN111261096B (zh) 显示装置
TWI744035B (zh) 顯示面板及其製造方法
TW202147281A (zh) 顯示裝置
CN117795683A (zh) 一种阵列基板、显示面板、显示装置和拼接显示装置
CN114170905A (zh) 显示装置
CN116195380A (zh) 显示基板、显示装置
KR20180076744A (ko) 어레이 기판 및 이를 포함하는 표시장치
US20240264490A1 (en) Display panel and display apparatus
US12101973B2 (en) Display substrate and display device
US20240260428A1 (en) Display device
US20220320247A1 (en) Display substrate and display device
US20240243140A1 (en) Light-emitting substrate and method for manufacturing the same, backlight module and display device
KR102705701B1 (ko) 표시 장치
US11990361B2 (en) Electrostatic chuck, etching apparatus, and method of manufacturing display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination