CN117524126A - 栅极驱动装置及用于栅极驱动装置的操作方法 - Google Patents
栅极驱动装置及用于栅极驱动装置的操作方法 Download PDFInfo
- Publication number
- CN117524126A CN117524126A CN202310203465.6A CN202310203465A CN117524126A CN 117524126 A CN117524126 A CN 117524126A CN 202310203465 A CN202310203465 A CN 202310203465A CN 117524126 A CN117524126 A CN 117524126A
- Authority
- CN
- China
- Prior art keywords
- gate driving
- circuit
- scan
- circuits
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000011017 operating method Methods 0.000 title abstract description 8
- 238000000034 method Methods 0.000 claims description 13
- 230000000750 progressive effect Effects 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 16
- 230000000737 periodic effect Effects 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 238000004590 computer program Methods 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0213—Addressing of scan or signal lines controlling the sequence of the scanning lines with respect to the patterns to be displayed, e.g. to save power
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Power Conversion In General (AREA)
Abstract
本揭露提供一种栅极驱动装置及用于栅极驱动装置的操作方法。栅极驱动装置包括多个栅极驱动电路及控制电路。栅极驱动电路产生具有不同时序的多个栅极驱动信号。控制电路耦接到栅极驱动电路之中的多个候选栅极驱动电路。控制电路在每一个扫描周期选择候选栅极驱动电路中的一者作为初始级栅极驱动电路。栅极驱动电路之间的串联连接模式反应于扫描选择信号而被改变。
Description
技术领域
本揭露大体来说涉及一种栅极驱动装置及用于栅极驱动装置的操作方法,且更具体来说,涉及能够改变栅极驱动装置中的栅极驱动电路之间的串联连接模式的一种栅极驱动装置及一种操作方法。
背景技术
一般来说,栅极驱动装置包括串联连接的栅极驱动电路。栅极驱动电路以逐行扫描模式依序产生栅极驱动信号。基于不同的显示要求,扫描模式并不限于逐行扫描模式。因此,如何让栅极驱动装置具有不同的扫描模式是所属领域中的技术人员的研究与开发重点之一。
发明内容
本揭露提供一种能够改变栅极驱动装置中的栅极驱动电路之间的串联连接模式的一种栅极驱动装置及一种操作方法。
本揭露的栅极驱动装置包括多个栅极驱动电路及控制电路。栅极驱动电路产生具有不同时序的多个栅极驱动信号。栅极驱动电路反应于扫描选择信号而改变栅极驱动电路之间的串联连接模式。串联连接模式与栅极驱动装置的栅极驱动扫描模式相对应。控制电路耦接到栅极驱动电路之中的多个候选栅极驱动电路。控制电路在每一个扫描周期选择候选栅极驱动电路中的一者作为初始级(initial stage)栅极驱动电路。
本揭露的操作方法适用于栅极驱动装置。栅极驱动装置包括产生具有不同时序的多个栅极驱动信号的多个栅极驱动电路。操作方法包括:选择栅极驱动电路之中的多个候选栅极驱动电路;在每一个扫描周期选择候选栅极驱动电路中的一者作为初始级栅极驱动电路;以及反应于扫描选择信号而改变栅极驱动电路之间的串联连接模式,其中串联连接模式与栅极驱动装置的栅极驱动扫描模式相对应。
基于上述内容,在本揭露中,栅极驱动装置及操作方法选择候选栅极驱动电路中的一者作为初始级栅极驱动电路,且反应于扫描选择信号而改变栅极驱动电路之间的串联连接模式。可改变栅极驱动电路与初始级栅极驱动电路之间的串联连接模式。因此,栅极驱动装置以不同的扫描模式进行操作。
为使前述内容更易于理解,以下结合图式详细阐述若干实施例。
附图说明
本文包括附图以提供对本揭露的进一步理解,且附图被并入本说明书中并构成本说明书的一部分。图式示出本揭露的示例性实施例且与说明一同用于阐释本揭露的原理。
图1示出根据本揭露实施例的栅极驱动装置的示意图。
图2示出根据本揭露实施例的操作方法的示意图。
图3示出根据本揭露实施例的栅极驱动电路的示意图。
图4示出根据本揭露实施例的路径选择电路的示意图。
图5A示出根据本揭露实施例的3周期交错扫描模式的时序图。
图5B示出根据本揭露实施例的6周期交错扫描模式的时序图。
图5C示出根据本揭露实施例的9周期交错扫描模式的时序图。
图6示出根据本揭露实施例的3周期交错扫描模式的时序图。
附图标记说明
100:栅极驱动装置
110:控制电路
Din、PIN:输入端
DOUT:输出端
G[1]~G[18]、G[963]~G[972]、G[n+c]、G[n+b]、G[n+a]、G[n+1]:栅极驱动信号
G[n]:栅极驱动信号/输出栅极驱动信号
G[n-x]:输入栅极驱动信号
GD[1]~GD[18]、GD[n]、GD[n+1]、GD[n+a]、GD[n+b]、GD[n+c]:栅极驱动电路
GDCK:栅极驱动时钟
GU[n]:栅极驱动单元
O1~O9:输出端
P1、P2、P3、P4:连接端
PIN:输入端
PSC:路径选择电路
S110、S120、S130:步骤
SCAN_SEL:扫描选择信号
STV:初始信号
SW1、SW2、SW3、SW4:开关
具体实施方式
可通过结合以下阐述的图式而参照以下详细说明来理解本揭露。应注意,为使例示清晰且便于读者理解起见,本揭露的各种图式示出电子装置的一部分,且各种图式中的某些元件可能并未按比例绘制。另外,图式中示出的每一装置的数目及尺寸仅是例示性的,且不旨在对本揭露的范围进行限制。
在说明及随附的权利要求书通篇中使用某些用语来指代特定的组件。如所属领域中的技术人员将理解,电子设备制造商可使用不同的名称来指代组件。本文不旨在对名称不同但功能相同的组件进行区分。在以下说明以及在权利要求书中,用语“包括(include)”、“包含(comprise)”及“具有(have)”以开放式的方式使用,且因此应被解释成意指“包括但不限于…”。因此,当在本揭露的说明中使用用语“包括”、“包含”和/或“具有”时,对应的特征、区域、步骤、操作和/或组件将表明存在,但并不限于一个或多个对应的特征、区域、步骤、操作和/或组件的存在。
应理解,当称一元件“耦接到(coupled to)”、“连接到(connected to)”或“传导到(conducted to)”另一元件时,所述元件可直接连接到所述另一元件且被建立直接电连接,或者在所述元件与所述另一元件之间可存在中间元件以用于对电连接进行中继(间接电连接)。相比之下,当称一元件“直接耦接到”、“直接传导到”或“直接连接到”另一元件时,不存在中间元件。
图1示出根据本揭露实施例的栅极驱动装置的示意图。参照图1,在实施例中,栅极驱动装置100包括栅极驱动电路及控制电路110。为了便于说明,图1示出栅极驱动装置100之中的栅极驱动电路GD[1]到GD[18]。在实施例中,栅极驱动电路GD[1]到GD[18]产生具有不同时序的栅极驱动信号G[1]到G[18]。举例来说,栅极驱动电路GD[1]产生栅极驱动信号G[1]。栅极驱动电路GD[2]产生栅极驱动信号G[2],依此类推。栅极驱动信号G[1]到G[18]分别具有不同的时序。
在实施例中,栅极驱动电路GD[1]到GD[18]反应于扫描选择信号SCAN_SEL而改变栅极驱动电路GD[1]到GD[18]之间的串联连接模式。串联连接模式与栅极驱动装置100的栅极驱动扫描模式相对应。举例来说,在逐行扫描模式下,栅极驱动电路GD[1]到GD[18]反应于扫描选择信号SCAN_SEL具有第一值而串联连接。在交错扫描模式(interlace scanningmode)下,栅极驱动电路GD[1]到GD[18]反应于扫描选择信号SCAN_SEL具有第二值而交错连接。
在实施例中,控制电路110耦接到栅极驱动电路GD[1]到GD[18]之中的候选栅极驱动电路。在实施例中,栅极驱动电路被设定成GD[1]到GD[9]分别是候选栅极驱动电路,但本揭露并不限于此。控制电路110在每一个扫描周期选择候选栅极驱动电路GD[1]到GD[9]中的一者来作为初始级(initial stage)栅极驱动电路。举例来说,在逐行扫描模式下,控制电路110选择候选栅极驱动电路GD[1](即,第一级栅极驱动电路)来作为初始级栅极驱动电路。在交错扫描模式下,控制电路110可在每一个扫描周期改变初始级栅极驱动电路。
应注意的是,控制电路110选择候选栅极驱动电路GD[1]到GD[9]中的一者来作为初始级栅极驱动电路且反应于扫描选择信号SCAN_SEL而改变栅极驱动电路之间的串联连接模式。可改变栅极驱动电路GD[1]到GD[18]与初始级栅极驱动电路之间的串联连接模式。如此一来,栅极驱动装置在不同的扫描模式(例如逐行扫描模式与交错扫描模式)下进行操作。
在实施例中,栅极驱动电路GD[1]到GD[18]接收扫描选择信号SCAN_SEL。栅极驱动电路GD[1]到GD[18]中的每一者可选择其他栅极驱动电路中的一者来作为目标栅极驱动电路,且分别基于扫描选择信号SCAN_SEL而向目标栅极驱动电路的输入端Din提供对应的栅极驱动信号。
在实施例中,控制电路110具有输出端O1到O9。控制电路110通过输出端O1连接到候选栅极驱动电路GD[1]。控制电路110通过输出端O2连接到候选栅极驱动电路GD[2],依此类推。控制电路110接收扫描选择信号SCAN_SEL。控制电路110反应于扫描选择信号SCAN_SEL而选择候选栅极驱动电路GD[1]到GD[9]中的一者来作为初始级栅极驱动电路。
在实施例中,控制电路110可基于扫描选择信号SCAN_SEL而获得栅极驱动装置100的栅极驱动扫描模式(例如,逐行扫描模式或交错扫描模式)。举例来说,控制电路110可选择候选栅极驱动电路中的一者来作为逐行扫描模式下的初始级栅极驱动电路。控制电路110可依序改变候选栅极驱动电路中的一者来作为初始级栅极驱动电路。
在实施例中,控制电路110可接收从外部装置供应的扫描选择信号SCAN_SEL及初始信号STV。在实施例中,控制电路110可接收扫描选择信号SCAN_SEL,并反应于扫描选择信号SCAN_SEL而产生初始信号STV。
在实施例中,栅极驱动电路GD[1]到GD[18]可被实施为用于任何类型的数字显示面板(例如液晶显示器(liquid crystal display,LCD)显示面板或发光二极管(lightemitting diode,LED)显示面板)的移位寄存器。栅极驱动电路GD[1]到GD[18]分别通过不同的扫描线向数字显示面板的不同像素行/列提供具有不同时序的栅极驱动信号G[1]到G[18]。
在实施例中,控制电路110可为中央处理单元(central processing unit,CPU)或其他可编程通用或专用微处理器、数字信号处理器(digital signal processor,DSP)、可编程控制器、应用专用集成电路(application specific integrated circuit,ASIC)、可编程逻辑装置(programmable logic device,PLD)、其他类似装置或其组合。控制电路110能够加载并执行计算机程序以完成对应的操作功能。在实施例中,控制电路110还可通过硬件电路的实施来实现各种操作功能,且在所属领域的公知常识中已经提供关于详细步骤及实施方式的足够的教示、建议及实施方式细节。
图2示出根据本揭露实施例的操作方法的示意图。参照图1及图2,操作方法适用于栅极驱动装置100。在实施例中,在步骤S110中,控制电路110选择栅极驱动电路GD[1]到GD[18]之中的候选栅极驱动电路GD[1]到GD[9]。在步骤S120中,控制电路110选择候选栅极驱动电路GD[1]到GD[9]中的一者来作为初始级栅极驱动电路。在步骤S130中,栅极驱动电路GD[1]到GD[18]反应于扫描选择信号SCAN_SEL而改变栅极驱动电路GD[1]到GD[18]之间的串联连接模式。串联连接模式与栅极驱动装置100的栅极驱动扫描模式相对应。步骤S110至S130的实施方式细节可在图1中的实施例中充分教示,故不在此重述。
在一些实施例中,步骤S130可在步骤S110之前。
图3示出根据本揭露实施例的栅极驱动电路的示意图。参照图3,栅极驱动电路GD[n](即,第“n”级栅极驱动电路)包括栅极驱动单元GU[n]及路径选择电路PSC。栅极驱动单元GU[n]通过栅极驱动单元GU[n]的输入端Din从其他栅极驱动电路中的一者接收输入栅极驱动信号G[n-x]。栅极驱动单元GU[n]根据输入栅极驱动信号G[n-x]而通过栅极驱动电路GD[n]的输出端DOUT产生栅极驱动信号G[n](即,输出栅极驱动信号)。在实施例中,输出栅极驱动信号G[n]的时序落后于输入栅极驱动信号G[n-x]的时序。
在实施例中,路径选择电路PSC耦接到栅极驱动单元GU[n]。路径选择电路PSC反应于扫描选择信号SCAN_SEL而将栅极驱动单元GU[n]的输出端DOUT连接到目标栅极驱动电路(例如,第“n+x”级栅极驱动电路GD[n+x])。数值“x”由扫描选择信号SCAN_SEL的数字值决定。
举例来说,扫描选择信号SCAN_SEL是具有两位数字值的数字数据,但本揭露并不限于此。当扫描选择信号SCAN_SEL的数字值为“00”时,路径选择电路PSC将栅极驱动单元GU[n]的输出端DOUT连接到栅极驱动电路GD[n+1]。当扫描选择信号SCAN_SEL的数字值为“01”时,路径选择电路PSC将栅极驱动单元GU[n]的输出端DOUT连接到栅极驱动电路GD[n+a](即,第“n+a”级栅极驱动电路)。当扫描选择信号SCAN_SEL的数字值为“10”时,路径选择电路PSC将栅极驱动单元GU[n]的输出端DOUT连接到栅极驱动电路GD[n+b](即,第“n+b”级栅极驱动电路)。当扫描选择信号SCAN_SEL的数字值为“11”时,路径选择电路PSC将栅极驱动单元GU[n]的输出端DOUT连接到栅极驱动电路GD[n+c](即,第“n+c”级栅极驱动电路)。数值“a”、“b”及“c”分别是大于1的不同正整数。举例来说,数值“a”是“3”;数值“b”为“6”;数值“c”是“9”,但本揭露并不限于此。
举例来说,路径选择电路PSC的输入端PIN连接到栅极驱动单元GU[n]的输出端DOUT。路径选择电路PSC的连接端P1连接到栅极驱动电路GD[n+1]的输入端Din。路径选择电路PSC的连接端P2连接到栅极驱动电路GD[n+a]的输入端Din。路径选择电路PSC的连接端P3连接到栅极驱动电路GD[n+b]的输入端Din。路径选择电路PSC的连接端P4连接到栅极驱动电路GD[n+c]的输入端Din。当扫描选择信号SCAN_SEL的数字值为“00”时,路径选择电路PSC对输入端PIN与连接端P1进行连接。当扫描选择信号SCAN_SEL的数字值为“01”时,路径选择电路PSC对输入端PIN与连接端P2进行连接。当扫描选择信号SCAN_SEL的数字值为“10”时,路径选择电路PSC对输入端PIN与连接端P3进行连接。当扫描选择信号SCAN_SEL的数字值为“11”时,路径选择电路PSC对输入端PIN与连接端P4进行连接。
在实施例中,栅极驱动电路GD[n]到GD[n+c]接收扫描选择信号SCAN_SEL。因此,如果栅极驱动电路GD[n]连接到栅极驱动电路GD[n+1],则栅极驱动电路GD[n]接收栅极驱动信号G[n-1]。如果栅极驱动电路GD[n]连接到栅极驱动电路GD[n+a],则栅极驱动电路GD[n]接收栅极驱动信号G[n-a],依此类推。
图4示出根据本揭露实施例的路径选择电路的示意图。参照图3及图4,路径选择电路PSC包括开关SW1到SW4。在实施例中,开关SW1的第一端通过输入端PIN连接到栅极驱动电路GD[n]的输出端。开关SW1的第二端通过连接端P1连接到栅极驱动电路GD[n+1]的输入端Din。开关SW1反应于扫描选择信号SCAN_SEL具有数字值“00”而接通。开关SW2的第一端通过输入端PIN连接到栅极驱动电路GD[n]的输出端。开关SW2的第二端通过连接端P2连接到栅极驱动电路GD[n+a]的输入端Din。开关SW2反应于扫描选择信号SCAN_SEL具有数字值“01”而接通。开关SW3的第一端通过输入端PIN而连接到栅极驱动电路GD[n]的输出端。开关SW3的第二端通过连接端P3连接到栅极驱动电路GD[n+b]的输入端Din。开关SW2反应于扫描选择信号SCAN_SEL具有数字值“10”而接通。开关SW4的第一端通过输入端PIN连接到栅极驱动电路GD[n]的输出端。开关SW4的第二端通过连接端P4连接到栅极驱动电路GD[n+c]的输入端Din。开关SW4反应于扫描选择信号SCAN_SEL具有数字值“11”而接通。
图5A示出根据本揭露实施例的3周期交错扫描模式的时序图。参照图1及图5A,图5A示出初始信号STV及栅极驱动时钟GDCK的时序图。在实施例中,3周期交错扫描模式适用于具有972个栅极驱动通道的栅极驱动装置100。换句话说,栅极驱动装置100包括972个栅极驱动电路GD[1]到GD[972]。在3周期交错扫描模式下,栅极驱动装置100在三个周期中实行交错扫描操作。在3周期交错扫描模式下,控制电路110选择栅极驱动电路GD[1]、GD[2]及GD[3]来作为不同周期交错扫描操作的初始级栅极驱动电路。
在实施例中,当初始信号STV在栅极驱动时钟GDCK的脉波“1”处具有第一脉波(例如,第一负脉波,本揭露并不限于此)时,栅极驱动装置100通过输出端O1向栅极驱动电路GD[1]输出初始信号STV且开始实行第一周期交错扫描操作。因此,栅极驱动信号G[1]在栅极驱动时钟GDCK的脉波“2”处具有正脉波。栅极驱动信号G[4]在栅极驱动时钟GDCK的脉波“3”处具有正脉波。栅极驱动信号G[7]在栅极驱动时钟GDCK的脉波“4”处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“325”处具有第二脉波时,栅极驱动装置100通过输出端O2向栅极驱动电路GD[2]输出初始信号STV且开始第二周期交错扫描操作。因此,栅极驱动信号G[2]在栅极驱动时钟GDCK的脉波“326”处具有正脉波。栅极驱动信号G[5]在栅极驱动时钟GDCK的脉波“327”处具有正脉波。栅极驱动信号G[8]在栅极驱动时钟GDCK的脉波“328”处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“649”处具有第三脉波时,栅极驱动装置100通过输出端O3输出初始信号STV且开始第三周期交错扫描操作。因此,栅极驱动信号G[3]在栅极驱动时钟GDCK的脉波“650”处具有正脉波。栅极驱动信号G[6]在栅极驱动时钟GDCK的脉波“651”处具有正脉波。栅极驱动信号G[9]在栅极驱动时钟GDCK的脉波“652”处具有正脉波,依此类推。
图5B示出根据本揭露实施例的6周期交错扫描模式的时序图。参照图1及图5B,图5B示出初始信号STV及栅极驱动时钟GDCK的时序图。在实施例中,6周期交错扫描模式可适用于具有栅极驱动通道GD[1]到GD[972]的栅极驱动装置100。换句话说,栅极驱动装置100包括972个栅极驱动电路。在6周期交错扫描模式下,栅极驱动装置100在6个周期中实行交错扫描操作。在6周期交错扫描模式下,控制电路110选择栅极驱动电路GD[1]到GD[6]来作为不同周期交错扫描操作的初始级栅极驱动电路。
在实施例中,当初始信号STV在栅极驱动时钟GDCK的脉波“1”处具有第一脉波时,栅极驱动装置100通过输出端O1向栅极驱动电路GD[1]输出初始信号STV且开始实行第一周期交错扫描操作。因此,栅极驱动信号G[1]在栅极驱动时钟GDCK的脉波“2”处具有正脉波。栅极驱动信号G[7]在栅极驱动时钟GDCK的脉波“3”处具有正脉波。栅极驱动信号G[13]在栅极驱动时钟GDCK的脉波“4”处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“163”处具有第二脉波时,栅极驱动装置100通过输出端O2向栅极驱动电路GD[2]输出初始信号STV且开始第二周期交错扫描操作。因此,栅极驱动信号G[2]在栅极驱动时钟GDCK的脉波“164”处具有正脉波。栅极驱动信号G[8]在栅极驱动时钟GDCK的脉波“165”处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“325”处具有第三脉波时,栅极驱动装置100通过输出端O3向栅极驱动电路GD[3]输出初始信号STV且开始第三周期交错扫描操作。因此,栅极驱动信号G[3]在栅极驱动时钟GDCK的脉波“326”处具有正脉波。栅极驱动信号G[9]在栅极驱动时钟GDCK的脉波“327”处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“487”处具有第四脉波时,栅极驱动装置100通过输出端O4向栅极驱动电路GD[4]输出初始信号STV且开始第四周期交错扫描操作。因此,栅极驱动信号G[4]在栅极驱动时钟GDCK的脉波“488”处具有正脉波。栅极驱动信号G[10]在栅极驱动时钟GDCK的脉波“489”处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“649”处具有第五脉波时,栅极驱动装置100通过输出端O5向栅极驱动电路GD[5]输出初始信号STV且开始第五周期交错扫描操作。因此,栅极驱动信号G[5]在栅极驱动时钟GDCK的脉波“650”处具有正脉波。栅极驱动信号G[11]在栅极驱动时钟GDCK的脉波“651”处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“811”处具有第六脉波时,栅极驱动装置100通过输出端O6向栅极驱动电路GD[6]输出初始信号STV且开始第六周期交错扫描操作。因此,栅极驱动信号G[6]在栅极驱动时钟GDCK的脉波“812”处具有正脉波。栅极驱动信号G[12]在栅极驱动时钟GDCK的脉波“813”处具有正脉波,依此类推。
图5C示出根据本揭露实施例的9周期交错扫描模式的时序图。参照图1及图5C,图5C示出初始信号STV及栅极驱动时钟GDCK的时序图。在实施例中,9周期交错扫描模式可适用于具有栅极驱动通道GD[1]到GD[972]的栅极驱动装置100。换句话说,栅极驱动装置100包括972个栅极驱动电路。在9周期交错扫描模式下,栅极驱动装置100在9个周期中实行交错扫描操作。在9周期交错扫描模式下,控制电路110选择栅极驱动电路GD[1]到GD[9]来作为不同周期交错扫描操作的初始级栅极驱动电路。
在实施例中,当初始信号STV在栅极驱动时钟GDCK的脉波“1”处具有第一脉波时,栅极驱动装置100通过输出端O1向栅极驱动电路GD[1]输出初始信号STV且开始实行第一周期交错扫描操作。因此,栅极驱动信号G[1]在栅极驱动时钟GDCK的脉波“2”处具有正脉波。栅极驱动信号G[10]在栅极驱动时钟GDCK的脉波“3”处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“109”处具有第二脉波时,栅极驱动装置100通过输出端O2向栅极驱动电路GD[2]输出初始信号STV且开始第二周期交错扫描操作。因此,栅极驱动信号G[2]在栅极驱动时钟GDCK的脉波“164”处具有正脉波。栅极驱动信号G[11]在下一个脉波处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“217”处具有第三脉波时,栅极驱动装置100通过输出端O3向栅极驱动电路GD[3]输出初始信号STV且开始第三周期交错扫描操作。因此,栅极驱动信号G[3]在栅极驱动时钟GDCK的脉波“218”处具有正脉波。栅极驱动信号G[12]在下一个脉波处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“325”处具有第四脉波时,栅极驱动装置100通过输出端O4向栅极驱动电路GD[4]输出初始信号STV且开始第四周期交错扫描操作。因此,栅极驱动信号G[4]在栅极驱动时钟GDCK的脉波“326”处具有正脉波。栅极驱动信号G[13]在下一个脉波处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“433”处具有第五脉波时,栅极驱动装置100通过输出端O5向栅极驱动电路GD[5]输出初始信号STV且开始第五周期交错扫描操作。因此,栅极驱动信号G[5]在栅极驱动时钟GDCK的脉波“434”处具有正脉波。栅极驱动信号G[14]在下一个脉波处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“541”处具有第六脉波时,栅极驱动装置100通过输出端O6向栅极驱动电路GD[6]输出初始信号STV且开始第六周期交错扫描操作。因此,栅极驱动信号G[6]在栅极驱动时钟GDCK的脉波“542”处具有正脉波。栅极驱动信号G[15]在下一个脉波处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“649”处具有第七脉波时,栅极驱动装置100通过输出端O7向栅极驱动电路GD[7]输出初始信号STV且开始第七周期交错扫描操作。因此,栅极驱动信号G[7]在栅极驱动时钟GDCK的脉波“650”处具有正脉波。栅极驱动信号G[16]在下一个脉波处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“757”处具有第八脉波时,栅极驱动装置100通过输出端O8向栅极驱动电路GD[8]输出初始信号STV且开始第八周期交错扫描操作。因此,栅极驱动信号G[8]在栅极驱动时钟GDCK的脉波“758”处具有正脉波。栅极驱动信号G[17]在下一个脉波处具有正脉波,依此类推。
当初始信号STV在栅极驱动时钟GDCK的脉波“865”处具有第九脉波时,栅极驱动装置100通过输出端O9向栅极驱动电路GD[9]输出初始信号STV且开始第九周期交错扫描操作。因此,栅极驱动信号G[9]在栅极驱动时钟GDCK的脉波“866”处具有正脉波。栅极驱动信号G[18]在下一个脉波处具有正脉波,依此类推。
图6示出根据本揭露实施例的3周期交错扫描模式的时序图。参照图1及图6,图6示出初始信号STV及栅极驱动时钟GDCK的时序图。在实施例中,3周期交错扫描模式适用于具有972个栅极驱动通道的栅极驱动装置100。换句话说,栅极驱动装置100包括972个栅极驱动电路。在3周期交错扫描模式下,栅极驱动装置100在三个周期中实行交错扫描操作。
在实施例中,当初始信号STV在栅极驱动时钟GDCK的脉波“1”处具有第一脉波(例如,第一负脉波,本揭露并不限于此)时,栅极驱动装置100开始实行第一周期交错扫描操作。因此,栅极驱动信号G[1]在栅极驱动时钟GDCK的脉波“2”处具有正脉波。栅极驱动信号G[4]在栅极驱动时钟GDCK的脉波“3”处具有正脉波。栅极驱动信号G[7]在栅极驱动时钟GDCK的脉波“4”处具有正脉波,依此类推。在第一周期交错扫描模式下,控制电路110选择栅极驱动电路GD[1]来作为初始级栅极驱动电路。
当初始信号STV在栅极驱动时钟GDCK的脉波“325”处具有第二脉波时,栅极驱动装置100开始第二周期交错扫描操作。因此,栅极驱动信号G[964]在栅极驱动时钟GDCK的脉波“326”处具有正脉波。栅极驱动信号G[967]在栅极驱动时钟GDCK的脉波“327”处具有正脉波。栅极驱动信号G[970]在栅极驱动时钟GDCK的脉波“328”处具有正脉波。栅极驱动信号G[2]在栅极驱动时钟GDCK的脉波“329”处具有正脉波,依此类推。在第二周期交错扫描模式下,控制电路110选择栅极驱动电路GD[964]来作为初始级栅极驱动电路。
当初始信号STV在栅极驱动时钟GDCK的脉波“649”处具有第三脉波时,栅极驱动装置100开始第三周期交错扫描操作。因此,栅极驱动信号G[965]在栅极驱动时钟GDCK的脉波“650”处具有正脉波。栅极驱动信号G[968]在栅极驱动时钟GDCK的脉波“651”处具有正脉波。栅极驱动信号G[971]在栅极驱动时钟GDCK的脉波“652”处具有正脉波。栅极驱动信号G[3]在栅极驱动时钟GDCK的脉波“653”处具有正脉波,以此类推。在第三周期交错扫描模式下,控制电路110选择栅极驱动电路GD[965]来作为初始级栅极驱动电路。在第三周期交错扫描模式下,控制电路110选择栅极驱动电路GD[965]来作为初始级栅极驱动电路。
在交错扫描模式下,控制电路110选择栅极驱动电路GD[1]、GD[964]及GD[965]来作为不同周期交错扫描操作的初始级栅极驱动电路。
综上所述,栅极驱动装置及操作方法选择候选栅极驱动电路中的一者来作为初始级栅极驱动电路且反应于扫描选择信号而改变栅极驱动电路之间的串联连接模式。可改变栅极驱动电路与初始级栅极驱动电路之间的串联连接模式。因此,栅极驱动装置在不同的扫描模式(例如逐行扫描模式与交错扫描模式)下进行操作。
对于所属领域中的技术人员来说将显而易见的是,在不背离本揭露的范围或精神的条件下,可对所公开的实施例进行各种修改及变化。鉴于以上内容,本揭露旨在涵盖落入随附权利要求书及其等效内容的范围内的修改及变化。
Claims (14)
1.一种栅极驱动装置,包括:
多个栅极驱动电路,经配置以产生具有不同时序的多个栅极驱动信号,且反应于扫描选择信号而改变所述多个栅极驱动电路之间的串联连接模式,其中所述串联连接模式与所述栅极驱动装置的栅极驱动扫描模式相对应;以及
控制电路,耦接到所述多个栅极驱动电路之中的多个候选栅极驱动电路,经配置以在每一个扫描周期选择所述多个候选栅极驱动电路中的一者作为初始级栅极驱动电路。
2.根据权利要求1所述的栅极驱动装置,其中所述多个栅极驱动电路之中的第“n”级栅极驱动电路包括:
栅极驱动单元,经配置以从所述多个栅极驱动电路中的其他栅极驱动电路中的一者接收输入栅极驱动信号且根据所述输入栅极驱动信号产生输出栅极驱动信号,其中所述输出栅极驱动信号的时序落后于所述输入栅极驱动信号的时序;以及
路径选择电路,耦接到所述栅极驱动单元,经配置以反应于所述扫描选择信号而将所述第“n”级栅极驱动电路的输出端连接到第“n+x”级栅极驱动电路。
3.根据权利要求2所述的栅极驱动装置,其中所述“x”由所述扫描选择信号的数字值来决定。
4.根据权利要求2所述的栅极驱动装置,其中所述路径选择电路包括:
第一开关,其中所述第一开关的第一端连接到所述第“n”级栅极驱动电路的所述输出端,且所述第一开关的第二端连接到第“n+a”级栅极驱动电路的输入端,且其中所述第一开关反应于所述扫描选择信号具有第一数字值而接通;以及
第二开关,其中所述第二开关的第一端连接到所述第“n”级栅极驱动电路的所述输出端,且所述第二开关的第二端连接到第“n+b”级栅极驱动电路的输入端,且其中所述第二开关反应于所述扫描选择信号具有与所述第一数字值不同的第二数字值而接通。
5.根据权利要求1所述的栅极驱动装置,其中所述控制电路接收所述扫描选择信号,且反应于所述扫描选择信号而选择所述多个候选栅极驱动电路中的一者作为所述初始级栅极驱动电路。
6.根据权利要求5所述的栅极驱动装置,其中所述控制电路反应于所述扫描选择信号而向所述初始级栅极驱动电路输入所述栅极驱动装置的初始信号。
7.根据权利要求1所述的栅极驱动装置,其中当所述串联连接模式对应所述栅极驱动装置的逐行扫描模式时,所述控制电路选择所述多个候选栅极驱动电路之中的第一级栅极驱动电路作为所述初始级栅极驱动电路。
8.一种用于栅极驱动装置的操作方法,其中所述栅极驱动装置包括产生具有不同时序的多个栅极驱动信号的多个栅极驱动电路,其中所述操作方法包括:
选择所述多个栅极驱动电路之中的多个候选栅极驱动电路;
在每一个扫描周期选择所述多个候选栅极驱动电路中的一者作为初始级栅极驱动电路;以及
反应于扫描选择信号而改变所述多个栅极驱动电路之间的串联连接模式,
其中所述串联连接模式与所述栅极驱动装置的栅极驱动扫描模式相对应。
9.根据权利要求8所述的操作方法,其中所述多个栅极驱动电路之中的第“n”级栅极驱动电路包括栅极驱动单元及路径选择电路,其中反应于所述扫描选择信号而改变所述多个栅极驱动电路之间的所述串联连接模式的步骤包括:
反应于所述扫描选择信号而将所述第“n”级栅极驱动电路的输出端连接到第“n+x”级栅极驱动电路。
10.根据权利要求9所述的操作方法,其中所述“x”由所述扫描选择信号的数字值来决定。
11.根据权利要求9所述的操作方法,其中反应于所述扫描选择信号而将所述第“n”级栅极驱动电路的所述输出端连接到所述第“n+x”级栅极驱动电路的步骤包括:
反应于所述扫描选择信号具有第一数字值而将所述第“n”级栅极驱动电路的所述输出端连接到第“n+a”级栅极驱动电路的输入端;以及
反应于所述扫描选择信号具有与所述第一数字值不同的第二数字值而将所述第“n”级栅极驱动电路的所述输出端连接到第“n+b”级栅极驱动电路的输入端。
12.根据权利要求8所述的操作方法,其中选择所述多个候选栅极驱动电路中的一者作为所述初始级栅极驱动电路的步骤包括:
接收所述扫描选择信号;以及
反应于所述扫描选择信号而选择所述多个候选栅极驱动电路中的一者作为所述初始级栅极驱动电路。
13.根据权利要求12所述的操作方法,还包括:
反应于所述扫描选择信号而向所述初始级栅极驱动电路输入所述栅极驱动装置的初始信号。
14.根据权利要求8所述的操作方法,其中反应于所述扫描选择信号而改变所述多个栅极驱动电路之间的所述串联连接模式的步骤包括:
当所述串联连接模式对应所述栅极驱动装置的逐行扫描模式时,反应于所述扫描选择信号而采用所述多个候选栅极驱动电路之中的第一级栅极驱动电路作为所述初始级栅极驱动电路。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/880,590 US20240054937A1 (en) | 2022-08-03 | 2022-08-03 | Gate driving device and operating method for gate driving device |
US17/880,590 | 2022-08-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117524126A true CN117524126A (zh) | 2024-02-06 |
Family
ID=89748356
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310203465.6A Pending CN117524126A (zh) | 2022-08-03 | 2023-03-06 | 栅极驱动装置及用于栅极驱动装置的操作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240054937A1 (zh) |
CN (1) | CN117524126A (zh) |
TW (1) | TW202407664A (zh) |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106097971B (zh) * | 2016-08-24 | 2018-08-28 | 深圳市华星光电技术有限公司 | Amoled扫描驱动电路及方法、液晶显示面板及装置 |
JP2019087601A (ja) * | 2017-11-06 | 2019-06-06 | シャープ株式会社 | トランジスタおよびシフトレジスタ |
CN109697966A (zh) * | 2019-02-28 | 2019-04-30 | 上海天马微电子有限公司 | 一种阵列基板、显示面板及其驱动方法 |
CN110060575B (zh) * | 2019-04-26 | 2021-04-06 | 上海天马有机发光显示技术有限公司 | 一种显示面板、包含其的显示装置 |
WO2020229917A1 (ja) * | 2019-05-10 | 2020-11-19 | 株式会社半導体エネルギー研究所 | 表示装置 |
CN114255684B (zh) * | 2020-09-24 | 2023-12-22 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 |
FR3120988B1 (fr) * | 2021-03-18 | 2023-03-24 | Commissariat Energie Atomique | Dispositif d'affichage émissif à LED |
-
2022
- 2022-08-03 US US17/880,590 patent/US20240054937A1/en active Pending
-
2023
- 2023-02-15 TW TW112105428A patent/TW202407664A/zh unknown
- 2023-03-06 CN CN202310203465.6A patent/CN117524126A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US20240054937A1 (en) | 2024-02-15 |
TW202407664A (zh) | 2024-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8040315B2 (en) | Device for driving a display panel with sequentially delayed drive signal | |
US9251757B2 (en) | Driving circuit for driving a display apparatus based on display data and a control signal, and a liquid crystal display apparatus which uses the driving circuit | |
KR100193148B1 (ko) | 집적회로 | |
US20060066356A1 (en) | Latch clock generation circuit and serial-parallel conversion circuit | |
CN213241186U (zh) | 电子装置、芯片、面板以及解码器 | |
US20050088210A1 (en) | Frequency divider and related method of design | |
CN101047380B (zh) | 共用输入/输出端子控制电路 | |
US20210158774A1 (en) | Data transmission circuit, display device and data transmission method | |
US20070152946A1 (en) | Display control device | |
US6266049B1 (en) | One-chip microcomputer system | |
JP2006332456A (ja) | 半導体装置及び試験モード設定方法 | |
CN117524126A (zh) | 栅极驱动装置及用于栅极驱动装置的操作方法 | |
JP2760670B2 (ja) | 表示素子の駆動用集積回路 | |
CN110223623B (zh) | 栅极驱动单元及其控制方法、栅极驱动电路、显示装置 | |
US20020093500A1 (en) | Drive circuit and display unit for driving a display device and portable equipment | |
JP2010096785A (ja) | 表示駆動回路及びテスト方法 | |
US7630104B2 (en) | Image sensor | |
US7345496B2 (en) | Semiconductor apparatus and test execution method for semiconductor apparatus | |
US7084862B2 (en) | Active matrix semiconductor device | |
JP7295682B2 (ja) | フリップフロップ回路及びデータ処理装置 | |
US20080037698A1 (en) | Counter circuit and method of operating the same | |
US7379036B2 (en) | Driving circuit for vacuum fluorescent display | |
US6459751B1 (en) | Multi-shifting shift register | |
JPH0221499A (ja) | サンプルホールド回路 | |
KR100694475B1 (ko) | 액정표시소자의 소오스 드라이버 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |