CN117275431A - 驱动电路与显示装置 - Google Patents

驱动电路与显示装置 Download PDF

Info

Publication number
CN117275431A
CN117275431A CN202311509697.0A CN202311509697A CN117275431A CN 117275431 A CN117275431 A CN 117275431A CN 202311509697 A CN202311509697 A CN 202311509697A CN 117275431 A CN117275431 A CN 117275431A
Authority
CN
China
Prior art keywords
driving
driving signal
circuit
voltage
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202311509697.0A
Other languages
English (en)
Other versions
CN117275431B (zh
Inventor
陈强
霍冰雪
何佳明
何玲
袁海江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202311509697.0A priority Critical patent/CN117275431B/zh
Publication of CN117275431A publication Critical patent/CN117275431A/zh
Application granted granted Critical
Publication of CN117275431B publication Critical patent/CN117275431B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种驱动电路与显示装置,涉及显示技术领域,其中,该驱动电路包括:驱动系统、控制电路和滤波电路,驱动系统通过第一驱动信号线连接显示面板,通过第二驱动信号线分别连接控制电路和显示面板,通过侦测信号线连接控制电路;控制电路还分别连接第一驱动信号线和滤波电路;在上电状态下,驱动系统向显示面板输出第一驱动信号,向控制电路、显示面板输出第二驱动信号,控制电路选通第一通道,滤波电路对第二驱动信号进行滤波稳压;在断电状态下,控制电路用于选通第二通道,第二驱动信号线连接第一驱动信号线;其中,第一驱动信号的电压值大于第二驱动信号的电压值;本申请提供的技术方案可以显著提高放电效果。

Description

驱动电路与显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种驱动电路与显示装置。
背景技术
随着技术的不断进步,液晶显示设备的驱动电路不断得到发展。液晶显示设备中的驱动电路一般用于驱动液晶显示器上的薄膜场效应晶体管(Thin Film Transistor,TFT)。
现有的驱动电路一般包括连接的驱动系统和显示面板,驱动系统向显示面板输出驱动信号。在高刷和高分辨率机种当中,为了减少驱动信号波动过大,对产品信赖性测试产生影响,通常需要在驱动信号的路径上放置滤波电容。
但是由于滤波电容自身具有能够存储电荷的特性,所以在驱动系统断电后的短时间内,驱动信号的电压不容易快速改变,驱动电路的放电效果大大降低,容易引起显示面板出现残影等显示问题,因此,亟需一种新的驱动电路以解决现有技术的缺陷。
发明内容
有鉴于此,本申请实施例提供一种驱动电路和显示装置,用于在驱动系统断电后的短时间内,快速改变驱动信号的电压,显著提高放电效果,减少显示面板出现残影等显示问题。
为了实现上述目的,第一方面,本申请实施例提供一种驱动电路,包括驱动系统、控制电路和滤波电路;驱动系统通过第一驱动信号线连接显示面板,用于在上电状态下向显示面板输出第一驱动信号;驱动系统通过第二驱动信号线分别连接控制电路和显示面板,用于在上电状态下向控制电路、显示面板输出第二驱动信号;驱动系统通过侦测信号线连接控制电路,用于向控制电路输出侦测信号;驱动系统处于上电状态时,侦测信号为高电平;驱动系统处于断电状态时,侦测信号为低电平;控制电路还分别连接第一驱动信号线和滤波电路,在侦测信号为低电平时,控制电路用于关闭第一通道,选通第二通道;在侦测信号为高电平时,控制电路还用于关闭第二通道,选通第一通道,滤波电路用于对第二驱动信号进行滤波稳压;其中,第一驱动信号的电压值大于第二驱动信号的电压值;第一通道用于指示第二驱动信号线与滤波电容之间的通道;第二通道用于指示第二驱动信号线与第一驱动信号线之间的通道。
作为本申请实施例一种可选的实施方式,控制电路包括第一控制器和第二控制器;第一控制器的控制端连接侦测信号线,第一控制器的输入端连接第二驱动信号线,第一控制器的输出端连接滤波电路;第二控制器的控制端连接侦测信号线,第二控制器的输入端连接第二驱动信号线,第二控制器的输出端连接第一驱动信号线。
作为本申请实施例一种可选的实施方式,在侦测信号为低电平时,控制电路用于关闭第一通道,选通第二通道,包括:在侦测信号为低电平时,第一控制器断开,滤波电容与第二驱动信号线断开连接;同时,第二控制器闭合,第二驱动信号线与第一驱动信号线连接,第二驱动信号的电压被抬升至预设电压;预设电压用于至少指示第一驱动信号的电压在掉电后的电压值。
作为本申请实施例一种可选的实施方式,在侦测信号为高电平时,控制电路还用于关闭第二通道,选通第一通道,包括:在侦测信号为高电平时,第一控制器闭合,滤波电路连接到第二驱动信号线上;同时,第二控制器断开。
作为本申请实施例一种可选的实施方式,控制电路包括判断器;判断器的第一电压端连接侦测信号线,判断器的第三电压端连接第二驱动信号线,判断器的第一输出端连接滤波电路,判断器的第二输出端连接第一驱动信号线;判断器的第二电压端用于接收电源电压。
作为本申请实施例一种可选的实施方式,电源电压由驱动系统提供。
作为本申请实施例一种可选的实施方式,在侦测信号为低电平时,控制电路用于关闭第一通道,选通第二通道,包括:在侦测信号为低电平时,判断器判断到侦测信号的电压小于电源电压,判断器控制第一通道关闭,滤波电容与第二驱动信号线断开连接;判断器控制判断第二通道选通,第二驱动信号线与第一驱动信号线连接,第二驱动信号的电压被抬升至预设电压;预设电压用于至少指示第一驱动信号的电压在掉电后的电压值。
作为本申请实施例一种可选的实施方式,在侦测信号为高电平时,控制电路还用于关闭第二通道,选通第一通道,包括:在侦测信号为高电平时,判断器判断到侦测信号的电压大于电源电压,判断器控制第一通道选通,滤波电容连接到第二驱动信号线上,滤波电容对第二驱动信号进行滤波稳压;同时,判断器控制第二通道关闭。
作为本申请实施例一种可选的实施方式,滤波电路包括:多个并联的滤波电容;滤波电容的输入端连接控制电路,滤波电容的输出端连接地线。
第二方面,本申请实施例提供一种显示装置,包括显示面板和上述第一方面中任一项的驱动电路;显示面板用于接收驱动电路输出的第一驱动信号和第二驱动信号,并根据第一驱动信号和第二驱动信号开启或关闭显示面板内的液晶薄膜晶体以显示图像。
本申请实施例提供的驱动电路与显示装置,其中,驱动电路能够在侦测信号是低电平的情况下,断开滤波电容与第二驱动信号线的连接,让第二驱动信号线与第一驱动信号线连接,从而可以使第二驱动信号的电压抬升至预设电压,进而可以显著提高放电效果,减少显示面板出现残影等显示问题。
附图说明
图1为现有的一种驱动电路的结构示意图;
图2为不同滤波器个数对第二驱动信号的抬升的影响的结果示意图;
图3为本申请实施例提供的第一实施例的驱动电路的结构示意图;
图4为本申请实施例提供的第一实施例的驱动电路的具体结构示意图;
图5为本申请实施例提供的第二实施例的驱动电路的结构示意图;
图6为本申请实施例提供的第二实施例的驱动电路的具体结构示意图;
图7为本申请实施例提供的第三实施例的驱动电路的结构示意图;
图8为本申请实施例提供的第三实施例的驱动电路的具体结构示意图;
图9为本申请实施例提供的第三实施例的驱动电路的具体结构示意图;
图10为本申请实施例提供的第四实施例的驱动电路的结构示意图;
图11为本申请实施例提供的判断器的结构示意图;
图12为本申请实施例提供的第四实施例的驱动电路的具体结构示意图。
附图标记说明:
10-驱动系统;20-滤波电路;201-第一滤波电容;202-第二滤波电容;30-显示面板;401-第一开关电路;402-第二开关电路;50-控制电路;501-第一控制器;502-第二控制器;503-判断器。
具体实施方式
下面结合本申请实施例中的附图对本申请实施例进行描述。本申请实施例的实施方式部分使用的术语仅用于对本申请的具体实施例进行解释,而非旨在限定本申请。
目前,液晶显示设备中的驱动电路通过第一驱动信号和第二驱动信号对液晶显示器上的TFT进行驱动。
其中,第一驱动信号为开启显示面板30内的液晶薄膜晶体管的信号,即门开启电压(Voltage Gate High,VGH);第二驱动信号可以是关闭显示面板30内的液晶薄膜晶体管的信号,即门关闭电压(Voltage Gate Low,VGL),也可以是时钟信号CLK、列垂直同步信号STV、重置信号RST和液晶旋转信号LC等等,本申请实施例对此不做特别限定,因为VGL具有代表性,后续以第二驱动信号是VGL信号为例进行示例性说明。
在每一个场周期内,TFT都需要打开和关闭一次,在TFT接收到第一驱动信号VGH时,TFT打开时,TFT的栅极电容进行充电,在TFT接收到第二驱动信号VGL时,TFT关闭时,TFT的栅极电容进行放电。
其中,第一驱动信号VGH的电压值一般位于[20V(伏),30V]区间,以便充分打开TFT;第二驱动信号VGL的电压值一般小于或等于-5V,以便充分关闭TFT,第一驱动信号VGH的电压值大于第二驱动信号VGL的电压值。
为了减少第二驱动信号VGL的电压出现不稳或者幅度变化过大,引起显示面板出现例如花屏、重影、白屏等显示问题,会给第二驱动信号VGL连接滤波电容,以对第二驱动信号VGL进行滤波和稳压,减少显示问题的发生。
在实际产品设计和应用中,为了使TFT的栅极电容能够充分放电,会在驱动电路中设计快速放电功能,即驱动电路中的驱动系统断电时,第二驱动信号VGL的电压将被提升一定的高度,随后跟随掉电后的第一驱动信号VGH一起进行快速放电。但是现有的快速放电功能由于滤波电容的存在,使得第二驱动信号的电压值难以改变,以至于放电效果大大降低。
其中,由于驱动系统10断电后,第一驱动信号VGH也在掉电,所以将掉电后的第一驱动信号VGH的电压值称为预设电压,即,预设电压用于指示第一驱动信号VGH的电压在掉电后的电压值。可以理解的是,在一些特殊情况下,驱动系统断电后,第一驱动信号VGH并未掉电,所以预设电压也可以用于指示第一驱动信号VGH的电压。后续以预设电压用于指示第一驱动信号VGH的电压在掉电后的电压值为例,进行示例性说明。
下面结合图1,说明现有的驱动电路的连接关系和工作原理。
图1为现有的一种驱动电路的结构示意图,如图1所示,驱动电路包括驱动系统10、滤波电路20和显示面板30。
具体地,驱动系统10通过第一驱动信号线连接显示面板30,用于在上电状态下,向显示面板30输出第一驱动信号VGH;驱动系统10通过第二驱动信号线分别连接滤波电路20和显示面板30,用于在上电状态下,向滤波电路20和显示面板30输出第二驱动信号VGL;滤波电路20,用于对第二驱动信号VGL进行滤波稳压。
其中,驱动系统10包括驱动IC(未示出)及其外围电路(未示出)。
从图1可以看出,无论驱动系统10处于上电状态还是断电状态,滤波电路20始终与第二驱动信号线连接,对第二驱动信号VGL进行滤波稳压。由于滤波电路20自身具有存储电荷的特性,以至于在驱动系统10断电时,第二驱动信号VGL的电压不容易快速被提升到预设电压,以至于放电效果大大降低。
其中,滤波电路20可以包括不同个数的滤波电容,为了更好的对第二驱动信号VGL进行滤波稳压,后续以滤波电容个数是两个为例,进行示例性说明。不同个数的滤波电容对第二驱动信号VGL的抬升有不同的影响,具体可以参考图2。
图2为不同滤波器个数对第二驱动信号的抬升的影响的结果示意图,如图2所示。
图2中的(a)表示滤波电容个数是2时,对第二驱动信号的影响的结果示意图;从图2中的(a)可以看出,在滤波电容的个数是2个时,在驱动系统10断电时,第二驱动信号VGL可以从-5.760V被抬升至18.702V,变化量△V为24.462V。
图2中的(b)表示滤波电容个数是1时,对第二驱动信号的影响的结果示意图;从图2中的(b)可以看出,在滤波电容的个数是1个时,在驱动系统10断电时,第二驱动信号VGL可以从-5.760V被抬升至21.694V,变化量△V为27.454V。
图2中的(c)表示滤波电容个数是0时,对第二驱动信号的影响的结果示意图;从图2中的(c)可以看出,在滤波电容的个数是0个时,在驱动系统10断电时,第二驱动信号VGL可以从-5.760V被抬升至24.846V,变化量△V为30.605V。
从图2中可以看出,在滤波电容个数是2个时,在驱动系统10断电时,滤波稳压效果较好,但是第二驱动信号VGL并没有被抬升至第一驱动信号VGH的电压范围内,所以放电效果较差;在滤波电容的个数是1个或者是没有时,在驱动系统10断电时,滤波稳压效果较差,但是第二驱动信号VGL可以被抬升至第一驱动信号VGH的电压范围内,有比较良好的放电效果。
为了用于良好的稳压滤波效果,减少花屏等显示问题的发生,在产品设计阶段,滤波电容的个数必须使用到两个或者两个以上,因此,在滤波电容是两个或两个以上的情况下,如何做到在驱动系统10断电时,将第二驱动信号VGL的电压快速抬升至预设电压,以提高驱动电路快速放电的效果,减少显示面板出现残影等显示问题是一个亟需解决的问题。
有鉴于此,本申请实施例提出一种新的驱动电路,包括驱动系统、控制电路和滤波电路;驱动系统通过第一驱动信号线连接显示面板,用于在上电状态下向显示面板输出第一驱动信号;驱动系统通过第二驱动信号线分别连接控制电路和显示面板,用于在上电状态下向控制电路、显示面板输出第二驱动信号;驱动系统通过侦测信号线连接控制电路,用于向控制电路输出侦测信号;驱动系统处于上电状态时,侦测信号为高电平;驱动系统处于断电状态时,侦测信号为低电平;控制电路还分别连接第一驱动信号线和滤波电路,在侦测信号为低电平时,控制电路用于关闭第一通道,选通第二通道;在侦测信号为高电平时,控制电路还用于关闭第二通道,选通第一通道,滤波电路用于对第二驱动信号进行滤波稳压;其中,第一驱动信号的电压值大于第二驱动信号的电压值;第一通道用于指示第二驱动信号线与滤波电容之间的通道;第二通道用于指示第二驱动信号线与第一驱动信号线之间的通道。
本申请实施例提供的驱动电路,能够在侦测信号是低电平的情况下,断开滤波电路与第二驱动信号线的连接,让第二驱动信号线与第一驱动信号线连接,从而可以使第二驱动信号的电压抬升至预设电压,进而可以显著提高放电效果,减少显示面板出现残影等显示问题。
下面结合附图说明本申请实施例提供的驱动电路的结构示意图以及工作原理。
实施例一:
下面结合图3和图4,具体说明本申请实施例提供的实施例一中的驱动电路。
图3为本申请实施例提供的第一实施例的驱动电路的结构示意图,如图3所示,驱动电路包括驱动系统10、滤波电路20以及第一开关电路401。
具体地,驱动系统10的第一输出端通过第一驱动信号线连接显示面板30的第一输入端,用于在上电状态下,向显示面板30输出第一驱动信号VGH;驱动系统10的第二输出端通过第二驱动信号线分别连接显示面板30的第二输入端和第一开关电路401的输入端,用于在上电状态下,向显示面板30和第一开关电路401输出第二驱动信号VGL;驱动系统10的第三输出端通过侦测信号线连接第一开关电路401的控制端,用于向第一开关电路401输出侦测信号。
第一开关电路401的输出端连接滤波电路20,第一开关电路401用于在侦测信号是高电平的情况下闭合,在侦测信号是低电平的情况下断开。
其中,侦测信号可以是由驱动系统10内部的驱动IC(未示出)直接输出的专用信号,例如XAO信号等信号,也可以是由驱动系统10输出的电源电压信号,例如VDD信号、AVDD信号和Vin信号等电压信号,本申请实施例对此不做特别限定,后续以侦测信号是Vin信号为例,进行示例性说明。侦测信号Vin是一个具有高低电平的信号,在驱动系统10处于上电状态时,侦测信号Vin为高电平,在驱动系统10处于断电状态时,侦测信号Vin为低电平。
其中,为了符合设计需求,提高滤波稳压效果,滤波电路20包括并联的第一滤波电容201和第二滤波电容202,第一滤波电容201的输入端连接第一开关电路401的输出端,第一滤波电容201的输出端连接地线GND。
其中,显示面板30可以是液晶显示器(Liquid Crystal Ddisplay,LCD),也可以是有机电激光显示(Organic Light-Emitting Diode,OLED),也可以是扭曲向列型显示面板(Twisted Nematic,TN),也可以是VA类显示面板等等,本申请实施例对此不做特别限定。
其中,第一开关电路401可以是金属氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor,MOS),也可以是双极结晶体管(Bipolar Junction Transistor,BJT),还可以是继电器等电子开关实现,本申请实施例对此不做特别限定,后续以第一开关电路401为MOS管为例,进行示例性说明。
其中,MOS管可以分为P沟道金属氧化物半导体场效应晶体管(P-Metal OxideSemiconductor,PMOS)和N沟道金属氧化物半导体场效应晶体管(N-Metal OxideSemiconductor,NMOS),PMOS具有低电平闭合,高电平截止的特点,NMOS具有高电平闭合,低电平截止的特点。根据PMOS和NMOS的特点,以及电路的需求,以图3中的第一开关电路401为NMOS为例进行说明。
在第一开关电路401是NMOS,滤波电路20包括地线GND、并联的第一滤波电容201和第二滤波电容202的情况下,驱动电路的具体结构示意图可以参考图4。
图4为本申请实施例提供的第一实施例的驱动电路的具体结构示意图,如图4所示,此处仅说明第一开关电路401是NMOS,滤波电路20包括地线GND、第一滤波电容201和第二滤波电容202时,驱动电路的连接关系。
具体地,第一晶体管T1是NMOS管(即第一开关电路401),第一晶体管T1的栅极(即控制端)连接侦测信号线,第一晶体管T1的漏极(即输入端)连接第二驱动信号线,第一晶体管T1的源极(即输出端)连接第一滤波电容201的输入端。
第一滤波电容201的输出端接地线GND,第二滤波电容202和第一滤波电容201并联。
第一晶体管T1具有阈值电压,为了便于描述,将第一晶体管T1的阈值电压称为第一阈值电压。其中,第一阈值电压大于侦测信号Vin的低电平电压值,小于侦测信号Vin的高电平电压值。在侦测信号Vin是高电平的情况下,第一晶体管T1闭合,在侦测信号Vin是低电平的情况下,第一晶体管T1断开。
下面结合图4,说明图4所提供的第一实施例的驱动电路的工作原理。
当驱动系统10处于上电状态的情况下,侦测信号Vin输出高电平信号,控制第一晶体管T1闭合,第一滤波电容201和第二滤波电容202连接到第二驱动信号线上,第一滤波电容201和第二滤波电容202对输出到显示面板30的第二驱动信号VGL进行滤波稳压,驱动系统10通过第一驱动信号线向显示面板30输出第一驱动信号VGH。
当驱动系统10处于断电状态的情况下,侦测信号Vin输出低电平信号,控制第一晶体管T1断开,第一滤波电容201和第二滤波电容202与第二驱动信号线断开连接。
本申请实施例提供的驱动电路,由于第一开关电路的存在,可以使驱动电路在驱动系统上电时,将滤波电路连接到第二驱动信号线上,不影响对第二驱动信号的正常滤波;在驱动系统断电时,断开滤波电路和第二驱动信号线的连接,使得第二驱动信号的电压值变的容易被改变,以此来提高驱动电路的放电效果。但是,存在无法将第二驱动信号VGL的电压快速抬升到预设电压,无法充分放电的缺点。
有鉴于此,本申请提供了第二实施例,以便第二驱动信号VGL的电压快速抬升到预设电压,进而可以充分放电。
实施例二:
下面结合图5和图6,具体说明本申请实施例提供的实施例二中的驱动电路。
图5为本申请实施例提供的第二实施例的驱动电路的结构示意图,如图5所示,驱动电路包括驱动系统10、滤波电路20以及第二开关电路402。
具体地,驱动系统10的第一输出端通过第一驱动信号线连接显示面板30的第一输入端,用于在侦测信号为高电平时,向显示面板30输出第一驱动信号VGH;驱动系统10的第二输出端通过第二驱动信号线分别连接显示面板30的第二输入端和滤波电路20,用于在侦测信号为高电平时,向显示面板30和滤波电路20输出第二驱动信号VGL;驱动系统10的第三输出端通过侦测信号线连接第二开关电路402的控制端,用于向第二开关电路402输出侦测信号Vin。
第二开关电路402的输出端连接第一驱动信号线,第二开关电路402用于在侦测信号Vin是高电平的情况下断开,在侦测信号Vin是低电平的情况下闭合。
其中,第二开关电路402可以是金属氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor,MOS),也可以是双极结晶体管(Bipolar Junction Transistor,BJT),还可以是继电器等电子开关实现,本申请实施例对此不做特别限定,后续以第二开关电路402为MOS管为例,进行示例性说明。
根据前述PMOS和NMOS的特点,以及电路的需求,以图5中的第二开关电路402为PMOS为例进行说明。
在第二开关电路402是PMOS,滤波电路20包括地线GND、并联的第一滤波电容201和第二滤波电容202的情况下,驱动电路的具体结构示意图可以参考图6。
图6为本申请实施例提供的第二实施例的驱动电路的具体结构示意图,如图6所示,此处仅说明第二开关电路402是PMOS,滤波电路20包括第一滤波电容201和第二滤波电容202时,驱动电路的连接关系。
具体地,第二晶体管T2是PMOS管(即第二开关电路402),第二晶体管T2的栅极(即控制端)连接侦测信号线,第二晶体管T2的源极(即输入端)连接第二驱动信号线,第二晶体管T2的漏极(即输出端)连接第一驱动信号线。
第一滤波电容201的输入端连接第二驱动信号线,第一滤波电容201的输出端接地线GND,第二滤波电容202和第一滤波电容201并联。
第二晶体管T2具有阈值电压,为了便于描述,将第二晶体管T2的阈值电压称为第二阈值电压。其中,第二阈值电压大于侦测信号Vin的低电平电压值,小于侦测信号Vin的高电平电压值。在侦测信号Vin是高电平的情况下,第二晶体管T2断开,在侦测信号Vin是低电平的情况下,第二晶体管T2闭合。
下面结合图6,说明图6所提供的第二实施例的驱动电路的工作原理。
当驱动系统10处于上电状态的情况下,侦测信号Vin输出高电平信号,控制第二晶体管T2断开,第一滤波电容201和第二滤波电容202照常连接到第二驱动信号线上,第一滤波电容201和第二滤波电容202对输出到显示面板30的第二驱动信号VGL进行滤波稳压,驱动系统10通过第一驱动信号线向显示面板30输出第一驱动信号VGH。
当驱动系统10处于断电状态的情况下,侦测信号Vin输出低电平信号,控制第二晶体管T2闭合,第一滤波电容201和第二滤波电容202与第二驱动信号线断开连接,第二驱动信号线和第一驱动信号线连接,第二驱动信号VGL的电压被快速抬升至预设电压。
本申请实施例提供的驱动电路,驱动电路在驱动系统上电时,滤波电容连接到第二驱动信号线上,不影响对第二驱动信号的正常滤波;由于第二开关电路的存在,使得驱动电路在驱动系统断电时,可以将第二驱动信号VGL的电压快速抬升到预设电压,以便后续可以充分放电,但是由于滤波电路的存在,还是会影响放电效果。
有鉴于此,本申请提供了第三实施例,以便进一步提高充分放电的效果,减少显示面板出现残影等显示问题。
实施例三:
下面结合图7~图9,具体说明本申请实施例提供的实施例三中的驱动电路。
图7为本申请实施例提供的第三实施例的驱动电路的结构示意图,如图7所示,驱动系统10、滤波电路20和控制电路50。
具体地,驱动系统10的第一输出端通过第一驱动信号线连接显示面板30的第一输入端,用于在上电状态下,向显示面板30输出第一驱动信号VGH;驱动系统10的第二输出端通过第二驱动信号线分别连接控制电路50的第一输入端和显示面板30的第二输入端,用于在上电状态下,向控制电路50、显示面板30输出第二驱动信号VGL;驱动系统10的第三输出端通过侦测信号线连接控制电路50的第二输入端,用于向控制电路50输出侦测信号Vin。
控制电路50的第一输出端连接滤波电路20,控制电路50的第二输出端连接第一驱动信号线,控制电路50用于在侦测信号Vin为低电平时,关闭第一通道Ch1,选通第二通道Ch2;控制电路50还用于在侦测信号Vin为高电平时,关闭第二通道Ch2,选通第一通道Ch1。
滤波电路20,用于在侦测信号Vin为高电平时,对第二驱动信号VGL进行滤波稳压。
其中,第一通道Ch1用于指示第二驱动信号线与滤波电路20之间的通道;第二通道Ch2用于指示第二驱动信号线与第一驱动信号线之间的通道。
其中,控制电路50可以包括两个控制器,也可以包括判断器,下面结合附图具体进行说明。
图8为本申请实施例提供的第三实施例的驱动电路的具体结构示意图,如图8所示,驱动电路包括驱动系统10、滤波电路20和控制电路50。控制电路50包括第一控制器501和第二控制器502,滤波电路20包括地线GND、第一滤波电容201和第二滤波电容202。
具体地,驱动系统10的第一输出端通过第一驱动信号线连接显示面板30的第一输入端,用于在上电状态下,向显示面板30输出第一驱动信号VGH;驱动系统10的第二输出端通过第二驱动信号线分别连接第一控制器501的输入端、第二控制器502的输入端和显示面板30的第二输入端,用于在上电状态下,向第一控制器501、第二控制器502和显示面板30输出第二驱动信号VGL;驱动系统10的第三输出端通过侦测信号线分别连接第一控制器501的控制端和第二控制器502的控制端,用于向第一控制器501和第二控制器502输出侦测信号Vin。
第一控制器501的输出端通过第一滤波电容201连接地线GND,第一控制器501用于在侦测信号Vin是高电平的情况下闭合,在侦测信号Vin是低电平的情况下断开;第二控制器502的输出端连接第一驱动信号线,第二控制器502用于在侦测信号Vin是高电平的情况下断开,在侦测信号Vin是低电平的情况下闭合。
第二滤波电容202与第一滤波电容201并联,两个滤波电容用于在侦测信号Vin是高电平的情况下,对第二驱动信号VGL进行滤波稳压。
其中,第一控制器501和第二控制器502可以是金属氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor,MOS),也可以是双极结晶体管(Bipolar JunctionTransistor,BJT),还可以是继电器等电子开关实现,本申请实施例对此不做特别限定,后续以第一控制器501和第二控制器502为MOS管为例,进行示例性说明。
根据前述PMOS和NMOS的特点,以及电路的需求,以图8中的第一控制器501是NMOS,第二控制器502是PMOS为例进行说明。
在第一控制器501是NMOS,第二控制器502是PMOS的情况下,具体的连接关系可以参考图9。
图9为本申请实施例提供的第三实施例的驱动电路的具体结构示意图,如图9所示,此处仅说明第一控制器501是NMOS,第二控制器502是PMOS的情况下,驱动电路的连接关系。
第三晶体管T3是NMOS管(即第一控制器501),第三晶体管T3的栅极(即控制端)连接侦测信号线,第三晶体管T3的漏极(即输入端)连接第二驱动信号线,第三晶体管T3的源极(即输出端)连接第一滤波电容201的输入端。
第四晶体管T4是PMOS管(即第二控制器502),第四晶体管T4的栅极(即控制端)连接侦测信号线,第四晶体管T4的源极(即输入端)连接第二驱动信号线,第四晶体管T4的漏极(即输出端)连接第一驱动信号线。
第三晶体管T3和第四晶体管T4均具有阈值电压。为了便于描述,将第三晶体管T3的阈值电压称为第三阈值电压,将第四晶体管T4的阈值电压称为第四阈值电压。
其中,第三阈值电压与第四阈值电压可以一样,也可以不一样,本申请实施例对此不做特别限定,后续以第三阈值电压与第四阈值电压不一样为例,进行示例性说明。
其中,第三阈值电压大于侦测信号Vin的低电平电压值,小于侦测信号Vin的高电平电压值。在侦测信号Vin是高电平的情况下,第三晶体管T3闭合,在侦测信号Vin是低电平的情况下,第三晶体管T3断开。
其中,第四阈值电压大于侦测信号Vin的低电平电压值,小于侦测信号Vin的高电平电压值。在侦测信号Vin是高电平的情况下,第四晶体管T4断开,在侦测信号Vin是低电平的情况下,第四晶体管T4闭合。
下面结合图9,说明图9所提供的驱动电路的工作原理。
当驱动系统10处于上电状态的情况下,侦测信号Vin输出高电平信号,控制第三晶体管T3(即第一控制器501)闭合,第一通道Ch1被选通,第一滤波电容201和第二滤波电容202连接到第二驱动信号线上,第一滤波电容201和第二滤波电容202对输出到显示面板30上的第二驱动信号VGL进行滤波稳压;侦测信号Vin输出高电平信号,可以控制器第四晶体管T4(即第二控制器502)断开,第二通道Ch2被关闭。同时,驱动系统10向显示面板30输出第一驱动信号VGH。
当驱动系统10处于断电状态的情况下,侦测信号Vin输出低电平信号,控制第三晶体管T3断开,第一通道Ch1被关闭,第一滤波电容201和第二滤波电容202与第二驱动信号线断开连接;侦测信号Vin输出低电平信号,还可以控制第四晶体管T4闭合,第二通道Ch2被选通,第二驱动信号线与第一驱动信号线连接。
本申请实施例提供的驱动电路,能够在侦测信号是低电平的情况下,断开滤波电容与第二驱动信号线的连接,让第二驱动信号线与第一驱动信号线连接,从而可以使第二驱动信号的电压被快速抬升至预设电压,进而可以显著提高放电效果,减少显示面板出现残影等显示问题。
为了减小驱动电路的体积,节约成本,本申请实施例提供了第四实施例。
实施例四:
下面结合图10~图12,具体说明本申请实施例提供的实施例四中的驱动电路。
图10为本申请实施例提供的第四实施例的驱动电路的结构示意图,如图10所示,驱动电路包括驱动系统10、滤波电路20和控制电路50,控制电路50包括判断器503,滤波电路20包括地线GND、第一滤波电容201和第二滤波电容202。
具体地,驱动系统10的第一输出端通过第一驱动信号线连接显示面板30的第一输入端,用于在上电状态下,向显示面板30输出第一驱动信号VGH;驱动系统10的第二输出端通过第二驱动信号线分别连接判断器503的第三电压端和显示面板30的第二输入端,用于在上电状态下,向连接判断器503和显示面板30输出第二驱动信号VGL;驱动系统10的第三输出端通过侦测信号线连接判断器503的第一电压端,用于向判断器503的第一电压端输出侦测信号Vin。
判断器503的第二电压端用于接收电源电压V0,判断器503的第一输出端通过第一滤波电容201连接地线GND,判断器503的第二输出端连接第一驱动信号线。判断器503用于在侦测信号Vin是高电平的情况下,关闭第二通道,选通第一通道,在侦测信号Vin是低电平的情况下,关闭第一通道,选通第二通道。
第二滤波电容202和第一滤波电容201并联,两个滤波电容用于在侦测信号Vin是高电平的情况下,对第二驱动信号VGL进行滤波稳压。
其中,判断器503的具体结构可以参考图11,图11为本申请实施例提供的判断器的结构示意图,如图11所示,判断器503包括比较器A1、第一门控开关M1和第二门控开关M2。
具体地,比较器A1的反相输入端(即“-”端)为判断器503的第一电压端F1;比较器A1的同相输入端(即“+”端)为判断器503的第二电压端F2;比较器A1的输出端、第一门控开关M1的控制端和第二门控开关M2的控制端连接于第一连接点d1;第一门控开关M1的输入端和第二门控开关M2的输入端连接于第二连接点d2;第一门控开关M1的输出端为判断器503的第一输出端S1;第二门控开关M2的输出端为判断器503的第二输出端S2;从连接点d2引一根连接线作为判断器503的第三电压端。
其中,第一门控开关M1和第二门控开关M2可以是金属氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor,MOS),也可以是双极结晶体管(Bipolar JunctionTransistor,BJT),还可以是继电器等电子开关实现,本申请实施例对此不做特别限定,后续以第一门控开关M1和第二门控开关M2为MOS管为例,进行示例性说明。
根据前述PMOS和NMOS的特点,以及电路的需求,以图11中的第一门控开关M1是NMOS,第二门控开关M2是PMOS为例进行说明。
在第一门控开关M1是NMOS,第二门控开关M2是PMOS的情况下,比较器A1的输出端、第一门控开关M1的栅极(即控制端)和第二门控开关M2的栅极(即控制端)连接于第一连接点d1;第一门控开关M1的漏极(即输入端)和第二门控开关M2的源极(即输入端)连接于第二连接点d2;第一门控开关M1的源极(即输出端)为判断器503的第一输出端;第二门控开关M2的漏极(即输出端)为判断器503的第二输出端。
第一门控开关M1和第二门控开关M2均具有阈值电压。为了便于描述,将第一门控开关M1的阈值电压称为第五阈值电压,将第二门控开关M2的阈值电压称为第六阈值电压。
其中,第五阈值电压与第六阈值电压可以一样,也可以不一样,本申请实施例对此不做特别限定,后续以第五阈值电压与第六阈值电压不一样为例,进行示例性说明。
其中,比较器A1的反相输入端(即“-”端)用于连接参考电压,在本申请实施例中,用于连接侦测信号线,将侦测信号Vin当作参考电压;比较器A1的同相输入端(即“+”端)用于连接电源电压V0,电源电压V0可以是外部提供的,也可以是由驱动系统10提供的,本申请实施例对此不做特别限定,为了减小驱动电路的体积,在本申请实施例中,后续以电源电压V0由驱动系统10提供为例,进行示例性说明。电源电压V0的电压值大于侦测信号Vin的低电平的电压值,小于侦测信号Vin的高电平的电压值。
其中,在侦测信号Vin是高电平的情况下,比较器A1判断出侦测信号Vin的电压大于电源电压V0,在此情况下,第一门控开关M1闭合,第一通道Ch1选通,第二门控开关M2断开,第二通道Ch2关闭;在侦测信号Vin是低电平的情况下,比较器A1判断出侦测信号Vin的电压小于电源电压V0,在此情况下,第一门控开关M1断开,第一通道Ch1关闭,第二门控开关M2闭合,第二通道Ch2选通。
将图11中的判断器503应用到图10提供的驱动电路中的电路连接关系,可以参考图12,图12为本申请实施例提供的第四实施例的驱动电路的具体结构示意图。
此处仅说明判断器503具体结构与驱动电路的连接关系,如图12所示,判断器503的第一电压端F1连接侦测信号线;判断器503的第二电压端F2连接电源电压V0;判断器503的第三电压端F3连接第二驱动信号线;判断器503的第一输出端S1(即第一门控开关M1的源极)通过第一滤波电容201连接地线GND;判断器503的第二输出端S2(即第二门控开关M2的漏极)连接第一驱动信号线。
下面结合图12,说明图12所提供的驱动电路的工作原理。
当驱动系统10处于上电状态的情况下,侦测信号Vin输出高电平信号,判断器503中的比较器A1判断到侦测信号Vin的电压值大于电源电压V0,在此情况下,控制第一门控开关M1闭合,第一通道Ch1被选通,第一滤波电容201和第二滤波电容202连接到第二驱动信号线上,第一滤波电容201和第二滤波电容202对第二驱动信号VGL进行滤波稳压;同时,控制第二门控开关M2断开,第二通道Ch2关闭,驱动系统10向显示面板30输出第一驱动信号VGH。
当驱动系统10处于断电状态的情况下,侦测信号Vin输出低电平信号,判断器503中的比较器A1判断出侦测信号Vin的电压小于电源电压V0,在此情况下,控制第一门控开关M1断开,第一通道Ch1关闭,第一滤波电容201和第二滤波电容202断开与第二驱动信号线的连接;同时,控制第二门控开关M2闭合,第二通道Ch2选通,第二驱动信号线和第一驱动信号线连接。
本申请实施例提供的驱动电路,能够在侦测信号是低电平的情况下,断开滤波电容与第二驱动信号线的连接,让第二驱动信号线与第一驱动信号线连接,从而可以使第二驱动信号的电压被快速抬升至预设电压,进而可以显著提高放电效果,减少显示面板出现残影等显示问题。
本申请实施例还提供一种显示设备,包括显示面板和前述任一实施例中的驱动电路;显示面板用于接收驱动电路输出的第一驱动信号和第二驱动信号,并根据第一驱动信号和第二驱动信号开启或关闭显示面板内的液晶薄膜晶体以显示图像。
其中,显示面板可以是液晶显示器(Liquid Crystal Ddisplay,LCD),也可以是有机电激光显示(Organic Light-Emitting Diode,OLED),也可以是扭曲向列型面板(Twisted Nematic,TN),也可以是VA类面板等等,本申请实施例对此不做特别限定。
在本申请的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。
应当理解,当在本申请说明书和所附权利要求书中使用时,术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
此外,在本申请中,除非另有明确的规定和限定,术语“连接”、“相连”等应做广义理解,例如可以是机械连接,也可以是电连接;可以是直接连接,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定、对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请说明书中描述的参考“一个实施例”或“一些实施例”等意味着在本申请的一个或多个实施例中包括结合该实施例描述的特定特征、结构或特点。由此,在本说明书中的不同之处出现的语句“在一个实施例中”、“在一些实施例中”、“在其他一些实施例中”、“在另外一些实施例中”等不是必然都参考相同的实施例,而是意味着“一个或多个但不是所有的实施例”,除非是以其他方式另外特别强调。最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (10)

1.一种驱动电路,其特征在于,包括:驱动系统、控制电路和滤波电路;
所述驱动系统通过第一驱动信号线连接显示面板,用于在上电状态下向所述显示面板输出第一驱动信号;
所述驱动系统通过第二驱动信号线分别连接所述控制电路和所述显示面板,用于在上电状态下向所述控制电路、所述显示面板输出第二驱动信号;
所述驱动系统通过侦测信号线连接所述控制电路,用于向所述控制电路输出侦测信号;所述驱动系统处于所述上电状态时,所述侦测信号为高电平;所述驱动系统处于断电状态时,所述侦测信号为低电平;
所述控制电路还分别连接所述第一驱动信号线和所述滤波电路,在所述侦测信号为所述低电平时,所述控制电路用于关闭第一通道,选通第二通道;在所述侦测信号为所述高电平时,所述控制电路还用于关闭第二通道,选通第一通道,所述滤波电路用于对所述第二驱动信号进行滤波稳压;
其中,所述第一驱动信号的电压值大于所述第二驱动信号的电压值;所述第一通道用于指示所述第二驱动信号线与所述滤波电路之间的通道;所述第二通道用于指示所述第二驱动信号线与所述第一驱动信号线之间的通道。
2.根据权利要求1所述的驱动电路,其特征在于,所述控制电路包括第一控制器和第二控制器;
所述第一控制器的控制端连接所述侦测信号线,所述第一控制器的输入端连接所述第二驱动信号线,所述第一控制器的输出端连接所述滤波电路;
所述第二控制器的控制端连接所述侦测信号线,所述第二控制器的输入端连接所述第二驱动信号线,所述第二控制器的输出端连接所述第一驱动信号线。
3.根据权利要求2所述的驱动电路,其特征在于,所述在所述侦测信号为所述低电平时,所述控制电路用于关闭第一通道,选通第二通道,包括:
在所述侦测信号为低电平时,所述第一控制器断开,所述滤波电路与所述第二驱动信号线断开连接;同时,所述第二控制器闭合,所述第二驱动信号线与所述第一驱动信号线连接,所述第二驱动信号的电压被抬升至预设电压;所述预设电压用于至少指示所述第一驱动信号的电压在掉电后的电压值。
4.根据权利要求3所述的驱动电路,其特征在于,所述在所述侦测信号为高电平时,所述控制电路还用于关闭第二通道,选通第一通道,包括:
在所述侦测信号为高电平时,所述第一控制器闭合,所述滤波电路连接到所述第二驱动信号线上;同时,所述第二控制器断开。
5.根据权利要求1所述的驱动电路,其特征在于,所述控制电路包括判断器;
所述判断器的第一电压端连接所述侦测信号线,所述判断器的第三电压端连接所述第二驱动信号线,所述判断器的第一输出端连接所述滤波电路,所述判断器的第二输出端连接所述第一驱动信号线;
所述判断器的第二电压端用于接收电源电压。
6.根据权利要求5所述的驱动电路,其特征在于,所述电源电压由所述驱动系统提供。
7.根据权利要求5所述的驱动电路,其特征在于,所述在所述侦测信号为低电平时,所述控制电路用于关闭第一通道,选通第二通道,包括:
在所述侦测信号为低电平时,所述判断器判断到所述侦测信号的电压小于所述电源电压,所述判断器控制所述第一通道关闭,所述滤波电路与所述第二驱动信号线断开连接;所述判断器控制判断所述第二通道选通,所述第二驱动信号线与所述第一驱动信号线连接,所述第二驱动信号的电压被抬升至预设电压;
所述预设电压用于至少指示所述第一驱动信号的电压在掉电后的电压值。
8.根据权利要求7所述的驱动电路,其特征在于,所述在所述侦测信号为高电平时,所述控制电路还用于关闭第二通道,选通第一通道,包括:
在所述侦测信号为高电平时,所述判断器判断到所述侦测信号的电压大于所述电源电压,所述判断器控制所述第一通道选通,所述滤波电路连接到所述第二驱动信号线上,所述滤波电路对所述第二驱动信号进行滤波稳压;同时,所述判断器控制所述第二通道关闭。
9.根据权利要求1~8任一项所述的驱动电路,其特征在于,所述滤波电路包括:多个并联的滤波电路;
所述滤波电路的输入端连接所述控制电路,所述滤波电路的输出端连接地线。
10.一种显示装置,其特征在于,包括连接显示面板和上述权利要求1~9任一项所述的驱动电路;
所述显示面板用于接收所述驱动电路输出的第一驱动信号和第二驱动信号,并根据所述第一驱动信号和所述第二驱动信号开启或关闭所述显示面板内的液晶薄膜晶体以显示图像。
CN202311509697.0A 2023-11-14 2023-11-14 驱动电路与显示装置 Active CN117275431B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311509697.0A CN117275431B (zh) 2023-11-14 2023-11-14 驱动电路与显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311509697.0A CN117275431B (zh) 2023-11-14 2023-11-14 驱动电路与显示装置

Publications (2)

Publication Number Publication Date
CN117275431A true CN117275431A (zh) 2023-12-22
CN117275431B CN117275431B (zh) 2024-02-23

Family

ID=89204811

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311509697.0A Active CN117275431B (zh) 2023-11-14 2023-11-14 驱动电路与显示装置

Country Status (1)

Country Link
CN (1) CN117275431B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080101556A (ko) * 2007-05-18 2008-11-21 엘지디스플레이 주식회사 방전회로를 포함하는 액정표시장치 및 이의 구동방법
US20130147697A1 (en) * 2011-12-13 2013-06-13 Lg Display Co., Ltd. Liquid Crystal Display Device Having Discharge Circuit And Method Of Driving Thereof
CN109712590A (zh) * 2019-03-08 2019-05-03 惠科股份有限公司 显示面板的驱动电路及显示装置
US20210295792A1 (en) * 2018-12-18 2021-09-23 HKC Corporation Limited Drive circuit, drive device and display device
CN214897568U (zh) * 2021-04-13 2021-11-26 昆山龙腾光电股份有限公司 电荷释放电路和液晶显示装置
CN217086112U (zh) * 2022-02-11 2022-07-29 昆山龙腾光电股份有限公司 残影消除电路和液晶显示装置
CN218069322U (zh) * 2022-06-29 2022-12-16 昆山龙腾光电股份有限公司 用于液晶显示阵列的消影控制电路及液晶显示装置
CN115482792A (zh) * 2022-09-28 2022-12-16 北京京东方显示技术有限公司 一种显示面板
CN115831031A (zh) * 2023-02-07 2023-03-21 深圳市微源半导体股份有限公司 电平转换电路、显示面板和显示装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080101556A (ko) * 2007-05-18 2008-11-21 엘지디스플레이 주식회사 방전회로를 포함하는 액정표시장치 및 이의 구동방법
US20130147697A1 (en) * 2011-12-13 2013-06-13 Lg Display Co., Ltd. Liquid Crystal Display Device Having Discharge Circuit And Method Of Driving Thereof
US20210295792A1 (en) * 2018-12-18 2021-09-23 HKC Corporation Limited Drive circuit, drive device and display device
CN109712590A (zh) * 2019-03-08 2019-05-03 惠科股份有限公司 显示面板的驱动电路及显示装置
CN214897568U (zh) * 2021-04-13 2021-11-26 昆山龙腾光电股份有限公司 电荷释放电路和液晶显示装置
CN217086112U (zh) * 2022-02-11 2022-07-29 昆山龙腾光电股份有限公司 残影消除电路和液晶显示装置
CN218069322U (zh) * 2022-06-29 2022-12-16 昆山龙腾光电股份有限公司 用于液晶显示阵列的消影控制电路及液晶显示装置
CN115482792A (zh) * 2022-09-28 2022-12-16 北京京东方显示技术有限公司 一种显示面板
CN115831031A (zh) * 2023-02-07 2023-03-21 深圳市微源半导体股份有限公司 电平转换电路、显示面板和显示装置

Also Published As

Publication number Publication date
CN117275431B (zh) 2024-02-23

Similar Documents

Publication Publication Date Title
US10089948B2 (en) Gate driver on array unit, related gate driver on array circuit, display device containing the same, and method for driving the same
KR101469096B1 (ko) 게이트 드라이버 및 그 구동 방법과 이를 적용한디스플레이 패널 구동 장치
US20200020291A1 (en) Shift Register Circuit, Method for Driving the Same, Gate Drive Circuit, and Display Panel
KR101622896B1 (ko) 표시 장치 및 그 구동 방법
EP2738758B1 (en) Gate driving apparatus and display device
JP4100178B2 (ja) 表示装置
US11482148B2 (en) Power supply time sequence control circuit and control method thereof, display driver circuit, and display device
US20180061347A1 (en) Gate driving circuits and display devices
US8754838B2 (en) Discharge circuit and display device with the same
JP2011070055A (ja) 液晶表示装置
US20190129562A1 (en) Compensation circuit, gate driving unit, gate driving circuit, driving methods thereof and display device
US20190019471A1 (en) Gate driver on array circuit and liquid crystal display
KR20130107912A (ko) 액정표시장치의 레벨 시프터
US8599182B2 (en) Power sequence control circuit, and gate driver and LCD panel having the same
US20200135135A1 (en) Voltage supply unit and method, display driving circuit and display device
KR101493487B1 (ko) 구동 장치, 이를 포함하는 액정표시장치 및 이의 구동방법
CN117275431B (zh) 驱动电路与显示装置
CN113223471A (zh) 一种具有补偿功能的gip电路及补偿方法
US9153191B2 (en) Power management circuit and gate pulse modulation circuit thereof capable of increasing power conversion efficiency
CN110648644B (zh) 一种用于栅极驱动电路的补偿电路及其补偿方法
CN112201213B (zh) 像素电路与显示装置
US8018417B2 (en) Common voltage driving circuit of liquid crystal display
CN112150976A (zh) 液晶显示屏的掉电清屏方法
US10714511B2 (en) Pull-down circuit of gate driving unit and display device
JP2008107855A (ja) 表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant