CN117255164A - 数据处理方法、装置、电子设备及可读存储介质 - Google Patents

数据处理方法、装置、电子设备及可读存储介质 Download PDF

Info

Publication number
CN117255164A
CN117255164A CN202311125298.4A CN202311125298A CN117255164A CN 117255164 A CN117255164 A CN 117255164A CN 202311125298 A CN202311125298 A CN 202311125298A CN 117255164 A CN117255164 A CN 117255164A
Authority
CN
China
Prior art keywords
signal
line
preset number
line image
lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311125298.4A
Other languages
English (en)
Inventor
王艳辉
秦元河
郭霄峰
谢文龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Visionvera Information Technology Co Ltd
Original Assignee
Visionvera Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Visionvera Information Technology Co Ltd filed Critical Visionvera Information Technology Co Ltd
Priority to CN202311125298.4A priority Critical patent/CN117255164A/zh
Publication of CN117255164A publication Critical patent/CN117255164A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

本发明实施例提供了一种数据处理方法、装置、电子设备及可读存储介质,涉及数据处理技术领域,本发明中,在将图像帧数据转换为行图像信号的过程中,每得到一个行图像信号及其对应的行同步信号,即可将该行图像信号及其对应的行同步信号发送出去,而接收方可以根据行同步信号确定行图像信息号的起始时间和结束时间,以按照正确时序对行图像信号进行处理或显示,根据行计数确定是否达到行预设数量,在达到的情况下,生成并发送场同步信号,以使接收端确定已接收到一帧图像帧包括的所有行图像信号,需要开始接收并处理下一帧图像帧包括的行图像信号。以行图像信号为单位进行传输和处理,可以降低操作单位大小,进而减少图像帧数据传输所占用时间。

Description

数据处理方法、装置、电子设备及可读存储介质
技术领域
本发明涉及数据处理技术领域,特别是涉及一种数据处理方法、装置、电子设备及可读存储介质。
背景技术
图片/视频在显示器中呈现要经过帧数据生成、帧数据传输、显示等过程。在整个流程中,各个模块中都有一定的时延产生,导致图片/视频出现显示时延。其中,在图像帧生成流程中,主要有网络收包时延、网络收包缓冲区时延(socket)、按帧解码时延(收齐一帧)、YUV内存拷贝时延(非共享)、帧缓存双缓冲机制造成的时延,按瓶颈原则计算,帧生成时延大于28ms。在帧数据传输过程中,DMA搬运FrameBuffer数据时有Cache缓存存在,另外,数据冗余拷贝导致显示控制器内部有较大的缓存,缓存节节阻断没有让FrameBuffer数据快速流动起来,导致时延。另外,在帧数据格式转化过程中,YUV/RGB信号转化成行场视频信号的转化过程中也存在时延,综合导致帧数据传输过程的整体时延较高。在显示过程中,显示器的延时由输入时延和响应时延2部分决定:输入延迟:由驱动板影响,分为扫描输出率时延和显示处理时延。扫描输出率时延:将帧缓冲区扫描到显示器中所使用的时间。受到显示器刷新率影响,同一台显示器,刷新率越高,时间越短。显示处理时延:处理画面的时间,输入延迟最低能到1ms,但是高的也有很多能到10ms,甚至20ms显示器。响应时间:像素收到输入信息时响应并改变颜色所用的时间。
发明内容
鉴于上述问题,提出了本发明实施例,以便提供一种克服上述问题或者至少部分地解决上述问题的一种数据处理方法和相应的数据处理装置、电子设备及计算机可读存储介质。
为了解决上述问题,第一方面,本发明实施例公开了一种数据处理方法,所述方法包括:
从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,转换为行图像信号;
根据行图像信号的起始时间及结束时间,生成对应的行同步信号;
每得到一个行图像信号及其对应的行同步信号,发送所述行图像信号和对应的行同步信号;
在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的;
在行计数达到所述行预设数量的情况下,生成场同步信号;
发送行图像信号及其对应的行同步信号和场同步信号。
可选地,所述方法还包括:
每得到一个行图像信号及其对应的行同步信号,对行计数增加1;
在所述行计数未达到所述行预设数量的情况下,继续从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,转换为行图像信号。
可选地,所述方法还包括:
根据像素时钟信号的周期,生成无效的场同步标识信号;
在发送所述行图像信号和对应的行同步信号的同时,还包括:
发送无效的场同步标识信号。
可选地,在行计数达到所述行预设数量的情况下,还包括:
根据像素时钟信号的周期,使能所述场同步标识信号为有效,得到有效的场同步标识信号;
发送行图像信号及其对应的行同步信号和场同步信号,包括:
发送行图像信号及其对应的行同步信号、场同步信号以及有效的场同步标识信号。
可选地,在所述行计数未达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、无效的场同步标识信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、行图像信号。
可选地,在所述行计数未达到所述行预设数量的情况下,每发送一个行图像信号之后,发送宽度为水平同步信号脉宽+1的高电平表征的行同步信号,以表征开始发送下个一行图像信号。
可选地,在所述行计数达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、有效的场同步标识信号、场同步信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、通过宽度为垂直同步信号脉宽+1的高电平表征的场同步信号、行图像信号。
为了解决上述问题,第二方面,本发明实施例公开了一种数据处理装置,所述装置包括:
提取模块,用于从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,并转换为行图像信号;
第一生成模块,用于根据行图像信号的起始时间及结束时间,生成对应的行同步信号;
第一发送模块,用于每得到一个行图像信号及其对应的行同步信号,发送所述行图像信号和对应的行同步信号;
检测模块,用于在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的;
第二生成模块,用于在行计数达到所述行预设数量的情况下,生成场同步信号;
第二发送模块,用于发送行图像信号及其对应的行同步信号和场同步信号。
可选地,所述装置还包括:
计数模块,用于每得到一个行图像信号及其对应的行同步信号,对行计数增加1;
所述提取模块,还用于在所述行计数未达到所述行预设数量的情况下,继续从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,转换为行图像信号。
可选地,所述装置还包括:
第三生成模块,用于根据像素时钟信号的周期,生成无效的场同步标识信号;
第三发送模块,用于发送无效的场同步标识信号。
可选地,还包括:
使能模块,用于在行计数达到所述行预设数量的情况下,根据像素时钟信号的周期,使能所述场同步标识信号为有效,得到有效的场同步标识信号;
第二发送模块,具体用于:
发送行图像信号及其对应的行同步信号、场同步信号以及有效的场同步标识信号。
可选地,在所述行计数未达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、无效的场同步标识信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、行图像信号。
可选地,在所述行计数未达到所述行预设数量的情况下,每发送一个行图像信号之后,发送宽度为水平同步信号脉宽+1的高电平表征的行同步信号,以表征开始发送下个一行图像信号。
可选地,在所述行计数达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、有效的场同步标识信号、场同步信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、通过宽度为垂直同步信号脉宽+1的高电平表征的场同步信号、行图像信号。
为了解决上述问题,第三方面,本发明实施例公开了一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如本发明第一方面所述的数据处理方法中的步骤。
为了解决上述问题,第四方面,本发明实施例公开了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现如本发明第一方面所述的数据处理方法中的步骤。
本发明实施例提供的数据处理方法中,可以按照图像帧数据的分辨率,从缓存的图像帧数据中提取一行或多行像素数据,转换为行图像信号,后续以该行图像信号为单位对图像帧数据进行传输。本发明实施例中,为了实现以行图像信号为单位对图像帧数据进行传输,还提出了图像帧数据传输过程中的时序控制信号的发送流程,具体包括:根据行图像信号的起始时间及结束时间,生成对应的行同步信号;每得到一个行图像信号及其对应的行同步信号,发送所述行图像信号和对应的行同步信号;在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的;在行计数达到所述行预设数量的情况下,生成场同步信号;发送行图像信号及其对应的行同步信号和场同步信号。
从而,本发明实施例中,在将所述图像帧数据转换为行图像信号的过程中,每得到一个行图像信号及其对应的行同步信号,即可将该行图像信号及其对应的行同步信号发送出去,而接收方可以根据行同步信号确定行图像信息号的起始时间和结束时间,以按照正确时序对行图像信号进行处理或显示,本发明实施例中,还提出根据行计数确定是否达到行预设数量,在达到的情况下,生成并发送场同步信号,以使接收端确定已接收到一帧图像帧包括的所有行图像信号,需要开始接收并处理下一帧图像帧包括的行图像信号。
从而,本发明可以以行图像信号为单位对图像帧数据进行传输和处理,避免在生成一个场包括的所有行图像信号之后,再对行图像信号进行处理,从而避免了行图像信号生成过程中的等待时间,可以对行图像信号进行流式传输与处理。从而本发明实施例中,以行图像信号为单位进行传输和处理,可以降低操作单位大小,减少一个单位到达等待时间,进而减少图像帧数据格式转化所占用时间。
附图说明
图1是本发明的一种数据处理方法实施例的步骤流程图;
图2是本发明的一种数据处理方法实施例的步骤流程图;
图3是本发明的一种数据处理方法实施例的步骤流程图;
图4是本发明的一种数据处理方法实施例中行计数未达到行预设数量的情况下的时序控制示意图;
图5是本发明的一种数据处理方法实施例中行计数达到行预设数量的情况下的时序控制示意图;
图6是本发明的一种数据处理装置实施例的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
首先,对本发明实施例中涉及到的相关术语进行解释:
直接内存访问(DMA,Direct Memory Access)是一些计算机总线架构提供的功能,它能使数据从附加设备(如磁盘驱动器)直接发送到计算机主板的内存上。
行同步(HSYNC):行同步就是让电子枪控制器知道下面要开始新的一行像素。
场同步(VSYNC):场同步就是告诉电子枪控制器下面要开始新的画面。
数据使能(DE):在数据使能区是有效的色彩数据,不在使能范围内的都显示黑色。
像素时脉(Pixel clock):指的是用来划分进来的影像水平线里的个别画素,像素时脉会将每一条水平线分成取样的样本,越高频率的像素时脉,每条扫瞄线会有越多的样本画素。
送帧传输:指接收到网络数据或内部生产FrameBuffer后,帧数据传输到Edp/Lvdp接口过程。
本发明实施例中,对相关技术中存在的问题进行了探索,发现相关技术中,对图像帧的处理过程中,最小处理单位为帧,必须等待处理完成一帧图像帧数据后才发送到下一节点,导致已经处理完成的图像帧数据频繁处于等待状态,未流动起来,等待的过程造成延时。
基于此,本发明实施例提出发明构思:对图像帧数据处理单位进行降级,由帧为单位变成由行为单位进行传输和处理。
具体的,参照图1,示出了本发明的一种数据处理方法实施例的步骤流程图,本发明实施例提供的数据处理方法,可以应用于显卡,本发明实施例提供的数据处理方法可以包括以下步骤:
S101,从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,并转换为行图像信号。
本发明实施例中,可以首先确定当前图像帧数据的分辨率,根据分辨率确定一行像素数据包括的像素数量。例如:当前图像帧的分辨率为1080p,则可以确定一帧图像帧数据包括1080行像素数据,一行像素数据包括1920个像素。
本发明实施例中,缓存的图像帧数据中的像素数据量达到一行像素数据之后,即可提取一行像素数据,并转换为行图像信号。
本发明实施例中,也可以在缓存的图像帧数据中的像素数据量达到一帧图像帧数据包括的像素数据量之后,提取一行或多行像素数据,并将提取出的每一行像素数据转换为行图像信号。具体的,可以对把一帧图像帧数据转换成多个行图像信号,示例地,以1080p图像为例,可以将其图像帧转换成1080个行图像信号。
本发明实施例中,图像帧数据可以是从总线获取到并缓存到FrameBuffer的数据。
本发明实施例中,可以将获取到的数据帧以帧为单位经DMA搬运到处理模块中,以对图像帧进行处理。
本发明实施例中,为了便于理解,后续步骤针对每提取一行像素数据,转换一行图像信号进行说明。
S102,根据行图像信号的起始时间及结束时间,生成对应的行同步信号。
本发明实施例中,在图像帧数据的转化过程中,可以利用像素时钟信号控制组成行图像信号的像素点位依据像素时钟依次排列。
本发明实施例中,在得到一个行图像信号之后,可以根据该行图像信号中包括的一行像素数据的第一个像素和最后一个像素确定行图像信号的起始时间及结束时间,并生成对应的行同步信号。
本发明实施例中,每转换得到一个行图像信号,即可生成一个行同步信号,行图像信号和行同步信号一一对应,以指示接收方根据行同步信号按照正确时序对行图像信号进行处理或显示。
S103,每得到一个行图像信号及其对应的行同步信号,发送所述行图像信号和对应的行同步信号。
本发明实施例中,每得到一个行图像信号及其对应的行同步信号,即可发送该行图像信号和对应的行同步信号,示例地,可以将该行图像信号和对应的行同步信号发送给TMDS信号转换模块,以便后续通过TMDS信号发送给显示设备进行相应的处理。
本发明实施例中,行同步信号用于指示行图像信号中每一行图像(即分辨率为1080p的图像帧中每一行的1920个像素组成的行图像)的开始时间和结束时间,以使后续设备按照正确时序对行图像信号进行处理或显示。
S104,在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的。
本发明实施例中,行预设数量可以在步骤S101中确定,具体的,可以根据分辨率确定一帧图像帧数据包括多少行像素数据,例如:当前图像帧的分辨率为1080p,则可以确定一帧图像帧数据包括1080行像素数据。
进一步的,可以根据一帧图像帧数据包括多少行像素数据确定行预设数量,本发明实施例中,行计数达到行预设数量表明,当前提取的一行像素数据为下一帧数据的第一行像素数据。示例地,以转换出的第一个行图像信号开始计数为0,则行预设数量可以表示为:1080。
S105,在行计数达到所述行预设数量的情况下,生成场同步信号。
S106,发送行图像信号及其对应的行同步信号和场同步信号。
本发明实施例中,每得到一个行图像信号及其对应的行同步信号,即进行发送,在得到下一帧图像帧数据的第一个行图像信号之后,当前行计数达到行预设数量,在行计数确定达到所述行预设数量的情况下,生成并发送场同步信号,以使接收端确定已接收到一帧图像帧包括的所有行图像信号,需要开始接收并处理下一帧图像帧包括的行图像信号。
由此,本发明可以以行图像信号为单位对图像帧数据进行传输和处理,避免在生成一个场包括的所有行图像信号之后,再对行图像信号进行处理,从而避免了行图像信号生成过程中的等待时间,可以对行图像信号进行流式传输与处理。从而本发明实施例中,以行图像信号为单位进行传输和处理,可以降低操作单位大小,减少一个单位到达等待时间,进而减少图像帧数据格式转化所占用时间。
参照图2,示出了本发明的另一种数据处理方法实施例的步骤流程图,本发明实施例提供的数据处理方法可以包括以下步骤:
S201,从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,并转换为行图像信号。
S202,根据行图像信号的起始时间及结束时间,生成对应的行同步信号。
所述步骤S201~S202与上述步骤S101~S102类似,在此不再赘述。
S203,每得到一个行图像信号及其对应的行同步信号,对行计数增加1,并发送所述行图像信号和对应的行同步信号。
本发实施例中,每得到一个行图像信号及其对应的行同步信号,即可对行计数增加1,并发送所述行图像信号和对应的行同步信号,从而在发送过程中,可以检测检测行计数是否达到行预设数量。
S204,在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的。
S205,在所述行计数未达到所述行预设数量的情况下,继续执行上述步骤S201~S203;在行计数达到所述行预设数量的情况下,生成场同步信号。
S206,发送行图像信号及其对应的行同步信号和场同步信号。
本发明实施例中,根据行计数可以确定是否已完成一帧图像帧数据的处理,在完成一帧图像帧处理之后,即可生成并发送场同步信号,以使接收端确定已接收到一帧图像帧包括的所有行图像信号,需要开始接收并处理下一帧图像帧包括的行图像信号。
参照图3,示出了本发明的另一种数据处理方法实施例的步骤流程图,本发明实施例提供的数据处理方法可以包括以下步骤:
S301,从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,并转换为行图像信号。
本发明实施例中,将一行像素数据转换为行图像信号的步骤可以包括:
按照像素时钟信号依次排列一行像素数据,得到行图像信号。
本发明实施例中,显示屏可以采用“弓”型扫描方式,即一行像素数据扫描接收后,从下一行像素数据的最后一个像素数据向第一个像素数据进行扫描,其行回扫只需要一个周期的像素时钟信号的时间,因此可引入一个场同步标识信号占用像素时钟信号一个周期的时间,以使电子束进行行回扫,行坐标更新。
本发明实施例中,为了配合显示屏的“弓”型扫描方式,在将一行像素数据转换为行图像信号时,对于奇数行的像素数据,可以将其按照原始排列顺序正向排列,对于偶数行的像素数据,可以将其按照原始排列顺序逆向排列。
S302,根据行图像信号的起始时间及结束时间,生成对应的行同步信号。
S303,根据像素时钟信号的周期,生成无效的场同步标识信号。
本发明实施例中,引入场同步标识信号(可以表示为VEN信号),以使电子束进行行回扫,行坐标更新。
本发明实施例中,场同步标识信号可以为有效可以为无效,具体可以以低电平表征其无效,高电平表征其有效。
本发明实施例中,当VEN信号无效时,表示当前行的像素数据不是帧开始行,无需场同步信号,有效的像素数据在VEN信号之后直接出现。
S304,每得到一个行图像信号及其对应的行同步信号,发送所述行图像信号和对应的行同步信号以及无效的场同步标识信号。
S305,在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的。
S306,在行计数达到所述行预设数量的情况下,根据像素时钟信号的周期,使能所述场同步标识信号为有效,得到有效的场同步标识信号,并生成场同步信号。
S307,发送行图像信号及其对应的行同步信号、场同步信号以及有效的场同步标识信号。
以下结合图4和图5对本发明实施例中的时序控制策略进行解释,其中,图4是本发明的一种数据处理方法实施例中行计数未达到行预设数量的情况下的时序控制示意图;图5是本发明的一种数据处理方法实施例中行计数达到行预设数量的情况下的时序控制示意图。
如图4所示,本发明实施例中,在所述行计数未达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、无效的场同步标识信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、行图像信号。
如图4和图5所示,本发明实施例中,行同步信号的信号宽度为(水平同步信号HSPW+1)个时钟信号周期。
本发明实施例中,将VEN信号作为标志位,代表当前行图像信号是否是一帧的开始行,其信号宽度为1个时钟信号周期。
如图4所示,本发明实施例中,在发送VEN信号之后,直接发送有效的像素数据,无需设置行前肩。
如图4所示,本发明实施例中,在所述行计数未达到所述行预设数量的情况下,每发送完一个行图像信号之后,发送宽度为水平同步信号脉宽+1的高电平表征的行同步信号,以表征开始发送下一个行图像信号,无需设置行后肩。可见,本发明实施例中,每一个行图像信号的发送过程中无需设置行消隐信号(行前肩和行后肩),从而可以进一步降低图像显示延时。
本发明实施例中,在行计数未达到行预设数量的情况下,表示当前没发生图像帧数据的切换,每发送完一个行图像信号,即可立即发送下一个行同步信号(信号宽度为水平同步信号脉宽+1的高电平)和行图像信号。
如图5所示,本发明实施例中,在所述行计数达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、有效的场同步标识信号、场同步信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、通过宽度为垂直同步信号脉宽+1的高电平表征的场同步信号、行图像信号。
如图5所示,本发明实施例中,VEN有效时,其后跟场同步信号,场同步信号的信号宽度是VSPW(垂直同步信号的脉宽,单位为1行的时间)+1个垂直扫描信号周期,有效的像素数据在场同步信号之后直接出现。
本发明实施例中,在信号宽度VSPW+1周期内,更新扫描位置。而无需场消隐信号(场前肩和场后肩)。从而可以进一步降低图像帧显示时延。
本发明实施例中,对图像帧传输过程中(收到网络数据或内部生产FrameBuffer后,图像帧数据传输到Edp/Lvdp接口过程)中的时延进行了优化。采用本发明实施例提供的数据处理方法,可以将图像帧显示时延降低15毫秒。
本发明实施例中,采用MTP技术(一种将内存中的图像数据转为图片数据流,流式传输到显示器显示的技术)将影响像素流式传输的各个阶段的延时因素综合降到最低。具体为:降低传输和处理的数据单位的大小,以减少一个单位到达的等待时间,进而减少了图像帧数据格式转化所占用时间,降低帧传输延时。
需要说明的是,对于方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明实施例并不受所描述的动作顺序的限制,因为依据本发明实施例,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明实施例所必须的。
参照图4,示出了本发明的一种数据处理装置实施例的结构框图,所述装置包括:
提取模块401,用于从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,并转换为行图像信号;
第一生成模块402,用于根据行图像信号的起始时间及结束时间,生成对应的行同步信号;
第一发送模块403,用于每得到一个行图像信号及其对应的行同步信号,发送所述行图像信号和对应的行同步信号;
检测模块404,用于在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的;
第二生成模块405,用于在行计数达到所述行预设数量的情况下,生成场同步信号;
第二发送模块406,用于发送行图像信号及其对应的行同步信号和场同步信号。
可选地,所述装置还包括:
计数模块,用于每得到一个行图像信号及其对应的行同步信号,对行计数增加1;
所述提取模块,还用于在所述行计数未达到所述行预设数量的情况下,继续从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,转换为行图像信号。
可选地,所述装置还包括:
第三生成模块,用于根据像素时钟信号的周期,生成无效的场同步标识信号;
第三发送模块,用于发送无效的场同步标识信号。
可选地,还包括:
使能模块,用于在行计数达到所述行预设数量的情况下,根据像素时钟信号的周期,使能所述场同步标识信号为有效,得到有效的场同步标识信号;
第二发送模块405,具体用于:
发送行图像信号及其对应的行同步信号、场同步信号以及有效的场同步标识信号。
可选地,在所述行计数未达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、无效的场同步标识信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、行图像信号。
可选地,在所述行计数未达到所述行预设数量的情况下,每发送一个行图像信号之后,发送宽度为水平同步信号脉宽+1的高电平表征的行同步信号,以表征开始发送下个一行图像信号。
可选地,在所述行计数达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、有效的场同步标识信号、场同步信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、通过宽度为垂直同步信号脉宽+1的高电平表征的场同步信号、行图像信号。
基于同一发明构思,第三方面,本发明实施例公开了一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如本发明上述任一实施例所述的数据处理方法中的步骤。
基于同一发明构思,第四方面,本发明实施例公开了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现如本发明上述任一实施例所述的数据处理方法中的步骤。
对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明所提供的一种数据处理方法、装置、电子设备及可读存储介质,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种数据处理方法,其特征在于,所述方法包括:
从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,转换为行图像信号;
根据行图像信号的起始时间及结束时间,生成对应的行同步信号;
每得到一个行图像信号及其对应的行同步信号,发送所述行图像信号和对应的行同步信号;
在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的;
在行计数达到所述行预设数量的情况下,生成场同步信号;
发送行图像信号及其对应的行同步信号和场同步信号。
2.根据权利要求1所述的数据处理方法,其特征在于,所述方法还包括:
每得到一个行图像信号及其对应的行同步信号,对行计数增加1;
在所述行计数未达到所述行预设数量的情况下,继续从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,转换为行图像信号。
3.根据权利要求1所述的数据处理方法,其特征在于,所述方法还包括:
根据像素时钟信号的周期,生成无效的场同步标识信号;
在发送所述行图像信号和对应的行同步信号的同时,还包括:
发送无效的场同步标识信号。
4.根据权利要求3所述的数据处理方法,其特征在于,在行计数达到所述行预设数量的情况下,还包括:
根据像素时钟信号的周期,使能所述场同步标识信号为有效,得到有效的场同步标识信号;
发送行图像信号及其对应的行同步信号和场同步信号,包括:
发送行图像信号及其对应的行同步信号、场同步信号以及有效的场同步标识信号。
5.根据权利要求3所述的数据处理方法,其特征在于,在所述行计数未达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、无效的场同步标识信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、行图像信号。
6.根据权利要求5所述的数据处理方法,其特征在于,在所述行计数未达到所述行预设数量的情况下,每发送一个行图像信号之后,发送宽度为水平同步信号脉宽+1的高电平表征的行同步信号,以表征开始发送下个一行图像信号。
7.根据权利要求4所述的数据处理方法,其特征在于,在所述行计数达到所述行预设数量的情况下,所发送的行图像信号和对应的行同步信号、有效的场同步标识信号、场同步信号中,信号高低电平的变化依次为:通过宽度为水平同步信号的脉宽+1的高电平表征的行同步信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、通过宽度为垂直同步信号脉宽+1的高电平表征的场同步信号、行图像信号。
8.一种数据处理装置,其特征在于,所述装置包括:
提取模块,用于从缓存的图像帧数据中,按照图像帧数据的分辨率,提取一行或多行像素数据,并转换为行图像信号;
第一生成模块,用于根据行图像信号的起始时间及结束时间,生成对应的行同步信号;
第一发送模块,用于每得到一个行图像信号及其对应的行同步信号,发送所述行图像信号和对应的行同步信号;
检测模块,用于在发送过程中,检测行计数是否达到行预设数量,所述行预设数量是根据所述分辨率确定的;
第二生成模块,用于在行计数达到所述行预设数量的情况下,生成场同步信号;
第二发送模块,用于发送行图像信号及其对应的行同步信号和场同步信号。
9.一种电子设备,其特征在于,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至7任一项所述的数据处理方法的步骤。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7任一项所述的数据处理方法的步骤。
CN202311125298.4A 2023-09-01 2023-09-01 数据处理方法、装置、电子设备及可读存储介质 Pending CN117255164A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311125298.4A CN117255164A (zh) 2023-09-01 2023-09-01 数据处理方法、装置、电子设备及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311125298.4A CN117255164A (zh) 2023-09-01 2023-09-01 数据处理方法、装置、电子设备及可读存储介质

Publications (1)

Publication Number Publication Date
CN117255164A true CN117255164A (zh) 2023-12-19

Family

ID=89125678

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311125298.4A Pending CN117255164A (zh) 2023-09-01 2023-09-01 数据处理方法、装置、电子设备及可读存储介质

Country Status (1)

Country Link
CN (1) CN117255164A (zh)

Similar Documents

Publication Publication Date Title
US7880713B2 (en) Method of increasing efficiency of video display and related apparatus
JP2000250522A (ja) 画像表示制御方法及び装置
US20130314444A1 (en) Image data transmitting device, image data receiving device, image data transmitting system, image data transmitting method, image data receiving method, transmission image data, and computer product
US8797308B2 (en) Method of driving display apparatus and driving circuit for display apparatus using the same
JP2013120204A (ja) 映像処理装置およびその制御方法
CN113450245A (zh) 图像处理方法、装置、芯片以及设备
JP4564802B2 (ja) 画像重ね表示システム及び方法
CN110570793B (zh) 一种适配不同类型显示屏的测试方法、装置及终端设备
JP2015096920A (ja) 画像処理装置および画像処理システムの制御方法
CN117255164A (zh) 数据处理方法、装置、电子设备及可读存储介质
US10965841B2 (en) Receiving device, video recording system and method for reducing video latency in video recording system
JP4328276B2 (ja) インターレーススキャン方式ビデオ信号補償方法及び装置
CN111510772B (zh) 一种平衡视频帧率误差的方法、装置、设备及存储介质
JP3872295B2 (ja) データ表示方法、記録媒体、及びプロセッサ・ベース・システム
CN117424989A (zh) 图像数据处理方法、装置、电子设备及可读存储介质
US20080002065A1 (en) Image processing circuit, image processing system and method therefor
KR100385975B1 (ko) 비디오 포맷 변환장치 및 방법
CN117424990A (zh) 数据传输方法、装置、电子设备及可读存储介质
US6989870B2 (en) Video signal processing apparatus and method capable of converting an interlace video signal into a non-interlace video signal
JP5896642B2 (ja) 映像処理装置、映像処理方法、及びプログラム
KR100707258B1 (ko) 디스플레이장치
JP6261696B2 (ja) 画像処理装置、およびその制御方法
CN101789222A (zh) 用数据使能信号控制显示器时序的方法及时序控制电路
CN117593985A (zh) 数据处理方法、系统、显示控制器、显示器及显示驱动
JP2016225904A (ja) 画像信号処理装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication