CN117424989A - 图像数据处理方法、装置、电子设备及可读存储介质 - Google Patents

图像数据处理方法、装置、电子设备及可读存储介质 Download PDF

Info

Publication number
CN117424989A
CN117424989A CN202311255555.6A CN202311255555A CN117424989A CN 117424989 A CN117424989 A CN 117424989A CN 202311255555 A CN202311255555 A CN 202311255555A CN 117424989 A CN117424989 A CN 117424989A
Authority
CN
China
Prior art keywords
pixel
signal
image
identification signal
synchronization identification
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311255555.6A
Other languages
English (en)
Inventor
王艳辉
潘廷勇
覃才俊
谢文龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Visionvera Information Technology Co Ltd
Original Assignee
Visionvera Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Visionvera Information Technology Co Ltd filed Critical Visionvera Information Technology Co Ltd
Priority to CN202311255555.6A priority Critical patent/CN117424989A/zh
Publication of CN117424989A publication Critical patent/CN117424989A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation
    • H04N7/52Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation
    • H04N7/52Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal
    • H04N7/54Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal the signals being synchronous
    • H04N7/56Synchronising systems therefor

Abstract

本发明实施例提供了一种图像数据处理方法、装置、电子设备及可读存储介质,涉及图像数据处理技术领域,本发明实施例提供的图像数据处理方法中,从缓存的图像帧数据中,提取像素图像信号,每得到一个像素图像信号,就可以发送一个像素图像信号;从而可以按照像素为单位对图像帧数据进行处理与传输。本发明中,为了使接收端可以确定图像帧数据包括的每一行像素的起点和结束点,还提出:对提取的像素图像信号进行计数,根据像素计数生成与当前像素图像信号对应的时序控制信号,所述时序控制信号包括:场同步标识信号、行同步标识信号,以使接受端根据像素时钟、场同步标识信号和行同步标识信号按照正常时序对接收到的像素图像信号进行扫描。

Description

图像数据处理方法、装置、电子设备及可读存储介质
技术领域
本发明涉及图像数据处理技术领域,特别是涉及一种图像数据处理方法、装置、电子设备及可读存储介质。
背景技术
图片/图像在显示器中呈现要经过帧数据生成、帧数据传输、显示等过程。在整个流程中,各个模块中都有一定的时延产生,导致图片/图像出现显示时延。其中,在图像帧生成流程中,主要有网络收包时延、网络收包缓冲区时延(socket)、按帧解码时延(收齐一帧)、YUV内存拷贝时延(非共享)、帧缓存双缓冲机制造成的时延,按瓶颈原则计算,帧生成时延大于28ms。在帧数据传输过程中,DMA搬运FrameBuffer数据时有Cache缓存存在,另外,数据冗余拷贝导致显示控制器内部有较大的缓存,缓存节节阻断没有让FrameBuffer数据快速流动起来,导致时延。另外,在帧数据格式转化过程中,YUV/RGB信号转化成行场图像信号的转化过程中也存在时延,综合导致帧数据传输过程的整体时延较高。传统的行场时序控制原理如下描述:LCD(Liquid Crystal Display,液晶显示器)一幅图像称为一帧,每帧图像由多行组成,每行由多个像素组成,每个像素的颜色由若干位数据表示,LCD显示时,驱动器从获得的数据中逐行扫描地将每个像素的数据取出并显示,驱动器用水平扫描信号(HSYNC)和垂直扫描信号(VSYNC)来控制扫描线路的跳转,VSYNC信号表示一帧数据的开始,HSYNC信号表示一行数据的开始,VCLK信号表示正在传输一个像素的数据。一秒之内VSYNC出现的次数等于显示图像的帧数,也就是显示器的频率。
发明内容
鉴于上述问题,提出了本发明实施例,以便提供一种克服上述问题或者至少部分地解决上述问题的一种图像数据处理方法和相应的图像数据处理装置、电子设备及计算机可读存储介质。
为了解决上述问题,第一方面,本发明实施例公开了一种图像数据处理方法,所述方法包括:
从缓存的图像帧数据中,提取像素图像信号;
每得到一个像素图像信号,发送所述像素图像信号;
对提取的像素图像信号进行计数,根据像素计数生成与当前像素图像信号对应的时序控制信号,所述时序控制信号包括:场同步标识信号、行同步标识信号,所述场同步标识信号用于确定所述像素图像信号所属的图像帧,所述行同步标识信号用于确定所述像素图像信号在图像帧中的所属的像素行;
在发送像素图像信号的同时发送对应的时序控制信号。
可选地,根据像素计数生成与当前像素图像信号对应的时序控制信号,包括:
检测像素计数是否达到行像素预设数量,所述行像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述行像素预设数量的情况下,根据像素时钟信号的周期,生成无效的行同步标识信号;
在像素计数达到所述行像素预设数量的情况下,根据像素时钟信号的周期,使能行同步标识信号为有效,得到有效的行同步标识信号。
可选地,根据像素计数生成与当前像素图像信号对应的时序控制信号,包括:
检测提取的像素图像信号是否达到帧像素预设数量,所述帧像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,生成无效的场同步标识信号;
在像素计数达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,使能场同步标识信号为有效,得到有效的场同步标识信号。
可选地,在所述像素计数未达到所述行像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的低电平表征的无效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
可选地,在像素计数达到行像素预设数量且未达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
可选地,在像素计数达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、像素图像信号。
可选地,所发送的像素图像信号、有效的行同步标识信号和所述无效的场同步标识信号中,所述有效的行同步标识信号和所述无效的场同步标识信号表征当前所发送的像素图像信号为下一行的像素图像信号。
可选地,所发送的像素图像信号、有效的行同步标识信号和所述有效的场同步标识信号中,所述有效的行同步标识信号和所述有效的场同步标识信号表征当前所发送的像素图像信号为下一帧的像素图像信号。
为了解决上述问题,第二方面,本发明实施例公开了一种图像数据处理装置,所述装置包括:
提取模块,用于从缓存的图像帧数据中,提取像素图像信号;
第一发送模块,用于每得到一个像素图像信号,发送所述像素图像信号;
时序控制模块,用于对提取的像素图像信号进行计数,根据像素计数生成与当前像素图像信号对应的时序控制信号,所述时序控制信号包括:场同步标识信号、行同步标识信号,所述场同步标识信号用于确定所述像素图像信号所属的图像帧,所述行同步标识信号用于确定所述像素图像信号在图像帧中的所属的像素行;
第二发送模块,用于在发送像素图像信号的同时发送对应的时序控制信号。
可选的,所述时序控制模块,用于:
检测像素计数是否达到行像素预设数量,所述行像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述行像素预设数量的情况下,根据像素时钟信号的周期,生成无效的行同步标识信号;
在像素计数达到所述行像素预设数量的情况下,根据像素时钟信号的周期,使能行同步标识信号为有效,得到有效的行同步标识信号。
可选地,所述时序控制模块,用于:
检测提取的像素图像信号是否达到帧像素预设数量,所述帧像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,生成无效的场同步标识信号;
在像素计数达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,使能场同步标识信号为有效,得到有效的场同步标识信号。
可选地,在所述像素计数未达到所述行像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的低电平表征的无效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
可选地,在像素计数达到行像素预设数量且未达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
可选地,在像素计数达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、像素图像信号。
可选地,所发送的像素图像信号、有效的行同步标识信号和所述无效的场同步标识信号中,所述有效的行同步标识信号和所述无效的场同步标识信号表征当前所发送的像素图像信号为下一行的像素图像信号。
可选地,所发送的像素图像信号、有效的行同步标识信号和所述有效的场同步标识信号中,所述有效的行同步标识信号和所述有效的场同步标识信号表征当前所发送的像素图像信号为下一帧的像素图像信号。
为了解决上述问题,第三方面,本发明实施例公开了一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如本发明第一方面所述的图像数据处理方法中的步骤。
为了解决上述问题,第四方面,本发明实施例公开了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现如本发明第一方面所述的图像数据处理方法中的步骤。
本发明实施例提供的图像数据处理方法中,从缓存的图像帧数据中,提取像素图像信号,每得到一个像素图像信号,就可以发送一个像素图像信号;从而可以按照像素为单位对图像帧数据进行处理与传输。本发明实施例中,为了使接收端可以确定图像帧数据包括的每一行像素的起点和结束点,还提出:对提取的像素图像信号进行计数,根据像素计数生成与当前像素图像信号对应的时序控制信号,所述时序控制信号包括:场同步标识信号、行同步标识信号,所述场同步标识信号用于确定所述像素图像信号所属的图像帧,所述行同步标识信号用于确定所述像素图像信号在图像帧中的所属的像素行,以使接受端根据像素时钟、场同步标识信号和行同步标识信号按照正常时序对接收到的像素图像信号进行扫描。
从而,本发明实施例提供的图像数据处理方法中,可以以像素图像信号为单位对图像帧数据进行处理与传输,并对应提出了一种新的时序控制信号(行同步标识信号、场同步标识信号),以该时序控制信号为主导的时序规则,替代了行同步信号和场同步信号的作用,可以使图像像素信号在显示系统中正常显示。
附图说明
图1是本发明的一种图像数据处理方法实施例的步骤流程图;
图2是本发明的一种图像数据处理方法实施例中像素计数达到行像素预设数量且未达到帧像素预设数量的情况下的时序控制示意图;
图3是本发明的一种图像数据处理方法实施例中像素计数达到帧像素预设数量的情况下的时序控制示意图;
图4是本发明的一种图像数据处理装置实施例的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
首先,对本发明实施例中涉及到的相关术语进行解释:
MTP技术(Memory to pixel):一种将内存中的图像数据转为图片数据流,流式传输到显示器显示的技术。
数据使能(DE):在数据使能区是有效的色彩数据,不在使能范围内的都显示黑色。
像素时钟(Pixel clock,PCLK):指的是用来划分进来的影像水平线里的个别画素,像素时钟会将每一条水平线分成取样的样本,越高频率的像素时钟,每条扫瞄线会有越多的样本画素。
送帧传输:指接收到网络数据或内部生产FrameBuffer后,帧数据传输到Edp/Lvdp接口过程。
本发明实施例中,对相关技术中存在的问题进行了探索,发现相关技术中,对图像帧的处理过程中,最小处理单位为帧,必须等待处理完成一帧图像帧数据后才发送到下一节点,导致已经处理完成的图像帧数据频繁处于等待状态,未流动起来,等待的过程造成延时。
基于此,本发明实施例提出发明构思:对图像帧图像数据处理单位进行降级,由帧为单位变成由像素图像信号为单位进行传输和处理。
具体的,参照图1,示出了本发明的一种图像数据处理方法实施例的步骤流程图,本发明实施例提供的图像数据处理方法,可以应用于显卡,本发明实施例提供的图像数据处理方法可以包括以下步骤:
S101,从缓存的图像帧数据中,提取像素图像信号。
本发明实施例中,可以从缓存的图像帧数据转换为像素流,再结合像素时钟,生成多个像素图像信号,每个像素图像信号对应一个像素。
本发明实施例中,可以在缓存的图像帧数据中的像素数据量达到一帧图像帧数据包括的像素数据量之后,将其转换为像素流,并生成多个像素图像信号。也可以在缓存的图像帧数据中的像素数据量达到一行图像帧数据包括的像素数据量之后,将其转换为像素流,并生成多个像素图像信号。
本发明实施例中,图像帧数据可以是从总线获取并缓存到FrameBuffer的数据。
在一种可选地实施方式中,所述步骤S101可以包括以下子步骤:
S1011A,从缓存的图像帧数据中,按序依次提取一个或多个像素,转换为像素数据。
S1012A,根据像素数据中包括的每个像素的时间顺序,结合像素时钟,依次生成多个像素图像信号。
本发明实施例中,在依次提取像素的过程,转换成像素数据的过程中,可以基于图像帧数据的分辨率,按行提取一行像素转换为像素数据,从而可以依据一行像素的时间顺序,结合像素时钟,生成多个像素图像信号。
在一种可选地实施方式中,所述步骤S101可以包括以下子步骤:
S1011B,从缓存的图像帧数据中,按照预设规则依次抽取一个或多个像素,转换为像素数据。
S1012B,根据像素数据中包括的每个像素的时间顺序,结合像素时钟,依次生成多个像素图像信号。
在本发明实施例中,为了提升传输速度,按照预设规则依次抽取一个或多个像素可以为按照像素的顺序每行抽取奇数点或者每行抽取偶数点,或者轮换着一行抽取奇数点、一行抽取偶数点。
例如,可以每隔一个像素点抽取一个像素转换为像素数据,类似奇偶点跳点扫描,可以所有行都只将列号为奇数的像素点转换为像素数据,也可以是奇数行提取列号为奇数的像素点转换为像素数据,偶数行提取列号为偶数的像素点转换为像素数据。
从而可以减少像素图像信号的传输量,提高传输效率,而对于显示端而言,收到像素数据后,可以还原出的像素点进行显示,具体的还原方法可以参照图像处理技术中的可行方法,本发明实施例对此不做限制。
在实际应用中,有可能缓存的图像帧数据的分辨率和液晶面板支持的分辨率并不相同,在这种情况下,按照预设规则依次抽取一个或多个像素可以为:按照液晶面板支持的分辨率和缓存的图像帧数据的分辨率之间的差异,从缓存的图像帧数据中抽取像素。对于显示端而言,收到像素图像信号后,正常显示扫描即可,从而传输的像素图像信号不仅仅可以适应显示端的分辨率,还可以避免传输多余的像素图像信号导致传输资源的浪费。
S102,每得到一个像素图像信号,发送所述像素图像信号。
本发明实施例中,在图像帧数据的转化过程中,可以利用像素时钟控制提取出的像素图像信号依据像素时钟依次排列。
本发明实施例中,在得到一个像素图像信号之后,即可发送将该像素图像信号发送出去,以指示接收方根据像素图像信号扫描一个像素。
S103,对提取的像素图像信号进行计数,根据像素计数生成与当前像素图像信号对应的时序控制信号。
本发明实施例中,所述时序控制信号包括:场同步标识信号、行同步标识信号,所述场同步标识信号用于确定所述像素图像信号所属的图像帧,所述行同步标识信号用于确定所述像素图像信号在图像帧中的所属的像素行。
本发明实施例中,所述场同步标识信号和所述行同步标识信号和像素时钟可以结合确定当前像素在图像帧中的位置,从而指示显示屏端对像素的时序控制。
S104,在发送像素图像信号的同时发送对应的时序控制信号。
在一种可选地实施方式中,所述步骤S103可以包括以下子步骤:
S1031A,检测像素计数是否达到行像素预设数量,所述行像素预设数量是根据所述图像帧数据的分辨率确定的。
S1032A,在像素计数未达到所述行像素预设数量的情况下,根据像素时钟信号的周期,生成无效的行同步标识信号。
S1033A,在像素计数达到所述行像素预设数量的情况下,根据像素时钟信号的周期,使能行同步标识信号为有效,得到有效的行同步标识信号。
本发明实施例中,可以根据当前图像帧数据的分辨率,确定一行像素数据包括的像素数量,并将一行像素数据包括的像素数量作为行像素预设数量。例如:当前图像帧的分辨率为1080p,则可以确定一帧图像帧数据包括1080行像素数据,一行像素数据包括1920个像素,则行像素预设数量为1920的倍数。
本发明实施例中,每提取出一个像素图像信号,即可对像素图像信号加一,并且,每提取一个像素图像信号,发送一个像素图像信号,在发送的过程中,检测像素计数是否达到行像素预设数量,在达到的情况下,表示当前需要发送的是下一行的第一个像素图像信号,需要告知显示屏换行扫描。
本发明实施例中,在像素计数未达到行像素预设数量表明还未提取完成一行像素数据包括的像素数量,可以根据像素时钟信号的周期,生成无效的行同步标识信号,并在发送像素图像信号的同时发送该无效的行同步标识信号,以指示显示屏有效的数据直接出现,无需换行,直接进行逐点扫描显示。
本发明实施例中,行同步标识信号的信号宽度可以为一个像素时钟信号的周期。
本发明实施例中,在像素计数达到行像素预设数量表明已经发送完成一行像素数据包括的像素数量,当前提取到的像素图像信号是下一行的第一个像素图像信号,则可以根据像素时钟信号的周期,使能行同步标识信号为有效,并在发送像素图像信号的同时发送该有效的行同步标识信号,以指示显示屏有效的数据在行同步标识信号之后出现,此时需要进行换行,以进行下一行的像素数据的逐点扫描显示。
示例地,以提取出的第一个像素图像信号开始计数为0,行像素预设数量为1920的倍数,在提取出的像素图像信号计数已经达到1920的情况下,表明已经提取并发送完成一行像素数据包括的像素数量,当前提取出的像素图像信号为下一行的像素图像信号,使能行同步标识信号为有效,需要指示显示屏进行换行,开始扫描下一行的像素数据。
本发明实施例中,可以用高电平信号表征有效的行同步标识信号,用低电平信号表征后效的行同步标识信号。
本发明实施例提供的图像数据处理方法中,从缓存的图像帧数据中,提取像素图像信号之后,每得到一个像素图像信号,就可以发送一个像素图像信号;从而可以按照像素为单位对图像帧数据进行处理与传输。本发明实施例中,为了使接收端可以确定图像帧数据包括的每一行像素的起点和结束点,还提出:根据行像素预设数量生成有效或者无效的行同步标识信号,以使接收端(显示屏)确定是否需要换行,以对下一行像素进行扫描。
从而,本发明实施例提供的图像数据处理方法中,可以以像素图像信号为单位对图像帧数据进行处理与传输,并对应提出了一种新的时序控制信号(行同步标识信号),以该行同步标识信号为主导的时序规则,替代了行同步信号的作用,可以使图像像素信号在显示系统中正常显示。
在另一种可选地实施方式中,所述步骤S103可以包括以下子步骤:
S1031B,检测提取的像素图像信号是否达到帧像素预设数量,所述帧像素预设数量是根据所述图像帧数据的分辨率确定的。
S1032B,在像素计数未达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,生成无效的场同步标识信号。
S1033B,在像素计数达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,使能场同步标识信号为有效,得到有效的场同步标识信号。
本发明实施例中,帧像素预设数量是根据一帧图像帧包含的像素数量确定的,例如当前图像帧的分辨率为1080p,则可以确定一帧图像帧数据包括1080行像素数据,一行像素数据包括1920个像素,则一帧图像帧包含的像素数量为1080×1920个,则帧像素预设数量为2073600。
本发明实施例中,在对提取的像素图像信号进行计数的过程中,还可以检测提取的像素图像信号是否达到帧像素预设数量,也就是提取的像素图像信号是否达到一帧图像帧所包含的所有像素。
本发明实施例中,在像素计数未达到所述帧像素预设数量的情况下,表明还未提取完成一帧像素数据包括的像素数量,可以根据像素时钟信号的周期,生成无效的场同步标识信号,并在发送像素图像信号和行同步标识(有效或无效)的同时发送该无效的场同步标识信号,以指示显示屏还未完成一帧像素的扫描,无需还原显示屏扫描起点。
本发明实施例中,在像素计数达到所述帧像素预设数量的情况下,表明提取完成一帧像素数据包括的像素数量,可以根据像素时钟信号的周期,生成有效的场同步标识信号,并在发送像素图像信号和行同步标识(有效)的同时发送该无效的场同步标识信号,以指示显示屏已经完成一帧像素的扫描,需要显示屏还原扫描起点。
具体的,可以理解,在场同步标识有效的情况下,行同步标识一定也有效,示例地,仍然以上述例子进行解释,以提取出的第一个像素图像信号开始计数为0,行像素预设数量为1920的倍数,帧像素预设数量为1920×1080,在提取出的像素图像信号计数已经达到1920×1080个的情况下,使能行同步标识信号有效,以及使能场同步标识信号有效。
本发明实施例中,场同步标识信号的信号宽度可以为一个像素时钟信号的周期。
本发明实施例中,上述步骤S1031A~S1033A和S1031B~S1033B可以单独执行,也可以结合执行,在结合执行的过程中,可以先执行S1031A~S1033A,也可以先执行S1031B~S1033B。
本发明实施例中,基于上述步骤S103~S104中提到的行同步标识信号和场同步标识信号实现的时序控制策略,可以在图像帧数据以像素图像信号为单位对进行处理与传输的过程中,基于该时序控制策略,实现图像像素信号在显示系统中的正常显示。
以下结合图2和图3对本发明实施例中的时序控制策略进行解释,其中,图2是本发明的一种图像数据处理方法实施例中像素计数达到行像素预设数量且未达到帧像素预设数量的情况下的时序控制示意图的情况下的时序控制示意图;图3是本发明的一种图像数据处理方法实施例中像素计数达到帧像素预设数量的情况下的时序控制示意图。
如图2所示,本发明实施例中,在所述像素计数未达到所述行像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的低电平表征的无效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。在像素计数达到行像素预设数量且未达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
如图3所示,本发明实施例中,在像素计数达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、像素图像信号。
具体的,所发送的像素图像信号、有效的行同步标识信号和所述无效的场同步标识信号中,所述有效的行同步标识信号和所述无效的场同步标识信号表征当前所发送的像素图像信号为下一行的像素图像信号。对于接收端而言,此时可以说明是一行像素扫描完成,可以更新扫描点位到下一行的扫描点位起点。
本发明实施例中,可以将场同步标识信号设置为VEN信号,将行同步标识信号设置为HEN信号,对于接收端而言,可以在VEN信号使能有效后判断HEN信号,2个信号以VEN信号为基准。对于发送端而言,可以判断当前是否是下一帧的第一个像素。如果是,VEN信号使能有效(使能有效标记为高电平1,初始状态为低电平0),VEN信号使能有效,HEN信号必然有效;如果不是,VEN信号使能保持无效低电平状态0,再判断当前像素是否是下一行的第一个像素点。如果是,HEN信号使能有效(使能有效标记为高电平1,初始状态为低电平0);如果不是,HEN使能依旧保持低电平0。
本发明实施例中,也可以在HEN信号使能有效后判断VEN信号,2个信号以HEN信号为基准,对于发送端而言,根据帧分辨率统计达到一行后HEN信号使能有效(使能有效标记为高电平1,初始状态为低电平0)。在HEN使能有效时,根据统计信息判断当前HEN信号使能有效所对应的行是否是当前一帧的最后一行。如果是,VEN使能有效(使能有效标记为高电平1,初始状态为低电平0);如果不是,VEN使能依旧保持低电平0。
本发明实施例中,显示屏可以按照“弓”型扫描更新下一行扫描点位起点,即下一行扫描起点和当前行扫描终点垂直对应,在第一行扫描完成后,可以直接将扫描点位垂直更新到下一行扫描点位的尾端,逆序完成第二行的像素扫描,扫描完成后,可以直接将扫描点位垂直更新到下一行扫描点位的首端,依次类推,本发明实施例中,显示屏可以按照“弓”型扫描提高显示屏扫描点位更新速度。
相应的,为了保持像素图像信号按照正常时序进行显示,在步骤S101中,可以在缓存的图像帧数据中的像素数据量达到一行图像帧数据包括的像素数据量之后,将其转换为像素流,并对像素流进行计数,以第一行像素流计数为1,后续依次类推,在结合像素时钟生成像素图像信号的过程中,如果当前像素流为奇数行,则按照按照像素时钟基于像素流顺序生成多个像素图像信号,如果当前像素流为偶数行,则按照按照像素时钟基于像素流逆序生成多个像素图像信号。
具体的,所发送的像素图像信号、有效的行同步标识信号和所述有效的场同步标识信号中,所述有效的行同步标识信号和所述有效的场同步标识信号表征当前所发送的像素图像信号为下一帧的像素图像信号。对于接收端而言,此时可以说明是一帧扫描完成,可以更新扫描点位到显示屏扫描点位起点。
本发明实施例中,在显示屏按照“弓”型扫描更新下一行扫描点位起点的情况下,在一帧扫描完成后,可以直接将扫描点位垂直更新到显示屏扫描点位起点,从而进一步提高显示屏扫描点位更新速度。
如图2和图3所示,其中,HEN信号为行同步标识信号,代表当前像素图像信号是否是一行的开始,其信号宽度为1个时钟信号周期。
VEN信号为标志位场同步标识信号,代表当前像素图像信号是否是一帧的开始,其信号宽度为1个时钟信号周期。
如图2所示,本发明实施例中,在像素计数未达到帧像素预设数量的情况下,VEN信号无效,同时,在像素计数未达到所述行像素预设数量的情况下,HEN信号也无效,直接发送一个像素视频信号。本发明实施例中,在像素计数未达到行像素预设数量的情况下,表示当前没发生图像行数据的切换,每发送完一个像素图像信号,即可立即发送下一个像素图像信号。在像素计数达到行像素预设数量的情况下,HEN信号使能有效,在有效的HEN信号之后,有效的像素图像信号出现,一行像素图像信号后,HEN信号使能再次有效。
如图3所示,本发明实施例中,在像素计数达到所述帧像素预设数量的情况下,像素计数也达到行像素预设数量,此时HEN信号使能有效,VEN信号也使能有效,在有效的HEN信号和有效的VEN之后,有效的像素图像信号出现。
传统的行场时序控制策略描述如下:
一帧数据的传输过程:VSYNC信号有效时,代表着一帧数据的开始,信号宽度是VSPW(垂直同步信号的脉宽,单位为1行的时间)+1个垂直扫描信号周期,接着再经过VBPD+1个水平扫描信号周期后,有效数据才开始出现,随即发出LINEVAL+1行有效数据,最后是VFPD+1个无效行,至此结束一帧的数据传输。
一行数据的传输过程:HSYNC信号有效时,表示一行数据的开始,信号宽度为HSPW(水平同步信号的脉宽,单位为1PCLK的时间)+1个时钟信号周期,还要经过HBPD+1个时钟信号周期,有效的数据才出现,随后发出HOZVAL+1个像素的有效数据,最后是HFPD+1个无效的像素,至此结束一行的数据传输。
可见,本发明实施例中提出的图像数据处理方法中的时序控制策略可以减少像素图像信号中无用的时序,加快像素显示。
本发明实施例中,采用MTP技术(一种将内存中的图像数据转为图片数据流,流式传输到显示器显示的技术)将影响像素流式传输的各个阶段的延时因素综合降到最低。具体为:降低传输和处理的数据单位的大小,以减少一个单位到达的等待时间,进而减少了图像帧数据格式转化所占用时间,降低送帧传输延时。
需要说明的是,对于方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明实施例并不受所描述的动作顺序的限制,因为依据本发明实施例,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明实施例所必须的。
参照图4,示出了本发明的一种图像数据处理装置实施例的结构框图,所述装置包括:
提取模块401,用于从缓存的图像帧数据中,提取像素图像信号;
第一发送模块402,用于每得到一个像素图像信号,发送所述像素图像信号;
时序控制模块403,用于对提取的像素图像信号进行计数,根据像素计数生成与当前像素图像信号对应的时序控制信号,所述时序控制信号包括:场同步标识信号、行同步标识信号,所述场同步标识信号用于确定所述像素图像信号所属的图像帧,所述行同步标识信号用于确定所述像素图像信号在图像帧中的所属的像素行;
第二发送模块404,用于在发送像素图像信号的同时发送对应的时序控制信号。
可选的,所述时序控制模块403,用于:
检测像素计数是否达到行像素预设数量,所述行像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述行像素预设数量的情况下,根据像素时钟信号的周期,生成无效的行同步标识信号;
在像素计数达到所述行像素预设数量的情况下,根据像素时钟信号的周期,使能行同步标识信号为有效,得到有效的行同步标识信号。
可选地,所述时序控制模块,用于:
检测提取的像素图像信号是否达到帧像素预设数量,所述帧像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,生成无效的场同步标识信号;
在像素计数达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,使能场同步标识信号为有效,得到有效的场同步标识信号。
可选地,在所述像素计数未达到所述行像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的低电平表征的无效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
可选地,在像素计数达到行像素预设数量且未达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
可选地,在像素计数达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、像素图像信号。
可选地,所发送的像素图像信号、有效的行同步标识信号和所述无效的场同步标识信号中,所述有效的行同步标识信号和所述无效的场同步标识信号表征当前所发送的像素图像信号为下一行的像素图像信号。
可选地,所发送的像素图像信号、有效的行同步标识信号和所述有效的场同步标识信号中,所述有效的行同步标识信号和所述有效的场同步标识信号表征当前所发送的像素图像信号为下一帧的像素图像信号。
基于同一发明构思,第三方面,本发明实施例公开了一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如本发明上述任一实施例所述的图像数据处理方法中的步骤。
基于同一发明构思,第四方面,本发明实施例公开了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现如本发明上述任一实施例所述的图像数据处理方法中的步骤。
对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程图像数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程图像数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程图像数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程图像数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明所提供的一种图像数据处理方法、装置、电子设备及可读存储介质,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种图像数据处理方法,其特征在于,所述方法包括:
从缓存的图像帧数据中,提取像素图像信号;
每得到一个像素图像信号,发送所述像素图像信号;
对提取的像素图像信号进行计数,根据像素计数生成与当前像素图像信号对应的时序控制信号,所述时序控制信号包括:场同步标识信号、行同步标识信号,所述场同步标识信号用于确定所述像素图像信号所属的图像帧,所述行同步标识信号用于确定所述像素图像信号在图像帧中的所属的像素行;
在发送像素图像信号的同时发送对应的时序控制信号。
2.根据权利要求1所述的图像数据处理方法,其特征在于,根据像素计数生成与当前像素图像信号对应的时序控制信号,包括:
检测像素计数是否达到行像素预设数量,所述行像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述行像素预设数量的情况下,根据像素时钟信号的周期,生成无效的行同步标识信号;
在像素计数达到所述行像素预设数量的情况下,根据像素时钟信号的周期,使能行同步标识信号为有效,得到有效的行同步标识信号。
3.根据权利要求2所述的图像数据处理方法,其特征在于,根据像素计数生成与当前像素图像信号对应的时序控制信号,包括:
检测提取的像素图像信号是否达到帧像素预设数量,所述帧像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,生成无效的场同步标识信号;
在像素计数达到所述帧像素预设数量的情况下,根据像素时钟信号的周期,使能场同步标识信号为有效,得到有效的场同步标识信号。
4.根据权利要求3所述的图像数据处理方法,其特征在于,在所述像素计数未达到所述行像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的低电平表征的无效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
5.根据权利要求3所述的图像数据处理方法,其特征在于,在像素计数达到行像素预设数量且未达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的低电平表征的无效的场同步标识信号、像素图像信号。
6.根据权利要求3所述的图像数据处理方法,其特征在于,在像素计数达到所述帧像素预设数量的情况下,所发送的像素图像信号、行同步标识信号和场同步标识信号中,信号高低电平的变化依次为:通过宽度为像素时钟信号的一个周期的高电平表征的有效的行同步标识信号、通过宽度为像素时钟信号的一个周期的高电平表征的有效的场同步标识信号、像素图像信号。
7.一种图像数据处理装置,其特征在于,所述装置包括:
提取模块,用于从缓存的图像帧数据中,提取像素图像信号;
第一发送模块,用于每得到一个像素图像信号,发送所述像素图像信号;
时序控制模块,用于对提取的像素图像信号进行计数,根据像素计数生成与当前像素图像信号对应的时序控制信号,所述时序控制信号包括:场同步标识信号、行同步标识信号,所述场同步标识信号用于确定所述像素图像信号所属的图像帧,所述行同步标识信号用于确定所述像素图像信号在图像帧中的所属的像素行;
第二发送模块,用于在发送像素图像信号的同时发送对应的时序控制信号。
8.根据权利要求7所述的图像数据处理装置,其特征在于,所述时序控制模块,用于:
对提取的像素图像信号进行计数,检测像素计数是否达到行像素预设数量,所述行像素预设数量是根据所述图像帧数据的分辨率确定的;
在像素计数未达到所述行像素预设数量的情况下,根据像素时钟信号的周期,生成无效的行同步标识信号;
在像素计数达到所述行像素预设数量的情况下,根据像素时钟信号的周期,使能行同步标识信号为有效,得到有效的行同步标识信号。
9.一种电子设备,其特征在于,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至6任一项所述的图像数据处理方法的步骤。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至6任一项所述的图像数据处理方法的步骤。
CN202311255555.6A 2023-09-26 2023-09-26 图像数据处理方法、装置、电子设备及可读存储介质 Pending CN117424989A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311255555.6A CN117424989A (zh) 2023-09-26 2023-09-26 图像数据处理方法、装置、电子设备及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311255555.6A CN117424989A (zh) 2023-09-26 2023-09-26 图像数据处理方法、装置、电子设备及可读存储介质

Publications (1)

Publication Number Publication Date
CN117424989A true CN117424989A (zh) 2024-01-19

Family

ID=89529192

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311255555.6A Pending CN117424989A (zh) 2023-09-26 2023-09-26 图像数据处理方法、装置、电子设备及可读存储介质

Country Status (1)

Country Link
CN (1) CN117424989A (zh)

Similar Documents

Publication Publication Date Title
CN101083741B (zh) 图像显示设备和方法、信号处理设备
JP3428922B2 (ja) 画像表示制御方法及び装置
CN111752520A (zh) 图像显示方法、装置、电子设备和计算机可读存储介质
US8797308B2 (en) Method of driving display apparatus and driving circuit for display apparatus using the same
CN1822657A (zh) 于交错扫描式显示装置上显示帧速率转换的视频的方法及装置
CN110570793B (zh) 一种适配不同类型显示屏的测试方法、装置及终端设备
CN117424989A (zh) 图像数据处理方法、装置、电子设备及可读存储介质
JP2015096920A (ja) 画像処理装置および画像処理システムの制御方法
CN117424990A (zh) 数据传输方法、装置、电子设备及可读存储介质
EP1705558A2 (en) Method and apparatus for capturing full-screen frames
JP4328276B2 (ja) インターレーススキャン方式ビデオ信号補償方法及び装置
CN117255164A (zh) 数据处理方法、装置、电子设备及可读存储介质
JP3872295B2 (ja) データ表示方法、記録媒体、及びプロセッサ・ベース・システム
EP0921495B1 (en) Picture size conversion method and device thereof
US20080002065A1 (en) Image processing circuit, image processing system and method therefor
US6989870B2 (en) Video signal processing apparatus and method capable of converting an interlace video signal into a non-interlace video signal
JP6553340B2 (ja) 表示装置、表示パネルのドライバ及び画像データ信号の伝送方法
CN117593985A (zh) 数据处理方法、系统、显示控制器、显示器及显示驱动
CN113141481B (zh) 视频时序转换方法和装置、计算机可读介质
US6339452B1 (en) Image display device and image displaying method
JP6261696B2 (ja) 画像処理装置、およびその制御方法
JP2006121472A (ja) Osd用データ転送システム
CN100580765C (zh) 一种图像点阵显示格式变换的方法
CN1386013A (zh) 具有随机行存取的成像器的长宽比转换
CN117499680A (zh) 视频流压缩同步控制电路、方法及设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication