CN117063629A - 显示基板及其制备方法、显示装置 - Google Patents
显示基板及其制备方法、显示装置 Download PDFInfo
- Publication number
- CN117063629A CN117063629A CN202280000380.1A CN202280000380A CN117063629A CN 117063629 A CN117063629 A CN 117063629A CN 202280000380 A CN202280000380 A CN 202280000380A CN 117063629 A CN117063629 A CN 117063629A
- Authority
- CN
- China
- Prior art keywords
- layer
- substrate
- electrode
- display
- structure layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 204
- 238000002360 preparation method Methods 0.000 title claims description 22
- 238000004806 packaging method and process Methods 0.000 claims abstract description 5
- 238000000034 method Methods 0.000 claims description 38
- 239000002131 composite material Substances 0.000 claims description 20
- 238000004519 manufacturing process Methods 0.000 claims description 12
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 9
- 229910052721 tungsten Inorganic materials 0.000 claims description 9
- 239000010937 tungsten Substances 0.000 claims description 9
- 239000000463 material Substances 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 473
- 239000010408 film Substances 0.000 description 47
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 37
- 229910052710 silicon Inorganic materials 0.000 description 37
- 239000010703 silicon Substances 0.000 description 37
- 230000008569 process Effects 0.000 description 33
- 238000000059 patterning Methods 0.000 description 28
- 229910010272 inorganic material Inorganic materials 0.000 description 13
- 239000011147 inorganic material Substances 0.000 description 13
- 229910052751 metal Inorganic materials 0.000 description 10
- 239000002184 metal Substances 0.000 description 10
- 229920002120 photoresistant polymer Polymers 0.000 description 10
- 239000004020 conductor Substances 0.000 description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 6
- 229920005591 polysilicon Polymers 0.000 description 6
- 239000010409 thin film Substances 0.000 description 6
- 239000003990 capacitor Substances 0.000 description 5
- 238000005538 encapsulation Methods 0.000 description 5
- 238000003860 storage Methods 0.000 description 5
- 239000000470 constituent Substances 0.000 description 4
- 238000000151 deposition Methods 0.000 description 4
- 239000011248 coating agent Substances 0.000 description 3
- 238000000576 coating method Methods 0.000 description 3
- 230000000295 complement effect Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 238000009413 insulation Methods 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- 150000004706 metal oxides Chemical class 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 230000003190 augmentative effect Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000002346 layers by function Substances 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000004026 adhesive bonding Methods 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
一种显示基板,显示基板包括显示区(100)和位于显示区(100)一侧的绑定区(300);显示基板包括衬底(10)和设于衬底(10)上的电路结构层(20);显示区(100)的电路结构层(20)内设有像素驱动电路,像素驱动电路包括多个晶体管(210),显示区(100)还包括依次叠设于电路结构层(20)的远离衬底(10)一侧的发光结构层(30)和封装结构层(40),发光结构层(30)包括与像素驱动电路连接的发光器件(301);绑定区(300)的电路结构层(20)内设有焊盘(310),焊盘(310)配置为与外部的电路板绑定连接,焊盘(310)的表面与焊盘(310)周围的电路结构层(20)的背离衬底(10)的表面平齐设置。
Description
本公开实施例涉及但不限于显示技术领域,具体涉及一种显示基板及其制备方法、显示装置。
微型有机发光二极管(Micro Organic Light-Emitting Diode,简称Micro-OLED)是近年来发展起来的微型显示器,硅基OLED是其中一种。硅基OLED不仅可以实现像素的有源寻址,并且可以实现在硅基衬底上制备像素驱动电路、时序控制(TCON)电路和过电流保护(OCP)电路等,有利于减小系统体积,实现轻量化。硅基OLED采用成熟的互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,简称CMOS)集成电路工艺制备,具有体积小、高分辨率(Pixels Per Inch,简称PPI)、高刷新率等优点,广泛应用在虚拟现实(Virtual Reality,简称VR)、增强现实(Augmented Reality,简称AR)等近眼显示领域中。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本公开实施例提供一种显示基板,所述显示基板包括显示区和位于所述显示区一侧的绑定区;所述显示基板包括衬底和设于所述衬底上的电路结构层;所述显示区的电路结构层内设有像素驱动电路,所述像素驱动电路包括多个晶体管,所述显示区还包括依次叠设于电路结构层的远离所述衬底一侧的发光结构层和封装结构层,所述发光结构层包括与所述像素驱动电路连接的发光器件;所述绑定区的电路结构层内设有焊盘,所述焊盘配置为与外部的电路板绑定连接,所述焊盘的表面与所述焊盘周围的电路结构层的背离所述衬底的表面平齐设置。
本公开实施例还提供一种显示装置,包括所述的显示基板。
本公开实施例还提供一种显示基板的制备方法,所述显示基板包括显示区和位于所述显示区一侧的绑定区;所述制备方法包括:
在衬底上形成电路结构层;所述显示区的电路结构层内设有像素驱动电路,所述像素驱动电路包括多个晶体管,所述绑定区的电路结构层包括绑定电极,以及设于所述绑定电极的远离所述衬底一侧的复合绝缘层,所述复合绝缘层设有暴露出所述绑定电极的远离所述衬底的表面的凹槽;
在所述凹槽内形成填充层,所述填充层的表面与所述凹槽周围的复合绝缘层的背离所述衬底的表面平齐设置;所述绑定电极和所述填充层组成焊盘,所述焊盘配置为与外部的电路板绑定连接;
在所述显示区的电路结构层上形成发光结构层;所述发光结构层包括与所述像素驱动电路连接的发光器件。
本公开实施例还提供另一种显示基板的制备方法,所述显示基板包括显示区和位于所述显示区一侧的绑定区;所述制备方法包括:
在衬底上形成电路结构层;所述显示区的电路结构层内设有像素驱动电路,所述像素驱动电路包括多个晶体管,所述绑定区的电路结构层内设有焊盘,所述焊盘配置为与外部的电路板绑定连接,所述焊盘的表面与所述焊盘周围的电路结构层的背离所述衬底的表面平齐设置。
在阅读并理解了附图和详细描述后,可以明白其他方面。
附图用来提供对本公开技术方案的进一步理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。附图中部件的形状和大小不反映真实比例,目的只是示意说明本公开内容。
图1为一些示例性实施例的显示基板的平面结构示意图;
图2为一些技术中图1的显示基板的A-A剖面结构示意图;
图3为在一些示例性实施例中图1的显示基板的A-A剖面结构示意图;
图4为在另一些示例性实施例中图1的显示基板的A-A剖面结构示意图;
图5为在又一些示例性实施例中图1的显示基板的A-A剖面结构示意图;
图6a为在一些示例性实施例的显示基板的制备方法中形成第三绝缘层后的结构示意图;
图6b为在一些示例性实施例的显示基板的制备方法中形成第一导电柱后的结构示意图;
图6c为在一些示例性实施例的显示基板的制备方法中形成第四绝缘层后的结构示意图;
图6d为在一些示例性实施例的显示基板的制备方法中形成第二导电柱后的结构示意图;
图6e为在一些示例性实施例的显示基板的制备方法中形成第五绝缘层后的结构示意图;
图7a为在另一些示例性实施例的显示基板的制备方法中形成电路结构层后的结构示意图;
图7b为在另一些示例性实施例的显示基板的制备方法中形成填充层后的结构示意图。
本领域的普通技术人员应当理解,可以对本公开实施例的技术方案进行修改或者等同替换,而不脱离本公开实施例技术方案的精神和范围,均应涵盖在本公开的权利要求范围当中。
如图1所示,图1为一些示例性实施例的显示基板的平面结构示意图,显示基板包括显示区100和位于显示区100周边的非显示区200,非显示区200包括位于显示区100一侧的绑定区300。显示区100设置有规则排布的多个子像素,以进行图像显示,每个子像素包括像素驱动电路和与像素驱动电路连接的发光器件,非显示区200设置有用于控制子像素发光的控制电路,绑定区300设置有用于与外部电路板绑定连接的焊盘310。图1的示例中,显示区100为矩形,在其他实施方式中,显示区100可以为圆形或者其他形状,对此不做限定。
如图2所示,图2为一些技术中图1的显示基板的A-A剖面结构示意图,示例性地,显示基板可以为硅基OLED显示基板,在垂直于显示基板的平面内,显示基板的显示区100和绑定区300均包括硅基衬底10和设于硅基衬底10上的电路结构层20;显示区100的电路结构层20内设有多个像素驱动电路,每个像素驱动电路包括多个晶体管210和存储电容,显示区100还包括依次叠设于电路结构层20的远离硅基衬底10一侧的发光结构层30和封装结构层40,发光结构层30包括多个发光器件301,每个发光器件301与对应的一个像素驱动电路连接,所述发光器件301可以包括沿远离硅基衬底10方向依次叠设的第一电极31、发光功能层33和第二电极层34。绑定区300的电路结构层20内设有焊盘310,焊盘310表面低于焊盘310周围的电路结构层20的背离硅基衬底10的表面设置,即焊盘310所在位置呈凹坑状,这样,在制备显示基板的第一电极31过程(包括成膜、涂胶、曝光、显影和刻蚀等工序)中,其中在显影过程中,焊盘310所在位置的凹坑内会有光阻残留物,光阻残留物在硅基衬底(可称为晶片,wafer)10旋转时会甩到硅基衬底10上制备的膜层表面上,光阻残留物通常不导电,如果光阻残留物甩到金属与金属搭接位置则会影响搭接位置的导电性能,最终会影响一些子像素的发光亮度,进而会导致显示基板在显示画面时产生斜纹mura(亮度不均)问题,造成产品良率降低。
如图3所示,图3为在一些示例性实施例中图1的显示基板的A-A剖面结构示意图,图3的示例中示意了三个子像素,所述显示基板包括显示区100和位于所述显示区100一侧的绑定区300;所述显示基板包括衬底10和设于所述衬底10上的电路结构层20;所述显示区100的电路结构层20内设有像素驱动电路,所述像素驱动电路包括多个晶体管210,所述显示区100还包括依次叠设于电路结构层20的远离所述衬底10一侧的发光结构层30和封装结构层40,所述发光结构层30包括与所述像素驱动电路连接的发光器件301;所述绑定区300的电路结构层20内设有焊盘310,所述焊盘310配置为与外部的电路板绑定连接,所述焊盘310的表面与所述焊盘310周围的电路结构层20的背离所述衬底10的表面平齐设置。
本公开实施例的显示基板,将焊盘310的表面与焊盘310周围的电路结 构层20的背离衬底10的表面平齐设置,如此,焊盘310所在位置没有形成凹坑,这样在制备显示基板的发光器件301的第一电极过程中,其中在显影过程中,不会在焊盘310所在位置有光阻残留物存在,从而可以避免由于焊盘310凹坑内的光阻残留物导致的显示基板在显示画面时产生的斜纹mura问题,提高产品良率。
本文中,所述焊盘的表面与所述焊盘周围的电路结构层的背离所述衬底的表面平齐设置,其中的“平齐”是指焊盘的表面与焊盘周围的电路结构层的背离衬底的表面的高度差允许在一定误差范围内,该误差范围可以是,以所述衬底的表面为基准面,焊盘的表面高度与焊盘周围的电路结构层的背离衬底的表面高度的比值范围为95%至110%。
在一些示例性实施例中,如图3所示,所述显示基板可以是硅基OLED显示基板,所述显示基板的衬底10为硅基衬底。在其他实施方式中,所述显示基板可以是其他类型的显示基板,所述显示基板的衬底10可以为玻璃衬底或柔性衬底等。
在一些示例性实施例中,如图3所示,所述显示区100的电路结构层20内设有像素驱动电路,还设有一些信号线,比如,扫描信号线、数据信号线、电源线(VDD)等。所述像素驱动电路包括多个晶体管(T)210和存储电容(C),所述像素驱动电路可以采用CMOS(互补金属氧化物半导体)集成电路工艺制备。所述像素驱动电路可以是3T1C、5T1C或7T1C等电路结构,本公开对此不做限定。
在一些示例性实施例中,如图3所示,所述发光结构层30可以包括第一电极层、像素界定层32、发光功能层33和第二电极层34。所述第一电极层包括设置在所述电路结构层20上的多个第一电极31,每个第一电极31与一个所述像素驱动电路连接,所述像素界定层32设于所述多个第一电极31的远离所述衬底10一侧并设有多个像素开口,每个像素开口将对应的一个第一电极31的远离所述衬底10的表面暴露出,所述发光功能层33和所述第二电极层34依次叠设于所述多个第一电极31和所述像素界定层32的远离所述衬底10一侧,每个所述第一电极31、所述发光功能层33和所述第二电极层34依次叠设并形成一个发光器件301。示例性地,所述发光器件301可以是 OLED器件,每个发光器件301可以为串联式发光器件,并可以设置为发射白光。
在一些示例性实施例中,所述封装结构层可以包括叠设的多个无机材料层,比如可以包括沿远离所述衬底方向依次叠设的第一无机材料层和第二无机材料层。第一无机材料层和第二无机材料层的材料可以包括氮化硅、氧化硅和氮氧化硅中的任一种或多种。在其他实施方式中,所述封装结构层还可以包括设于第一无机材料层和第二无机材料层之间的有机材料层。
在一些示例性实施例中,所述显示基板还可以包括设于所述封装结构层的远离所述衬底一侧的彩色滤光层。所述彩色滤光层包括多个可以透射设定颜色光的滤光单元,比如,包括透射红光的红色滤光单元、透射绿光的绿色滤光单元和透射蓝光的蓝色滤光单元。每个发光器件发射的白光透过对应的一个滤光单元后出射相应颜色的光。
在一些示例性实施例中,如图3所示,所述绑定区300的电路结构层20包括绑定电极311,以及设于所述绑定电极311的远离所述衬底10一侧的复合绝缘层,所述复合绝缘层设有暴露出所述绑定电极311的远离所述衬底10的表面的凹槽,所述凹槽内设有填充层314,所述填充层314的表面与所述凹槽周围的复合绝缘层的背离所述衬底10的表面平齐设置;所述焊盘310包括所述绑定电极311和所述填充层314,所述焊盘310的表面为所述填充层314的表面。
在一些示例性实施例中,如图3所示,所述显示区100的电路结构层20包括沿远离所述衬底10方向依次设置的多个导电层;所述绑定电极311与所述多个导电层中的一个同层设置,所述填充层314不与所述多个导电层中的膜层同层设置。本实施例中,可以在形成显示区100的电路结构层20,以及绑定区300的绑定电极311和位于绑定电极311的远离衬底10一侧的复合绝缘层后,且在制备所述第一电极31之前,向复合绝缘层的所述凹槽内填充导电材料并将所述凹槽填平,所述凹槽内填充的导电材料即为填充层314。
在本文描述中,“A和B同层设置”是指,A和B通过同一次图案化工艺同时形成。
在一些示例性实施例中,所述显示区的电路结构层包括沿远离所述衬底 方向依次设置的多个导电层;所述焊盘包括绑定电极和设于所述绑定电极的远离所述衬底一侧的至少一个连接层,靠近所述绑定电极的一个所述连接层与所述绑定电极之间,以及相邻两个所述连接层之间均通过导电柱连接;所述绑定电极和任一个所述连接层均与所述多个导电层中的膜层同层设置。
本实施例的一个示例中,如图4所示,图4为在另一些示例性实施例中图1的显示基板的A-A剖面结构示意图,图4示意了三个子像素(分别为P1、P2和P3),每个子像素包括像素驱动电路和与所述像素驱动电路连接的发光器件301,所述像素驱动电路包括多个晶体管210和存储电容,图4的每个子像素中示意了一个晶体管210。示例性地,所述显示区100的电路结构层20可以包括沿远离所述衬底10方向依次设置的第一绝缘层21、第一导电层201、第二绝缘层22、第二导电层202、第三绝缘层23、第三导电层203、第四绝缘层24、第四导电层204和第五绝缘层25;第一导电层201可以包括每个子像素的晶体管210的栅电极2011,以及一些信号线(比如扫描信号线),第二导电层202可以包括每个子像素的晶体管210的源电极2021和漏电极2022,以及数据信号线等,第三导电层203可以包括电源线(VDD)等,第四导电层204可以包括一些其他信号线,以及与其他导电层连接的连接电极等。示例性地,所述焊盘310包括可以绑定电极311和设于所述绑定电极311的远离所述衬底10一侧的第一连接层3121和第二连接层3122,所述第一连接层3121与所述绑定电极311之间通过第一导电柱3131连接,第一连接层3121和第二连接层3122之间通过第二导电柱3132连接;所述第二连接层3122的表面为所述焊盘310的表面并与所述焊盘310周围的电路结构层20的背离所述衬底10的表面平齐设置。所述绑定电极311可以与所述第二导电层202同层设置,所述第一连接层3121可以与所述第三导电层203同层设置,所述第二连接层3122可以与所述第四导电层204同层设置。示例性地,所述绑定区300的电路结构层20可以包括依次叠设于衬底10上的第一绝缘层21和第二绝缘层22、设于第二绝缘层22上的绑定电极311、覆盖绑定电极311的第三绝缘层23、设于第三绝缘层23上的第一连接层3121、覆盖第一连接层3121的第四绝缘层24,以及设于第四绝缘层24上的第二连接层3122和第五绝缘层25;其中,第二连接层3122的表面与第五绝缘层25的背离所述衬底10的表面平齐设置,所述第三绝缘层23设有第三过孔,所 述第一连接层3121与所述绑定电极311之间通过设于所述第三过孔内的第一导电柱3131连接,所述第四绝缘层24设有第四过孔,第一连接层3121和第二连接层3122之间通过设于所述第四过孔内的第二导电柱3132连接,第一导电柱3131和第二导电柱3132的材料可以均包括钨。本示例中,绑定区300的绝缘层的层数和显示区100的绝缘层的层数相同,均为五层。绑定区300的第五绝缘层25的厚度小于显示区100的第五绝缘层25的厚度。
图4的示例中,所述显示区100的电路结构层20设有四个导电层,所述焊盘310的设于绑定电极311的远离衬底10一侧的连接层包括第一连接层3121和第二连接层3122两个膜层。在其他实施方式中,所述显示区的电路结构层可以设有三个、五个或五个以上的导电层,导电层的膜层个数可以根据像素驱动电路的结构以及信号线的布线方式进行设置,所述焊盘中所述连接层的膜层个数可以是一个、三个或三个以上。本公开对所述显示区的电路结构层的导电层的膜层个数,以及所述焊盘中所述连接层的膜层个数不做限定。
本实施例的另一个示例中,如图5所示,图5为在又一些示例性实施例中图1的显示基板的A-A剖面结构示意图,图5示意了三个子像素,每个子像素包括像素驱动电路和与所述像素驱动电路连接的发光器件301,所述像素驱动电路包括多个晶体管210和存储电容,图5的每个子像素中示意了一个晶体管210。示例性地,所述显示区100的电路结构层20可以包括沿远离所述衬底10方向依次设置的第一绝缘层21、第一导电层201、第二绝缘层22、第二导电层202、第三绝缘层23、第三导电层203、第四绝缘层24、第四导电层204、第五绝缘层25、第五导电层205和第六绝缘层26;第一导电层201可以包括每个子像素的晶体管210的栅电极2011,第二导电层202可以包括每个子像素的晶体管210的源电极2021和漏电极2022,以及一些信号线(比如扫描信号线),第三导电层203可以包括数据信号线等,第四导电层204可以包括电源线(VDD)等,第五导电层205可以包括与其他导电层连接的连接电极等。示例性地,所述焊盘310可以包括绑定电极311和设于所述绑定电极311的远离所述衬底10一侧的连接层312,所述连接层312与所述绑定电极311之间通过导电柱313连接;所述连接层312的表面为所 述焊盘310的表面并与所述焊盘310周围的电路结构层20的背离所述衬底10的表面平齐设置。所述绑定电极311可以与所述第二导电层202同层设置,所述连接层312可以与所述第三导电层203同层设置。示例性地,所述绑定区300的电路结构层20可以包括依次叠设于衬底10上的第一绝缘层21和第二绝缘层22、设于第二绝缘层22上的绑定电极311、覆盖绑定电极311的第三绝缘层23,以及设于第三绝缘层23上的连接层312和第四绝缘层24;其中,连接层312的表面与第四绝缘层24的背离所述衬底10的表面平齐设置,所述第三绝缘层23设有第三过孔,所述连接层312与所述绑定电极311之间通过设于所述第三过孔内的导电柱313连接,导电柱313的材料可以包括钨。本示例中,显示区100的绝缘层的层数为六层,绑定区300的绝缘层的层数为四层,绑定区300的绝缘层的层数小于显示区100的绝缘层的层数。绑定区300的第四绝缘层24的厚度小于显示区100的第四绝缘层24的厚度。
图5的示例中,所述显示区100的电路结构层20设有五个导电层,所述焊盘310的设于绑定电极311的远离衬底10一侧的连接层的膜层个数为一个。在其他实施方式中,所述显示区的电路结构层可以设有三个、四个或五个以上的导电层,导电层的膜层个数可以根据像素驱动电路的结构以及信号线的布线方式进行设置,所述焊盘中所述连接层的膜层个数可以是二个、三个或三个以上。本公开对所述显示区的电路结构层的导电层的膜层个数,以及所述焊盘中所述连接层的膜层个数不做限定。
本实施例的一个示例中,如图4、图5所示,所述多个导电层包括沿远离所述衬底10方向依次设置的第一导电层201和第二导电层202,以及设置在所述第二导电层202的远离所述衬底10一侧的至少一个导电层;所述第一导电层201可以包括所述晶体管210的栅电极2011,所述第二导电层202可以包括所述晶体管210的源电极2021和漏电极2022;所述绑定电极311可以与所述第二导电层202同层设置。在其他实施方式中,可以根据所述显示区100的电路结构层20内像素驱动电路的结构以及信号线的布线方式,将所述绑定电极311与其他导电层同层设置。
在一些示例性实施例中,所述绑定区的电路结构层的绝缘层的层数可以小于或等于所述显示区的电路结构层的绝缘层的层数。示例性地,在图4的 示例中,绑定区300的电路结构层20的绝缘层的层数和显示区100的电路结构层20的绝缘层的层数相同,均为五层。在图5的示例中,显示区100的电路结构层20的绝缘层的层数为六层,绑定区300的电路结构层20的绝缘层的层数为四层,绑定区300的电路结构层20的绝缘层的层数小于显示区100的电路结构层20的绝缘层的层数。在其他实施方式中,根据像素驱动电路的结构以及信号线的布线方式的不同,显示区的电路结构层的导电层的层数可以是其他层数,相应地,显示区的电路结构层的绝缘层的层数可以是其他层数;绑定区的电路结构层的绝缘层的层数可以根据所述焊盘的结构以及所述焊盘中所述连接层的膜层个数进行设置。本公开对显示区的电路结构层的导电层的层数和绝缘层的层数不做限定,对绑定区的电路结构层的绝缘层的层数不做限定。
本公开实施例还提供一种显示基板的制备方法,所述显示基板包括显示区和位于所述显示区一侧的绑定区;所述制备方法包括:
在衬底上形成电路结构层;所述显示区的电路结构层内设有像素驱动电路,所述像素驱动电路包括多个晶体管,所述绑定区的电路结构层内设有焊盘,所述焊盘配置为与外部的电路板绑定连接,所述焊盘的表面与所述焊盘周围的电路结构层的背离所述衬底的表面平齐设置。
在一些示例性实施例中,所述显示区的电路结构层包括沿远离所述衬底方向依次设置的多个导电层;所述焊盘包括绑定电极和设于所述绑定电极的远离所述衬底一侧的至少一个连接层,靠近所述绑定电极的一个所述连接层与所述绑定电极之间,以及相邻两个所述连接层之间均通过导电柱连接;所述绑定电极和任一个所述连接层均与所述多个导电层中的膜层同层设置。
下面对本公开显示基板的制备过程进行示例性说明。本公开所说的“图案化工艺”包括涂覆光刻胶、掩模曝光、显影、刻蚀和剥离光刻胶处理。沉积可以采用溅射、蒸镀和化学气相沉积中的任意一种或多种,涂覆可以采用喷涂和旋涂中的任意一种或多种,刻蚀可以采用干刻和湿刻中的任意一种或多种。“薄膜”是指将某一种材料在基底上利用沉积或涂覆工艺制作出的一层薄膜。若在整个制作过程中该“薄膜”无需图案化工艺,则该“薄膜”还可以称为“层”。若在整个制作过程中该“薄膜”需图案化工艺,则在图案化工艺前称为“薄膜”, 图案化工艺后称为“层”。经过图案化工艺后的“层”中包含至少一个“图案”。本公开中所说的“A和B同层设置”是指,A和B通过同一次图案化工艺同时形成。本公开中所说的“A的正投影包含B的正投影”是指,B的正投影落入A的正投影范围内,或者A的正投影覆盖B的正投影。
以图4示例的显示基板的结构为例,说明本公开实施例的显示基板的制备过程,图4示例的显示基板为硅基OLED显示基板为例,所述制备过程可以包括如下步骤:
(1)形成硅基衬底。在示例性实施方式中,硅基OLED显示基板中,所述像素驱动电路可以包括多个晶体管和存储电容,多个晶体管可以包括至少一个P型晶体管和至少一个N型晶体管。形成硅基衬底可以包括:提供硅基衬底,比如单晶硅衬底;在单晶硅衬底上形成多个N型阱区和多个P型阱区,所述N型阱区可以作为像素驱动电路中的P型晶体管的有源层,所述P型阱区可以作为像素驱动电路中的N型晶体管的有源层。
(2)形成第一绝缘层21和第一导电层201图案。在示例性实施方式中,形成第一绝缘层21和第一导电层201图案可以包括:在硅基衬底10上依次沉积第一绝缘薄膜和多晶硅薄膜,先通过图案化工艺对多晶硅薄膜进行图案化处理,形成覆盖硅基衬底10的第一绝缘层21以及设置在第一绝缘层21上的多晶硅层图案;以多晶硅层图案为遮挡层,对所述N型阱区的两个区域进行P型掺杂,以形成P型晶体管的有源层的第一区和第二区,对所述P型阱区的两个区域进行N型掺杂,以形成N型晶体管的有源层的第一区和第二区;可以对所述多晶硅层图案进行重掺杂,使电阻较高的多晶硅层变成电阻较低的第一导电层201,第一导电层201可以包括P型晶体管和N型晶体管的栅电极2011,以及扫描信号线;栅电极2011与晶体管210的有源层相重叠的区域作为有源层的沟道区。如图6a所示。
(3)形成第二绝缘层22和第二导电层202图案。在示例性实施方式中,形成第二绝缘层22和第二导电层202图案可以包括:在形成前述图案的硅基衬底10上沉积第二绝缘薄膜,通过图案化工艺对第二绝缘薄膜进行图案化处理,形成覆盖第一导电层201图案的第二绝缘层22。第二绝缘层22设置有多个过孔,多个过孔可以包括第一过孔和第二过孔,第一过孔和第二过孔内 的第一绝缘层21和第二绝缘层22被刻蚀掉,第一过孔将有源层的第一区暴露出,第二过孔将有源层的第二区暴露出。然后,在第二绝缘层22上沉积第二导电薄膜,通过图案化工艺对第二导电薄膜进行图案化处理,在第二绝缘层22上形成第二导电层202图案。第二导电层202图案包括位于显示区100的源电极2021、漏电极2022和数据信号线,以及位于绑定区300的绑定电极311;源电极2021通过第二绝缘层22的第一过孔与有源层的第一区连接,漏电极2022通过第二绝缘层22的第二过孔与有源层的第二区连接。如图6a所示。
(4)形成第三绝缘层23。在示例性实施方式中,形成第三绝缘层23可以包括:在形成前述图案的硅基衬底10上沉积第三绝缘薄膜,通过图案化工艺对第三绝缘薄膜进行图案化处理,形成覆盖第二导电层202图案的第三绝缘层23。第三绝缘层23设置有位于显示区100的多个过孔和位于绑定区300的第三过孔231,显示区100的过孔可以配置为将后续形成的第三导电层203与第二导电层202连接,绑定区300的第三过孔231将所述绑定电极311的表面的一部分暴露出。如图6a所示。
(5)形成第一导电柱3131。在示例性实施方式中,向第三绝缘层23设置的过孔内填充金属导电材料(比如可以是钨金属材料,由钨金属填充的过孔可称为钨孔);填充在第三绝缘层23的过孔内的金属导电材料可以称为导电柱,位于第三过孔231内的金属导电材料为第一导电柱3131,第一导电柱3131配置为将后续形成的第一连接层3121与绑定电极311连接,第三绝缘层23的位于显示区100的多个过孔内的导电柱可以配置为将后续形成的第三导电层203与第二导电层202连接。如图6b所示。
(6)形成第三导电层203和第四绝缘层24。在示例性实施方式中,形成第三导电层203和第四绝缘层24可以包括:在形成前述图案的硅基衬底10上沉积第三导电薄膜,通过图案化工艺对第三导电薄膜进行图案化处理,在第三绝缘层23上形成第三导电层203图案。第三导电层203图案可以包括位于显示区100的电源线等,以及位于绑定区300的第一连接层3121,第一连接层3121通过第一导电柱3131与绑定电极311连接。随后,在形成前述图案的硅基衬底10上沉积第四绝缘薄膜,通过图案化工艺对第四绝缘薄膜进 行图案化处理,形成覆盖第三导电层203图案的第四绝缘层24。第四绝缘层24设置有位于显示区100的多个过孔和位于绑定区300的第四过孔241,显示区100的过孔可以配置为将后续形成的第四导电层204与第三导电层203连接,绑定区300的第四过孔241将所述第一连接层3121的表面的一部分暴露出。如图6c所示。
(7)形成第二导电柱3132。在示例性实施方式中,向第四绝缘层24设置的过孔内填充金属导电材料(比如可以是钨金属材料,由钨金属填充的过孔可称为钨孔);填充在第四绝缘层24的过孔内的金属导电材料可以称为导电柱,位于第四过孔241内的金属导电材料为第二导电柱3132,第二导电柱3132配置为将后续形成的第二连接层3122与第一连接层3121连接,第四绝缘层24的位于显示区100的多个过孔内的导电柱可以配置为将后续形成的第四导电层204与第三导电层203连接。如图6d所示。
(8)形成第四导电层204和第五绝缘层25。在示例性实施方式中,形成第四导电层204可以包括:在形成前述图案的硅基衬底10上沉积第四导电薄膜,通过图案化工艺对第四导电薄膜进行图案化处理,在第四绝缘层24上形成第四导电层204图案。第四导电层204图案可以包括位于显示区100的一些信号线和与其他导电层连接的连接电极,以及位于绑定区300的第二连接层3122;第二连接层3122通过第二导电柱3132与第一连接层3121连接。
随后,在形成前述图案的硅基衬底10上形成第五绝缘层25。一些示例中,形成第五绝缘层25可以包括:在形成前述图案的硅基衬底10上沉积第五绝缘薄膜,通过图案化工艺对第五绝缘薄膜进行图案化处理,形成覆盖第四导电层204图案的第五绝缘层25。其中,对第五绝缘薄膜进行图案化处理可以包括:对绑定区300的第五绝缘薄膜的背离衬底10的表面进行减薄处理,以及在显示区100的第五绝缘薄膜上形成多个过孔,从而形成第五绝缘层25。绑定区300的第五绝缘层25的背离衬底10的表面与第二连接层3122的表面平齐,显示区100的第五绝缘层25设置的多个过孔可以配置为将后续形成的发光器件301的第一电极31与第四导电层204连接。在另一些示例中,形成第五绝缘层25可以包括:在形成前述图案的硅基衬底10上沉积第一子绝缘 薄膜,第一子绝缘薄膜的表面与第二连接层3122的表面平齐设置;随后,在显示区100沉积第二子绝缘薄膜;通过图案化工艺对显示区100的第二子绝缘薄膜和第一子绝缘薄膜进行图案化处理,形成第五绝缘层25。其中,显示区100的第五绝缘层25包括叠设的第一子绝缘层和第二子绝缘层,并覆盖显示区100的第四导电层204,显示区100的第五绝缘层25设置有多个过孔,多个过孔可以配置为将后续形成的发光器件301的第一电极31与第四导电层204连接。绑定区300的第五绝缘层25包括第一子绝缘层且不包括第二子绝缘层,绑定区300的第五绝缘层25的背离衬底10的表面与第二连接层3122的表面平齐。如图6e所示。
至此,完成电路结构层20的制备。所述绑定电极311、第一导电柱3131、第一连接层3121、第二导电柱3132和第二连接层3122组成所述焊盘310,第二连接层3122的表面为所述焊盘310的表面,所述焊盘310的表面与所述焊盘310周围的电路结构层20的背离衬底10的表面平齐设置。
(9)形成发光结构层30。在示例性实施方式中,形成发光结构层30可以包括:在形成前述图案的硅基衬底10上沉积第一电极薄膜,通过图案化工艺对第一电极薄膜进行图案化处理,形成第一电极层,第一电极层包括位于显示区100的多个第一电极31,每个第一电极31通过第五绝缘层25上的过孔与第四导电层204连接,实现与像素驱动电路的连接。之后,在形成前述图案的硅基衬底10上形成像素界定薄膜,通过图案化工艺对像素界定薄膜进行图案化处理,形成像素界定层32,像素界定层32设有多个像素开口,每个像素开口将对应的一个第一电极31的远离所述衬底10的表面暴露出。之后,在形成前述图案的硅基衬底10上依次形成发光功能层33和第二电极层34。每个所述第一电极31、所述发光功能层33和所述第二电极层34依次叠设并形成一个发光器件301。如图4所示。
(10)形成封装结构层40。在示例性实施方式中,形成封装结构层40可以包括:在形成前述图案的硅基衬底10上依次沉积第一无机材料薄膜和第二无机材料薄膜,通过图案化工艺对第一无机材料薄膜和第二无机材料薄膜进行图案化处理,形成包括第一无机材料层和第二无机材料层的封装结构层40,封装结构层40将显示区100覆盖并将绑定区300暴露出。
本公开实施例还提供另一种显示基板的制备方法,所述显示基板包括显示区和位于所述显示区一侧的绑定区;所述制备方法包括:
在衬底上形成电路结构层;所述显示区的电路结构层内设有像素驱动电路,所述像素驱动电路包括多个晶体管,所述绑定区的电路结构层包括绑定电极,以及设于所述绑定电极的远离所述衬底一侧的复合绝缘层,所述复合绝缘层设有暴露出所述绑定电极的远离所述衬底的表面的凹槽;
在所述凹槽内形成填充层,所述填充层的表面与所述凹槽周围的复合绝缘层的背离所述衬底的表面平齐设置;所述绑定电极和所述填充层组成焊盘,所述焊盘配置为与外部的电路板绑定连接;
在所述显示区的电路结构层上形成发光结构层;所述发光结构层包括与所述像素驱动电路连接的发光器件。
在一些示例性实施例中,所述显示区的电路结构层包括沿远离所述衬底方向依次设置的多个导电层,所述绑定电极与所述多个导电层中的一个同层设置,所述填充层不与所述多个导电层中的膜层同层设置。
以图3示例的显示基板的结构为例,说明本公开实施例的另一种显示基板的制备过程,图3示例的显示基板为硅基OLED显示基板为例,所述制备过程可以包括如下步骤:
(1)在衬底10上形成电路结构层20。在示例性实施方式中,在衬底10上形成电路结构层20可以包括:形成硅基衬底10,并依次在硅基衬底10上形成多个导电层。
制备完电路结构层20后,显示区100的电路结构层20包括像素驱动电路,以及扫描信号线、数据信号线、电源线等信号线,所述像素驱动电路包括多个晶体管210;绑定区300的电路结构层20包括绑定电极311,以及设于所述绑定电极311的远离所述衬底一侧的复合绝缘层,所述复合绝缘层设有暴露出所述绑定电极311的远离所述衬底的表面的凹槽320。其中,所述绑定电极311与所述多个导电层中的一个同层设置。如图7a所示。
(2)在所述凹槽320内形成填充层314,所述填充层314的表面与所述凹槽320周围的复合绝缘层的背离所述衬底10的表面平齐设置。所述填充层 314设置在所述绑定电极311的表面上,所述绑定电极311和所述填充层314组成焊盘310,所述焊盘310配置为与外部的电路板绑定连接。其中,所述填充层314的材料可以为金属导电材料,比如铝。如图7b所示。
(3)在所述显示区100的电路结构层20上依次形成发光结构层30和封装结构层40。所述发光结构层30包括与所述像素驱动电路连接的发光器件301,所述发光器件301包括沿远离衬底10方向依次叠设的第一电极31、发光功能层33和第二电极层34。如图3所示。
本公开实施例的显示基板的制备方法,在制备发光器件301的第一电极31之前,将焊盘310的表面与焊盘310周围的电路结构层20的背离衬底10的表面平齐设置,如此,焊盘310所在位置没有形成凹坑,这样在制备发光器件301的第一电极31过程中,其中在显影过程中,不会在焊盘310所在位置有光阻残留物存在,从而可以避免由于焊盘310凹坑内的光阻残留物导致的显示基板在显示画面时产生的斜纹mura问题,提高产品良率。
本公开实施例还提供一种显示装置,包括前文任一实施例所述的显示基板。显示装置可以为近眼显示装置,比如VR眼镜、头盔显示器等;或者,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
在附图中,有时为了明确起见,夸大表示了构成要素的大小、层的厚度或区域。因此,本公开的实施方式并不一定限定于该尺寸,附图中每个部件的形状和大小不反映真实比例。此外,附图示意性地示出了一些例子,本公开的实施方式不局限于附图所示的形状或数值。
在本说明书中,晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏电极)与源电极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,为了区分晶体管除控制极之外的两极,直接描述了其中一极为第一极,另一极为第二极,其中,第一极可以为漏电极、第二极可以为源电极,或者第一极可以为源电极、第二极可以为漏电极。在使用极性相 反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换。
在本文描述中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,包括85°以上且95°以下的角度的状态。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述各构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本文描述中,除非另有明确的规定和限定,术语“连接”、“固定连接”、“安装”、“装配”应做广义理解,例如,可以是固定连接,或是可拆卸连接,或一体地连接;术语“安装”、“连接”、“固定连接”可以是直接相连,或通过中间媒介间接相连,或是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据情况理解上述术语在本公开实施例中的含义。
Claims (12)
- 一种显示基板,所述显示基板包括显示区和位于所述显示区一侧的绑定区;所述显示基板包括衬底和设于所述衬底上的电路结构层;所述显示区的电路结构层内设有像素驱动电路,所述像素驱动电路包括多个晶体管,所述显示区还包括依次叠设于电路结构层的远离所述衬底一侧的发光结构层和封装结构层,所述发光结构层包括与所述像素驱动电路连接的发光器件;所述绑定区的电路结构层内设有焊盘,所述焊盘配置为与外部的电路板绑定连接,所述焊盘的表面与所述焊盘周围的电路结构层的背离所述衬底的表面平齐设置。
- 如权利要求1所述的显示基板,其中,所述显示区的电路结构层包括沿远离所述衬底方向依次设置的多个导电层;所述焊盘包括绑定电极和设于所述绑定电极的远离所述衬底一侧的至少一个连接层,靠近所述绑定电极的一个所述连接层与所述绑定电极之间,以及相邻两个所述连接层之间均通过导电柱连接;所述绑定电极和任一个所述连接层均与所述多个导电层中的膜层同层设置。
- 如权利要求1所述的显示基板,其中,所述绑定区的电路结构层包括绑定电极,以及设于所述绑定电极的远离所述衬底一侧的复合绝缘层,所述复合绝缘层设有暴露出所述绑定电极的远离所述衬底的表面的凹槽,所述凹槽内设有填充层,所述填充层的表面与所述凹槽周围的复合绝缘层的背离所述衬底的表面平齐设置;所述焊盘包括所述绑定电极和所述填充层,所述焊盘的表面为所述填充层的表面。
- 如权利要求3所述的显示基板,其中,所述显示区的电路结构层包括沿远离所述衬底方向依次设置的多个导电层;所述绑定电极与所述多个导电层中的一个同层设置,所述填充层不与所述多个导电层中的膜层同层设置。
- 如权利要求2或4所述的显示基板,其中,所述多个导电层包括沿远离所述衬底方向依次设置的第一导电层和第二导电层,以及设置在所述第二 导电层的远离所述衬底一侧的至少一个导电层;所述第一导电层包括所述晶体管的栅电极,所述第二导电层包括所述晶体管的源电极和漏电极;所述绑定电极与所述第二导电层同层设置。
- 如权利要求2或3所述的显示基板,其中,所述绑定区的电路结构层的绝缘层的层数小于或等于所述显示区的电路结构层的绝缘层的层数。
- 如权利要求2所述的显示基板,其中,所述导电柱的材料包括钨。
- 一种显示装置,包括权利要求1至7任一项所述的显示基板。
- 一种显示基板的制备方法,所述显示基板包括显示区和位于所述显示区一侧的绑定区;所述制备方法包括:在衬底上形成电路结构层;所述显示区的电路结构层内设有像素驱动电路,所述像素驱动电路包括多个晶体管,所述绑定区的电路结构层包括绑定电极,以及设于所述绑定电极的远离所述衬底一侧的复合绝缘层,所述复合绝缘层设有暴露出所述绑定电极的远离所述衬底的表面的凹槽;在所述凹槽内形成填充层,所述填充层的表面与所述凹槽周围的复合绝缘层的背离所述衬底的表面平齐设置;所述绑定电极和所述填充层组成焊盘,所述焊盘配置为与外部的电路板绑定连接;在所述显示区的电路结构层上形成发光结构层;所述发光结构层包括与所述像素驱动电路连接的发光器件。
- 如权利要求9所述的显示基板的制备方法,其中,所述显示区的电路结构层包括沿远离所述衬底方向依次设置的多个导电层,所述绑定电极与所述多个导电层中的一个同层设置,所述填充层不与所述多个导电层中的膜层同层设置。
- 一种显示基板的制备方法,所述显示基板包括显示区和位于所述显示区一侧的绑定区;所述制备方法包括:在衬底上形成电路结构层;所述显示区的电路结构层内设有像素驱动电路,所述像素驱动电路包括多个晶体管,所述绑定区的电路结构层内设有焊盘,所述焊盘配置为与外部的电路板绑定连接,所述焊盘的表面与所述焊盘周围的电路结构层的背离所述衬底的表面平齐设置。
- 如权利要求11所述的显示基板的制备方法,其中,所述显示区的电路结构层包括沿远离所述衬底方向依次设置的多个导电层;所述焊盘包括绑定电极和设于所述绑定电极的远离所述衬底一侧的至少一个连接层,靠近所述绑定电极的一个所述连接层与所述绑定电极之间,以及相邻两个所述连接层之间均通过导电柱连接;所述绑定电极和任一个所述连接层均与所述多个导电层中的膜层同层设置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2022/078076 WO2023159513A1 (zh) | 2022-02-25 | 2022-02-25 | 显示基板及其制备方法、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117063629A true CN117063629A (zh) | 2023-11-14 |
Family
ID=87764302
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280000380.1A Pending CN117063629A (zh) | 2022-02-25 | 2022-02-25 | 显示基板及其制备方法、显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117063629A (zh) |
WO (1) | WO2023159513A1 (zh) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010244850A (ja) * | 2009-04-06 | 2010-10-28 | Toshiba Mobile Display Co Ltd | 有機el表示装置 |
KR102507222B1 (ko) * | 2018-05-14 | 2023-03-07 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102649145B1 (ko) * | 2018-09-18 | 2024-03-21 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
CN110931540B (zh) * | 2019-12-20 | 2022-07-01 | 京东方科技集团股份有限公司 | 镜面显示面板及其制作方法、镜面显示装置 |
CN212135113U (zh) * | 2020-05-15 | 2020-12-11 | 京东方科技集团股份有限公司 | 阵列基板、液晶显示面板及显示装置 |
CN111880344B (zh) * | 2020-07-30 | 2022-06-10 | 厦门天马微电子有限公司 | 一种显示面板及其制备方法、显示装置 |
-
2022
- 2022-02-25 CN CN202280000380.1A patent/CN117063629A/zh active Pending
- 2022-02-25 WO PCT/CN2022/078076 patent/WO2023159513A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2023159513A1 (zh) | 2023-08-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102611500B1 (ko) | 유기발광표시장치와 그의 제조방법 | |
US10497682B2 (en) | Backplane LED integration and functionalization structures | |
WO2021035545A1 (zh) | 显示基板、显示面板及显示基板的制备方法 | |
US11871625B2 (en) | Display substrate, preparation method thereof, and display apparatus | |
EP4131398A1 (en) | Display substrate and preparation method therefor, and display apparatus | |
CN112748609A (zh) | 显示装置以及显示装置的制造方法 | |
CN112714968A (zh) | 显示装置及制备方法、电子设备 | |
US20230012412A1 (en) | Display substrate and method of manufacturing the same, and display device | |
CN113748534B (zh) | 显示基板及其制作方法、显示装置 | |
WO2021189480A1 (zh) | 显示基板及其制备方法、显示装置 | |
WO2024022084A1 (zh) | 显示基板及显示装置 | |
US11475837B2 (en) | Silicon-based organic light-emitting diode display device and silicon-based organic light-emitting diode display method | |
CN215988833U (zh) | 显示基板和显示装置 | |
US20230345772A1 (en) | Display substrate and manufacturing method thereof, and display device | |
CN117063629A (zh) | 显示基板及其制备方法、显示装置 | |
US11404515B2 (en) | Display substrate and manufacturing method thereof, and display device | |
CN114023906A (zh) | 显示面板、显示装置、待切割基板的制作方法 | |
CN112771674B (zh) | 电子装置基板及其制作方法、电子装置 | |
CN219019445U (zh) | 显示基板及显示装置 | |
WO2024036610A1 (zh) | 显示基板及其制备方法、显示装置 | |
CN116156957A (zh) | 显示基板及其制备方法、显示装置 | |
CN117652226A (zh) | 显示基板及其制备方法、显示装置 | |
CN115843194A (zh) | 显示基板及其制备方法、显示装置 | |
CN115666183A (zh) | 显示基板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication |