CN1170318C - 对电荷超敏感的库仑计及其制备方法 - Google Patents
对电荷超敏感的库仑计及其制备方法 Download PDFInfo
- Publication number
- CN1170318C CN1170318C CNB011019441A CN01101944A CN1170318C CN 1170318 C CN1170318 C CN 1170318C CN B011019441 A CNB011019441 A CN B011019441A CN 01101944 A CN01101944 A CN 01101944A CN 1170318 C CN1170318 C CN 1170318C
- Authority
- CN
- China
- Prior art keywords
- material layer
- conductive material
- mask
- hypersensitization
- electric charge
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Junction Field-Effect Transistors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
本发明属于微电子器件和微加工方法,特别是涉及一种对电荷超敏感的库仑计及其制备方法。在衬底上的导电材料层中有源极(1)和漏极(2);在导电材料层的源极和漏极处有第一槽(8)和第二槽(9),第一槽(8)和第二槽(9)之间的台面形成连接源极和漏极的一维波导,其宽度为3-800纳米;在一维波导上沉积有第一隧穿势垒线条栅(5)、第二隧穿势垒线条栅(6)和探头线条栅,第一隧穿势垒线条栅(5)和第二隧穿势垒线条栅(6)之间的一维波导为量子点(3),在一维波导的量子点处有边线条栅。可用于探测万分之一的电子电荷。
Description
技术领域
本发明属于微电子器件和微加工方法、纳米器件和纳米加工方法,特别是涉及一种对电荷超敏感的库仑计,及利用微加工技术、纳米加工技术制备该器件的方法。
背景技术
纳米技术发展的速度非常快,在不久的将来微电子器件将被纳米器件所取代、至少被部分取代。现获得成功并得到大家公认的纳米器件有单电子晶体管和单电子存储器。可以说,单电子晶体管是最有希望的纳米器件。传统电子晶体管通过控制千万以上的成群电子的集体运动来实现开关、振荡和放大等功能;单电子晶体管则只要通过一个电子的行为就可实现特定的功能。随着集成度的提高,功耗已成为微电子器件电路稳定性的制约因素。以单电子晶体管构成的元件可大大提高微电子的集成度并可使功耗减小到10-5。单电子晶体管如此极低的功耗可解决现集成化电路中因散热引起的不稳定因素问题。它的高度集成化程度可远远超越目前大规模集成化的极限,并能达到海森堡不确定原理设定的极限而成为将来不可被取代的新型器件。另外,随着微电子器件集成度的提高,单元器件尺寸不断减小,所含电子数也不断减少。当系统单元电子数少于10时,每涨落1个电子,系统中电子数的改变大于10%,电子数的涨落将严重影响集成电路的稳定性。现解决这一问题的唯一途径就是:用单电子器件代替传统的器件,并实现其集成。
单电子晶体管的集成化将依赖于各原器件的无线耦合(《应用物理快报》Appl.Phys.Lett.,1996,69,406),这与传统的大规模集成电路原理不同。基于这种单电子器件的集成原理,Nakazato等人(《电子快报》Electrinics Letters,1993,29,384.《日本应用物理快报》Jpn.J.Appl.Phys.Part 1,1995,34,700)实现了有存储功能的单电子存储器和单电子逻辑电路。它们通过单电子晶体管间的隧穿耦合和电容耦合来实现单电子器件的集成。这种集成方法集成出的电子器件有下列不足:1)量子点大小不确定且涨落严重,2)量子点的数目无法确定,3)量子点的势垒高度不可控制、不可调节,4)量子点间的耦合强度不可调节。因而,这种集成方法集成出的单电子器件、单电子电路有复杂难控和不稳定的缺点。Duncan等人(Appl.Phys.Lett.1999,74,1045)利用表面栅耗尽技术实现了两个单电子晶体管的集成,但这两个单电子晶体管间既有电容耦合又有隧穿耦合,且这两种耦合不能完全独立控制,这使得集成出的两个单电子晶体管有复杂难控的缺点。
发明内容
本发明的目的之一在于克服上述集成出的电子器件的缺陷,基于库仑阻塞原理,提供一种利用单电子晶体管集成实现的对电荷超敏感的库仑计。该对电荷超敏感的库仑计可用于探测万分之一的电子电荷,还可用于探测用已知技术无法测量的超弱电流,包括直流电流、交流电流。
本发明的再一目的是提供一种利用微加工技术、纳米加工技术制备对电荷超敏感的库仑计的方法。
本发明是通过混合的台面限制和线条栅耗尽技术实现单电子晶体管的量子点的,量子点间再通过悬浮栅的电容耦合将所有单电子晶体管集成在一起。利用这种集成方法,将一悬浮栅和一单电子晶体管集成在一起就构成了对电荷超敏感的库仑计。这种库仑计可探测万分之一的电子电荷,可在电子逻辑电路研究、纳米器件、单光子探测和生物神经电流的探测方面有重要应用。
本发明的对电荷超敏感的库仑计如图2所示:
在衬底12上的导电材料层11中有源极1和漏极2;在导电材料层11的源极1和漏极2处有第一槽8和第二槽9,第一槽8和第二槽9之间的台面形成连接源极和漏极的一维波导10,其宽度为3-800纳米;在一维波导10上沉积有第一隧穿势垒线条栅5、第二隧穿势垒线条栅6和探头线条栅7,第一隧穿势垒线条栅5和第二隧穿势垒线条栅6之间的一维波导为量子点3,在一维波导的量子点3处有边线条栅4。
第一隧穿势垒线条栅5和第二隧穿势垒线条栅6上分别施加负偏压,形成两隧穿势垒并将一维波导10分成3段,边线条栅4用以调节、控制量子点3的静电化学势和其中的电子数。探头线条栅7用于耦合连接探测对象。
在衬底上可进一步覆盖下列材料制成的缓冲外延层:1)Si、Ge或GeSi半导体元素材料;2)GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体化合物;3)由硅、磷离子、氮离子、砷离子、氧离子或氟化硼离子等掺杂到Si、Ge、GeSi、GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体材料中的复合材料;4)上述1)、2)和3)所述的晶格常数相近似且可任意组合的材料;5)氧化硅、氧化铝、氮化硅或氧化钛等绝缘材料。这些缓冲外延层可进一步提高导电材料层的质量。若缓冲外延层为非掺杂层,它可作为掺杂衬底与导电材料层的绝缘层,以阻止漏电电流的产生。缓冲外延层可和构成导电材料层的各种材料相同,但材料的组合不相同,结构也不相同。
所述的衬底可为1)半导体绝缘体上的硅(即SOI);2)氧化物材料,如蓝宝石Al2O3、氧化硅SiO2、氧化镁MgO或钛酸锶SrTiO3等;3)玻璃、SiC、Ge、硅或在硅表面上有一层氧化物的单晶硅;4)掺杂的半导体材料或非掺杂的半导体材料,如非掺杂的半导体材料是GaAs、Cr-GaAs、Si或InP等;掺杂的半导体材料是N+-GaAs、N+-InP或N+-GaN等。
所述的导电材料包括1)Si、Ge或SiGe半导体元素材料;2)GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体化合物;3)由硅、镁、磷离子、氮离子、砷离子、氧离子或氟化硼离子等掺杂到Si、Ge、SiGe、GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体材料中的复合材料;4)上述1)、2)和3)所述的晶格常数相近似且可任意组合的材料。
所述的隧穿势垒线条栅、探头线条栅和边线条栅是Al、Au、W、Cr、Ti、Xi、Pt、Ge、Ta或Mo金属层以及它们之间的任意复合层。
本发明的对电荷超敏感的库仑计的制备方法包括以下步骤,以体积比计:
方法1
(1)衬底12的制备。采用超声和有机溶剂水浴对原始衬底反复清洗,去除原始衬底上的尘埃、油污及污染物等,清洗完后,用H2SO4∶H2O2∶H2O=1-100∶1-60∶1-5000、NH4OH∶H2O2∶H2O=1-100∶1-60∶1-5000、H3PO4∶H2O2∶H2O=1-100∶1-60∶1-5000或H2SO4∶H3PO4∶H2O=1-100∶1-60∶0-500等腐蚀液除去原始衬底表面上的伤痕,使原始衬底表面平整;清洗,去除衬底水份,然后将衬底放入处理室进行加热除气,得到精加工的衬底12;利用氧化或沉积方法,在精加工的衬底12上可覆盖一层缓冲外延层;
所述的缓冲外延层是:1)Si、Ge或GeSi半导体元素材料;2)GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体化合物;3)由硅、磷离子、氮离子、砷离子、氧离子或氟化硼离子等掺杂到Si、Ge、GeSi、GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体材料中的复合材料;4)上述1)、2)和3)所述的晶格常数相近似且可任意组合的材料;5)氧化硅、氧化铝、氮化硅或氧化钛等绝缘材料。
(2)利用氧化、腐蚀或沉积方法,直接在精加工的衬底12上或在衬底12上的缓冲外延层上覆盖导电材料层11,利用体掺杂、调制掺杂或外加偏压引起导电材料层中电子气,电子气到导电材料层上表面的距离为2-300纳米。
导电材料包括1)Si、Ge或SiGe半导体元素材料;2)GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体化合物;3)由硅、镁、磷离子、氮离子、砷离子、氧离子或氟化硼离子等掺杂到Si、Ge、SiGe、GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体材料中的复合材料;4)上述1)、2)和3)所述的晶格常数相近似且可任意组合的材料。
(3)在导电材料层11上,利用常规光刻法、X射线光刻法、电子束光刻法、离子束光刻法或移相掩膜光刻法等制备套刻标记,可利用腐蚀形成的部分台面、腐蚀的槽或沉积的膜(包括金属膜)等来作为套刻标记;其金属膜是Al、Au、W、Cr、Ti、Ni、Pt、Ge、Ta或Mo等金属层以及它们之间的任意复合层。
(4)利用套刻标记定位,采用常规光刻法制备用以制作台面的掩膜,腐蚀带有套刻标记的导电材料层11,腐蚀掉导电材料层11掩膜图形中的部分,掩膜图形外的导电材料层11即为制作器件的台面,所述的腐蚀可为已知的干法刻蚀或湿法腐蚀,其中:所述的湿法腐蚀液是H2SO4∶H2O2∶H2O=1-100∶1-60∶1-500、NH4OH∶H2O2∶H2O=1-100∶1-60∶1-5000、H2SO4∶H3PO4∶H2O=1-100∶1-60∶0-500或H3PO4∶H2O2∶H2O=1-100∶1-60∶1-5000的溶液。
(5)利用套刻标记定位,用常规光刻制备掩膜,通过沉积金属膜、剥离和退火等步骤在带有台面的导电材料层11中制备源极1和漏极2。金属薄膜沉积材料包括Pd、Zr、Ag、Gd、Al、Ni、Au、W、Cr、Ti、Pt、Ge、Ta、In或Mo等金属层以及它们之间的任意复合层。剥离在溶剂中进行,超声清洗。退火条件是在N2∶H2=1-900∶0-500的混合气氛中合金退火,温度为300-1200℃。
(6)利用套刻标记定位,采用常规光刻法、X射线光刻法、电子束光刻法、离子束光刻法或移相掩膜光刻法等光刻方法直接在导电材料层11上制备用以制作一维波导10的图形掩膜,其掩膜材料包括1)PMMA、ZEP、AZ或SAL等光刻胶,2)Al、Ge、Ni、Au、W、Cr、Ti、Pt、Ta或Mo等金属层以及它们之间的任意复合层,3)氧化硅、氧化铝、氮化硅或氧化钛等绝缘材料。然后利用干腐蚀法或湿腐蚀法挖去导电材料层11上没有掩膜的部分,构成第一槽8和第二槽9,第一槽8和第二槽9导致导电材料层11中的连接源极1和漏极2的一维波导10的形成,其宽度为2-800纳米,高度为1-150纳米。
(7)利用套刻标记定位,采用常规光刻法、X射线光刻法、电子束光刻法、离子束光刻法、移相掩膜光刻法,在带有源极1、漏极2和一维波导10的导电材料层11上制备光刻胶图形掩膜,在制备的光刻胶图形掩膜上沉积金属膜,其金属膜厚度为10-150纳米。沉积的金属膜包括Al、Au、W、Cr、Ti、Ni、Pt、Ge、Ta或Mo以及它们之间的任意复合层。取出制作器件并放入溶剂中浸泡。经剥离等工艺去掉掩膜图形外的金属膜,留下掩膜图形中的第一隧穿势垒线条栅5、第二隧穿势垒线条栅6、边线条栅4和探头线条栅7。
(8)经引线连接制备出本发明的对电荷超敏感的库仑计。
所用溶剂是丙酮。
方法2
(1)选用在衬底12上已覆盖有导电材料层11的材料,通过反复氧化、腐蚀的方法减薄导电材料层11。在N2∶O2=0-900∶1-500的混合气氛中氧化,其氧化温度为350-1200℃。用腐蚀液HF∶H2O=1-100∶1-5000或HCl∶H2O=1-100∶1-5000去掉氧化层。再氧化,再腐蚀,直到导电材料层11的厚度达到2-300纳米。利用体掺杂、调制掺杂或外加偏压引起导电材料层中电子气,电子气到导电材料层上表面的距离为2-300纳米。
(2)在减薄后的导电材料层11上,利用常规光刻法、X射线光刻法、电子束光刻法、离子束光刻法或移相掩膜光刻法等制备套刻标记,可利用腐蚀形成的部分台面、腐蚀的槽或沉积的膜(包括金属膜)等来作为套刻标记;其金属膜是W、Cr、Pt、Ta或Mo等金属层以及它们之间的任意复合层。
(3)利用套刻标记定位,采用常规光刻法制备掩膜,腐蚀带有套刻标记的导电材料层11,腐蚀掉导电材料层11掩膜图形中的部分,掩膜图形外的导电材料层11即为制作器件的台面,所述的腐蚀可为已知的干法刻蚀或湿法腐蚀,其中:所述的湿法腐蚀液是H2SO4∶H2O2∶H2O=1-100∶1-60∶1-500、NH4OH∶H2O2∶H2O=1-100∶1-60∶1-5000、H3PO4∶H2O2∶H2O=1-100∶1-60∶1-500、KOH∶H2O=1-100∶1-5000、NaOH∶H2O=1-100∶1-5000、HF∶H2O=1-100∶1-5000或HCl∶H2O=1-100∶1-5000的溶液。
(4)利用套刻标记定位,通过光刻法在带有套刻标记的导电材料层11上制备用于离子注入的掩膜,其掩膜材料包括1)PMMA、ZEP、AZ或SAL等光刻胶,2)Al、Ge、Ni、Au、W、Cr、Ti、Pt、Ta或Mo等金属层以及它们之间的任意复合层,3)氧化硅、氧化铝、氮化硅或氧化钛等绝缘材料。向掩膜注入元素,其中,注入的元素包括硅、磷离子、氮离子、砷离子、氧离子或氟化硼离子等。离子注入后,去掉用于离子注入的掩膜,高温退火激活注入的元素,其退火温度为500-1200℃,时间为5-3600秒。
(5)利用套刻标记定位,通过光刻在精加工的导电材料层11上制备用于制作源极1和漏极2的图形光刻胶掩膜,在带光刻胶图形掩膜上沉积金属膜,其金属膜厚度为5-900纳米。沉积的金属膜包括Pd、Zr、Ag、Gd、Al、Ni、Au、W、Cr、Ti、Pt、Ge、Ta、In或Mo以及它们之间的任意复合层。取出制作器件并放入溶剂中浸泡。经剥离等工艺去掉掩膜图形外的金属膜,留下掩膜图形中的金属膜,经合金退火即为源极1和漏极2,其退火温度为300-800℃,时间5-3600秒。
(6)利用套刻标记定位,采用常规光刻法、X射线光刻法、电子束光刻法、离子束光刻法或移相掩膜光刻法等直接在导电材料层11上制备用以制作一维波导10的图形掩膜,其掩膜材料包括1)PMMA、ZEP、AZ或SAL等光刻胶,2)Al、Ge、Ni、Au、W、Cr、Ti、Pt、Ge、Ta或Mo等金属层以及它们之间的任意复合层,3)氧化硅、氧化铝、氮化硅或氧化钛等绝缘材料。利用干腐蚀法或湿腐蚀法挖去导电材料层11上没有掩膜的部分,构成第一槽8和第二槽9,第一槽8和第二槽9导致导电材料层11中的连接源极1和漏极2的一维波导10的形成,其宽度为2-800纳米,高度为1-150纳米。
(7)利用套刻标记定位,采用常规光刻法、X射线光刻法、电子束光刻法、离子束光刻法或移相掩膜光刻法等,在带有源极1、漏极2和一维波导10的导电材料层11上制备光刻胶图形掩膜,在制备的光刻胶图形掩膜上沉积金属膜,其金属膜厚度为10-150纳米。沉积的金属膜包括Al、Au、W、Cr、Ti、Ni、Pt、Ge、Ta或Mo以及它们之间的任意复合层。取出制作器件并放入溶剂中浸泡。经剥离等工艺去掉掩膜图形外的金属膜,留下掩膜图形中的第一隧穿势垒线条栅5、第二隧穿势垒线条栅6、边线条栅4和探头线条栅7。
(8)经引线连接制备出本发明的对电荷超敏感的库仑计。
所用溶剂是丙酮。
本发明的对电荷超敏感库仑计,其探头线条栅7与被探测对象连接,如与被探测对象的量子点连接,用以探测量子点中的电荷变化;或与单电子逻辑电路集成连接,用以探测电子的行为、路径;或与单电子存储器集成连接,用以探测单电子的存储过程;或镶嵌在生物的神经附近,用以探测神经电流。
本发明的对电荷超敏感库仑计,其在利用单电子晶体管集成时的方法较已知的集成方法有下列优点:1)量子点的大小、量子点势垒及其它们的位置都可完全按需求实现,使其集成有理想可控的电特性;2)晶体管间耦合完全由量子点间电容耦合确定,避免了量子点间的隧穿耦合,使其集成稳定可靠;3)可方便地实现有高级功能的逻辑器件和电路。本发明的对电荷超敏感的库仑计较已知的敏感器有以下优点:1)大大提高了灵敏度(可探测万分之一电子的电荷),2)能高度集成,3)可探测“人造原子”的能级结构,4)适合与其它器件的集成。
下面结合附图及实施例对本发明进行详细说明:
附图说明
图1本发明的对电荷超敏感库仑计的原理示意图。
图2本发明的对电荷超敏感库仑计的立体结构示意图。
图3本发明的对电荷超敏感库仑计的平面投影示意图。
图中标示:
1.源极 2.漏极 3.量子点 4.边线条栅 5、6.隧穿势垒线条栅
7.探头线条栅 8、9.槽 10.一维波导 11.导电材料层
12.衬底
具体实施方式
实施例1:
将所选用的Si-GaAs衬底反复清洗:1)三氯乙烯超声清洗5次,每次10分钟;2)丙酮水浴清洗5次,每次10分钟;3)酒精超声清洗5次,每次10分钟;4)去离子水超声清洗6次,每次10分钟。清洗完再用H2SO4∶H2O2∶H2O=5∶1∶1腐蚀液除去表面上的伤痕并使表面更平整。用去离子水冲洗5次,每次10分钟。冲洗后捞出,吹干水分,传入处理室进行热处理除气:加热温度为450℃,时间为30分钟。温度降为50℃后将衬底传入分子束外延生长室,在As炉快门打开的富As环境下缓慢加热Si-GaAs衬底。在580℃烧掉Si-GaAs衬底上的氧化物(即衬底脱膜),并用高能电子衍射监视衬底脱膜过程。当高能电子衍射图样出现清晰条纹后,衬底温度再升到610℃并维持10分钟,然后温度降到580℃,在衬底上生长8000纳米的GaAs缓冲外延层。在缓冲外延层上生长含有二维电子气的导电材料层。具体步骤为:提高衬底温度到610℃,关闭Si炉快门,打开Ga炉快门和Al炉快门,生长10纳米厚Al0.3Ga0.7As势垒层,再打开Si炉快门,生长50纳米的Si-Al0.3Ga0.7As,其中Si掺杂含量为1×1018cm-3;关闭Ga、As、Al、Si炉快门,降低衬底温度到580℃,然后Ga、As快门以2秒的的间隔交替开关,生长5纳米厚GaAs层,关闭Ga快门,降低衬底温度。当衬底温度达到350℃时,关闭As炉快门,这就完成了衬底12上的带有二维电子气的导电材料层11的生长。
利用电子束光刻法制备“+”字形的套刻标记:1)将已覆盖导电材料层的衬底分别在三氯乙烯、丙酮、无水乙醇中,超声清洗5分钟;2)在110℃烘烤30分钟,去掉导电材料层表面水汽;3)用匀胶机在导电材料层表面上覆盖上160纳米厚的电子束光刻胶PMMA,并在170℃烘烤60分钟;4)用电子束光刻法制备左右对称的两“+”字标记;5)用甲基异丁基甲酮显影30秒,并用异丙酮定影50秒;6)用无水乙醇清洗60秒并放进电子束蒸发室;7)当蒸发室的真空度达7×10-4Pa时,蒸发50纳米钛/300纳米金;8)超声剥离;留下掩膜图形中的Ti/Au为“+”字图形的套刻标记。组成“+”字图形的两条线条的宽度都为1微米,长度都为2000微米。
利用套刻标记定位,采用常规光刻法制备用以制作台面的掩膜,腐蚀带有套刻标记的导电材料层,腐蚀掉导电材料层掩膜图形中的部分,掩膜图形外的导电材料层即为制作器件的台面,腐蚀液是H2SO4∶H2O2∶H2O=5∶1∶50。其腐蚀深度为200纳米。
利用制备的套刻标记,通过光刻法制备用以制作源极1和漏极2的图形AZ1400掩膜,在掩膜上沉积(Au0.88Ge0.12)0.92Ni0.8,在丙酮中浸泡60分钟,经剥离等工艺去掉掩膜图形外的(Au0.88Ge0.12)0.92Ni0.8,留下掩膜图形中的(Au0.88Ge0.12)0.92Ni0.8,去离子水超声清洗6次,每次10分钟。在N2∶H2=3∶1的混合气氛中合金退火,温度为410℃,时间为50秒。这时留下掩膜图形中的(Au0.88Ge0.12)0.92Ni0.8即为源极1和漏极2。
利用电子束光刻法直接在导电材料层11上制备用以制作一维波导10的PMMA图形掩膜,用湿法腐蚀法挖第一槽8和第二槽9,其腐蚀液为H2SO4∶H2O2∶H2O=6∶1∶30。挖去导电材料层11上没有掩膜的部分,构成第一槽8和第二槽9,第一槽8和第二槽9导致导电材料层11中的连接源极1和漏极3的一维波导10的形成,其宽度为280纳米,高度为60纳米;
利用套刻标记定位,采用电子束光刻法在带有源极1、漏极2和一维波导10的导电材料层11上制备用以制作线条栅的PMMA光刻胶图形掩膜,在制备的光刻胶图形掩膜上沉积13纳米Ti/34纳米Au膜,取出制作器件并放入溶剂中浸泡,经剥离等工艺去掉掩膜图形外的Ti/Au膜,留下掩膜图形中的第一隧穿势垒线条栅5、第二隧穿势垒线条栅6、边线条栅4和探头线条栅7。
引线连接后,就制备出了如图1-3所示的对电荷超敏感的库仑计。
实施例2:
按实施例1的方法,将所选用的Cr-GaAs衬底反复清洗。清洗完再用H2SO4∶H2O2∶H2O=8∶1∶1腐蚀液除去表面上的伤痕并使表面平整。冲洗、吹干、除气后将衬底传入分子束外延生长室,在As炉快门打开的富As环境下缓慢加热Cr-GaAs衬底。在590℃烧掉Cr-GaAs衬底上的氧化物(即衬底脱膜),并用高能电子衍射监视衬底脱膜过程。当高能电子衍射图样出现清晰条纹后,衬底温度再升到620℃并维持10分钟,然后温度降到590℃在,衬底上生长8000纳米的GaAs缓冲外延层。关Ga炉快门,开Si炉快门在缓冲外延层上沉积Si原子,其沉积的Si原子的面密度为1×1013cm-2。关闭Si炉快门,开Ga炉快门,在590℃生长30纳米的GaAs。关闭Ga炉快门,降低衬底温度。当衬底温度达到350℃时,关闭As炉快门,这就完成了衬底上的带有二维电子气的导电材料层的生长。
利用电子束光刻法制备“「”字形的套刻标记:1)将已覆盖导电材料层的衬底分别在三氯乙烯、丙酮、无水乙醇中超声清洗5分钟;2)在110℃烘烤30分钟,去掉导电材料层表面水汽;3)用匀胶机在导电材料层表面上覆盖上160纳米厚的电子束光刻胶PMMA并在170℃烘烤60分钟;4)用电子束光刻法制备左右对称的两“「”字标记,其线宽为1微米,边长为2000微米;5)用甲基异丁基甲酮显影30秒,并用异丙酮定影50秒;6)用无水乙醇清洗60秒并放进电子束蒸发室;7)当蒸发室的真空度达3×10-4Pa时,蒸发50纳米Cr/300纳米金;8)超声剥离;9)长时间UV曝光60分以上并用甲基异丁基甲酮显影80秒,并用异丙酮定影50秒以去掉残余的电子束光刻胶。
利用套刻标记定位,采用常规光刻法制备用以制作台面的掩膜,腐蚀带有套刻标记的导电材料层,腐蚀掉导电材料层掩膜图形中的部分,掩膜图形外的导电材料层即为制作器件的台面,腐蚀液是H2SO4∶H2O2∶H2O=3∶1∶30。其腐蚀深度为200纳米。
利用套刻标记定位,通过常规光刻法制备用于制作源极1和漏极2的AZ1400掩膜,在掩膜上沉积(Au0.88Ge0.12)0.92Ni0.8,在丙酮中浸泡60分钟,经剥离等工艺去掉掩膜图形外的(Au0.88Ge0.12)0.92Ni0.8,留下掩膜图形中的(Au0.88Ge0.12)0.92Ni0.8,去离子水超声清洗6次,每次10分钟。在N2∶H2=3∶1的混合气氛中合金退火,温度为410℃,时间为50秒。这时留下掩膜图形中的(Au0.88Ge0.12)0.92Ni0.8即为源极1和漏极2。
利用电子束光刻法直接在导电材料层11上制备用以制作一维波导10的PMMA图形掩膜,用湿法腐蚀法挖第一槽8和第二槽9,其腐蚀液为H2SO4∶H2O2∶H2O=6∶1∶30。挖去导电材料层11上没有掩膜的部分,构成第一槽8和第二槽9,第一槽8和第二槽9导致导电材料层11中的连接源极1和漏极2的一维波导10的形成,其宽度为190纳米,高度为50纳米;
利用套刻标记定位,采用电子束光刻法在带有源极1、漏极2和一维波导10的导电材料层11上制备用以制作线条栅的PMMA光刻胶图形掩膜,在制备的光刻胶图形掩膜上沉积13纳米Ti/34纳米Au膜,取出制作器件并放入溶剂中浸泡,经剥离等工艺去掉掩膜图形外的Ti/Au膜,留下掩膜图形中的第一隧穿势垒线条栅5、第二隧穿势垒线条栅6、边线条栅4和探头线条栅7。
引线连接后,就制备出了本发明的对电荷超敏感的库仑计。
实施例3:
将所选的蓝宝石(Al2O3)衬底12反复清洗:1)三氯乙烯超声清洗5次,每次10分钟;2)丙酮水浴清洗5次,每次10分钟;3)酒精超声清洗5次,每次10分钟;4)去离子水超声清洗3次,每次4分钟。清洗完再用H2SO4∶H3PO4=3∶1腐蚀液除去蓝宝石Al2O3衬底12表面上的伤痕并使表面平整,其腐蚀液的温度为160℃。用去离子水冲洗3次,每次8分钟。冲洗后捞出,吹干水分,传入处理室进行热处理除气:加热温度为450℃,时间为30分钟。温度降为室温后将衬底传入分子束外延生长室。关闭所有炉子的快门,向清洗后传入生长室的蓝宝石衬底12表面喷氮气即衬底的氮化,其氮化温度为800℃。用高能电子衍射监视AlN的退火过程,提高并维持衬底温度在850℃,当高能电子衍射图样出现清晰条纹后,将温度降到820℃生长2微米厚的GaN,将温度升到850℃生长10纳米厚的Al0.22Ga0.78N和25纳米厚的Si-Al0.22Ga0.78N,其Si的掺杂浓度为1×1018cm-2。所生长的2微米GaN、10纳米Al0.22Ga0.78N和25纳米Si-Al0.22Ga0.78N为蓝宝石衬底12上生长的带有二维电子气的导电材料层7。
利用电子束光刻法在导电材料层11上制备“+”字形的套刻标记:1)将已覆盖导电材料层的衬底分别在三氯乙烯、丙酮、无水乙醇中,超声清洗5分钟;2)在110℃烘烤30分钟,去掉导电材料层表面水汽;3)用匀胶机在导电材料层表面上覆盖160纳米厚的电子束光刻胶PMMA,并在170℃烘烤60分钟;4)用电子束光刻法制备左右对称的两“+”字标记,组成“+”字标记的两条线的线宽都为1微米,长度都为2000微米;5)用甲基异丁基甲酮显影30秒,并用异丙酮定影50秒;6)用无水乙醇清洗60秒。利用电子束光刻法在导电材料层11上制备用以制作“+”套刻标记和隔离台面的图形掩膜。利用反应离子刻蚀制备套刻标记台面和器件隔离台面,其刻蚀气体为Cl2,刻蚀温度为120℃,刻蚀深度为50纳米。
利用制备的套刻标记,通过常规光刻法制备用以制作源极1和漏极2的图形AZ1400掩膜,在图形AZ1400掩膜上沉积20纳米Ti/10纳米Al,在丙酮中浸泡60分钟,经剥离等工艺去掉掩膜图形外的Ti/Al,留下掩膜图形中的Ti/Al,去离子水超声清洗5次,每次8分钟。在N2中退火30秒,其温度为900℃。这时留下掩膜图形中的Ti/Al即为源极1和漏极2。
利用电子束光刻法直接在导电材料层11上制备用以制作一维波导10的PMMA图形掩膜,采用反应离子刻蚀法挖第一槽8和第二槽9,其刻蚀气体为Cl2。挖去导电材料层11上没有掩膜的部分,构成第一槽8和第二槽9,第一槽8和第二槽9导致导电材料层11中的连接源极1和漏极2的一维波导10的形成,其宽度为300纳米,高度为30纳米。
利用套刻标记定位,采用电子束光刻法在带有源极1、漏极2和一维波导10的导电材料层11上制备用以制作线条栅的光刻胶图形掩膜,在制备的光刻胶图形掩膜上沉积Au金属膜,其Au金属膜厚度为150纳米。取出制作器件并放入溶剂中浸泡。经剥离等工艺去掉掩膜图形外的金属膜,留下掩膜图形中的第一隧穿势垒线条栅5、第二隧穿势垒线条栅6、边线条栅4和探头线条栅7。
引线连接后,就制备出了本发明的对电荷超敏感的库仑计。
实施例4:
选用(001)取向的P型SOI衬底,SOI中的氧掩埋层即为制备本发明单电子晶体管的衬底12,SOI上的Si单晶膜即为导电材料层11。按已知的SOI衬底清洗方法清洗后,通过反复氧化、腐蚀的方法减薄导Si单晶膜11,使其厚度达到70纳米。所述的氧化是干氧氧化(dry oxidation),在N2∶O2=1∶1的混合气氛中氧化,其氧化温度为850℃。以体积比计,用腐蚀液HF∶H2O=1∶10去掉氧化层。衬底上施加偏压,形成导电材料层11中的二维电子气。
利用电子束光刻法在减薄后的Si单晶膜11上,制备带“+”字图形的光刻胶PMMA掩膜,在带光刻胶图形PMMA掩膜上用贱射法沉积金属膜,其金属膜为50纳米Cr/300纳米W/50纳米Cr。取出制作器件并放入溶剂中浸泡。经剥离等工艺去掉掩膜图形外的Cr/W/Cr,留下的掩膜图形中的Cr/W/Cr为“+”字图形的套刻标记。组成“+”字图形的两条线条的宽度都为1微米,长度都为2000微米。
在带有套刻标记的Si单晶膜11上沉积20纳米厚SiO2和120纳米厚的Si3N4。利用已知的反应离子刻蚀法去掉有源区外的120纳米厚的Si3N4,用HF∶H2O=1∶10腐蚀液去掉露出的20纳米厚SiO2,利用已知的湿氧氧化(wet oxidation)方法氧化露出的Si单晶膜11,实现器件的隔离和制作器件的台面。
在带有套刻标记的Si单晶膜11上沉积20纳米厚SiO2和120纳米厚的Si3N4。利用套刻标记定位,通过光刻法在沉积的20纳米厚SiO2和120纳米厚的Si3N4上制备用于砷离子注入的掩膜,向掩膜注入100keV砷离子,剂量为8×1015cm-2。砷离子注入后,用未稀释H3PO4在80℃煮38分钟去掉120纳米厚的Si3N4,用HF∶H2O=1∶10腐蚀液去掉20纳米厚SiO2。在N2∶H2=2∶1的混合气氛中退火,其温度为1080℃,退火间为7秒。
再用常规光刻法在导电材料层11上制备用以制作源极1和漏极2的图形AZ1400光刻胶掩膜,在带光刻胶图形掩膜上沉积1微米厚的Al膜。取出制作器件并放入溶剂中浸泡。经剥离等工艺去掉掩膜图形外的金属膜,留下掩膜图形中的金属膜,经合金退火即为源极1和漏极2,其退火温度为430℃。
利用套刻标记定位,采用电子束光刻法直接在有套刻标记的Si单晶膜11上制备用以制作一维波导10的图形掩膜,其掩膜材料为180纳米厚的PMMA。利用电子回旋共振干法的刻蚀法在SF6气氛和120℃刻蚀带有图形掩膜的Si单晶膜11,将Si单晶膜11上没有掩膜的部分刻蚀掉,形成第一槽8和第二槽9。第一槽8和第二槽9导致Si单晶膜11形成连接源极1和漏极2的一维波导10,其刻蚀深度为70纳米,所形成的一维波导10的宽度为350纳米。
利用套刻标记定位,采用电子束光刻法在带有源极1和漏极2、和一维波导10的Si单晶膜11上制备用以制作线条栅的光刻胶图形掩膜,在制备的光刻胶图形掩膜上沉积60纳米Al膜,取出制作器件并放入溶剂中浸泡。经剥离等工艺去掉掩膜图形外的Al膜,留下掩膜图形中的第一隧穿势垒线条栅5、第二隧穿势垒线条栅6、边线条栅4和探头线条栅7。
引线连接,就制备出本发明的对电荷超敏感的库仑计。
Claims (21)
1.一种对电荷超敏感的库仑计,其特征在于:在衬底(12)上的导电材料层(11)中有源极(1)和漏极(2);在导电材料层(11)的源极(1)和漏极(2)处有第一槽(8)和第二槽(9),第一槽(8)和第二槽(9)之间的台面形成连接源极(1)和漏极(2)的一维波导(10);在一维波导(10)上沉积有第一隧穿势垒线条栅(5)、第二隧穿势垒线条栅(6)和探头线条栅(7),第一隧穿势垒线条栅(5)和第二隧穿势垒线条栅(6)之间的一维波导为量子点(3),在一维波导的量子点(3)处有边线条栅(4)。
2.如权利要求1所述的对电荷超敏感的库仑计,其特征在于:所述的一维波导(10)的宽度为3-800纳米。
3.如权利要求1所述的对电荷超敏感的库仑计,其特征在于:所述的衬底(12)上进一步覆盖有缓冲外延层。
4.如权利要求3所述的对电荷超敏感的库仑计,其特征在于:所述的缓冲外延层是1)Si、Ge或GeSi半导体元素材料;2)GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体化合物;3)由硅、磷离子、氮离子、砷离子、氧离子或氟化硼离子掺杂到Si、Ge、GeSi、GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体材料中的复合材料;4)上述1)、2)和3)所述的晶格常数相近似且可任意组合的材料;5)氧化硅、氧化铝、氮化硅或氧化钛绝缘材料。
5.如权利要求1所述的对电荷超敏感的库仑计,其特征在于:所述的衬底是1)半导体绝缘体上的硅;2)氧化物材料;3)玻璃、SiC、Ge、硅或在硅表面上有一层氧化物的单晶硅;4)掺杂的半导体材料或非掺杂的半导体材料。
6.如权利要求5所述的对电荷超敏感的库仑计,其特征在于:所述的氧化物材料是Al2O3、氧化硅、氧化镁或钛酸锶。
7.如权利要求5所述的对电荷超敏感的库仑计,其特征在于:所述的非掺杂的半导体材料是GaAs、Cr-GaAs、Si或InP;掺杂的半导体材料是N+-GaAs、N+-InP或N+GaN。
8.如权利要求1所述的对电荷超敏感的库仑计,其特征在于:所述的导电材料是1)Si、Ge或SiGe半导体元素材料;2)GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体化合物;3)由硅、镁、磷离子、氮离子、砷离子、氧离子或氟化硼离子掺杂到Si、Ge、SiGe、GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体材料中的复合材料;4)上述1)、2)和3)所述的晶格常数相近似且可任意组合的材料。
9.如权利要求1所述的对电荷超敏感的库仑计,其特征在于:所述的隧穿势垒线条栅、探头线条栅和边线条栅是Al、Au、W、Cr、Ti、Ni、Pt、Ge、Ta或Mo金属层以及它们之间的任意复合层。
10.如权利要求1-9任一项所述的对电荷超敏感的库仑计的制备方法,其特征在于:该制备方法包括以下步骤:
方法1
1)对原始衬底反复清洗,清洗完后,用腐蚀液除去原始衬底表面上的伤痕;清洗,去除衬底水份,然后对衬底除气,得到精加工的衬底(12);利用氧化或沉积方法,在精加工的衬底(12)上覆盖一层缓冲外延层;
2)利用氧化、腐蚀或沉积方法,直接在精加工的衬底(12)上或在衬底(12)上的缓冲外延层上覆盖导电材料层(11),利用体掺杂、调制掺杂或外加偏压引起导电材料层中电子气;
3)在导电材料层(11)上利用腐蚀形成的部分台面、腐蚀的槽或沉积的膜来作为套刻标记;
4)利用套刻标记定位,采用常规方法制备用以制作台面的掩膜,腐蚀带有套刻标记的导电材料层(11),腐蚀掉导电材料层(11)掩膜图形中的部分,掩膜图形外的导电材料层(11)即为制作器件的台面;所述的腐蚀是干法刻蚀或湿法腐蚀;
5)利用套刻标记定位,用常规方法制备掩膜,通过沉积金属膜、剥离和合金退火步骤在带有台面的导电材料层(11)中制备源极(1)和漏极(2);
6)利用套刻标记定位,采用常规方法直接在导电材料层(11)上制备用以制作一维波导(10)的图形掩膜,然后利用干腐蚀法或湿腐蚀法挖去导电材料层(11)上没有掩膜的部分,构成第一槽(8)和第二槽(9),第一槽(8)和第二槽(9)导致导电材料层(11)中的连接源极(1)和漏极(2)的一维波导(10)的形成:
7)利用套刻标记定位,在带有源极(1)、漏极(2)和一维波导(10)的导电材料层(11)上制备光刻胶图形掩膜,在制备的光刻胶图形掩膜上沉积金属膜;取出制作器件并放入溶剂中浸泡,经剥离工艺去掉掩膜图形外的金属膜,留下掩膜图形中的第一隧穿势垒线条栅(5)、第二隧穿势垒线条栅(6)、边线条栅(4)和探头线条栅(7);
8)经引线连接制备出对电荷超敏感的库仑计;或
方法2
1)选用在衬底(12)上已覆盖有导电材料层(11)的材料,通过反复氧化、腐蚀的方法减薄导电材料层(11);利用体掺杂、调制掺杂或外加偏压引起导电材料层中电子气;
2)在减薄后的导电材料层(11)上,利用腐蚀形成的部分台面、腐蚀的槽或沉积的膜来作为套刻标记;
3)利用套刻标记定位,采用常规方法制备掩膜,腐蚀带有套刻标记的导电材料层(11),腐蚀掉导电材料层(11)掩膜图形中的部分,掩膜图形外的导电材料层(11)即为制作器件的台面,所述的腐蚀为干法刻蚀或湿法腐蚀;
4)利用套刻标记定位,在带有套刻标记的导电材料层(11)上制备用于离子注入的掩膜,离子注入后,去掉用于离子注入的掩膜,高温退火激活注入的元素,其退火温度为500-1200℃;
5)利用套刻标记定位,在精加工的导电材料层(11)上制备用于制作源极(1)和漏极(2)的图形光刻胶掩膜,在带光刻胶图形掩膜上沉积金属膜;取出制作器件并放入溶剂中浸泡,经剥离工艺去掉掩膜图形外的金属膜,留下掩膜图形中的金属膜,经合金退火即为源极(1)和漏极(2);
6)利用套刻标记定位,直接在导电材料层(11)上制备用以制作一维波导(10)的图形掩膜,利用干腐蚀法或湿腐蚀法挖去导电材料层(11)上没有掩膜的部分,构成第一槽(8)和第二槽(9),第一槽(8)和第二槽(9)导致导电材料层(11)中的连接源极(1)和漏极(2)的一维波导(10)的形成;
7)利用套刻标记定位,在带有源极(1)、漏极(2)和一维波导(10)的导电材料层(11)上制备光刻胶图形掩膜,在制备的光刻胶图形掩膜上沉积金属膜;取出制作器件并放入溶剂中浸泡,经剥离工艺去掉掩膜图形外的金属膜,留下掩膜图形中的第一隧穿势垒线条栅(5)、第二隧穿势垒线条栅(6)、边线条栅(4)和探头线条栅(7);
8)经引线连接制备出对电荷超敏感的库仑计。
11.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:以体积比计,所述的腐蚀液是H2SO4∶H2O2∶H2O=1-100∶1-60∶1-500、NH1OH∶H2O2∶H2O=1-100∶1-60∶1-5000、H3PO4∶H2O2∶H2O=1-100∶1-60∶1-500、H2SO4∶H3PO1∶H2O=1-100∶1-60∶0-500、KOH∶H2O=1-100∶1-5000、NaOH∶H2O=1-100∶1-5000、HF∶H2O=1-100∶1-5000或HCl∶H2O=1-100∶1-5000的溶液。
12.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:所述的缓冲外延层是1)Si、Ge或GeSi半导体元素材料;2)GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体化合物;3)由硅、磷离子、氮离子、砷离子、氧离子或氟化硼离子掺杂到Si、Ge、GeSi、GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体材料中的复合材料;4)上述1)、2)和3)所述的晶格常数相近似且可任意组合的材料;5)氧化硅、氧化铝、氮化硅或氧化钛绝缘材料。
13.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:所述的导电材料是1)Si、Ge或SiGe半导体元素材料;2)GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体化合物;3)由硅、镁、磷离子、氮离子、砷离子、氧离子或氟化硼离子掺杂到Si、Ge、SiGe、GaN、NAlGaAs、NInGaAs、NInAlGaAs、GaAs、AlGaAs、InGaAs或InAlGaAs半导体材料中的复合材料;4)上述1)、2)和3)所述的晶格常数相近似且可任意组合的材料。
14.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:方法1中的步骤3)、步骤7)或方法2中的步骤7)所述的沉积的膜是Al、Au、W、Cr、Ti、Ni、Pt、Ge、Ta或Mo金属层以及它们之间的任意复合层。
15.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:方法1或方法2中的步骤5)所述的沉积的金属膜是Pd、Zr、Ag、Gd、Al、Ni、Au、W、Cr、Ti、Pt、Ge、Ta、In或Mo金属层以及它们之间的任意复合层。
16.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:方法1中的步骤5)所述的退火条件是在N2∶H2=1-900∶0-500的混合气氛中合金退火,温度为300-1200℃。
17.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:所述的掩膜材料是1)PMMA、ZEP、AZ或SAL光刻胶,2)Al、Ni、Au、W、Cr、Ti、Pt、Ge、Ta或Mo金属层以及它们之间的任意复合层,3)氧化硅、氧化铝、氮化硅或氧化钛绝缘材料。
18.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:方法2)中的步骤2)所述的膜包括金属W、Cr、Pt、Ta或Mo金属层以及它们之间的任意复合层。
19.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:方法2)中的步骤1)所述的氧化条件,以体积比计是在N2∶O2=0-900∶1-500的混合气氛中氧化,氧化温度为350-1200℃;腐蚀条件是用腐蚀液,以体积比计,HF∶H2O=1-100∶1-5000或HCl∶H2O=1-100∶1-5000去掉氧化层。
20.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:方法2)中的步骤4)所述的注入元素是硅、磷离子、氮离子、砷离子、氧离子或氟化硼离子。
21.如权利要求10所述的对电荷超敏感的库仑计的制备方法,其特征在于:方法2中的步骤5)所述的合金退火温度为300-800℃。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB011019441A CN1170318C (zh) | 2001-01-18 | 2001-01-18 | 对电荷超敏感的库仑计及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB011019441A CN1170318C (zh) | 2001-01-18 | 2001-01-18 | 对电荷超敏感的库仑计及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1366178A CN1366178A (zh) | 2002-08-28 |
CN1170318C true CN1170318C (zh) | 2004-10-06 |
Family
ID=4652330
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB011019441A Expired - Fee Related CN1170318C (zh) | 2001-01-18 | 2001-01-18 | 对电荷超敏感的库仑计及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1170318C (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101359683B (zh) * | 2007-08-01 | 2011-05-04 | 中国科学院半导体研究所 | 具有双量子点接触结构的硅基单电子器件及其制作方法 |
CN102751184B (zh) * | 2012-07-20 | 2015-05-06 | 中国科学院上海微系统与信息技术研究所 | 一种降低Si表面粗糙度的方法 |
-
2001
- 2001-01-18 CN CNB011019441A patent/CN1170318C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1366178A (zh) | 2002-08-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Shirakashi et al. | Single-electron charging effects in Nb/Nb oxide-based single-electron transistors at room temperature | |
KR100389279B1 (ko) | 듀얼 게이트 cmos 소자용의 질소가 주입된 매우 얇은 게이트산화물의 형성 방법 | |
CN101079331A (zh) | 一种用于扫描隧道显微镜的隧道探针及其制备方法 | |
CN101651099A (zh) | 去除光刻胶层的方法 | |
CN109755322A (zh) | 碳化硅mosfet器件及其制备方法 | |
CN1170318C (zh) | 对电荷超敏感的库仑计及其制备方法 | |
KR100444270B1 (ko) | 음 미분 전도도를 갖는 반도체 소자의 제조 방법 | |
CN115763233B (zh) | 一种SiC MOSFET的制备方法 | |
CN110137254B (zh) | 半导体栅极电控量子点及其制备方法 | |
CN210006742U (zh) | 半导体量子芯片 | |
CN1170319C (zh) | 有自校准功能的对电荷超敏感的库仑计及其制备方法 | |
CN1160798C (zh) | 点接触平面栅型单电子晶体管及其制备方法(一) | |
CN101488451B (zh) | 在厚膜soi材料中形成图形化半导体埋层的方法 | |
CN1160797C (zh) | 点接触平面栅型单电子晶体管及其制备方法(二) | |
CN110491940B (zh) | 一种基于共振隧穿的纳米线晶体管及其制备方法 | |
JPH03290975A (ja) | 縦型半導体装置 | |
JPH0951097A (ja) | 電界効果トランジスタおよびその製造方法 | |
CN209896068U (zh) | 半导体栅极电控量子点 | |
CN113594006A (zh) | 真空沟道晶体管及其制作方法 | |
CN2462399Y (zh) | 对电荷超敏感的库仑计 | |
CN1199249C (zh) | 注氧隔离技术制备全介质隔离的硅量子线的方法 | |
CN110085673B (zh) | 杂质原子阵列晶体管及其制备方法 | |
Okui et al. | Visualization of 0.1-μm-metal-oxide-semiconductor field-effect transistors by cross-sectional scanning tunneling microscopy | |
Murase et al. | Transport properties of silicon nanostructures fabricated on SIMOX substrates | |
CN1353461A (zh) | 一种单电子晶体管及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20041006 Termination date: 20120118 |