CN116643636B - 一种硬盘背板随机上电的方法、装置、设备及介质 - Google Patents

一种硬盘背板随机上电的方法、装置、设备及介质 Download PDF

Info

Publication number
CN116643636B
CN116643636B CN202310620153.5A CN202310620153A CN116643636B CN 116643636 B CN116643636 B CN 116643636B CN 202310620153 A CN202310620153 A CN 202310620153A CN 116643636 B CN116643636 B CN 116643636B
Authority
CN
China
Prior art keywords
hard disk
group
disk backboard
random number
internal clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310620153.5A
Other languages
English (en)
Other versions
CN116643636A (zh
Inventor
张猛
申明伟
杨占
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hexin Technology Suzhou Co ltd
Hexin Technology Co ltd
Original Assignee
Hexin Technology Suzhou Co ltd
Hexin Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hexin Technology Suzhou Co ltd, Hexin Technology Co ltd filed Critical Hexin Technology Suzhou Co ltd
Priority to CN202310620153.5A priority Critical patent/CN116643636B/zh
Publication of CN116643636A publication Critical patent/CN116643636A/zh
Application granted granted Critical
Publication of CN116643636B publication Critical patent/CN116643636B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/58Random or pseudo-random number generators
    • G06F7/588Random number generators, i.e. based on natural stochastic processes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本申请属于硬盘控制技术领域,公开了一种硬盘背板随机上电的方法、装置、设备及介质。将所有服务器的硬盘背板划分为n组,每组按照不同时间顺序进行上电,并设置所有硬盘背板在预设上电时间内完成上电;通过外部时钟按照采样时钟周期对CPLD的内部时钟进行采样计数,得到每组硬盘背板对应的计数值;根据计数值得到每组硬盘背板对应的随机数,将随机数作为每组硬盘背板对应的基础延时系数,利用基础延时系数获取每组硬盘背板对应的延时时间;按照延时时间对相应的硬盘背板进行使能上电。通过CPLD实现随机延时,达到不同的硬盘背板上电时间的不同步,解决硬盘背板同时上电带来的电网电压波动问题。

Description

一种硬盘背板随机上电的方法、装置、设备及介质
技术领域
本申请涉及硬盘控制技术领域,尤其涉及一种硬盘背板随机上电的方法、装置、设备及介质。
背景技术
硬盘背板是服务器必不可少的组成部分,大量的数据存储需要大量的硬盘做支撑,然而大量的硬盘也导致服务器的功耗大大增加,尤其是在数据中心中存在成千上万的服务器时,对于电量的需求是非常庞大的。当数量众多的服务器上电开机时,如果所有的硬盘同时上电,会使得上电瞬时电流过大,很容易导致电压波动,从而导致某些服务器无法正常上电。如果将服务器的硬盘背板分批上电,就能降低电网的压力,保证服务器的正常启动。目前实现分批上电的方式主要是通过给不同的硬盘背板烧录不同的CPLD(ComplexProgrammable Logic Device,复杂可编程逻辑器件)代码,通过CPLD代码控制硬盘背板的启动时间,但给每个硬盘背板都烧录不同CPLD代码会大大增加硬盘背板的维护成本。
发明内容
为此,本申请的实施例提供了一种硬盘背板随机上电的方法,实现通过CPLD实现随机延时,达到不同的硬盘背板上电时间的不同步,解决硬盘背板同时上电带来的电网电压波动问题,保证服务器的正常启动工作。
第一方面,本申请提供一种硬盘背板随机上电的方法。
本申请是通过以下技术方案得以实现的:
一种硬盘背板随机上电的方法,所述方法包括:
将所有服务器的硬盘背板划分为n组,每组按照不同时间顺序进行上电,并设置所有硬盘背板在预设上电时间内完成上电;
通过外部时钟按照采样时钟周期对CPLD的内部时钟进行采样计数,得到每组硬盘背板对应的计数值;
根据所述计数值得到每组硬盘背板对应的随机数,将所述随机数作为每组硬盘背板对应的基础延时系数,利用所述基础延时系数获取每组硬盘背板对应的延时时间;
按照所述延时时间对相应的硬盘背板进行使能上电。
在本申请一较佳的示例中可以进一步设置为,所述根据所述计数值得到每组硬盘背板对应的随机数的步骤后,还包括:
判断每组硬盘背板对应的随机数是否大于预设随机数阈值;
响应于所述随机数小于或等于所述预设随机数阈值,将所述随机数设置为预设随机数。
在本申请一较佳的示例中可以进一步设置为,所述通过外部时钟按照采样时钟周期对CPLD的内部时钟进行采样计数,得到每组硬盘背板对应的计数值的步骤包括:
n组硬盘背板随机对应n个内部时钟频率,外部时钟按照采样时钟周期对n个所述内部时钟频率进行采样计数,得到每组硬盘背板对应的计数值;其中,所述n个不同内部时钟频率在内部时钟的时钟频率精度范围内。
在本申请一较佳的示例中可以进一步设置为,所述得到每组硬盘背板对应的计数值的步骤后,还包括:
判断外部时钟对CPLD的内部时钟的采样计数是否完成所有采样时钟周期;
响应于外部时钟对CPLD的内部时钟的采样计数完成所有采样时钟周期,则继续执行根据计数值得到每组硬盘背板对应的随机数的步骤;
响应于外部时钟对CPLD的内部时钟的采样计数未完成所有采样时钟周期,则返回继续对内部时钟进行采样计数。
在本申请一较佳的示例中可以进一步设置为,按照所述延时时间对相应的硬盘背板进行使能上电的步骤还包括:
判断所述延时在预设上电时间内是否完成;
响应于所述延时完成,对相应的硬盘背板进行使能上电;
响应于所述延时未完成,则继续计算延时时间。
在本申请一较佳的示例中可以进一步设置为,所述根据所述计数值计算得到每组硬盘背板对应的随机数的步骤包括:
将计算得到的计数值减去预设计数值,得到若干个随机数。
在本申请一较佳的示例中可以进一步设置为,所述按照所述延时时间对相应的硬盘背板进行使能上电的步骤包括:
CPLD控制寄存器中每组硬盘背板的上电控制数据位来控制硬盘背板的电源开关,控制对应的硬盘背板进行上电。
第二方面,本申请提供一种硬盘背板随机上电的装置。
本申请是通过以下技术方案得以实现的:
一种硬盘背板随机上电的装置,所述装置包括:
分配模块,用于将将所有服务器的硬盘背板划分为n组,每组按照不同时间顺序进行上电,并设置所有硬盘背板在预设上电时间内完成上电;
外部时钟模块,用于按照采样时钟周期对CPLD的内部时钟进行采样计数,得到每组硬盘背板对应的计数值;
延时计算模块,根据所述计数值得到每组硬盘背板对应的随机数,将所述随机数作为每组硬盘背板对应的基础延时系数,利用所述基础延时系数获取每组硬盘背板对应的延时时间;
使能上电模块,用于按照所述延时时间对相应的硬盘背板进行使能上电。
在本申请一较佳的示例中可以进一步设置为,所述装置还包括:
随机数判断单元,用于判断每组硬盘背板对应的随机数是否大于预设随机数阈值;
响应于所述随机数小于或等于所述预设随机数阈值,将所述随机数设置为预设随机数。
第三方面,本申请提供一种计算机设备。
本申请是通过以下技术方案得以实现点的:
一种计算机设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述任意一种硬盘背板随机上电的方法的步骤。
第四方面,本申请提供一种计算机可读存储介质。
本申请是通过以下技术方案得以实现的:
一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现上述任意硬盘背板随机上电的方法的步骤。
综上所述,与现有技术相比,本申请实施例提供的技术方案带来的有益效果至少包括:将所有服务器的硬盘背板划分为按照不同上电时间进行随机上电;通过外部时钟对CPLD的内部时钟进行采样计数,得到每组硬盘背板对应的计数值;根据计数值得到每组硬盘背板对应的随机数,将该随机数作为每组硬盘背板对应的基础延时系数,利用基础延时系数获取每组硬盘背板对应的延时时间;按照不同的延时时间对相应的硬盘背板进行使能上电。实现对服务器的硬盘进行分批上电,降低电网的压力,保证服务器的正常启动;通过硬盘背板上的常用器件CPLD产生随机数,实现随机延时,得到不同硬盘背板的上电时间的不同步,相比于通过烧录不同的CPLD代码的方法,更加简单易行。
附图说明
图1为本申请一示例性实施例提供的硬盘背板随机上电的方法的流程示意图;
图2为本申请一示例性实施例提供的硬盘背板的供电示意图;
图3为本申请又一示例性实施例提供的硬盘背板随机上电的装置的结构示意图;
图4为本申请一示例性实施例提供的计算机设备的结构示意图;
图5为本申请另一示例性实施例提供的硬盘背板随机上电的方法的流程示意图。
附图标记:
10-分配模块,20-外部时钟模块,30-延时计算模块,301-随机数判断单元,40-使能上电模块。
具体实施方式
本具体实施例仅仅是对本申请的解释,其并不是对本申请的限制,本领域技术人员在阅读完本说明书后可以根据需要对本实施例做出没有创造性贡献的修改,但只要在本申请的权利要求范围内都受到专利法的保护。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
另外,本申请中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本申请中字符“/”,如无特殊说明,一般表示前后关联对象是一种“或”的关系。
本申请中术语“第一”“第二”等字样用于对作用和功能基本相同的相同项或相似项进行区分,应理解,“第一”、“第二”、“第n”之间不具有逻辑或时序上的依赖关系,也不对数量和执行顺序进行限定。
下面结合说明书附图对本申请实施例作进一步详细描述。
在本申请的一个实施例中,提供一种硬盘背板随机上电的方法,如图1所示,主要步骤描述如下:
S10:将所有服务器的硬盘背板划分为n组,每组按照不同时间顺序进行上电,并设置所有硬盘背板在预设上电时间内完成上电。
其中,n为大于1的自然数,n的大小可以根据实际需求进行设置。其中每组中包含的硬盘背板的数量可以为1个也可以为多个,当每组中包含1个硬盘背板时,即每组硬盘背板对应一个上电时间,所有硬盘背板都按照不同时间进行上电;当每组中包含的硬盘背板的数量为多个时,即其中几个硬盘背板对应一个上电时间。
同时需要规定所有硬盘背板在预设上电时间T内完成上电,所有硬盘背板划分为n组,每组按照不同时间顺序进行上电,即不同上电时间的数量为n,根据预设上电时间T和不同上电时间的数量n,可以得到硬盘背板的基础延时时间基础延时时间/>为预设上电时间T与不同上电时间的数量n的比值,t=T/n。举例进行说明,在一些实施例中,将所有服务器的硬盘背板划分为按照10个不同上电时间进行随机上电,设置所有硬盘背板在预设上电时间100ms内完成上电,则基础延时时间为10ms。
S20:通过外部时钟按照采样时钟周期对CPLD的内部时钟进行采样计数,得到每组硬盘背板对应的计数值。
需要进行说明的是,CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)是一种用户根据各自需要而自行构建逻辑功能的数字集成电路,基本设计方法是借助集成开发软件平台,用原理图,硬件描述语言等方法、生成相应的目标文件,通过下载电缆将代码传送到目标芯片中,实现设计的数字系统。如图2所示,硬盘背板的CPLD内部集成有内部时钟模块,随机数模块以及延时模块,外部时钟模块连接到CPLD的引脚上,可以通过代码可以对CPLD的内部时钟进行采样,读取数据。CPLD的输出端连接电源模块的输入端,电源模块的输出端连接各个硬盘,用于为各个硬盘进行供电。
其中,步骤S20的具体步骤包括:n组硬盘背板随机对应n个内部时钟频率,外部时钟按照采样时钟周期对n个所述内部时钟频率进行采样计数,得到每组硬盘背板对应的计数值;其中,所述n个不同内部时钟频率在内部时钟的时钟频率精度范围内。每组硬盘背板对应一个背板编号,背板编号与内部时钟频率进行对应。
举例进行说明,假设所有服务器中共有10个硬盘背板,将其划分为10组,对其进行编号,BP1,BP2,BP3,BP4,BP5,…,BP10,硬盘背板划分为按照10个不同上电时间进行随机上电。根据硬盘划分的组数、内部时钟频率、外部时钟频率来确定外部时钟对内部时钟的采样时钟周期。CPLD的内部集成有时钟模块,例如CPLD的内部时钟为2Mhz,将时钟频率精度设置为5%,即内部时钟实际产生的时钟频率精度范围为1.90Mhz~2.10Mhz,对应的时钟周期在0.476μs~0.526μs之间波动,差值为0.05μs。为减少时钟误差,采用高精度的外部时钟作为CPLD的系统时钟,采样内部时钟,在一些实施例中,外部时钟的时钟频率为20Mhz。通过计算可以确定外部时钟对内部时钟的采样时钟周期,采样时钟周期用C表示,C=10*(1/20Mhz)/0.5μs=10。在时钟频率精度范围1.9Mhz~2.1Mhz内随机选取10个内部时钟频率,并随机分配给不同的硬盘背板,例如BP1对应内部时钟频率1.90Mhz,BP2对应内部时钟频率1.95Mhz,BP3对应内部时钟频率2.0Mhz,BP4对应内部时钟频率2.05Mhz,BP5对应内部时钟频率2.02Mhz,BP6对应内部时钟频率2.08Mhz,BP7对应内部时钟频率1.92Mhz,BP8对应内部时钟频率1.97Mhz,BP9对应内部时钟频率2.06Mhz,BP10对应内部时钟频率2.10Mhz。
举例进行说明,BP1对应的内部时钟频率为1.90Mhz,10个时钟周期为1/1.9Mhz*10=5.26μs,利用20Mhz的外部时钟进行采样需要计数值M1=5.26μs/(1/20Mhz)=105;BP2对应的内部时钟频率为1.95Mhz,10个时钟周期为1/1.95Mhz*10=5.12μs,利用20Mhz的外部时钟进行采样需要计数值M2=5.12μs/(1/20Mhz)=102;BP3对应的内部时钟频率为2.0Mhz,10个时钟周期为1/2.0Mhz*10=5.0μs,利用20Mhz的外部时钟进行采样需要计数值M3=5.0μs/(1/20Mhz)=100;BP4对应的内部时钟频率为2.05Mhz,10个时钟周期为1/2.05Mhz*10=4.87μs,利用20Mhz的外部时钟进行采样需要计数值M4=4.87μs/(1/20Mhz)=97;BP5对应的内部时钟频率为2.02Mhz,10个时钟周期为1/2.02Mhz*10=4.95μs,利用20Mhz的外部时钟进行采样需要计数值M5=4.95μs/(1/20Mhz)=99;BP6对应的内部时钟频率为2.08Mhz,10个时钟周期为1/2.08Mhz*10=4.80μs,利用20Mhz的外部时钟进行采样需要计数值M6=4.80μs/(1/20Mhz)=96;BP7对应的内部时钟频率为1.92Mhz,10个时钟周期为1/1.92Mhz*10=5.20μs,利用20Mhz的外部时钟进行采样需要计数值M7=5.20μs/(1/20Mhz)=104;BP8对应的内部时钟频率为1.97Mhz,10个时钟周期为M8=1/1.97Mhz*10=5.07μs,利用20Mhz的外部时钟进行采样需要计数值5.07μs/(1/20Mhz)=101;BP9对应的内部时钟频率为2.06Mhz,10个时钟周期为1/2.06Mhz*10=4.85μs,利用20Mhz的外部时钟进行采样需要计数值M9=4.85μs/(1/20Mhz)=97;BP10对应的内部时钟频率为2.10Mhz,10个时钟周期为1/2.10Mhz*10=4.76μs,利用20Mhz的外部时钟进行采样需要计数值M10=4.76μs/(1/20Mhz)=95。
在步骤S20中,得到每组硬盘背板对应的计数值后,判断外部时钟对CPLD的内部时钟的采样计数是否完成所有采样时钟周期;响应于外部时钟对CPLD的内部时钟的采样计数完成所有采样时钟周期,则继续执行根据计数值得到每组硬盘背板对应的随机数的步骤;响应于外部时钟对CPLD的内部时钟的采样计数未完成所有采样时钟周期,则返回继续对内部时钟进行采样计数。
具体的,CPLD可以通过代码来判断内部时钟的边沿,可以在内部时钟的上升沿开始计数,每到达一个上升沿,则采样时钟周期增加1。当采样时钟周期达到C,则表示对C个采样时钟周期的计数完成;若时钟周期未达到C,则表示对C个采样时钟周期的计数未完成,需要返回继续对内部时钟周期进行采样计数。保证最终每组硬盘背板都可以获取一个计数值,确保最终每组硬盘背板的延时时间的不同,进而实现硬盘背板的随机上电。
S30:根据计数值得到每组硬盘背板对应的随机数,将随机数作为每组硬盘背板对应的基础延时系数,利用基础延时系数获取每组硬盘背板对应的延时时间。
具体的,在步骤S30中,根据计数值得到每组硬盘背板对应的随机数,是通过若干个计数值分别减去预设计数值,得到若个干个随机数。举例进行说明,在一些实施例中,得到计数值记为Mi,将计数值Mi减去95,获得处于0~10范围内的随机数Ri,Ri=Mi-95。通过此计算可以得到需要的随机数范围。将随机数控制在较小的数值范围内,可以减少后续计算的延时时间的长度,提高硬盘背板随机上电的效率。
在一些实施例中,在得到每组硬盘背板对应的随机数,还需要判断每组硬盘背板对应的随机数是否大于预设随机数阈值;响应于随机数小于或等于上述预设随机数阈值,则将该随机数设置为预设随机数。具体的,在得到每组硬盘背板的随机数后,判断每组硬盘背板的随机数是否大于0,当其中一个硬盘背板对应的随机数小于0时,需要将该硬盘背板的随机数设置为1。可以防止CPLD内部时钟精度超过5%,保证随机数大于0,起到防呆的作用,保证所有硬盘背板都能正常上电。
举例进行说明,BP1对应的内部时钟频率为1.90Mhz,计数值M1=105,对应的随机数为R1=10;BP2对应的内部时钟频率为1.95Mhz,计数值M2=102,对应的随机数为R2=7;BP3对应的内部时钟频率为2.0Mhz,计数值M3=100,对应的随机数为R3=5;BP4对应的内部时钟频率为2.05Mhz,计数值M4=97,对应的随机数为R4=2;BP5对应的内部时钟频率为2.02Mhz,计数值M5=99,对应的随机数为R1=10;BP6对应的内部时钟频率为2.08Mhz,计数值M6=96,对应的随机数为R6=1;BP7对应的内部时钟频率为1.92Mhz,计数值M7=104,对应的随机数为R7=9;BP8对应的内部时钟频率为1.97Mhz,计数值M8=101,对应的随机数为R8=6;BP9对应的内部时钟频率为2.06Mhz,计数值M9=97,对应的随机数为R9=2;BP10对应的内部时钟频率为2.10Mhz,计数值M10=95,对应的随机数为R10=0。
将硬盘背板对应的随机数R1~R10与0进行对比,得出R1~R9大于0,R10等于0,此时需要将硬盘背板R10设置为1,保证所有的硬盘背板都可以正常上电。
将随机数R1~R10作为基础延时系数,与基础延时相乘得到每组硬盘背板对应的延时时间,按照延时时间实现不同硬盘背板上电时间的不同步,实现了服务器的错峰上电,有利于服务器的稳定用电。
S40:按照延时时间对相应的硬盘背板进行使能上电。
具体的,CPLD控制寄存器中每组硬盘背板的上电控制数据位来控制相应的硬盘背板的电源开关,控制相应的硬盘背板进行上电。例如,当到达硬盘背板BP9的延时时间,可以通过CPLD控制寄存器中硬盘背板BP9的上电控制数据位为1,进而控制电源模块与硬盘背板BP9连接的开关打开,对硬盘背板BP9进行上电。
在一些实施例中,还需判断上述延时在预设上电时间内是否完成,响应于延时完成,对相应的硬盘背板进行使能上电;响应于延时未完成,则继续计算延时时间。
具体的,可以通过外部时钟对内部时钟进行计数,判断在预设上电时间内延时是否完成。例如以硬盘背板BP2说明,硬盘背板BP2的基础延时系数为R2=7,延时时间为7*10ms=70ms,通过20Mhz的外部时钟对70ms进行计数,需要计数70ms/(1/20Mhz)=1.4*106,当外部时钟计数达到1.4*106,证明延时完成;若未达到上述计数值则证明延时未完成,该硬盘背板未能实现上电,需要对该硬盘背板继续计算延时时间,保证硬盘背板上电成功。
通过硬盘背板上的常用器件CPLD产生随机数,实现随机延时,得到不同硬盘背板的上电时间的不同步,相比于通过烧录不同的CPLD代码的方法,更加简单易行。实现对服务器的硬盘进行分批上电,降低电网的压力,保证服务器的正常启动。
本申请还提供一种硬盘背板随机上电的装置,如图3所示,该装置包括:
分配模块10,用于将所有服务器的硬盘背板划分为n组,每组按照不同时间顺序进行上电,并设置所有硬盘背板在预设上电时间内完成上电;
外部时钟模块20,用于按照采样时钟周期对CPLD的内部时钟进行采样计数,得到每组硬盘背板对应的计数值;
延时计算模块30,根据计数值得到每组硬盘背板对应的随机数,将随机数作为每组硬盘背板对应的基础延时系数,利用基础延时系数获取每组硬盘背板对应的延时时间;
使能上电模块40,用于按照延时时间对相应的硬盘背板进行使能上电。
在一些实施例中,该装置还包括:随机数判断单元301,用于判断每组硬盘背板对应的随机数是否大于预设随机数阈值;响应于随机数小于或等于预设随机数阈值,将随机数设置为预设随机数。
在一个实施例中,提供了一种计算机设备,该计算机设备可以是服务器。
如图4所示,该计算机设备包括通过系统总线连接的处理器、存储器、网络接口和数据库。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质有操作系统、计算机程序和数据库。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现上述任意一种硬盘背板随机上电的方法。本领域技术人员可以理解,图4中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的电子设备的限定,具体的电子设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
如图5所示,将所有服务器的硬盘背板划分为n个不同时间进行随机上电,而且所有硬盘背板要求在预设上电时间内完成上电动作,具体的预设上电时间可以根据实际需求进行设置,可以为100ms,150ms或200ms,但不限于上述数值。
利用外部时钟对硬盘背板对应的n个内部时钟频率进行C个采样时钟周期计数,判断在预设上电时间内,C个采样时钟周期是否完成,若未完成,则需继续进行计数,至C个采样时钟周期完成;若完成则需执行下一步骤,根据得到的计数值计算随机数Ri
为了实现防呆,保证所有的硬盘背板都能正常上电,得到随机数Ri后需要判断随机数Ri是否大于0,若随机数Ri小于或等于0,将该随机数Ri设置为1,避免出现硬盘背板对应的延时时间为0或负数的情况,导致硬盘背板不能正常上电。
若随机数Ri大于0,则将该随机数Ri作为对应硬盘背板的基础延时系数,基于基础延时系数和基础延时获取该硬盘背板的延时时间。
得到延时时间后,判断在预设上电时间内,硬盘背板的延时是否完成,若完成,则对该硬盘背板执行使能上电;若在预设上电时间内,硬盘背板的延时未完成,则需返回继续计算延时时间。
在一个实施例中,提供一种计算机可读存储介质,包括存储器、处理器及存储在存储器上并可以在处理器上执行的计算机程序,处理器执行计算机程序以实现上述任意一种硬盘背板随机上电的方法。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)、DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将本申请所述系统的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。

Claims (9)

1.一种硬盘背板随机上电的方法,其特征在于,所述方法包括:
将所有服务器的硬盘背板划分为n组,每组按照不同时间顺序进行上电,并设置所有硬盘背板在预设上电时间内完成上电;
在CPLD的内部时钟的时钟频率精度范围内选取n个不同的内部时钟频率,将n个不同的所述内部时钟频率分配给n组硬盘背板,外部时钟对所述n个不同的内部时钟频率按照采样时钟周期进行采样计数,得到每组硬盘背板对应的计数值;
将若干个计数值分别减去预设计数值,得到每组硬盘背板对应的随机数,将所述随机数作为每组硬盘背板对应的基础延时系数,利用所述基础延时系数获取每组硬盘背板对应的延时时间;
按照所述延时时间对相应的硬盘背板进行使能上电。
2.根据权利要求1所述的硬盘背板随机上电的方法,其特征在于,所述根据所述计数值得到每组硬盘背板对应的随机数的步骤后,还包括:
判断每组硬盘背板对应的随机数是否大于预设随机数阈值;
响应于所述随机数小于或等于所述预设随机数阈值,将所述随机数设置为预设随机数。
3.根据权利要求1所述的硬盘背板随机上电的方法,其特征在于,所述得到每组硬盘背板对应的计数值的步骤后,还包括:
判断外部时钟对CPLD的内部时钟的采样计数是否完成所有采样时钟周期;
响应于外部时钟对CPLD的内部时钟的采样计数完成所有采样时钟周期,则继续执行根据计数值得到每组硬盘背板对应的随机数的步骤;
响应于外部时钟对CPLD的内部时钟的采样计数未完成所有采样时钟周期,则返回重新对内部时钟进行采样计数。
4.根据权利要求1所述的硬盘背板随机上电的方法,其特征在于,按照所述延时时间对相应的硬盘背板进行使能上电的步骤还包括:
判断所述延时在预设上电时间内是否完成;
响应于所述延时完成,对相应的硬盘背板进行使能上电;
响应于所述延时未完成,则重新计算延时时间。
5.根据权利要求1所述的硬盘背板随机上电的方法,其特征在于,所述按照所述延时时间对相应的硬盘背板进行使能上电的步骤包括:
CPLD控制寄存器中每组硬盘背板的上电控制数据位来控制相应的硬盘背板的电源开关,控制相应的硬盘背板进行上电。
6.一种硬盘背板随机上电的装置,其特征在于,所述装置包括:
分配模块,用于将将所有服务器的硬盘背板划分为n组,每组按照不同时间顺序进行上电,确定外部时钟对内部是真的采样时钟周期,并设置所有硬盘背板在预设上电时间内完成上电;
外部时钟模块,用于在CPLD的内部时钟的时钟频率精度范围内选取n个不同的内部时钟频率,将n个不同的所述内部时钟频率分配给n组硬盘背板,所述外部时钟对所述n个不同的内部时钟频率按照采样时钟周期进行采样计数,得到每组硬盘背板对应的计数值;
延时计算模块,用于将若干个计数值分别减去预设计数值,得到每组硬盘背板对应的随机数,将所述随机数作为每组硬盘背板对应的基础延时系数,利用所述基础延时系数获取每组硬盘背板对应的延时时间;
使能上电模块,用于按照所述延时时间对相应的硬盘背板进行使能上电。
7.根据权利要求6所述的硬盘背板随机上电的装置,其特征在于,所述装置还包括:
随机数判断单元,用于判断每组硬盘背板对应的随机数是否大于预设随机数阈值;
响应于所述随机数小于或等于所述预设随机数阈值,将所述随机数设置为预设随机数。
8.一种计算机设备,其特征在于,包括存储器、处理器及存储在存储器上的计算机程序,所述处理器执行所述计算机程序以实现权利要求1至5任意一项所述方法的步骤。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现权利要求1至5任意一项所述方法的步骤。
CN202310620153.5A 2023-05-29 2023-05-29 一种硬盘背板随机上电的方法、装置、设备及介质 Active CN116643636B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310620153.5A CN116643636B (zh) 2023-05-29 2023-05-29 一种硬盘背板随机上电的方法、装置、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310620153.5A CN116643636B (zh) 2023-05-29 2023-05-29 一种硬盘背板随机上电的方法、装置、设备及介质

Publications (2)

Publication Number Publication Date
CN116643636A CN116643636A (zh) 2023-08-25
CN116643636B true CN116643636B (zh) 2024-02-23

Family

ID=87622523

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310620153.5A Active CN116643636B (zh) 2023-05-29 2023-05-29 一种硬盘背板随机上电的方法、装置、设备及介质

Country Status (1)

Country Link
CN (1) CN116643636B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108847261A (zh) * 2018-07-03 2018-11-20 郑州云海信息技术有限公司 一种硬盘电源控制装置及控制方法
CN209265434U (zh) * 2019-02-27 2019-08-16 苏州浪潮智能科技有限公司 一种具有错峰上电功能的8盘位NVMe硬盘背板
CN111090324A (zh) * 2019-11-08 2020-05-01 苏州浪潮智能科技有限公司 一种服务器硬盘错峰上电的方法、设备及介质
CN111352495A (zh) * 2020-02-29 2020-06-30 苏州浪潮智能科技有限公司 一种硬盘错峰上电控制系统
CN111880728A (zh) * 2020-07-14 2020-11-03 苏州浪潮智能科技有限公司 机械硬盘系统启动控制方法以及装置、存储设备
CN113835507A (zh) * 2021-09-27 2021-12-24 苏州浪潮智能科技有限公司 一种服务器及其硬盘上电控制系统和方法
WO2022001130A1 (zh) * 2020-06-29 2022-01-06 苏州浪潮智能科技有限公司 一种用于硬盘端口号灵活分配的硬件架构及其实现方法
CN218824636U (zh) * 2022-11-30 2023-04-07 山东云海国创云计算装备产业创新中心有限公司 一种用于服务器硬盘背板的电源检测装置
CN116088952A (zh) * 2023-02-24 2023-05-09 苏州浪潮智能科技有限公司 服务器硬盘的启动控制系统、方法及装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108847261A (zh) * 2018-07-03 2018-11-20 郑州云海信息技术有限公司 一种硬盘电源控制装置及控制方法
CN209265434U (zh) * 2019-02-27 2019-08-16 苏州浪潮智能科技有限公司 一种具有错峰上电功能的8盘位NVMe硬盘背板
CN111090324A (zh) * 2019-11-08 2020-05-01 苏州浪潮智能科技有限公司 一种服务器硬盘错峰上电的方法、设备及介质
CN111352495A (zh) * 2020-02-29 2020-06-30 苏州浪潮智能科技有限公司 一种硬盘错峰上电控制系统
WO2022001130A1 (zh) * 2020-06-29 2022-01-06 苏州浪潮智能科技有限公司 一种用于硬盘端口号灵活分配的硬件架构及其实现方法
CN111880728A (zh) * 2020-07-14 2020-11-03 苏州浪潮智能科技有限公司 机械硬盘系统启动控制方法以及装置、存储设备
CN113835507A (zh) * 2021-09-27 2021-12-24 苏州浪潮智能科技有限公司 一种服务器及其硬盘上电控制系统和方法
CN218824636U (zh) * 2022-11-30 2023-04-07 山东云海国创云计算装备产业创新中心有限公司 一种用于服务器硬盘背板的电源检测装置
CN116088952A (zh) * 2023-02-24 2023-05-09 苏州浪潮智能科技有限公司 服务器硬盘的启动控制系统、方法及装置

Also Published As

Publication number Publication date
CN116643636A (zh) 2023-08-25

Similar Documents

Publication Publication Date Title
CN110021792B (zh) 充电控制方法、装置、终端设备及计算机存储介质
CN108491122B (zh) 一种点击事件响应方法、计算机可读存储介质及终端设备
CN110147157B (zh) 一种存储服务器的启动方法、系统及相关组件
CN110597393A (zh) 一种马达振动控制方法、装置及计算机可读存储介质
CN111522324B (zh) 半导体温控装置的测试方法、装置、电子设备及存储介质
CN116643636B (zh) 一种硬盘背板随机上电的方法、装置、设备及介质
CN111064776B (zh) 区块链中区块的生成方法、记账节点及存储介质
CN112333246B (zh) 一种ABtest实验方法、装置、智能终端及存储介质
CN111736680B (zh) 电源缓启动的控制方法、控制装置、控制设备及存储介质
CN112306529A (zh) 系统升级方法、装置、设备和存储介质
CN111025178B (zh) 一种电源模块主备切换的稳定性测试方法及相关组件
CN116736128A (zh) 电池包荷电状态的预测方法、电池包和存储介质
CN116048834A (zh) 一种积分排行榜实时更新的方法、装置及存储介质
CN111858203B (zh) 服务器性能检测方法、系统、可编程控制器及存储介质
CN110442619B (zh) 搜索结果排序方法、装置、电子设备及存储介质
CN112653330A (zh) 改善llc谐振电路负载动态响应的控制方法及终端设备
CN114156864B (zh) 光伏逆变器配置方法、装置、终端及存储介质
CN113721163A (zh) 程控电源的测试脉冲生成方法、系统及电子设备
CN110209546A (zh) 一种设备控制方法及设备控制系统
CN116593768B (zh) 一种电能计量方法、装置、电子设备及介质
CN117033113B (zh) 一种信号延迟的控制电路和方法
CN113032333B (zh) 服务器监控项目的传感器文件添加方法、装置及设备
CN112531629B (zh) 配电网保护定值自动整定方法、装置及终端设备
CN100465930C (zh) 用于控制总线请求信号的产生的装置、设备和方法
US20230256857A1 (en) Method and device for timing scheduled charging, and terminal equipment

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant