CN110209546A - 一种设备控制方法及设备控制系统 - Google Patents

一种设备控制方法及设备控制系统 Download PDF

Info

Publication number
CN110209546A
CN110209546A CN201811622677.3A CN201811622677A CN110209546A CN 110209546 A CN110209546 A CN 110209546A CN 201811622677 A CN201811622677 A CN 201811622677A CN 110209546 A CN110209546 A CN 110209546A
Authority
CN
China
Prior art keywords
level signal
duration
high level
control
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811622677.3A
Other languages
English (en)
Inventor
周灿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Taihengnuo Technology Co Ltd
Original Assignee
Shenzhen Taihengnuo Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Taihengnuo Technology Co Ltd filed Critical Shenzhen Taihengnuo Technology Co Ltd
Priority to CN201811622677.3A priority Critical patent/CN110209546A/zh
Publication of CN110209546A publication Critical patent/CN110209546A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

本发明实施例公开了一种设备控制方法及设备控制系统,其中方法应用于控制设备,控制设备通过电源设备与电子设备连接,控制设备还通过继电器与电子设备连接,方法包括:控制电源设备按照第一预设规则产生第一电平信号,并输出给电子设备;控制继电器按照第二预设规则产生第二电平信号,并输出给电子设备;其中,第一电平信号和第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当第二电平信号处于高电平信号的时长大于或者等于预设时长时,电子设备进入开机状态;当第一电平信号由高电平信号变为低电平信号时,电子设备进入掉电状态。通过本实施例可以模拟电子设备在开机过程中任意时间点的掉电。

Description

一种设备控制方法及设备控制系统
技术领域
本发明涉及电子技术领域,尤其涉及一种设备控制方法及设备控制系统。
背景技术
eMMC全称为Embedded MultiMedia Card,是一种嵌入式非易失性存储器系统,由闪存和闪存控制器两部分组成。eMMC具有统一、高速的数据接口,具有前后兼容、存储密度高等特点;另外,eMMC电路简单,成本低,开发容易,因此被广泛应用各种电子设备(例如手机、平板电脑等)中。
在eMMC稳定性验证过程中,通常将eMMC内嵌在电子设备中后对eMMC发生掉电时的状态进行测试,要求掉电时间点可以是电子设备开机过程中的任意时间点。因此,如何模拟电子设备在开机过程中任意时间点的掉电是有待解决的问题。
发明内容
本发明实施例所要解决的技术问题在于,提供一种设备控制方法及设备控制系统,可以模拟电子设备在开机过程中任意时间点的掉电。
第一方面,本发明实施例提供了一种设备控制方法,应用于控制设备,所述控制设备通过电源设备与电子设备连接,所述控制设备还通过继电器与所述电子设备连接,该方法包括:
控制所述电源设备按照第一预设规则产生第一电平信号,并输出给所述电子设备;
控制所述继电器按照第二预设规则产生第二电平信号,并输出给所述电子设备;
其中,所述第一电平信号和所述第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当所述第二电平信号处于高电平信号的时长大于或者等于预设时长时,所述电子设备进入开机状态;当所述第一电平信号由高电平信号变为低电平信号时,所述电子设备进入掉电状态。
在一实施方式中,所述第一电平信号每一次处于低电平信号的时长均为第一目标时长;所述第二电平信号每一次处于高电平信号的时长均为第二目标时长;所述第一电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长。
在一实施方式中,所述第一电平信号每一次处于高电平信号的时长均大于所述第二电平信号在相应时间段处于高电平信号的时长;所述第一电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第三目标时长。
在一实施方式中,所述控制所述电源设备按照第一预设规则产生第一电平信号,并输出给所述电子设备之前,所述方法还包括:
控制所述电源设备按照第三预设规则产生第三电平信号,并输出给所述电子设备;
控制所述继电器按照所述第三预设规则产生第四电平信号,并输出给所述电子设备;
其中,所述第三电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第三电平信号处于高电平信号的时长为所述预设时长为止;所述第四电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第四电平信号处于高电平信号的时长为所述预设时长为止;所述第三电平信号和所述第四电平信号在相同时间点由低电平信号变为高电平信号,且在相同时间点由高电平信号变为低电平信号。
在一实施方式中,所述控制设备通过通用接口总线GPIB与所述电源设备连接,通过通用串行总线USB与所述继电器连接。
第二方面,本发明实施例提供了一种设备控制系统,所述设备控制系统包括控制设备、电子设备、电源设备和继电器,所述电源设备分别与所述控制设备以及所述电子设备连接,所述继电器分别与所述控制设备以及所述电子设备连接,其中:
所述控制设备,用于生成第一控制信号和第二控制信号,并将所述第一控制信号发送给所述电源设备,将所述第二控制信号发送给所述继电器;
所述电源设备,用于接收所述第一控制信号,并响应所述第一控制信号按照第一预设规则产生第一电平信号,并输出给所述电子设备;
所述继电器,用于接收所述第二控制信号,并响应所述第二控制信号按照第二预设规则产生第二电平信号,并输出给所述电子设备;
其中,所述第一电平信号和所述第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当所述第二电平信号处于高电平信号的时长大于或者等于预设时长时,所述电子设备进入开机状态;当所述第一电平信号由高电平信号变为低电平信号时,所述电子设备进入掉电状态。
在一实施方式中,所述第一电平信号每一次处于低电平信号的时长均为第一目标时长;所述第二电平信号每一次处于高电平信号的时长均为第二目标时长;所述第一电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长。
在一实施方式中,所述第一电平信号每一次处于高电平信号的时长均大于所述第二电平信号在相应时间段处于高电平信号的时长;所述第一电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第三目标时长。
在一实施方式中,所述控制设备,还用于生成第三控制信号和第四控制信号,并将所述第三控制信号发送给所述电源设备,将所述第四控制信号发送给所述继电器;
所述电源设备,还用于接收所述第三控制信号,并响应所述第三控制信号按照第三预设规则产生第三电平信号,并输出给所述电子设备;
所述继电器,还用于接收所述第四控制信号,并响应所述第四控制信号按照所述第三预设规则产生第四电平信号,并输出给所述电子设备;
其中,所述第三电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第三电平信号处于高电平信号的时长为所述预设时长为止;所述第四电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第四电平信号处于高电平信号的时长为所述预设时长为止;所述第三电平信号和所述第四电平信号在相同时间点由低电平信号变为高电平信号,且在相同时间点由高电平信号变为低电平信号。
在一实施方式中,所述控制设备通过通用接口总线GPIB与所述电源设备连接,通过通用串行总线USB与所述继电器连接。
第三方面,本发明实施例提供了一种控制设备,包括处理器和存储器,所述处理器和所述存储器相互连接,其中,所述存储器用于存储计算机程序,所述计算机程序包括程序指令,所述处理器被配置用于调用所述程序指令,执行上述第一方面任一项所述的设备控制方法。
第四方面,本发明实施例提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序包括程序指令,所述程序指令当被处理器执行时使所述处理器执行上述第一方面任一项所述的设备控制方法。
本发明实施例中,控制设备分别通过电源设备和继电器与电子设备连接,控制设备控制电源设备按照第一预设规则产生第一电平信号并输出给电子设备,同时控制继电器按照第二预设规则产生第二电平信号并输出给电子设备;其中,第一电平信号和第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当第二电平信号处于高电平信号的时长大于或者等于预设时长时电子设备进入开机状态;当第一电平信号由高电平信号变为低电平信号时,电子设备进入掉电状态,从而可以模拟电子设备在开机过程中任意时间点的掉电。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种设备控制系统的架构示意图;
图2是本发明实施例提供的一种设备控制方法的流程示意图;
图3是本发明第一实施例提供的一种电平信号的示意图;
图4是本发明第二实施例提供的一种电平信号的示意图;
图5是本发明实施例提供的一种控制设备的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。
本发明实施例提供一种设备控制系统。图1为本发明实施例提供的一种设备控制系统的架构示意图。如图1所示,该设备控制系统包括控制设备101、电源设备102、继电器103和电子设备104。其中,电源设备102分别与控制设备101以及电子设备104连接。具体地,电源设备102的输入端与控制设备101连接,输出端与电子设备104连接。电源设备102用于给电子设备104供电。继电器103分别与控制设备101以及电子设备104连接。具体地,继电器103的输入端与控制设备101连接,输出端与电子设备104连接。继电器103用于控制电子设备104开机。在一实施方式中,控制设备101通过通用接口总线(General-PurposeInterface Bus,GPIB)与电源设备102连接,通过通用串行总线(Universal Serial Bus,USB)与继电器103连接。其中,电源设备102可以是精密电源。控制设备101可以是电脑,电子设备104可以是通信设备,具体可以是智能手机(如Android手机等)、平板电脑、移动互联网设备(Mobile Internet Devices,MID)等。电子设备104中内嵌有eMMC。
本发明实施例中,控制设备101用于生成第一控制信号,并将该第一控制信号发送给电源设备102。该第一控制信号中可以包括控制指令,该控制指令用于指示电源设备102按照第一预设规则产生电平信号。控制设备101还用于生成第二控制信号,并将该第二控制信号发送给继电器103。该第二控制信号用于指示继电器103按照第二预设规则产生电平信号。该第二控制信号可以是以电平信号的形式发送给继电器103。在一实施方式中,控制设备101可以是同时生成第一控制信号和第二控制信号,并同时将第一控制信号和第二控制信号分别发送给电源设备102和继电器103。控制设备101也可以是先后生成第一控制信号和第二控制信号,并先后将第一控制信号和第二控制信号分别发送给电源设备102和继电器103。具体地,控制设备可以是先生成第一控制信号,后生成第二控制信号;并先将第一控制信号发送给电源设备102,后将第二控制信号发送给继电器103。
电源设备102用于接收控制设备101发送的第一控制信号,并响应该第一控制信号按照第一预设规则产生第一电平信号,并输出给电子设备104。继电器103用于接收控制设备101发送的第二控制信号,并响应该第二控制信号按照第二预设规则产生第二电平信号,并输出给电子设备104。其中,第一电平信号和第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号。当第二电平信号处于高电平信号的时长大于或者等于预设时长时,电子设备进入开机状态;该预设时长例如是4s。当第一电平信号由高电平信号变为低电平信号时,电子设备进入掉电状态。
在一实施方式中,第一电平信号每一次处于低电平信号的时长均为第一目标时长,该第一目标时长例如是0.5s。第二电平信号每一次处于高电平信号的时长均为第二目标时长,该第二目标时长例如是4s。第一电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长。具体地,第一电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第三目标时长,该第三目标时长例如是0.1s、0.2s、0.5s等。在另一实施方式中,第一电平信号每一次处于高电平信号的时长均大于第二电平信号在相应时间段处于高电平信号的时长。采用上述方式,可以模拟电子设备104在开机过程中任意时间点的掉电场景,从而可以模拟电子设备104内嵌的eMMC在任意时间点的掉电场景,进而可以测试eMMC掉电时的状态,完成eMMC稳定性的验证。
在一实施方式中,控制设备101生成第一控制信号和第二控制信号之前,控制设备101还用于生成第三控制信号,并将该第三控制信号发送给电源设备102。该第三控制信号中可以包括控制指令,该控制指令用于指示电源设备102按照第三预设规则产生电平信号。控制设备101还用于生成第四控制信号,并将该第四控制信号发送给继电器103。该第四控制信号用于指示继电器103按照第三预设规则产生电平信号。该第四控制信号可以是以电平信号的形式发送给继电器103。在一实施方式中,控制设备101可以是同时生成第三控制信号和第四控制信号,并同时将第三控制信号和第四控制信号分别发送给电源设备102和继电器103。控制设备101也可以是先后生成第三控制信号和第四控制信号,并先后将第三控制信号和第四控制信号分别发送给电源设备102和继电器103。具体地,控制设备可以是先生成第三控制信号,后生成第四控制信号;并先将第三控制信号发送给电源设备102,后将第三控制信号发送给继电器103。
电源设备102还用于接收控制设备101发送的第三控制信号,并响应该第三控制信号按照第三预设规则产生第三电平信号,并输出给电子设备104。继电器103还用于接收控制设备101发送的第四控制信号,并响应该第四控制信号按照第三预设规则产生第四电平信号,并输出给电子设备104。其中,第三电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至第三电平信号处于高电平信号的时长为预设时长为止。第四电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至第四电平信号处于高电平信号的时长为预设时长为止。第三电平信号和第四电平信号在相同时间点由低电平信号变为高电平信号,且在相同时间点由高电平信号变为低电平信号。采用上述方式,可以实现第三电平信号和第四电平信号之间的同步性,也即是实现第三电平信号和第四电平信号保持同步上电以及同步下电,从而可以更好的保证第一电平信号和第二电平信号持续保持同步上电。
在一实施方式中,第三电平信号和第四电平信号每一次处于低电平信号的时长均为第四目标时长。该第四目标时长例如是0.5s。需要说明的是,该第四目标时长可以与上述第一目标时长相同,也可以与上述第一目标时长不同,本发明实施例不作限定。第三电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第五目标时长,该第五目标时长例如是0.1s、0.2s、0.5s等。第四电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第五目标时长。该第五目标时长可以与上述第三目标时长相同,也可以与上述第三目标时长不同,本发明实施例不作限定。
请参阅图2,图2为本发明实施例提供的一种设备控制方法的流程示意图。本发明实施例中所描述的设备控制方法,可以应用于图1所示的设备控制系统中的控制设备101。所述设备控制方法可以包括:
S201、控制电源设备按照第一预设规则产生第一电平信号,并输出给电子设备。
本发明实施例中,电源设备分别与控制设备以及电子设备连接。具体地,电源设备的输入端与控制设备连接,输出端与电子设备连接。电源设备用于给电子设备供电。在一实施方式中,控制设备通过通用接口总线GPIB与电源设备连接。其中,电源设备可以是精密电源。控制设备可以是电脑,电子设备可以是通信设备,具体可以是智能手机、平板电脑、移动互联网设备等。电子设备中内嵌有eMMC。具体地,控制设备生成第一控制信号,并将该第一控制信号发送给电源设备。该第一控制信号中可以包括控制指令,该控制指令用于指示电源设备按照第一预设规则产生电平信号。电源设备接收控制设备发送的第一控制信号,并响应该第一控制信号按照第一预设规则产生第一电平信号,并输出给电子设备。
S202、控制继电器按照第二预设规则产生第二电平信号,并输出给所述电子设备;其中,所述第一电平信号和所述第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当所述第二电平信号处于高电平信号的时长大于或者等于预设时长时,所述电子设备进入开机状态;当所述第一电平信号由高电平信号变为低电平信号时,所述电子设备进入掉电状态。
本发明实施例中,继电器分别与控制设备以及电子设备连接。具体地,继电器的输入端与控制设备连接,输出端与电子设备连接。继电器用于控制电子设备开机。在一实施方式中,控制设备通过通用串行总线USB与继电器连接。具体地,控制设备生成第二控制信号,并将该第二控制信号发送给继电器。该第二控制信号用于指示继电器按照第二预设规则产生电平信号。该第二控制信号可以是以电平信号的形式发送给继电器。继电器接收控制设备发送的第二控制信号,并响应该第二控制信号按照第二预设规则产生第二电平信号,并输出给电子设备。
其中,第一电平信号和第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号。当第二电平信号处于高电平信号的时长大于或者等于预设时长时,电子设备进入开机状态;该预设时长例如是4s。当第一电平信号由高电平信号变为低电平信号时,电子设备进入掉电状态。
在一实施方式中,第一电平信号每一次处于低电平信号的时长均为第一目标时长,该第一目标时长例如是0.5s。第二电平信号每一次处于高电平信号的时长均为第二目标时长,该第二目标时长例如是4s。第一电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长。具体地,第一电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第三目标时长,该第三目标时长例如是0.1s、0.2s、0.5s等。在另一实施方式中,第一电平信号每一次处于高电平信号的时长均大于第二电平信号在相应时间段处于高电平信号的时长。采用上述方式,可以模拟电子设备在开机过程中任意时间点的掉电场景,从而可以模拟电子设备内嵌的eMMC在任意时间点的掉电场景,进而可以测试eMMC掉电时的状态,完成eMMC稳定性的验证。
举例来说,请一并参见图3,图3为本发明第一实施例提供的一种电平信号的示意图。如图3所示,可以将电平信号从低电平信号变为高电平信号开始,到下一次由低电平信号变为高电平信号之前这部分称为一个时间段;该时间段内电平信号只有一次电平信号的变化。例如图3中所示的第n时间段和第n+1时间段;n为正整数。第n时间段和第n+1时间段为相邻的两个时间段。
如图3中第一电平信号和第二电平信号的变化规律所示,第一电平信号分别在各个时间段内处于低电平信号的时长是相同的。第二电平信号分别在各个时间段内处于高电平信号的时长是相同的,且正好可以触发电子设备开机。第一电平信号在各个时间段内处于高电平信号的时长均大于第二电平信号在相应时间段处于高电平信号的时长,例如第一电平信号在第n+1时间段内处于高电平信号的时长,大于第二电平信号在第n+1时间段内处于高电平信号的时长。针对每一个时间段,例如在第n+1时间段内,当第二电平信号处于高电平信号的时长达到预设时长时,电子设备进入开机状态,也即是说eMMC进入上电状态。当第一电平信号由高电平信号变为低电平信号时,电子设备进入掉电状态,也即是说eMMC进入掉电状态。故在第n+1时间段内,可以模拟电子设备在开机过程中的掉电场景。同理,在第n时间段内和其他时间段内,也可以模拟电子设备在开机过程中的掉电场景。
另外,由于第一电平信号在第n+1时间段内处于高电平信号的时长,大于第一电平信号在第n时间段内处于高电平信号的时长。所以电子设备在第n+1时间段内掉电时对应的开机时长,与在第n时间段内掉电时对应的开机时长不同;从而可以模拟电子设备在开机过程中不同时间点的掉电。同理可知,电子设备在各个时间段内掉电时对应的开机时长均不同。由于第一电平信号在各个时间段内处于高电平信号的时长可以任意设置,故而可以模拟电子设备在开机过程中任意时间点的掉电,也即是模拟eMMC在任意时间点的掉电。
在一实施方式中,控制设备生成第一控制信号和第二控制信号之前,控制设备还生成第三控制信号,并将该第三控制信号发送给电源设备。该第三控制信号中可以包括控制指令,该控制指令用于指示电源设备按照第三预设规则产生电平信号。控制设备还生成第四控制信号,并将该第四控制信号发送给继电器。该第四控制信号用于指示继电器按照第三预设规则产生电平信号。该第四控制信号可以是以电平信号的形式发送给继电器。在一实施方式中,控制设备可以是同时生成第三控制信号和第四控制信号,并同时将第三控制信号和第四控制信号分别发送给电源设备和继电器。控制设备也可以是先后生成第三控制信号和第四控制信号,并先后将第三控制信号和第四控制信号分别发送给电源设备和继电器。具体地,控制设备可以是先生成第三控制信号,后生成第四控制信号;并先将第三控制信号发送给电源设备,后将第三控制信号发送给继电器。
电源设备还接收控制设备发送的第三控制信号,并响应该第三控制信号按照第三预设规则产生第三电平信号,并输出给电子设备。继电器103还接收控制设备发送的第四控制信号,并响应该第四控制信号按照第三预设规则产生第四电平信号,并输出给电子设备。其中,第三电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至第三电平信号处于高电平信号的时长为预设时长为止。第四电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至第四电平信号处于高电平信号的时长为预设时长为止。第三电平信号和第四电平信号在相同时间点由低电平信号变为高电平信号,且在相同时间点由高电平信号变为低电平信号。采用上述方式,可以实现第三电平信号和第四电平信号之间的同步性,也即是实现第三电平信号和第四电平信号保持同步上电以及同步下电,从而可以更好的保证第一电平信号和第二电平信号持续保持同步上电。
在一实施方式中,第三电平信号和第四电平信号每一次处于低电平信号的时长均为第四目标时长。该第四目标时长例如是0.5s。需要说明的是,该第四目标时长可以与上述第一目标时长相同,也可以与上述第一目标时长不同,本发明实施例不作限定。第三电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第五目标时长,该第五目标时长例如是0.1s、0.2s、0.5s等。第四电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第五目标时长。该第五目标时长可以与上述第三目标时长相同,也可以与上述第三目标时长不同,本发明实施例不作限定。
举例来说,请一并参见图4,图4为本发明第二实施例提供的一种电平信号的示意图。如图4所示,可以将电平信号从低电平信号变为高电平信号开始,到下一次由低电平信号变为高电平信号之前这部分称为一个时间段;该时间段内电平信号只有一次电平信号的变化。例如图4中所示的第i时间段和第i+1时间段;i为正整数。第i时间段和第i+1时间段为相邻的两个时间段。如图4中第三电平信号和第四电平信号的变化规律所示,第三电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,例如第三电平信号在第i+1时间段内处于高电平信号的时长,大于第三电平信号在第i+1时间段内处于高电平信号的时长。直至第三电平信号处于高电平信号的时长增大为预设时长为止。第四电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,例如第四电平信号在第i+1时间段内处于高电平信号的时长,大于第四电平信号在第i+1时间段内处于高电平信号的时长。直至第四电平信号处于高电平信号的时长为预设时长为止。第三电平信号和所述第四电平信号在相同时间点由低电平信号变为高电平信号,且在相同时间点由高电平信号变为低电平信号。
举例对本方案进行详细说明,假设第四目标时长和第一目标时长相同,均为0.5s;第二目标时长为4s;第五目标时长和第三目标时长相同,均为0.1s。控制设备第一次控制电源设备和继电器同时输出时长为0.1s的高电平后输出时长为0.5s的低电平;第二次控制电源设备和继电器同时输出时长为0.2s的高电平后输出时长为0.5s的低电平;第三次控制电源设备和继电器同时输出时长为0.3s的高电平后输出时长为0.5s的低电平。以此类推,输出高电平的时长依次增加,输出低电平的时长保持不变。直至控制电源设备和继电器同时输出时长为4s的高电平后,控制设备控制电源设备和继电器同时输出高电平,但控制电源设备输出高电平的时长还是依次增加,输出低电平的时长保持不变,控制继电器每一次均输出时长为4s的高电平后持续输出低电平,等待电源设备输出高电平和低电平完成;再继续下一次的同时输出高电平。例如,控制设备控制电源设备和继电器同时输出高电平,但控制继电器输出时长为4s的高电平后持续输出低电平,控制电源设备输出时长为5s的高电平后输出时长为0.5s的低电平;然后在电源设备输出低电平完成后,控制继电器完成低电平的输出,也即是继电器输出低电平的时长为1.5s;并再次控制电源设备和继电器同时输出高电平,但控制继电器保持输出时长为4s的高电平后持续输出低电平,控制电源设备输出时长为5.1s的高电平后输出时长为0.5s的低电平;并以此类推直至测试结束。采用上述方式,可以模拟电子设备在开机过程中任意时间点的掉电,也即是模拟eMMC在任意时间点的掉电。
需要说明的是,控制设备可以通过特定的软件来实现对继电器和电源设备的控制。结束测试的条件可以是,第一电平信号处于高电平信号的时长达到最大时长。该最大时长例如是36s。
本发明实施例中,控制设备分别通过电源设备和继电器与电子设备连接,控制设备控制电源设备按照第一预设规则产生第一电平信号并输出给电子设备,同时控制继电器按照第二预设规则产生第二电平信号并输出给电子设备;其中,第一电平信号和第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当第二电平信号处于高电平信号的时长大于或者等于预设时长时电子设备进入开机状态;当第一电平信号由高电平信号变为低电平信号时,电子设备进入掉电状态,从而可以模拟电子设备在开机过程中任意时间点的掉电。
请参阅图5,图5为本发明实施例提供的一种控制设备的结构示意图,本发明实施例中所描述的终端包括:处理器501、输入/输出(Input/Output,I/O)接口502、存储器503。其中,处理器501、I/O接口502、存储器503可通过总线或其他方式连接,本发明实施例以通过总线连接为例。
处理器501可以是中央处理器(central processing unit,CPU)。处理器501可以是硬件芯片。上述硬件芯片可以是专用集成电路(application-specific integratedcircuit,ASIC),可编程逻辑器件(programmable logic device,PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(complex programmable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gate array,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。
上述存储器503可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的存储程序(比如文字存储功能、位置存储功能等);存储数据区可存储根据终端的使用所创建的数据(比如文字数据)等,并可以包括应用存储程序等。此外,存储器503可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他易失性固态存储器件。
上述存储器503还用于存储程序指令。上述处理器501可以调用上述存储器503存储的程序指令,实现如本发明实施例所示的设备控制方法。
其中,所述控制设备通过电源设备与电子设备连接,所述控制设备还通过继电器与所述电子设备连接。具体地,所述控制设备通过I/O接口502与所述电源设备连接,所述控制设备还通过I/O接口502与所述继电器连接。
具体地,上述处理器501调用存储在上述存储器503中的程序指令执行以下步骤:
控制所述电源设备按照第一预设规则产生第一电平信号,并输出给所述电子设备;
控制所述继电器按照第二预设规则产生第二电平信号,并输出给所述电子设备;
其中,所述第一电平信号和所述第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当所述第二电平信号处于高电平信号的时长大于或者等于预设时长时,所述电子设备进入开机状态;当所述第一电平信号由高电平信号变为低电平信号时,所述电子设备进入掉电状态。
本发明实施例中处理器执行的方法均从处理器的角度来描述,可以理解的是,本发明实施例中处理器要执行上述方法需要其他硬件结构的配合。本发明实施例对具体的实现过程不作详细描述和限制。
在一实施方式中,所述第一电平信号每一次处于低电平信号的时长均为第一目标时长;所述第二电平信号每一次处于高电平信号的时长均为第二目标时长;所述第一电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长。
在一实施方式中,所述第一电平信号每一次处于高电平信号的时长均大于所述第二电平信号在相应时间段处于高电平信号的时长;所述第一电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第三目标时长。
在一实施方式中,所述处理器501控制所述电源设备按照第一预设规则产生第一电平信号,并输出给所述电子设备之前,所述处理器501还用于:
控制所述电源设备按照第三预设规则产生第三电平信号,并输出给所述电子设备;
控制所述继电器按照所述第三预设规则产生第四电平信号,并输出给所述电子设备;
其中,所述第三电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第三电平信号处于高电平信号的时长为所述预设时长为止;所述第四电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第四电平信号处于高电平信号的时长为所述预设时长为止;所述第三电平信号和所述第四电平信号在相同时间点由低电平信号变为高电平信号,且在相同时间点由高电平信号变为低电平信号。
在一实施方式中,所述控制设备通过通用接口总线GPIB与所述电源设备连接,通过通用串行总线USB与所述继电器连接。
具体实现中,本申请实施例中所描述的处理器501、I/O接口502、存储器503可执行本发明实施例提供的设备控制方法中所描述的控制设备的实现方式,在此不再赘述。
本发明实施例中,控制设备分别通过电源设备和继电器与电子设备连接,控制设备控制电源设备按照第一预设规则产生第一电平信号并输出给电子设备,同时控制继电器按照第二预设规则产生第二电平信号并输出给电子设备;其中,第一电平信号和第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当第二电平信号处于高电平信号的时长大于或者等于预设时长时电子设备进入开机状态;当第一电平信号由高电平信号变为低电平信号时,电子设备进入掉电状态,从而可以模拟电子设备在开机过程中任意时间点的掉电。
本发明实施例还提供一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机程序,所述计算机程序包括程序指令,所述程序指令当被处理器执行时使所述处理器执行上述方法实施例所述的设备控制方法。
本发明实施例还提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述方法实施例所述的设备控制方法。
需要说明的是,对于前述的各个方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某一些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本发明所必须的。
本发明实施例方法中的步骤可以根据实际需要进行顺序调整、合并和删减。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储介质中,存储介质可以包括:闪存盘、只读存储器(Read-Only Memory,ROM)、随机存取器(Random AccessMemory,RAM)、磁盘或光盘等。
以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本发明权利要求所作的等同变化,仍属于发明所涵盖的范围。

Claims (10)

1.一种设备控制方法,应用于控制设备,其特征在于,所述控制设备通过电源设备与电子设备连接,所述控制设备还通过继电器与所述电子设备连接,所述方法包括:
控制所述电源设备按照第一预设规则产生第一电平信号,并输出给所述电子设备;
控制所述继电器按照第二预设规则产生第二电平信号,并输出给所述电子设备;
其中,所述第一电平信号和所述第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当所述第二电平信号处于高电平信号的时长大于或者等于预设时长时,所述电子设备进入开机状态;当所述第一电平信号由高电平信号变为低电平信号时,所述电子设备进入掉电状态。
2.根据权利要求1所述的方法,其特征在于,所述第一电平信号每一次处于低电平信号的时长均为第一目标时长;所述第二电平信号每一次处于高电平信号的时长均为第二目标时长;所述第一电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长。
3.根据权利要求2所述的方法,其特征在于,所述第一电平信号每一次处于高电平信号的时长均大于所述第二电平信号在相应时间段处于高电平信号的时长;所述第一电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第三目标时长。
4.根据权利要求1至3中任一项所述的方法,其特征在于,所述控制所述电源设备按照第一预设规则产生第一电平信号,并输出给所述电子设备之前,所述方法还包括:
控制所述电源设备按照第三预设规则产生第三电平信号,并输出给所述电子设备;
控制所述继电器按照所述第三预设规则产生第四电平信号,并输出给所述电子设备;
其中,所述第三电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第三电平信号处于高电平信号的时长为所述预设时长为止;所述第四电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第四电平信号处于高电平信号的时长为所述预设时长为止;所述第三电平信号和所述第四电平信号在相同时间点由低电平信号变为高电平信号,且在相同时间点由高电平信号变为低电平信号。
5.根据权利要求1所述的方法,其特征在于,所述控制设备通过通用接口总线GPIB与所述电源设备连接,通过通用串行总线USB与所述继电器连接。
6.一种设备控制系统,所述设备控制系统包括控制设备、电子设备、电源设备和继电器,其特征在于,所述电源设备分别与所述控制设备以及所述电子设备连接,所述继电器分别与所述控制设备以及所述电子设备连接,其中:
所述控制设备,用于生成第一控制信号和第二控制信号,并将所述第一控制信号发送给所述电源设备,将所述第二控制信号发送给所述继电器;
所述电源设备,用于接收所述第一控制信号,并响应所述第一控制信号按照第一预设规则产生第一电平信号,并输出给所述电子设备;
所述继电器,用于接收所述第二控制信号,并响应所述第二控制信号按照第二预设规则产生第二电平信号,并输出给所述电子设备;
其中,所述第一电平信号和所述第二电平信号在相同时间点由低电平信号变为高电平信号,在不同时间点由高电平信号变为低电平信号;当所述第二电平信号处于高电平信号的时长大于或者等于预设时长时,所述电子设备进入开机状态;当所述第一电平信号由高电平信号变为低电平信号时,所述电子设备进入掉电状态。
7.根据权利要求6所述的设备控制系统,其特征在于,所述第一电平信号每一次处于低电平信号的时长均为第一目标时长;所述第二电平信号每一次处于高电平信号的时长均为第二目标时长;所述第一电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长。
8.根据权利要求7所述的设备控制系统,其特征在于,所述第一电平信号每一次处于高电平信号的时长均大于所述第二电平信号在相应时间段处于高电平信号的时长;所述第一电平信号当前时间段处于高电平信号的时长等于前一次处于高电平信号的时长加上第三目标时长。
9.根据权利要求6至8中任一项所述的设备控制系统,其特征在于,
所述控制设备,还用于生成第三控制信号和第四控制信号,并将所述第三控制信号发送给所述电源设备,将所述第四控制信号发送给所述继电器;
所述电源设备,还用于接收所述第三控制信号,并响应所述第三控制信号按照第三预设规则产生第三电平信号,并输出给所述电子设备;
所述继电器,还用于接收所述第四控制信号,并响应所述第四控制信号按照所述第三预设规则产生第四电平信号,并输出给所述电子设备;
其中,所述第三电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第三电平信号处于高电平信号的时长为所述预设时长为止;所述第四电平信号当前时间段处于高电平信号的时长大于前一次处于高电平信号的时长,直至所述第四电平信号处于高电平信号的时长为所述预设时长为止;所述第三电平信号和所述第四电平信号在相同时间点由低电平信号变为高电平信号,且在相同时间点由高电平信号变为低电平信号。
10.根据权利要求6所述的设备控制系统,其特征在于,所述控制设备通过通用接口总线GPIB与所述电源设备连接,通过通用串行总线USB与所述继电器连接。
CN201811622677.3A 2018-12-28 2018-12-28 一种设备控制方法及设备控制系统 Pending CN110209546A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811622677.3A CN110209546A (zh) 2018-12-28 2018-12-28 一种设备控制方法及设备控制系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811622677.3A CN110209546A (zh) 2018-12-28 2018-12-28 一种设备控制方法及设备控制系统

Publications (1)

Publication Number Publication Date
CN110209546A true CN110209546A (zh) 2019-09-06

Family

ID=67780039

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811622677.3A Pending CN110209546A (zh) 2018-12-28 2018-12-28 一种设备控制方法及设备控制系统

Country Status (1)

Country Link
CN (1) CN110209546A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113759780A (zh) * 2021-09-01 2021-12-07 珠海格力电器股份有限公司 一种双机组控制方法、系统及特种空调

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113759780A (zh) * 2021-09-01 2021-12-07 珠海格力电器股份有限公司 一种双机组控制方法、系统及特种空调

Similar Documents

Publication Publication Date Title
KR102131159B1 (ko) 스마트 기기를 제어하는 방법 및 장치 및 컴퓨터 저장 매체
CN111563461B (zh) 清洁设备的清洁路径获取方法、装置及存储介质
CN108984245B (zh) 一种基于单一视图控制器的页面切换方法及系统
CN107742066B (zh) 账号权限配置方法、装置、终端设备与计算机存储介质
CN106843982B (zh) 一种基于fpga的数据处理方法及装置
CN111934908A (zh) 一种物联网模拟方法、装置、系统及存储介质
CN105576753A (zh) 一种信息处理方法及电子设备
CN105391871A (zh) 一种闹钟提示方法及移动终端
CN112996020A (zh) 一种基于蓝牙的自动化测试方法、装置及蓝牙测试终端
CN110209546A (zh) 一种设备控制方法及设备控制系统
CN104793937B (zh) 一种启动控制方法及装置
CN113625854A (zh) 一种主板上电控制系统、方法、装置及可读存储介质
CN110765594B (zh) 一种风电场实时仿真器内部交互接口控制方法及装置
CN109143111A (zh) 一种电源变动测试方法、装置及设备
CN112269422A (zh) 一种时钟发生电路以及展频测试系统
CN111025178B (zh) 一种电源模块主备切换的稳定性测试方法及相关组件
CN111124781A (zh) 一种显卡测试方法、装置及电子设备和存储介质
CN104407668A (zh) 一种控制基于x86系统架构的板卡自动上电的板卡
CN107704250A (zh) 智能电器sn码烧写系统及冰箱
CN105511893B (zh) 烧写软件的方法和装置
CN111934143A (zh) 一种基于智能插座的开关控制方法、设备及存储介质
CN111162669B (zh) 一种传感器供电软启动方法、装置、存储介质及电子设备
CN108414852B (zh) 一种高压数字量信号的故障注入系统及方法
CN107085523A (zh) 终端app分身的实现方法及系统
CN111740405A (zh) 电气设备的启动控制方法、系统及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20190906

WD01 Invention patent application deemed withdrawn after publication