CN116456762A - 像素 - Google Patents

像素 Download PDF

Info

Publication number
CN116456762A
CN116456762A CN202211404071.9A CN202211404071A CN116456762A CN 116456762 A CN116456762 A CN 116456762A CN 202211404071 A CN202211404071 A CN 202211404071A CN 116456762 A CN116456762 A CN 116456762A
Authority
CN
China
Prior art keywords
transistor
gate
node
driving
duration
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211404071.9A
Other languages
English (en)
Inventor
金埈焕
金允镐
金兑映
朴钟宇
赵大衍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN116456762A publication Critical patent/CN116456762A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/13Active-matrix OLED [AMOLED] displays comprising photosensors that control luminance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明提供了像素。该像素包括:第一驱动晶体管和第二驱动晶体管;第一选择晶体管,连接在第一驱动晶体管的栅极与栅节点之间;以及第二选择晶体管,连接在第二驱动晶体管的栅极与栅节点之间。

Description

像素
相关申请的交叉引用
本申请要求于2022年1月14日在韩国知识产权局提交的韩国专利申请第10-2022-0006180号的优先权和权益,其全部公开内容通过引用合并于此。
技术领域
一个或多个实施例的方面涉及像素和显示装置。
背景技术
有机发光显示装置包括具有依据电流的变化而变化的亮度的显示元件(例如,有机发光二极管)。有机发光显示装置的像素通常包括显示元件、根据栅极与源极之间的电压来控制被供应到显示元件的电流的量的驱动晶体管以及将用于控制显示元件的亮度的数据信号传输到驱动晶体管的开关晶体管。
在该背景技术部分中公开的上述信息仅用于增强对背景的理解,并且因此,在该背景技术部分中讨论的信息不一定构成现有技术。
发明内容
一个或多个实施例的方面包括能够以相对高的亮度显示图像的像素和显示装置。根据本公开的实施例的特征不限于上述特征,并且本领域技术人员将从根据本发明的实施例的描述清楚地理解在本文中未提到的其它技术特征。
一些实施例的附加的方面部分地将在下面的描述中阐述并且部分地将根据描述显而易见,或者可以通过实践所呈现的本公开的实施例获知。
根据本公开的一些实施例,像素包括:第一晶体管,包括第一驱动晶体管和第二驱动晶体管;第二晶体管,连接在数据线与第一节点之间;第三晶体管,连接在第二节点与第三节点之间;第四晶体管,连接在第二节点与第一电压线之间;第五晶体管,连接在第二电压线与第一节点之间;第六晶体管,连接在第三节点与有机发光二极管之间;电容器,连接在第二电压线与第二节点之间;第一选择晶体管,连接在第一驱动晶体管的栅极与第二节点之间;以及第二选择晶体管,连接在第二驱动晶体管的栅极与第二节点之间。第一晶体管的第一驱动晶体管和第二驱动晶体管并联连接在第一节点与第三节点之间。
根据一些实施例,第一驱动晶体管的沟道长度可以小于第二驱动晶体管的沟道长度。
根据一些实施例,在高亮度显示模式下,在发射时段中,第一选择晶体管可以被导通并且第二选择晶体管可以被截止。
根据一些实施例,在低亮度显示模式下,在发射时段中,第二选择晶体管可以被导通并且第一选择晶体管可以被截止。
根据一些实施例,一帧可以包括非发射时段和发射时段,第四晶体管可以在非发射时段的第一持续时间中被导通,第二晶体管和第三晶体管可以在非发射时段的在第一持续时间之后的第二持续时间中被导通,并且第五晶体管和第六晶体管可以在发射时段中被导通。
根据一些实施例,根据待显示的图像的亮度,在第二持续时间和发射时段中,第一选择晶体管可以被导通或者第二选择晶体管可以被导通。
根据一些实施例,像素可以进一步包括连接在第一电压线与有机发光二极管之间的第七晶体管,其中,第七晶体管可以在非发射时段的第三持续时间中被导通,并且第三持续时间是第一持续时间之前的持续时间、第一持续时间与第二持续时间之间的持续时间和第二持续时间与发射时段之间的持续时间中的一个。
根据本公开的一些实施例,像素包括:第一晶体管,包括第一驱动晶体管和第二驱动晶体管;第二晶体管,连接在数据线与第一节点之间;第三晶体管,连接在第二节点与第三节点之间;第四晶体管,连接在第二节点与第一电压线之间;第五晶体管,连接在第二电压线与第一节点之间;第六晶体管,连接在第三节点与有机发光二极管之间;电容器,连接在第二电压线与第二节点之间;第一选择晶体管,连接在第一驱动晶体管的栅极与第二节点之间;以及第二选择晶体管,连接在第二驱动晶体管的栅极与第二节点之间。第一晶体管的第一驱动晶体管和第二驱动晶体管串联连接在第一节点与第三节点之间。
根据一些实施例,第一驱动晶体管的沟道长度可以小于第二驱动晶体管的沟道长度。
根据一些实施例,一帧可以包括非发射时段和发射时段,第四晶体管可以在非发射时段的第一持续时间中被导通,第二晶体管和第三晶体管可以在非发射时段的在第一持续时间之后的第二持续时间中被导通,并且第五晶体管和第六晶体管可以在发射时段中被导通。
根据一些实施例,第一选择晶体管和第二选择晶体管可以在第二持续时间和发射时段中被导通,并且在发射时段中,被施加到第一选择晶体管的栅极的第一选择信号的电压电平可以与被施加到第二选择晶体管的栅极的第二选择信号的电压电平不同。
根据一些实施例,在高亮度显示模式下,在发射时段中,第二选择信号的电压电平可以用于将使第二驱动晶体管能够执行开关功能的电压施加到第二驱动晶体管的栅极,并且第一选择信号的电压电平可以用于将使第一驱动晶体管能够输出与数据信号相对应的驱动电流的电压施加到第一驱动晶体管的栅极。
根据一些实施例,在低亮度显示模式下,在发射时段中,第一选择信号的电压电平可以用于将使第一驱动晶体管能够执行开关功能的电压施加到第一驱动晶体管的栅极,并且第二选择信号的电压电平可以用于将使第二驱动晶体管能够输出与数据信号相对应的驱动电流的电压施加到第二驱动晶体管的栅极。
根据一些实施例,像素可以进一步包括连接在第一电压线与有机发光二极管之间的第七晶体管,其中,第七晶体管可以在非发射时段的第三持续时间中被导通,并且第三持续时间是第一持续时间之前的持续时间、第一持续时间与第二持续时间之间的持续时间和第二持续时间与发射时段之间的持续时间中的一个。
根据本公开的一些实施例,像素包括:第一晶体管,包括串联连接在第一电压线与第三节点之间的第一驱动晶体管和第二驱动晶体管;第二晶体管,连接在数据线与作为第一驱动晶体管和第二驱动晶体管的中间节点的第一节点之间;第三晶体管,连接在第二节点与第三节点之间;第四晶体管,连接在第二节点与第二电压线之间;第五晶体管,连接在第三节点与有机发光二极管之间;电容器,连接在第一电压线与第二节点之间;第一选择晶体管,连接在第一驱动晶体管的栅极与第二节点之间;以及第二选择晶体管,连接在第二驱动晶体管的栅极与第二节点之间。
根据一些实施例,第一驱动晶体管的沟道长度可以小于第二驱动晶体管的沟道长度。
根据一些实施例,一帧可以包括非发射时段和发射时段,第四晶体管可以在非发射时段的第一持续时间中被导通,第二晶体管和第三晶体管可以在非发射时段的在第一持续时间之后的第二持续时间中被导通,并且第五晶体管可以在发射时段中被导通。
根据一些实施例,在第二持续时间中,第一选择晶体管可以被截止并且第二选择晶体管可以被导通,在发射时段中,第一选择晶体管和第二选择晶体管可以被导通,并且在发射时段中,被施加到第一选择晶体管的栅极的第一选择信号的电压电平可以与被施加到第二选择晶体管的栅极的第二选择信号的电压电平不同。
根据一些实施例,在高亮度显示模式下,在发射时段中,第二选择信号的电压电平可以用于将使第二驱动晶体管能够执行开关功能的电压施加到第二驱动晶体管的栅极,并且第一选择信号的电压电平可以用于将使第一驱动晶体管能够输出与数据信号相对应的驱动电流的电压施加到第一驱动晶体管的栅极。
根据一些实施例,在低亮度显示模式下,在发射时段中,第一选择信号的电压电平可以用于将使第一驱动晶体管能够执行开关功能的电压施加到第一驱动晶体管的栅极,并且第二选择信号的电压电平可以用于将使第二驱动晶体管能够输出与数据信号相对应的驱动电流的电压施加到第二驱动晶体管的栅极。
附图说明
根据以下结合附图的描述,本公开的某些实施例的上述和其它方面、特征及特性将更加显而易见,在附图中:
图1是根据一些实施例的显示装置的示意性框图;
图2示出了根据一些实施例的像素的像素电路;
图3和图4是根据一些实施例的用于操作图2的像素电路的控制信号的时序图;
图5A是示出根据一些实施例的驱动晶体管的栅电压和驱动电流的曲线图;
图5B是示出根据比较示例的驱动晶体管的栅电压和驱动电流的曲线图;
图6示出了根据一些实施例的像素的像素电路;
图7和图8是根据一些实施例的用于操作图6的像素电路的控制信号的时序图;
图9示出了根据一些实施例的像素的像素电路;
图10和图11是根据一些实施例的用于操作图9的像素电路的控制信号的时序图;并且
图12示出了根据一些实施例的像素的像素电路。
具体实施方式
现在将更详细地参考在附图中示出的一些实施例的方面,在附图中,相同的附图标记始终指代相同的元件。在这点上,当前实施例可以具有不同的形式,并且不应被解释为限于在本文中阐述的描述。相应地,下面仅通过参考附图来描述实施例以解释当前描述的方面。如在本文中使用的,术语“和/或”包括相关列出项中的一个或多个的任何和所有组合。在整个公开中,表述“a、b和c中的至少一个”指示仅a、仅b、仅c、a和b两者、a和c两者、b和c两者、a、b和c全部或者它们的变型。
各种修改可以被应用于当前实施例,并且具体实施例将在附图中示出并在详细描述部分中描述。当前实施例的效果和特征以及用于实现它们的方法将参考以下结合附图的详细描述而更加清楚。然而,当前实施例可以以各种形式实施,而不限于以下所呈现的实施例。
在以下实施例中,将理解,尽管术语“第一”、“第二”等在本文中可以用来描述各种元件,但是这些元件不应受这些术语限制。这些术语仅用于将一个元件与另一元件区分开。
在以下实施例中,单数形式旨在也包括复数形式,除非上下文另外明确指示。
在以下实施例中,将进一步理解,在本文中使用的术语“包括”和/或“包含”指定所述特征或元件的存在,但是不排除一个或多个其它特征或元件的存在或增加。
将理解,当层、区域或元件被称为“形成在”另一层、区域或元件“上”时,该层、区域或元件可以直接或间接形成在该另一层、区域或元件上。即,例如,可以存在居间层、区域或元件。
为了便于解释,附图中元件的尺寸可以被夸大。例如,因为为了便于解释而任意地示出了附图中的元件的尺寸(例如,厚度),所以下面的实施例不限于此。
在本说明书中,诸如“A和/或B”的表达可以包括A、B或者A和B。此外,诸如“A和B中的至少一个”的表达可以包括A、B或者A和B。
在下面的实施例中,布线“在第一方向或第二方向上延伸”的含义不仅包括沿着第一方向或第二方向以直线形状延伸,还包括沿着第一方向或第二方向以锯齿形或曲线延伸。
在下面的实施例中,当X和Y彼此连接时,其可以包括其中X和Y电连接的情况、其中X和Y功能性地连接的情况以及其中X和Y直接连接的情况。这里,X和Y可以是对象(例如,装置、设备、电路、布线、电极、端子、导电膜、层等)。相应地,某种连接关系例如不限于在附图或详细描述中描述的连接关系,并且可以包括在附图或详细描述中描述的连接关系之外的连接关系。
其中X和Y彼此电连接的情况可以包括例如其中使X和Y之间的电连接成为可能的一个或多个元件(例如,开关、晶体管、电容器、电感器、电阻器、二极管等)连接在X和Y之间的情况。
在下面的实施例中,结合设备状态使用的术语“导通(ON)”可以指代设备的激活状态,并且结合设备状态使用的术语“截止(OFF)”可以指代设备的非激活状态。结合由设备接收的信号使用的术语“导通(ON)”可以指激活设备的信号,并且结合由设备接收的信号使用的术语“截止(OFF)”可以指去激活设备的信号。设备可以由高电平电压或低电平电压激活。例如,P沟道晶体管由低电平电压激活,并且N沟道晶体管由高电平电压激活。相应地,应理解,针对P沟道晶体管和N沟道晶体管的“导通(ON)”电压处于相反的电压电平(低电压电平对高电压电平)。
图1是根据一些实施例的显示装置1的示意性框图。
参考图1,根据一些实施例的显示装置1可以包括像素单元110、第一栅驱动电路120、第二栅驱动电路130、选择驱动电路140、数据驱动电路150、电源电路160和控制器170。
多个像素PX可以布置在像素单元110中。像素PX可以以诸如条纹布置、布置和马赛克布置等的各种形式布置,以由此实现或显示图像。像素单元110可以位于基板的显示区域中。每一个像素PX可以包括像素电路PC(例如,参考图2)以及作为显示元件的有机发光二极管OLED(例如,参考图2),并且有机发光二极管OLED可以连接到像素电路PC。每一个像素PX可以通过有机发光二极管OLED发射例如红光、绿光、蓝光或白光。
多条第一栅线、第二栅线、第三栅线和第四栅线可以在像素单元110中布置成彼此规则地隔开的行。第一栅线、第二栅线、第三栅线和第四栅线中的每一条可以在第一方向(例如,行方向)上延伸,并且可以连接到位于同一行的像素PX。第一栅线中的每一条可以将第一栅信号GW传输到同一行的像素PX。第二栅线中的每一条可以将第二栅信号GI传输到同一行的像素PX。第三栅线中的每一条可以将第三栅信号GB传输到同一行的像素PX。第四栅线中的每一条可以将第四栅信号EM传输到同一行的像素PX。多条第一选择线和第二选择线可以在像素单元110中在行方向或列方向上布置。第一选择信号S1可以通过第一选择线被传输到同一行的像素PX。第二选择信号S2可以通过第二选择线被传输到同一行的像素PX。
多条数据线可以在像素单元110中布置成彼此规则地隔开的列。数据线中的每一条可以在第二方向(例如,列方向)上延伸,并且可以连接到位于同一列的像素PX。数据线中的每一条可以将数据信号DATA传输到同一列的像素PX。
第一栅驱动电路120可以连接到像素单元110的第一栅线、第二栅线和第三栅线,并且可以响应于第一控制信号CS1而分别将第一栅信号GW、第二栅信号GI和第三栅信号GB施加到第一栅线、第二栅线和第三栅线。当第一栅信号GW、第二栅信号GI和第三栅信号GB中的每一个具有ON电压时,像素PX的连接到相应的栅线的晶体管被导通。
第二栅驱动电路130可以连接到像素单元110的第四栅线,并且可以响应于第二控制信号CS2而将第四栅信号EM施加到第四栅线。当第四栅信号EM具有ON电压时,像素PX的连接到相应的第四栅线的晶体管被导通。
选择驱动电路140可以连接到像素单元110的第一选择线和第二选择线,并且可以响应于第三控制信号CS3而分别将第一选择信号S1和第二选择信号S2施加到第一选择线和第二选择线。当第一选择信号S1和第二选择信号S2各自具有ON电压时,像素PX的连接到相应的选择线的晶体管被导通。
数据驱动电路150可以连接到像素单元110的数据线,并且可以响应于第四控制信号CS4而将表示灰度的数据信号DATA施加到数据线。数据驱动电路150可以将从控制器170输入的具有灰度的输入图像数据转换成电压或电流形式的数据信号。
电源电路160可以产生驱动像素PX所需的电压。例如,电源电路160可以产生第一驱动电压ELVDD、第二驱动电压ELVSS和初始化电压Vinit。电源电路160可以将第一驱动电压ELVDD、第二驱动电压ELVSS和初始化电压Vinit施加到像素单元110的像素PX。
第一驱动电压ELVDD的电平可以高于第二驱动电压ELVSS的电平。初始化电压Vinit可以是用于关闭有机发光二极管OLED的电压。根据一些实施例,初始化电压Vinit的电平可以低于第二驱动电压ELVSS的电平。根据一些实施例,初始化电压Vinit的电平可以高于第二驱动电压ELVSS的电平,并且初始化电压Vinit的电平与第二驱动电压ELVSS的电平之间的差可以小于像素PX的显示元件发光所需的阈值电压。
控制器170可以通过控制第一栅驱动电路120、第二栅驱动电路130、选择驱动电路140和数据驱动电路150的操作时序来控制像素单元110。控制器170可以从外部图形控制器(未示出)接收图像数据RGB以及用于控制其显示的控制信号CONT。控制信号CONT可以包括例如垂直同步信号、水平同步信号、数据使能信号和时钟信号中的至少一个。控制器170可以响应于控制信号CONT而产生第一至第四控制信号CS1、CS2、CS3和CS4,并且分别将产生的第一至第四控制信号CS1、CS2、CS3和CS4传输到第一栅驱动电路120、第二栅驱动电路130、选择驱动电路140和数据驱动电路150。
控制器170可以通过对数据使能信号进行计数来确定帧时段。在这种情况下,可以省略外部提供的垂直同步信号和水平同步信号。图像数据RGB可以包括像素PX的亮度信息。亮度可以具有预设数量(例如,1024(=210)、256(=28)或64(=26))的灰度(灰色)。
根据一些实施例的显示装置1可以进一步包括照度传感器180。
照度传感器180可以被包括在显示装置1中以感测显示装置1周围的外部照度(亮度),并且可以将照度信息(亮度信息)传输到控制器170。
控制器170可以基于照度信息、用户输入和输入图像的亮度信息中的一个将显示模式设置为高亮度模式(高亮度显示模式或第一模式)或低亮度模式(低亮度显示模式或第二模式)。根据一些实施例,高亮度模式可以是用于以1000尼特或更高的亮度显示图像的模式,并且低亮度模式可以是用于以650尼特至850尼特的典型范围内的亮度显示图像的模式。
控制器170可以根据设置的显示模式产生用于控制第一选择信号S1和/或第二选择信号S2的输出时序的第三控制信号CS3。
根据一些实施例,控制器170可以基于照度信息产生并输出第三控制信号CS3。控制器170可以在照度是参考值或更大时将显示模式设置为高亮度模式,并且在照度小于参考值时将显示模式设置为低亮度模式。控制器170可以根据高亮度模式或低亮度模式产生用于控制第一选择信号S1和/或第二选择信号S2的输出时序的第三控制信号CS3。
根据一些实施例,控制器170可以基于输入图像的亮度信息产生并输出第三控制信号CS3。控制器170可以在图像的亮度是参考值或更大时将显示模式设置为高亮度模式,并且在图像的亮度小于参考值时将显示模式设置为低亮度模式。图像的亮度可以是整个图像的平均亮度。控制器170可以根据高亮度模式或低亮度模式产生用于控制第一选择信号S1和/或第二选择信号S2的输出时序的第三控制信号CS3。
根据一些实施例,控制器170可以响应于根据用户输入的显示模式的设置而产生并输出第三控制信号CS3。当高亮度模式或低亮度模式根据用户输入被设置时,控制器170可以根据高亮度模式或低亮度模式产生用于控制第一选择信号S1和/或第二选择信号S2的输出时序的第三控制信号CS3。
尽管图1将第一栅驱动电路120和第二栅驱动电路130示出为彼此分离,但是根据一些实施例,第一栅驱动电路120和第二栅驱动电路130可以被实现为一个栅驱动电路以输出第一栅信号GW、第二栅信号GI、第三栅信号GB和第四栅信号EM。
第一栅驱动电路120、第二栅驱动电路130、选择驱动电路140、数据驱动电路150、电源电路160和控制器170中的每一个可以以分离的集成电路芯片或一个集成电路芯片的形式形成,以直接安装在其上形成有像素单元110的基板上、安装在柔性印刷电路膜上、以带载封装(TCP)的形式附接在基板上或者直接形成在基板上。
图2示出了根据一些实施例的像素PX的像素电路PC。
参考图2,像素PX可以包括作为显示元件的有机发光二极管OLED以及连接到有机发光二极管OLED的像素电路PC。像素电路PC可以包括第一至第九晶体管T1至T9以及电容器Cst。第一晶体管T1可以是驱动晶体管,并且第二至第九晶体管T2至T9可以是开关晶体管。第一至第九晶体管T1至T9可以被实现为薄膜晶体管。根据晶体管的类型(P型或N型)和/或操作条件,第一至第九晶体管T1至T9中的每一个的第一端子可以是源极或漏极,并且第一至第九晶体管T1至T9中的每一个的第二端子可以是与第一端子不同的端子。例如,当第一端子为源极时,第二端子可以为漏极。
像素PX可以连接到通过其传输第一栅信号GW的第一栅线GWL、通过其传输第二栅信号GI的第二栅线GIL、通过其传输第三栅信号GB的第三栅线GBL、通过其传输第四栅信号EM的第四栅线EML以及通过其传输数据信号DATA的数据线DL。像素PX可以连接到通过其传输第一选择信号S1的第一选择线SL1以及通过其传输第二选择信号S2的第二选择线SL2。驱动电压线PL可以被配置为将第一驱动电压ELVDD传输到第一晶体管T1。初始化电压线VIL可以被配置为将初始化电压Vinit传输到第一晶体管T1的栅极和有机发光二极管OLED。
第一晶体管T1可以连接在驱动电压线PL与有机发光二极管OLED之间。第一晶体管T1可以连接在第一节点N1与第三节点N3之间。第一晶体管T1可以包括彼此并联连接的第一驱动晶体管T11和第二驱动晶体管T12。第一驱动晶体管T11和第二驱动晶体管T12中的每一个可以根据栅-源电压(在下文中,被称为驱动晶体管的“栅电压”)输出源-漏电流(即,驱动电流)。
第一驱动晶体管T11可以包括连接到第一节点N1的第一端子以及连接到第三节点N3的第二端子。第一驱动晶体管T11的栅极可以经由第八晶体管T8连接到第二节点N2。第二驱动晶体管T12可以包括连接到第一节点N1的第一端子以及连接到第三节点N3的第二端子。第二驱动晶体管T12的栅极可以经由第九晶体管T9连接到第二节点N2。第一节点N1可以是第一晶体管T1和第五晶体管T5连接到的节点。第一节点N1可以是第一晶体管T1的第一端子和第五晶体管T5的第二端子连接到的节点。第二节点N2可以是第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极分别经由第八晶体管T8和第九晶体管T9连接到的节点(栅节点)。第三节点N3可以是第一晶体管T1和第六晶体管T6连接到的节点。第三节点N3可以是第一晶体管T1的第二端子和第六晶体管T6的第一端子连接到的节点。第二驱动晶体管T12的沟道长度可以大于第一驱动晶体管T11的沟道长度。
第一驱动晶体管T11和第二驱动晶体管T12的第一端子可以经由第五晶体管T5连接到驱动电压线PL,并且第一驱动晶体管T11和第二驱动晶体管T12的第二端子可以经由第六晶体管T6连接到有机发光二极管OLED的像素电极。第一驱动晶体管T11和第二驱动晶体管T12中的每一个可以根据第二晶体管T2的开关操作来接收数据信号DATA,并且控制流向有机发光二极管OLED的驱动电流的电流量。第一驱动晶体管T11和第二驱动晶体管T12的第一端子可以是源极,并且第一驱动晶体管T11和第二驱动晶体管T12中的每一个可以根据栅电压来输出驱动电流。在高亮度模式下,驱动电流可以通过具有短沟道长度的第一驱动晶体管T11被输出。在低亮度模式下,驱动电流可以通过具有长沟道长度的第二驱动晶体管T12被输出。
第二晶体管T2(数据写入晶体管)可以连接在数据线DL与第一节点N1之间,并且经由第五晶体管T5连接到驱动电压线PL。第二晶体管T2可以包括连接到第一栅线GWL的栅极、连接到数据线DL的第一端子以及连接到第一节点N1的第二端子。第二晶体管T2可以执行响应于通过第一栅线GWL接收的第一栅信号GW而被导通并且将通过数据线DL施加的数据信号DATA传输到第一节点N1的开关操作。
第三晶体管T3(补偿晶体管)可以连接在第二节点N2与第三节点N3之间。第三晶体管T3可以经由第六晶体管T6连接到有机发光二极管OLED。第三晶体管T3可以包括连接到第一栅线GWL的栅极、连接到第二节点N2的第一端子以及连接到第三节点N3的第二端子。第三晶体管T3可以响应于通过第一栅线GWL接收的第一栅信号GW而被导通,以使第一驱动晶体管T11或第二驱动晶体管T12形成二极管连接,从而补偿第一驱动晶体管T11或第二驱动晶体管T12的阈值电压。
第四晶体管T4(第一初始化晶体管)可以连接在第二节点N2与初始化电压线VIL之间。第四晶体管T4可以包括连接到第二栅线GIL的栅极、连接到第二节点N2的第一端子以及连接到初始化电压线VIL的第二端子。第四晶体管T4可以响应于通过第二栅线GIL接收的第二栅信号GI而被导通,以将初始化电压Vinit传输到第一晶体管T1的栅极,从而初始化第一晶体管T1的栅极。
第五晶体管T5(第一发射控制晶体管)可以连接在驱动电压线PL与第一节点N1之间。第六晶体管T6(第二发射控制晶体管)可以连接在第三节点N3与有机发光二极管OLED之间。第五晶体管T5可以包括连接到第四栅线EML的栅极、连接到驱动电压线PL的第一端子以及连接到第一节点N1的第二端子。第六晶体管T6可以包括连接到第四栅线EML的栅极、连接到第三节点N3的第一端子以及连接到有机发光二极管OLED的像素电极的第二端子。第五晶体管T5和第六晶体管T6响应于通过第四栅线EML接收的第四栅信号EM而同时(或并发地)被导通,并且因此,驱动电流可以在有机发光二极管OLED中流动。
第七晶体管T7(第二初始化晶体管)可以连接在有机发光二极管OLED与初始化电压线VIL之间。第七晶体管T7可以包括连接到第三栅线GBL的栅极、连接到有机发光二极管OLED的像素电极和第六晶体管T6的第二端子的第一端子以及连接到初始化电压线VIL的第二端子。第七晶体管T7可以响应于通过第三栅线GBL接收的第三栅信号GB而被导通,以将初始化电压Vinit传输到有机发光二极管OLED的像素电极,从而初始化有机发光二极管OLED的像素电极。
第八晶体管T8(第一选择晶体管)可以连接在第一驱动晶体管T11的栅极与第二节点N2之间。第八晶体管T8可以包括连接到第一选择线SL1的栅极、连接到第二节点N2的第一端子以及连接到第一驱动晶体管T11的栅极的第二端子。第八晶体管T8可以响应于通过第一选择线SL1接收的第一选择信号S1而被导通,从而控制第一驱动晶体管T11的导通。
第九晶体管T9(第二选择晶体管)可以连接在第二驱动晶体管T12的栅极与第二节点N2之间。第九晶体管T9可以包括连接到第二选择线SL2的栅极、连接到第二节点N2的第一端子以及连接到第二驱动晶体管T12的栅极的第二端子。第九晶体管T9可以响应于通过第二选择线SL2接收的第二选择信号S2而被导通,从而控制第二驱动晶体管T12的导通。
电容器Cst可以包括连接到驱动电压线PL的第一电极以及连接到第二节点N2的第二电极。电容器Cst可以通过存储并保持与被供应到电容器Cst的第一电极和第二电极的电压之间的差相对应的电压来保持第一晶体管T1的栅极的电压。
有机发光二极管OLED可以包括像素电极(例如,阳极)和面对像素电极的对电极(例如,阴极),并且对电极可以接收第二驱动电压ELVSS。有机发光二极管OLED可以从第一驱动晶体管T11或第二驱动晶体管T12接收与在电容器Cst中存储的电压的值相对应的电流(即,与数据信号DATA相对应的驱动电流),并且通过发射某种颜色的光来显示图像。
尽管图2示出了像素电路PC的第一至第九晶体管T1至T9是P型晶体管,但是根据本公开的实施例不限于此。各种实施例是可能的,使得例如像素电路的晶体管可以是N型晶体管,或者一些晶体管是P型晶体管并且其它晶体管是N型晶体管。
图3和图4是根据一些实施例的用于操作图2的像素电路PC的控制信号的时序图。图3示出了高亮度模式下的控制信号的时序,并且图4示出了低亮度模式下的控制信号的时序。一起参考图2至图4描述控制信号的时序。
如图3和图4中所示,一帧可以包括发射时段和非发射时段,并且像素PX可以在一帧期间操作为发射时段和非发射时段。非发射时段可以包括第一至第三持续时间D1至D3。发射时段可以包括第四持续时间D4。帧(帧部分)可以是在其期间显示一帧图像的持续时间。在下文中,ON电压可以是晶体管的导通电压,并且可以是低电平电压。施加信号可以意味着施加了ON电压,并且不施加信号可以意味着施加了OFF电压(例如,高电平电压)。
第一持续时间D1可以是在其期间驱动晶体管的栅电压被初始化的持续时间。
第二持续时间D2可以是在其期间数据被写入并且阈值电压被补偿的持续时间。在第二持续时间D2中,数据信号DATA可以被供应到像素PX,并且驱动晶体管的阈值电压可以被补偿。
第三持续时间D3可以是重置持续时间。在第三持续时间D3中,被施加到像素PX的数据电压可以被重置。
第四持续时间D4可以是在其期间有机发光二极管OLED发光的持续时间。
在高亮度模式下,如图3中所示,在第一持续时间D1中,第二栅信号GI可以通过第二栅线GIL被施加到第四晶体管T4的栅极。相应地,第四晶体管T4可以被导通,并且因此,第二节点N2可以借助于通过初始化电压线VIL施加的初始化电压Vinit被初始化。
在第二持续时间D2中,第一栅信号GW和第一选择信号S1可以被施加到像素PX。第一栅信号GW可以通过第一栅线GWL被施加到第二晶体管T2的栅极。相应地,第二晶体管T2可以被导通,并且因此,通过数据线DL施加的数据信号DATA可以被传输到第一节点N1。再者,第一选择信号S1可以通过第一选择线SL1被施加到第八晶体管T8的栅极。相应地,第八晶体管T8可以被导通,并且因此,第一驱动晶体管T11的栅极可以连接到第二节点N2。再者,由于第一栅信号GW通过第一栅线GWL被施加到第三晶体管T3的栅极,因此第三晶体管T3可以被导通,并且因此,第一驱动晶体管T11可以被二极管连接。相应地,第一驱动晶体管T11的栅极可以具有与其中补偿了第一驱动晶体管T11的阈值电压的数据信号DATA相对应的数据电压。在第二持续时间D2中,由于第二选择信号S2不被施加,因此第九晶体管T9可以被截止。
在第三持续时间D3中,第三栅信号GB可以通过第三栅线GBL被施加。相应地,由于第七晶体管T7被导通,因此有机发光二极管OLED的像素电极可以借助于通过初始化电压线VIL施加的初始化电压Vinit被初始化。相应地,在有机发光二极管OLED中寄生地形成的电容器被放电,并且因此,有机发光二极管OLED可以被初始化。
在第四持续时间D4中,第四栅信号EM和第一选择信号S1可以被施加到像素PX。由于第四栅信号EM通过第四栅线EML被施加到第五晶体管T5的栅极和第六晶体管T6的栅极,因此第五晶体管T5和第六晶体管T6可以被导通。再者,由于第一选择信号S1通过第一选择线SL1被施加到第八晶体管T8的栅极,因此第八晶体管T8可以被导通,并且因此,第一驱动晶体管T11的栅极可以连接到第二节点N2。相应地,第一驱动晶体管T11可以输出与栅电压相对应的驱动电流,并且有机发光二极管OLED可以以与驱动电流相对应的亮度发光。
在低亮度模式下,如图4中所示,与高亮度模式的不同之处在于,第二选择信号S2在第二持续时间D2和第四持续时间D4中被施加到像素PX。
在第二持续时间D2中,第一栅信号GW通过第一栅线GWL被施加到第二晶体管T2的栅极,并且第二选择信号S2可以通过第二选择线SL2被施加到第九晶体管T9的栅极。相应地,第二晶体管T2可以被导通,并且因此,通过数据线DL施加的数据信号DATA可以被传输到第一节点N1。再者,第九晶体管T9可以被导通,并且因此,第二驱动晶体管T12的栅极可以连接到第二节点N2。再者,由于第一栅信号GW通过第一栅线GWL被施加到第三晶体管T3的栅极,因此第三晶体管T3可以被导通,并且因此,第二驱动晶体管T12可以被二极管连接。相应地,第二驱动晶体管T12的栅极可以具有与其中补偿了第二驱动晶体管T12的阈值电压的数据信号DATA相对应的数据电压。在第二持续时间D2中,由于第一选择信号S1不被施加,因此第八晶体管T8可以被截止。
在第四持续时间D4中,第四栅信号EM通过第四栅线EML被施加到第五晶体管T5的栅极和第六晶体管T6的栅极,并且因此,第五晶体管T5和第六晶体管T6可以被导通。再者,由于第二选择信号S2通过第二选择线SL2被施加到第九晶体管T9的栅极,因此第九晶体管T9可以被导通,并且因此,第二驱动晶体管T12的栅极可以连接到第二节点N2。相应地,第二驱动晶体管T12可以输出与栅电压相对应的驱动电流,并且有机发光二极管OLED可以以与驱动电流相对应的亮度发光。
图5A是示出根据一些实施例的驱动晶体管的栅电压和驱动电流的曲线图。图5B是示出根据比较示例的驱动晶体管的栅电压和驱动电流的曲线图。比较示例是其中像素使用单个驱动晶体管的情况。
图5B是示出由作为比较示例的仅具有一个驱动晶体管的像素中的驱动晶体管输出的输出电流的曲线图。在比较示例中,当增大驱动晶体管的输出电流以显示高亮度图像时,需要增大数据信号的电压,这需要显示装置的功耗的增加。
相反,如图5A中所示,根据一个或多个实施例的像素可以在高亮度模式下通过使用第一驱动晶体管T11来输出高驱动电流,并且在低亮度模式下通过使用第二驱动晶体管T12来输出低驱动电流。
相应地,由于不需要增大用于显示高亮度图像的数据信号的电压,因此低功率电路配置可能是可行的,并且因此,可以降低显示装置的功耗。此外,在低亮度模式下,由于与高亮度模式相比电流偏差减小,因此可以减少图像的Mura现象。
此外,可以检查到,一个或多个实施例中的在第一驱动晶体管T11和第二驱动晶体管T12被截止时的泄漏电流可以低于比较示例中的在驱动晶体管被截止时的泄漏电流。
图6示出了根据一些实施例的像素PX的像素电路。图7和图8是根据一些实施例的用于操作图6的像素电路PC的控制信号的时序图。图7示出了高亮度模式下的控制信号的时序,并且图8示出了低亮度模式下的控制信号的时序。下面一起参考图6至图8描述控制信号的时序,并且省略与图2至图4中所示的像素PX的像素电路PC的配置和操作重复的任何冗余描述。
参考图6,像素PX可以包括作为显示元件的有机发光二极管OLED以及连接到有机发光二极管OLED的像素电路PC。像素电路PC可以包括第一至第九晶体管T1至T9以及电容器Cst。
第一晶体管T1可以连接在驱动电压线PL与有机发光二极管OLED之间。第一晶体管T1可以包括串联连接在第一节点N1与第三节点N3之间的第一驱动晶体管T11和第二驱动晶体管T12。
第一驱动晶体管T11可以包括连接到第一节点N1的第一端子以及连接到第一驱动晶体管T11和第二驱动晶体管T12的中间节点Nm的第二端子。第一驱动晶体管T11的栅极可以通过第八晶体管T8连接到第二节点N2。第二驱动晶体管T12可以包括连接到中间节点Nm的第一端子以及连接到第三节点N3的第二端子。第二驱动晶体管T12的栅极可以通过第九晶体管T9连接到第二节点N2。第一节点N1可以是第一驱动晶体管T11和第五晶体管T5连接到的节点。第一节点N1可以是第一驱动晶体管T11的第一端子和第五晶体管T5的第二端子连接到的节点。第三节点N3可以是第二驱动晶体管T12和第六晶体管T6连接到的节点。第三节点N3可以是第二驱动晶体管T12的第二端子和第六晶体管T6的第一端子连接到的节点。第二驱动晶体管T12的沟道长度可以大于第一驱动晶体管T11的沟道长度。
第一驱动晶体管T11的第一端子可以经由第五晶体管T5连接到驱动电压线PL,并且第二驱动晶体管T12的第二端子可以经由第六晶体管T6连接到有机发光二极管OLED的像素电极。第一驱动晶体管T11和第二驱动晶体管T12中的每一个可以响应于第二晶体管T2的开关操作而接收数据信号DATA,并且控制在有机发光二极管OLED中流动的驱动电流的电流量。在高亮度模式下,驱动电流可以通过具有短沟道长度的第一驱动晶体管T11被输出。在这种状态下,第二驱动晶体管T12可以通过被导通以传输信号而充当开关晶体管。在低亮度模式下,驱动电流可以通过具有长沟道长度的第二驱动晶体管T12被输出。在这种状态下,第一驱动晶体管T11可以通过被导通以传输信号而充当开关晶体管。
第二晶体管T2(数据写入晶体管)可以连接在数据线DL与第一节点N1之间,并且经由第五晶体管T5连接到驱动电压线PL。第二晶体管T2可以包括连接到第一栅线GWL的栅极、连接到数据线DL的第一端子以及连接到第一节点N1的第二端子。第二晶体管T2可以执行响应于通过第一栅线GWL接收的第一栅信号GW而被导通并且将通过数据线DL施加的数据信号DATA传输到第一节点N1的开关操作。
第三晶体管T3(补偿晶体管)可以连接在第二节点N2与第三节点N3之间。第三晶体管T3可以经由第六晶体管T6连接到有机发光二极管OLED。第三晶体管T3可以包括连接到第一栅线GWL的栅极、连接到第二节点N2的第一端子以及连接到第三节点N3的第二端子。第二节点N2可以是第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极分别经由第八晶体管T8和第九晶体管T9连接到的节点。第三晶体管T3可以响应于通过第一栅线GWL接收的第一栅信号GW而被导通,以使第一驱动晶体管T11和第二驱动晶体管T12被二极管连接,从而补偿第一驱动晶体管T11和第二驱动晶体管T12的阈值电压。
第四晶体管T4(第一初始化晶体管)可以连接在第二节点N2与初始化电压线VIL之间。第四晶体管T4可以包括连接到第二栅线GIL的栅极、连接到第二节点N2的第一端子以及连接到初始化电压线VIL的第二端子。第四晶体管T4可以响应于通过第二栅线GIL接收的第二栅信号GI而被导通,以将初始化电压Vinit传输到第一晶体管T1的栅极,从而初始化第一晶体管T1的栅极。
第五晶体管T5(第一发射控制晶体管)可以连接在驱动电压线PL与第一节点N1之间。第六晶体管T6(第二发射控制晶体管)可以连接在第三节点N3与有机发光二极管OLED之间。第五晶体管T5可以包括连接到第四栅线EML的栅极、连接到驱动电压线PL的第一端子以及连接到第一节点N1的第二端子。第六晶体管T6可以包括连接到第四栅线EML的栅极、连接到第三节点N3的第一端子以及连接到有机发光二极管OLED的像素电极的第二端子。第五晶体管T5和第六晶体管T6可以响应于通过第四栅线EML接收的第四栅信号EM而同时被导通,并且因此,驱动电流可以在有机发光二极管OLED中流动。
第七晶体管T7(第二初始化晶体管)可以连接在有机发光二极管OLED与初始化电压线VIL之间。第七晶体管T7可以包括连接到第三栅线GBL的栅极、连接到第六晶体管T6的第二端子和有机发光二极管OLED的像素电极的第一端子以及连接到初始化电压线VIL的第二端子。第七晶体管T7可以响应于通过第三栅线GBL接收的第三栅信号GB而被导通,以将初始化电压Vinit传输到有机发光二极管OLED的像素电极,从而初始化有机发光二极管OLED的像素电极。
第八晶体管T8(第一选择晶体管)可以连接在第一驱动晶体管T11的栅极与第二节点N2之间。第八晶体管T8可以包括连接到第一选择线SL1的栅极、连接到第二节点N2的第一端子以及连接到第一驱动晶体管T11的栅极的第二端子。第八晶体管T8可以响应于通过第一选择线SL1接收的第一选择信号S1而被导通,从而控制第一驱动晶体管T11的导通。
第九晶体管T9(第二选择晶体管)可以连接在第二驱动晶体管T12的栅极与第二节点N2之间。第九晶体管T9可以包括连接到第二选择线SL2的栅极、连接到第二节点N2的第一端子以及连接到第二驱动晶体管T12的栅极的第二端子。第九晶体管T9可以响应于通过第二选择线SL2接收的第二选择信号S2而被导通,从而控制第二驱动晶体管T12的导通。
电容器Cst可以包括连接到驱动电压线PL的第一电极以及连接到第二节点N2的第二电极。电容器Cst可以通过存储并保持与被供应到第一电极和第二电极的电压之间的差相对应的电压来保持第一晶体管T1的栅极的电压。
有机发光二极管OLED可以包括像素电极(例如,阳极)和面对像素电极的对电极(例如,阴极),并且对电极可以接收第二驱动电压ELVSS。有机发光二极管OLED可以从第一驱动晶体管T11或第二驱动晶体管T12接收驱动电流,并且通过发射某种颜色的光来显示图像。
如图7和图8中所示,在第一持续时间D1中,第二栅信号GI可以通过第二栅线GIL被施加到第四晶体管T4的栅极。相应地,第四晶体管T4可以被导通,并且因此,第二节点N2可以借助于通过初始化电压线VIL施加的初始化电压Vinit被初始化。
在第二持续时间D2中,第一栅信号GW、第一选择信号S1和第二选择信号S2可以被施加到像素PX。第一栅信号GW可以通过第一栅线GWL被施加到第二晶体管T2的栅极。相应地,第二晶体管T2可以被导通,并且因此,通过数据线DL施加的数据信号DATA可以被传输到第一节点N1。再者,第一选择信号S1可以通过第一选择线SL1被施加到第八晶体管T8的栅极。相应地,第八晶体管T8可以被导通,并且因此,第一驱动晶体管T11的栅极可以连接到第二节点N2。再者,第二选择信号S2可以通过第二选择线SL2被施加到第九晶体管T9的栅极。相应地,第九晶体管T9可以被导通,并且因此,第二驱动晶体管T12的栅极可以连接到第二节点N2。再者,由于第一栅信号GW通过第一栅线GWL被施加到第三晶体管T3的栅极,因此第三晶体管T3可以被导通,并且因此,第一驱动晶体管T11和第二驱动晶体管T12可以被二极管连接。相应地,第二节点N2可以具有与其中补偿了第一驱动晶体管T11和第二驱动晶体管T12的阈值电压的数据信号DATA相对应的数据电压。
在第三持续时间D3中,第三栅信号GB可以通过第三栅线GBL被施加。相应地,由于第七晶体管T7被导通,因此有机发光二极管OLED的像素电极可以借助于通过初始化电压线VIL施加的初始化电压Vinit被初始化。相应地,在有机发光二极管OLED中寄生地形成的电容器被放电,并且因此,有机发光二极管OLED可以被初始化。
在第四持续时间D4中,第四栅信号EM、第一选择信号S1和第二选择信号S2可以被施加到像素PX。由于第四栅信号EM通过第四栅线EML被施加到第五晶体管T5的栅极和第六晶体管T6的栅极,因此第五晶体管T5和第六晶体管T6可以被导通。再者,由于第一选择信号S1通过第一选择线SL1被施加到第八晶体管T8的栅极,因此第八晶体管T8可以被导通,并且因此,第一驱动晶体管T11的栅极可以连接到第二节点N2。再者,由于第二选择信号S2通过第二选择线SL2被施加到第九晶体管T9的栅极,因此第九晶体管T9可以被导通,并且因此,第二驱动晶体管T12的栅极可以连接到第二节点N2。
在这种状态下,第一驱动晶体管T11和第二驱动晶体管T12可以通过第一选择信号S1和第二选择信号S2的电压电平来充当驱动晶体管或开关晶体管。根据一些实施例,在高亮度模式下,第一驱动晶体管T11可以充当驱动晶体管,并且第二驱动晶体管T12可以充当开关晶体管。在低亮度模式下,第一驱动晶体管T11可以充当开关晶体管,并且第二驱动晶体管T12可以充当驱动晶体管。
如图7中所示,在高亮度模式下,第一选择信号S1在第四持续时间D4中可以具有用于控制第八晶体管T8的导通状态的电压电平,使得用于使第一驱动晶体管T11处于导通状态以输出与数据信号DATA相对应的驱动电流的电压被施加到第一驱动晶体管T11的栅极。第二选择信号S2可以具有用于控制第九晶体管T9的导通状态的电压电平,使得用于完全导通第二驱动晶体管T12的电压被施加到第二驱动晶体管T12的栅极。相应地,由于第二驱动晶体管T12执行开关功能,因此第一驱动晶体管T11的输出(驱动电流)可以被传输到有机发光二极管OLED,并且因此,有机发光二极管OLED可以以与驱动电流相对应的亮度发光。
如图8中所示,在低亮度模式下,第一选择信号S1在第四持续时间D4中可以具有用于控制第八晶体管T8的导通状态的电压电平,使得用于完全导通第一驱动晶体管T11的电压被施加到第一驱动晶体管T11的栅极。相应地,由于第一驱动晶体管T11执行开关功能,因此第五晶体管T5的输出可以被传输到第二驱动晶体管T12。第二选择信号S2可以具有用于控制第九晶体管T9的导通状态的电压电平,使得用于使第二驱动晶体管T12处于导通状态以输出与数据信号DATA相对应的驱动电流的电压被施加到第二驱动晶体管T12的栅极。有机发光二极管OLED可以以与第二驱动晶体管T12输出的驱动电流相对应的亮度发光。
在高亮度模式下第一选择信号S1在第四持续时间D4中的电压电平LV2以及在低亮度模式下第二选择信号S2在第四持续时间D4中的电压电平LV2可以根据电压电平LV2与预定义的数据信号DATA所对应的驱动电流的关系信息来确定。根据一些实施例,在高亮度模式下,第一选择信号S1在第四持续时间D4中的电压电平LV2可以依据数据信号DATA而变化,并且可以在电压电平LV1至电压电平LV3的范围内。在低亮度模式下,第二选择信号S2在第四持续时间D4中的电压电平LV2可以依据数据信号DATA而变化,并且可以在电压电平LV1至电压电平LV3的范围内。
图9示出了根据一些实施例的像素PX的像素电路PC。图10和图11是根据一些实施例的用于操作图9的像素电路PC的控制信号的时序图。图10示出了高亮度模式下的控制信号的时序,并且图11示出了低亮度模式下的控制信号的时序。下面一起参考图9至图11描述控制信号的时序,并且省略与图2至图4中所示的像素PX的像素电路PC的配置和操作重复的任何冗余描述。
参考图9,像素PX可以包括作为显示元件的有机发光二极管OLED以及连接到有机发光二极管OLED的像素电路PC。像素电路PC可以包括第一至第四晶体管T1至T4、第六晶体管T6、第八晶体管T8、第九晶体管T9以及电容器Cst。图9的像素电路PC与图6的像素电路PC的不同之处在于,第五晶体管T5和第七晶体管T7被省略,并且第一驱动晶体管T11设置在第五晶体管T5的位置。
第一晶体管T1可以连接在驱动电压线PL与有机发光二极管OLED之间。第一晶体管T1可以包括串联连接在驱动电压线PL与第三节点N3之间的第一驱动晶体管T11和第二驱动晶体管T12。
第一驱动晶体管T11可以包括连接到驱动电压线PL的第一端子以及连接到第一节点N1的第二端子。第一驱动晶体管T11的栅极可以通过第八晶体管T8连接到第二节点N2。第二驱动晶体管T12可以包括连接到第一节点N1的第一端子以及连接到第三节点N3的第二端子。第二驱动晶体管T12的栅极可以通过第九晶体管T9连接到第二节点N2。作为第一驱动晶体管T11和第二驱动晶体管T12的中间节点的第一节点N1可以是第一驱动晶体管T11和第二驱动晶体管T12连接到的节点。第一节点N1可以是第一驱动晶体管T11的第二端子和第二驱动晶体管T12的第一端子连接到的节点。第二驱动晶体管T12的第二端子可以经由第六晶体管T6连接到有机发光二极管OLED的像素电极。第二驱动晶体管T12的沟道长度可以大于第一驱动晶体管T11的沟道长度。
在高亮度模式下,驱动电流可以通过具有短沟道长度的第一驱动晶体管T11被输出。在这种状态下,第二驱动晶体管T12可以通过被导通以传输信号而充当开关晶体管。在低亮度模式下,驱动电流可以通过具有长沟道长度的第二驱动晶体管T12被输出。在这种状态下,第一驱动晶体管T11可以通过被导通以传输信号而充当开关晶体管。
第二晶体管T2(数据写入晶体管)可以连接在数据线DL与第一节点N1之间,并且经由第一驱动晶体管T11连接到驱动电压线PL。第二晶体管T2可以包括连接到第一栅线GWL的栅极、连接到数据线DL的第一端子以及连接到第一节点N1的第二端子。第二晶体管T2可以执行响应于通过第一栅线GWL接收的第一栅信号GW而被导通并且将通过数据线DL施加的数据信号DATA传输到第一节点N1的开关操作。
第三晶体管T3(补偿晶体管)可以连接在第二节点N2与第三节点N3之间。第三晶体管T3可以经由第六晶体管T6连接到有机发光二极管OLED。第三晶体管T3可以包括连接到第一栅线GWL的栅极、连接到第二节点N2的第一端子以及连接到第三节点N3的第二端子。第三晶体管T3可以响应于通过第一栅线GWL接收的第一栅信号GW而被导通,以使第二驱动晶体管T12被二极管连接,从而补偿第二驱动晶体管T12的阈值电压。
第四晶体管T4(初始化晶体管)可以连接在第二节点N2与初始化电压线VIL之间。第四晶体管T4可以包括连接到第二栅线GIL的栅极、连接到第二节点N2的第一端子以及连接到初始化电压线VIL的第二端子。第四晶体管T4可以响应于通过第二栅线GIL接收的第二栅信号GI而被导通,以将初始化电压Vinit传输到第一晶体管T1的栅极,从而初始化第一晶体管T1的栅极。
第六晶体管T6(发射控制晶体管)可以连接在第三节点N3与有机发光二极管OLED之间。第六晶体管T6可以包括连接到第四栅线EML的栅极、连接到第三节点N3的第一端子以及连接到有机发光二极管OLED的像素电极的第二端子。第六晶体管T6可以响应于通过第四栅线EML接收的第四栅信号EM而被导通,并且因此,驱动电流可以在有机发光二极管OLED中流动。
第八晶体管T8(第一选择晶体管)可以连接在第一驱动晶体管T11的栅极与第二节点N2之间。第八晶体管T8可以包括连接到第一选择线SL1的栅极、连接到第一驱动晶体管T11的栅极的第一端子以及连接到第二节点N2的第二端子。第八晶体管T8可以响应于通过第一选择线SL1接收的第一选择信号S1而被导通,从而控制第一驱动晶体管T11的导通。
第九晶体管T9(第二选择晶体管)可以连接在第二驱动晶体管T12的栅极与第二节点N2之间。第九晶体管T9可以包括连接到第二选择线SL2的栅极、连接到第二驱动晶体管T12的栅极的第一端子以及连接到第二节点N2的第二端子。第九晶体管T9可以响应于通过第二选择线SL2接收的第二选择信号S2而被导通,从而控制第二驱动晶体管T12的导通。
电容器Cst可以包括连接到驱动电压线PL的第一电极以及连接到第二节点N2的第二电极。电容器Cst可以通过存储并保持与被供应到第一电极和第二电极的电压之间的差相对应的电压来保持第一晶体管T1的栅极的电压。
有机发光二极管OLED可以包括像素电极(例如,阳极)和面对像素电极的对电极(例如,阴极),并且对电极可以接收第二驱动电压ELVSS。有机发光二极管OLED可以从第一驱动晶体管T11或第二驱动晶体管T12接收驱动电流,并且通过发射某种颜色的光来显示图像。
如图10和图11中所示,在第一持续时间D1中,第二栅信号GI可以通过第二栅线GIL被施加到第四晶体管T4的栅极。相应地,第四晶体管T4可以被导通,并且因此,第二节点N2可以借助于通过初始化电压线VIL施加的初始化电压Vinit被初始化。
在第二持续时间D2中,第一栅信号GW和第二选择信号S2可以被施加到像素PX。第一栅信号GW可以通过第一栅线GWL被施加到第二晶体管T2的栅极。相应地,第二晶体管T2可以被导通,并且因此,通过数据线DL施加的数据信号DATA可以被传输到第一节点N1。再者,第二选择信号S2可以通过第二选择线SL2被施加到第九晶体管T9的栅极。相应地,第九晶体管T9可以被导通,并且因此,第二驱动晶体管T12的栅极可以连接到第二节点N2。再者,由于第一栅信号GW通过第一栅线GWL被施加到第三晶体管T3的栅极,因此第三晶体管T3可以被导通,并且因此,第二驱动晶体管T12可以被二极管连接。相应地,第二节点N2可以具有与其中补偿了第二驱动晶体管T12的阈值电压的数据信号DATA相对应的数据电压。
在第四持续时间D4中,第四栅信号EM、第一选择信号S1和第二选择信号S2可以被施加到像素PX。由于第四栅信号EM通过第四栅线EML被施加到第六晶体管T6的栅极,因此第六晶体管T6可以被导通。再者,由于第一选择信号S1通过第一选择线SL1被施加到第八晶体管T8的栅极,因此第八晶体管T8可以被导通,并且因此,第一驱动晶体管T11的栅极可以连接到第二节点N2。再者,由于第二选择信号S2通过第二选择线SL2被施加到第九晶体管T9的栅极,因此第九晶体管T9可以被导通,并且因此,第二驱动晶体管T12的栅极可以连接到第二节点N2。
在这种状态下,第一驱动晶体管T11和第二驱动晶体管T12可以通过第一选择信号S1和第二选择信号S2的电压电平来充当驱动晶体管或开关晶体管。根据一些实施例,在高亮度模式下,第一驱动晶体管T11可以充当驱动晶体管,并且第二驱动晶体管T12可以充当开关晶体管。在低亮度模式下,第一驱动晶体管T11可以充当开关晶体管,并且第二驱动晶体管T12可以充当驱动晶体管。
如图10中所示,在高亮度模式下,第一选择信号S1在第四持续时间D4中可以具有用于控制第八晶体管T8的导通状态的电压电平,使得用于使第一驱动晶体管T11处于导通状态以输出与数据信号DATA相对应的驱动电流的电压被施加到第一驱动晶体管T11的栅极。第二选择信号S2可以具有用于控制第九晶体管T9的导通状态的电压电平,使得用于完全导通第二驱动晶体管T12的电压被施加到第二驱动晶体管T12的栅极。相应地,由于第二驱动晶体管T12执行开关功能,因此第一驱动晶体管T11的输出(驱动电流)可以被传输到有机发光二极管OLED,并且因此,有机发光二极管OLED可以以与驱动电流相对应的亮度发光。
如图11中所示,在低亮度模式下,第一选择信号S1在第四持续时间D4中可以具有用于控制第八晶体管T8的导通状态的电压电平,使得用于完全导通第一驱动晶体管T11的电压被施加到第一驱动晶体管T11的栅极。相应地,由于第一驱动晶体管T11执行开关功能,因此第一驱动电压ELVDD可以被传输到第二驱动晶体管T12。第二选择信号S2可以具有用于控制第九晶体管T9的导通状态的电压电平,使得用于使第二驱动晶体管T12处于导通状态以输出与数据信号DATA相对应的驱动电流的电压被施加到第二驱动晶体管T12的栅极。有机发光二极管OLED可以以与第二驱动晶体管T12输出的驱动电流相对应的亮度发光。
在高亮度模式下第一选择信号S1在第四持续时间D4中的电压电平LV2以及在低亮度模式下第二选择信号S2在第四持续时间D4中的电压电平LV2可以根据电压电平LV2与预定义的数据信号DATA所对应的驱动电流的关系信息来确定。根据一些实施例,在高亮度模式下,第一选择信号S1在第四持续时间D4中的电压电平LV2可以依据数据信号DATA而变化,并且可以在电压电平LV1至电压电平LV3的范围内。在低亮度模式下,第二选择信号S2在第四持续时间D4中的电压电平LV2可以依据数据信号DATA而变化,并且可以在电压电平LV1至电压电平LV3的范围内。
图12示出了根据一些实施例的像素PX的像素电路PC。与图9的像素电路PC相比,图12的像素电路PC进一步包括第七晶体管T7。像素PX可以进一步包括如图7和图8中所示通过第七晶体管T7在第三持续时间D3中对有机发光二极管OLED进行初始化操作。
在上述实施例中,第三栅信号GB在第三持续时间D3中被施加到像素PX,但是这仅是示例。例如,第三栅信号GB可以在第一持续时间D1之前或者在第一持续时间D1与第二持续时间D2之间被施加。
当增大驱动晶体管的输出以显示高亮度图像时,需要增大数据信号的电压,这可增加显示装置的功耗。根据一个或多个实施例,像素PX被分离地提供有用于高亮度模式的第一驱动晶体管T11以及用于低亮度模式的第二驱动晶体管T12,并且根据待显示的图像的亮度,有机发光二极管OLED可以根据第一驱动晶体管T11的输出或者第二驱动晶体管T12的输出发光。在这种状态下,通过将第一驱动晶体管T11的沟道长度设计为小于第二驱动晶体管T12的沟道长度,不需要增大数据信号的电压以增大第一驱动晶体管T11的输出,并且因此,可以在不增加显示装置的功耗的情况下显示图像。
一个或多个实施例可以包括能够以相对高的亮度显示图像的显示装置。
应当理解,在本文中描述的实施例应仅在描述性意义上被考虑,并且不是出于限制的目的。每一个实施例内的特征或方面的描述通常应被认为可用于其它实施例中的其它类似特征或方面。尽管已经参考附图描述了一个或多个实施例,但是本领域普通技术人员将理解,可以对实施例进行形式和细节上的各种改变而不脱离由权利要求及其等同所限定的精神和范围。

Claims (20)

1.一种像素,包括:
第一晶体管,包括第一驱动晶体管和第二驱动晶体管;
第二晶体管,连接在数据线与第一节点之间;
第三晶体管,连接在第二节点与第三节点之间;
第四晶体管,连接在所述第二节点与第一电压线之间;
第五晶体管,连接在第二电压线与所述第一节点之间;
第六晶体管,连接在所述第三节点与有机发光二极管之间;
电容器,连接在所述第二电压线与所述第二节点之间;
第一选择晶体管,连接在所述第一驱动晶体管的栅极与所述第二节点之间;以及
第二选择晶体管,连接在所述第二驱动晶体管的栅极与所述第二节点之间,
其中,所述第一晶体管的所述第一驱动晶体管和所述第二驱动晶体管并联连接在所述第一节点与所述第三节点之间。
2.根据权利要求1所述的像素,其中,所述第一驱动晶体管的沟道长度小于所述第二驱动晶体管的沟道长度。
3.根据权利要求1所述的像素,其中,在高亮度显示模式下,在发射时段中,所述第一选择晶体管被配置为导通并且所述第二选择晶体管被配置为截止。
4.根据权利要求1所述的像素,其中,在低亮度显示模式下,在发射时段中,所述第二选择晶体管被配置为导通并且所述第一选择晶体管被配置为截止。
5.根据权利要求1所述的像素,其中,一帧包括非发射时段和发射时段,
所述第四晶体管被配置为在所述非发射时段的第一持续时间中导通,
所述第二晶体管和所述第三晶体管被配置为在所述非发射时段的在所述第一持续时间之后的第二持续时间中导通,并且
所述第五晶体管和所述第六晶体管被配置为在所述发射时段中导通。
6.根据权利要求5所述的像素,其中,根据待显示的图像的亮度,在所述第二持续时间和所述发射时段中,所述第一选择晶体管被配置为导通或者所述第二选择晶体管被配置为导通。
7.根据权利要求5所述的像素,进一步包括:
第七晶体管,连接在所述第一电压线与所述有机发光二极管之间,
其中,所述第七晶体管被配置为在所述非发射时段的第三持续时间中导通,并且
所述第三持续时间是所述第一持续时间之前的持续时间、所述第一持续时间与所述第二持续时间之间的持续时间和所述第二持续时间与所述发射时段之间的持续时间中的一个。
8.一种像素,包括:
第一晶体管,包括第一驱动晶体管和第二驱动晶体管;
第二晶体管,连接在数据线与第一节点之间;
第三晶体管,连接在第二节点与第三节点之间;
第四晶体管,连接在所述第二节点与第一电压线之间;
第五晶体管,连接在第二电压线与所述第一节点之间;
第六晶体管,连接在所述第三节点与有机发光二极管之间;
电容器,连接在所述第二电压线与所述第二节点之间;
第一选择晶体管,连接在所述第一驱动晶体管的栅极与所述第二节点之间;以及
第二选择晶体管,连接在所述第二驱动晶体管的栅极与所述第二节点之间,
其中,所述第一晶体管的所述第一驱动晶体管和所述第二驱动晶体管串联连接在所述第一节点与所述第三节点之间。
9.根据权利要求8所述的像素,其中,所述第一驱动晶体管的沟道长度小于所述第二驱动晶体管的沟道长度。
10.根据权利要求8所述的像素,其中,一帧包括非发射时段和发射时段,
所述第四晶体管被配置为在所述非发射时段的第一持续时间中导通,
所述第二晶体管和所述第三晶体管被配置为在所述非发射时段的在所述第一持续时间之后的第二持续时间中导通,并且
所述第五晶体管和所述第六晶体管被配置为在所述发射时段中导通。
11.根据权利要求10所述的像素,其中,所述第一选择晶体管和所述第二选择晶体管被配置为在所述第二持续时间和所述发射时段中导通,并且,
在所述发射时段中,被施加到所述第一选择晶体管的栅极的第一选择信号的电压电平与被施加到所述第二选择晶体管的栅极的第二选择信号的电压电平不同。
12.根据权利要求11所述的像素,其中,在高亮度显示模式下,在所述发射时段中,
所述第二选择信号的所述电压电平用于将使所述第二驱动晶体管能够执行开关功能的电压施加到所述第二驱动晶体管的所述栅极,并且
所述第一选择信号的所述电压电平用于将使所述第一驱动晶体管能够输出与数据信号相对应的驱动电流的电压施加到所述第一驱动晶体管的所述栅极。
13.根据权利要求11所述的像素,其中,在低亮度显示模式下,在所述发射时段中,
所述第一选择信号的所述电压电平用于将使所述第一驱动晶体管能够执行开关功能的电压施加到所述第一驱动晶体管的所述栅极,并且
所述第二选择信号的所述电压电平用于将使所述第二驱动晶体管能够输出与数据信号相对应的驱动电流的电压施加到所述第二驱动晶体管的所述栅极。
14.根据权利要求10所述的像素,进一步包括:
第七晶体管,连接在所述第一电压线与所述有机发光二极管之间,
其中,所述第七晶体管被配置为在所述非发射时段的第三持续时间中导通,并且
所述第三持续时间是所述第一持续时间之前的持续时间、所述第一持续时间与所述第二持续时间之间的持续时间和所述第二持续时间与所述发射时段之间的持续时间中的一个。
15.一种像素,包括:
第一晶体管,包括串联连接在第一电压线与第三节点之间的第一驱动晶体管和第二驱动晶体管;
第二晶体管,连接在数据线与作为所述第一驱动晶体管和所述第二驱动晶体管的中间节点的第一节点之间;
第三晶体管,连接在第二节点与所述第三节点之间;
第四晶体管,连接在所述第二节点与第二电压线之间;
第五晶体管,连接在所述第三节点与有机发光二极管之间;
电容器,连接在所述第一电压线与所述第二节点之间;
第一选择晶体管,连接在所述第一驱动晶体管的栅极与所述第二节点之间;以及
第二选择晶体管,连接在所述第二驱动晶体管的栅极与所述第二节点之间。
16.根据权利要求15所述的像素,其中,所述第一驱动晶体管的沟道长度小于所述第二驱动晶体管的沟道长度。
17.根据权利要求15所述的像素,其中,一帧包括非发射时段和发射时段,
所述第四晶体管被配置为在所述非发射时段的第一持续时间中导通,
所述第二晶体管和所述第三晶体管被配置为在所述非发射时段的在所述第一持续时间之后的第二持续时间中导通,并且
所述第五晶体管被配置为在所述发射时段中导通。
18.根据权利要求17所述的像素,其中,在所述第二持续时间中,所述第一选择晶体管被配置为截止并且所述第二选择晶体管被配置为导通,
在所述发射时段中,所述第一选择晶体管和所述第二选择晶体管被配置为导通,并且
在所述发射时段中,被施加到所述第一选择晶体管的栅极的第一选择信号的电压电平与被施加到所述第二选择晶体管的栅极的第二选择信号的电压电平不同。
19.根据权利要求18所述的像素,其中,在高亮度显示模式下,在所述发射时段中,
所述第二选择信号的所述电压电平用于将使所述第二驱动晶体管能够执行开关功能的电压施加到所述第二驱动晶体管的所述栅极,并且
所述第一选择信号的所述电压电平用于将使所述第一驱动晶体管能够输出与数据信号相对应的驱动电流的电压施加到所述第一驱动晶体管的所述栅极。
20.根据权利要求18所述的像素,其中,在低亮度显示模式下,在所述发射时段中,
所述第一选择信号的所述电压电平用于将使所述第一驱动晶体管能够执行开关功能的电压施加到所述第一驱动晶体管的所述栅极,并且
所述第二选择信号的所述电压电平用于将使所述第二驱动晶体管能够输出与数据信号相对应的驱动电流的电压施加到所述第二驱动晶体管的所述栅极。
CN202211404071.9A 2022-01-14 2022-11-10 像素 Pending CN116456762A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020220006180A KR20230110425A (ko) 2022-01-14 2022-01-14 화소
KR10-2022-0006180 2022-01-14

Publications (1)

Publication Number Publication Date
CN116456762A true CN116456762A (zh) 2023-07-18

Family

ID=87126105

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211404071.9A Pending CN116456762A (zh) 2022-01-14 2022-11-10 像素

Country Status (3)

Country Link
US (1) US11996045B2 (zh)
KR (1) KR20230110425A (zh)
CN (1) CN116456762A (zh)

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012133165A (ja) 2010-12-22 2012-07-12 Japan Display East Co Ltd 発光素子表示装置
US8923048B2 (en) 2012-04-13 2014-12-30 Sandisk Technologies Inc. 3D non-volatile storage with transistor decoding structure
CN104183608B (zh) 2014-09-02 2017-05-03 深圳市华星光电技术有限公司 Tft背板结构及其制作方法
KR102463348B1 (ko) 2015-12-31 2022-11-03 엘지디스플레이 주식회사 유기발광표시장치
US9985082B2 (en) 2016-07-06 2018-05-29 Lg Display Co., Ltd. Organic light emitting display device comprising multi-type thin film transistor and method of manufacturing the same
CN110021275B (zh) * 2018-01-10 2020-07-31 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、像素电路和显示装置
WO2019186874A1 (ja) * 2018-03-29 2019-10-03 シャープ株式会社 表示デバイスおよび駆動方法
KR102653121B1 (ko) * 2018-07-25 2024-04-02 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20200060588A (ko) 2018-11-21 2020-06-01 삼성디스플레이 주식회사 표시 장치
KR20200111873A (ko) 2019-03-19 2020-10-05 삼성디스플레이 주식회사 표시 장치
US11238784B1 (en) * 2020-08-27 2022-02-01 Wuhan China Star Optoelectronics Technology Co., Ltd. Pixel circuit and display panel

Also Published As

Publication number Publication date
US11996045B2 (en) 2024-05-28
KR20230110425A (ko) 2023-07-24
US20230230545A1 (en) 2023-07-20

Similar Documents

Publication Publication Date Title
CN107274825B (zh) 显示面板、显示装置、像素驱动电路及其控制方法
US8994621B2 (en) Display device and method for driving same
KR101476961B1 (ko) 표시장치 및 표시장치의 구동방법
EP2453432B1 (en) Display device
KR101182237B1 (ko) 발광 표시 장치
JP2006039544A (ja) 画素回路及びこれを用いた有機発光表示装置
US11328659B2 (en) Display device
KR20210055146A (ko) 표시장치 및 이의 구동방법
CN111354315B (zh) 显示面板及显示装置、像素驱动方法
US11501713B2 (en) Pixel circuit, driving method thereof and display device
CN112470210A (zh) 时钟及电压生成电路和包括时钟及电压生成电路的显示装置
US11688337B2 (en) Display device having bootstrap circuit supplied with a precharge voltage
KR102536629B1 (ko) 화소회로, 그를 포함하는 유기발광표시장치 및 구동방법
JP2014038168A (ja) 表示装置、電子機器、駆動方法および駆動回路
US20070152937A1 (en) Organic electroluminescence display device
KR102045346B1 (ko) 표시패널 및 이를 포함하는 유기전계 발광표시장치
US11727889B2 (en) Display device
JP7362742B2 (ja) 表示装置
CN115410531A (zh) 像素电路及其驱动方法、硅基显示面板和显示装置
US10997915B2 (en) Pixel circuit, method for driving, and display device
US11996045B2 (en) Pixel
KR102659608B1 (ko) 화소 및 이를 포함하는 표시 장치
CN113658557A (zh) 显示装置
CN114067737B (zh) 显示面板及显示装置
US20230368742A1 (en) Display apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication