CN116072599A - 高电压半导体装置 - Google Patents

高电压半导体装置 Download PDF

Info

Publication number
CN116072599A
CN116072599A CN202211297210.2A CN202211297210A CN116072599A CN 116072599 A CN116072599 A CN 116072599A CN 202211297210 A CN202211297210 A CN 202211297210A CN 116072599 A CN116072599 A CN 116072599A
Authority
CN
China
Prior art keywords
trench isolation
trench
region
semiconductor device
inner portion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211297210.2A
Other languages
English (en)
Inventor
拉尔斯·穆勒-梅什坎普
拉尔夫·鲁道夫
迪尔克·普列费特
安内特·文策尔
托马斯·金齐格
克里斯蒂安·希佩尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies Austria AG
Original Assignee
Infineon Technologies Austria AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Austria AG filed Critical Infineon Technologies Austria AG
Publication of CN116072599A publication Critical patent/CN116072599A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76283Lateral isolation by refilling of trenches with dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1207Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with devices in contact with the semiconductor body, i.e. bulk/SOI hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/761PN junctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76267Vertical isolation by silicon implanted buried insulating layers, e.g. oxide layers, i.e. SIMOX techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/764Air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7835Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/8611Planar PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0922Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Element Separation (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一种半导体装置(500)包括半导体层(100),半导体层(100)具有内部部分(110)、横向围绕内部部分(110)的外部部分(130)以及横向围绕内部部分(110)并将内部部分(110)与外部部分(130)隔开的过渡部分(120)。第一电子元件(210)包括形成在内部部分(110)中的第一掺杂区(211)和形成在外部部分(130)中的第二掺杂区(212)。第一电子元件(210)被配置成至少暂时地阻断施加在第一掺杂区(211)与第二掺杂区(212)之间的电压。沟槽隔离结构(400)从半导体层(100)前侧的第一表面(101)延伸到半导体层(100)中,并且分割内部部分(110)、过渡部分(120)和外部部分(130)中的至少一者。

Description

高电压半导体装置
技术领域
本公开内容的示例涉及具有用于内部部分与外部部分之间的径向场分布的过渡部分的高电压半导体装置。具体地,本公开内容涉及在功率电子装置中使用的集成电路。
背景技术
CMOS技术(互补金属氧化物半导体)中的HV(高电压)半导体装置形成或包括以下两方面之间的接口:一方面是输入电压低于5V的标准CMOS装置,另一方面是在高于30V的电压下工作的工业或消费者电路。这样的HV半导体装置的典型应用是机器人、机动车辆和用于MEMS(微机电系统)的驱动器。通常,大多数信号处理是在CMOS部件中在低工作电压下进行的,并且仅输出信号接口和/或输入信号接口在较高的信号电平下工作并且/或者要求较高的电流驱动和吸收能力。这样的HV半导体装置的示例是使得微控制器或数字信号处理器(DSP)能够高效地接通和关断功率半导体开关的栅极驱动器电路。
一直需要以很少的额外工作来进一步改善功率电子装置的装置特性并且/或者在不牺牲性能的情况下减小芯片面积。
发明内容
本公开内容的实施方式涉及一种半导体装置,该半导体装置具有用于内部部分与外部部分之间的径向场分布的过渡部分,并且以使电子元件能够容易地彼此对接并且/或者使电子元件能够容易地与不同电压域对接的方式将电子元件集成在该过渡部分中。可以减小芯片面积,并且可以避免集成的电子元件之间的关键相互作用。
为此,本公开内容的实施方式涉及具有下述半导体层的半导体装置,所述半导体层包括内部部分、横向围绕内部部分的外部部分以及横向围绕内部部分并将内部部分和外部部分隔开的过渡部分。第一电子元件包括形成在内部部分中的第一掺杂区和形成在外部部分中的第二掺杂区。第一电子元件被配置成至少暂时地阻断施加在第一掺杂区与第二掺杂区之间的电压。沟槽隔离结构从第一表面延伸到半导体层中,并且分割内部部分、过渡部分和外部部分中的至少一者。
本领域技术人员在阅读以下具体实施方式并查看附图后将认识到另外的特征和优点。
附图说明
包括附图以提供对实施方式的进一步理解,并且将附图并入本说明书并构成本说明书的一部分。附图示出了半导体装置的实施方式,并与说明书一起用于说明实施方式的原理。在以下详细描述和权利要求中描述了另外的实施方式。各种所示实施方式的特征可以彼此组合。
图1A是根据实施方式的具有将过渡部分划分成区块的沟槽隔离结构的HV半导体装置的示意性平面图。
图1B是根据另一实施方式的具有将内部部分划分成扇区的沟槽隔离结构的HV半导体装置的示意性平面图。
图1C是根据又一实施方式的具有将外部部分划分成区块的沟槽隔离结构的HV半导体装置的示意性平面图。
图2是根据实施方式的具有沟槽隔离结构的半导体装置的一部分的示意性垂直截面图。
图3A至图3C是根据另外的实施方式的沟槽隔离结构的示意性垂直截面图。
图4A是根据实施方式的包括PDSOI(部分耗尽绝缘体上硅)半导体二极管的半导体装置的一部分的示意性垂直截面图。
图4B是根据另一实施方式的包括具有漏极延伸的PDSOI MOSFET的半导体装置的一部分的示意性垂直截面图。
图5A和图5B是根据涉及包括多个短沟槽的沟槽隔离结构的实施方式的半导体装置的示意性平面图。
图6A至图6D是根据涉及将过渡部分划分成区块的沟槽隔离结构的实施方式的半导体装置的示意性平面图。
图7A至图7D是根据涉及从内部沟槽结构延伸至横向围绕外部部分的外部沟槽结构的沟槽隔离结构的实施方式的半导体装置的示意性平面图。
图8是根据具有圆形过渡部分的实施方式的半导体装置的示意性平面图。
图9是根据具有椭圆形过渡部分的实施方式的半导体装置的示意性平面图。
图10是根据实施方式的具有由内部部分围绕的中心部分的半导体装置的示意性平面图。
图11是根据涉及从内部沟槽结构延伸至外部沟槽结构并将过渡部分划分成六个扇区的沟槽隔离结构的实施方式的半导体装置的示意性平面图。
图12是根据具有将内部部分划分成扇区的沟槽结构并且具有包括结隔离区的过渡部分的实施方式的半导体装置的一部分的示意性平面图。
图13是根据具有将内部部分划分成扇区的沟槽结构并且具有包括结隔离区的过渡部分的实施方式的半导体装置的一部分的示意性平面图,所述结隔离区具有相反掺杂的子区块。
图14是根据具有将内部部分划分成扇区的沟槽结构、具有在过渡部分与外部部分之间的闭合沟槽环并且具有从闭合沟槽环延伸到过渡部分中的结区沟槽的实施方式的半导体装置的一部分的示意性平面图。
图15是根据具有将内部部分划分成扇区的沟槽结构并且具有包括相同导电类型的结隔离区和延伸区的过渡部分的实施方式的半导体装置的一部分的示意性平面图。
图16是根据具有将内部部分划分成扇区的沟槽结构并且具有包括窄的结隔离区的过渡部分的实施方式的半导体装置的一部分的示意性平面图。
图17是根据另一实施方式的栅极驱动器电路的示意性框图。
具体实施方式
在下面的详细描述中,参照形成该详细描述的一部分的附图,并且在附图中通过图示的方式示出了可以实践半导体装置的特定实施方式。应当理解,在不脱离本公开内容的范围的情况下,可以利用其他实施方式并且可以进行结构上或逻辑上的改变。例如,针对一个实施方式示出或描述的特征可以用在其他实施方式上或与其他实施方式结合使用以得到另外的实施方式。本公开内容旨在包括这样的修改和变型。使用特定语言来描述示例,而不应被解释为限制所附权利要求的范围。附图不是按比例绘制的,而是仅用于说明目的。如果没有另外说明,则对应的元件在不同附图中用相同的附图标记表示。
术语“具有”、“含有”、“包括”、“包含”等是开放式的,并且这些术语指示所陈述的结构、元件或特征的存在,但不排除附加元件或特征的存在。除非上下文另外明确指出,否则冠词“一”、“一个”和“该”旨在包括复数和单数。
术语“电连接”描述电连接元件之间的永久性低电阻欧姆连接,例如相关元件之间的直接接触或经由金属和/或重掺杂半导体材料的低电阻连接。
术语“功率半导体装置”是指具有至少30V(例如48V、100V、600V、1.6kV、3.3kV或更高)的高电压阻断能力并且具有至少200mA(例如1A、10A或更多)的标称导通状态电流或正向电流的半导体装置。
SOA(安全工作区)定义可以预期半导体装置在没有自损的情况下工作的电压、电流和环境条件。由针对装置参数(如最大连续负载电流、最大栅极电压以及其他参数)所公布的最大值指定SOA。
MOSFET(金属氧化物半导体场效应晶体管)是电压控制的装置,并且包括所有类型的IGFET(绝缘栅场效应晶体管),其具有基于掺杂半导体材料和/或金属的栅电极并且具有由氧化物和/或除氧化物之外的介电材料制成的栅电介质。
欧姆接触描述两个导体之间、特别是半导体材料与金属之间的非整流电结。根据欧姆定律,欧姆接触在电流-电压(I-V)图的第一象限和第三象限中具有线性或近似线性的I-V曲线。
针对物理尺寸给定的范围包括边界值。例如,参数y从a至b的范围读作a≤y≤b。这同样适用于具有一个边界值如“至多”和“至少”的范围。
术语“在……上”不应被解释为仅意指“直接在……上”。而是,如果一个元件位于另一元件“上”(例如,某一层在另一层“上”或在衬底“上”),则另外的组件(例如,另外的层)可以位于这两个元件之间(例如,如果某一层在衬底“上”,则另外的层可以位于该层与该衬底之间)。
半导体层中的两个相邻掺杂区形成半导体结。导电类型相同并且具有不同掺杂浓度的两个相邻掺杂区形成单极结,例如沿两个掺杂区之间的边界表面的n/n+或p/p+结。在单极结处,与单极结正交的掺杂浓度分布可以示出台阶或转折点,在该台阶或转折点处掺杂浓度分布从凹形变为凸形,反之亦然。具有互补导电性的两个相邻掺杂区形成pn结。
附图通过在掺杂类型“n”或“p”旁边指示“-”或“+”来图示相对掺杂浓度。例如,“n-”意指比“n”掺杂区的掺杂浓度低的掺杂浓度,而“n+”掺杂区具有比“n”掺杂区高的掺杂浓度。具有相同的相对掺杂浓度的掺杂区不一定具有相同的绝对掺杂浓度。例如,两个不同的“n”掺杂区可以具有相同或不同的绝对掺杂浓度。
根据实施方式,半导体装置可以包括半导体层,该半导体层可以包括内部部分、外部部分和横向围绕内部部分并将内部部分和外部部分隔开的过渡部分。第一电子元件包括形成在内部部分中的第一掺杂区和形成在外部部分中的第二掺杂区。第一电子元件被配置成至少暂时阻断施加在第一掺杂区与第二掺杂区之间的电压。沟槽隔离结构从第一表面延伸到半导体层中,并且分割内部部分、过渡部分和外部部分中的至少一者。
半导体装置可以包括专用于不同电压域的功能元件,其中电压域的参考电位可以彼此独立地波动。
每个电压域可以包括低电压部分和/或高电压部分。每个低电压部分包括电连接在网络节点之间的半导体元件和/或集成电路,网络节点具有相对于电压域的参考电位相对低的电压差。每个高电压部分包括电连接在网络节点之间的半导体元件和/或集成电路,网络节点具有相对于电压域的参考电位相对高的电压差。
具体地,半导体装置可以是HV半导体装置,其具有在第一电压域中的第一HV部分,在第二电压域中的第二HV部分以及第一HV部分与第二HV部分之间的电分离。每个HV部分是包括至少一个具有至少30V,例如至少48V的输入和/或输出电压电平的电子元件的高电压部分。第一HV部分与第二HV部分之间的电分离的标称击穿电压可以是至少100V,例如至少200V。
例如,半导体装置可以是用于包括低侧开关和高侧开关的半桥的栅极驱动电路,其中半导体装置包括具有用于低侧开关的第一驱动级的第一HV部分,具有用于高侧开关的第二驱动级的第二HV部分,以及具有用于接收和预处理来自控制器的输入信号的CMOS接口的CMOS部分。第一HV部分与第二HV部分之间的电分离的标称击穿电压可以是至少100V,例如至少200V。CMOS部分是包括具有5V或更小的输入和输出信号电平的电子元件的低电压部分。
半导体层可以具有两个基本上平行的主表面,主表面可以具有大致相同的形状和尺寸。半导体层具有沿限定水平方向的两个正交轴(x轴和y轴)的表面范围,以及沿限定垂直于水平方向的垂直方向的z轴的厚度。在下文中,水平方向也称为横向方向。半导体层前侧的主表面称为第一表面。
半导体层可以是均匀厚度的均匀半导体本体。可替选地,半导体层可以是SOI(绝缘体上硅)结构的一部分,其中半导体层形成在绝缘体层上。
内部部分可以具有紧凑的轮廓或者可以是具有开口的环形。内部部分的外圆周可以仅包括直的和向内界定的部分。这种紧凑轮廓的示例是圆形、卵形、椭圆形和具有或不具有圆角的矩形。根据其他示例,该内部部分的外圆周可以包括一个或更多个向外指向的凸起和/或一个或更多个凹陷。例如,内部部分可以是L形的,或者可以包括连接形成曲折结构的L形部分。该内部部分可以围绕另一内部部分(中心部分),其中内部绝缘体结构或内部过渡部分可以将内部部分与另一内部部分隔开。内部部分可以被分配给第一电压域。另一内部部分可以被分配给相同电压域或另一电压域。
外部部分可以沿着半导体层的横向边缘的至少一部分延伸。例如,外部部分可以沿着整个横向边缘延伸。可替选地,外部部分可以部分地或完全地形成在距侧向边缘一定距离处。例如,具有第二低电压部分或具有第二高电压部分的另外的外部部分可以围绕外部部分。另外的外部部分可以包括外部装置部分和绝缘体结构或外部过渡部分,绝缘体结构或外部过渡部分将外部部分和外部装置部分横向分离。外部部分可以被分配给第二电压域。另外的外部部分可以被分配给相同电压域或另一电压域。外部完全包围过渡部分。
过渡部分在半导体装置的阻断状态下将内部部分和外部部分电分离至半导体装置在SOA内工作的程度。特别地,当在内部部分与外部部分之间施加标称阻断电压时,在阻断状态下在内部部分与外部部分之间有效的电场在过渡部分中减小,最大电场强度安全地保持在过渡部分的击穿场强以下。
过渡部分将第一电压域与第二电压域电分离。过渡部分可以包括轻掺杂延伸区,用于容纳沿径向的电场。
第一电子元件可以包括一个有源或无源功能单元或包括多个串联和/或并联电连接的有源和/或无源功能单元的电子电路。举例来说,功能单元可以是电路场板或另一场成形结构、半导体二极管、肖特基二极管、绝缘栅极场效应晶体管、nMOSFET(n沟道MOSFET)、PMOS(p沟道MOSFET)、LDMOS(横向扩散MOSFET)、LIGBT(横向绝缘栅极双极晶体管)、ESD保护装置、缓冲元件、用于感测温度的感测元件、用于检测过电流状况的感测元件、电容器或电阻器。具有不止一个功能单元的电子元件可以是具有多个串联电连接的半导体二极管的二极管链。
在半导体装置的至少一个工作状态下,第一电子元件阻断施加在外部部分与内部部分之间的高电压。例如,高电压可以是至少48V、至少60V、至少600V、至少650V、至少800V或至少1200V。在另一工作状态下,电流可以在内部部分与外部部分之间流过第一电子元件。
沟槽隔离结构从半导体层前侧的第一表面延伸到半导体部分中。沟槽隔离结构可以是连续的单部分结构,或者可以是包括两个或更多个横向分离部分的多部分结构。
沟槽隔离结构可以具有近似垂直的侧壁。例如,沟槽隔离结构的侧壁可以是垂直的,或者每个侧壁与z轴之间的倾斜角小于15度。
沟槽隔离结构的垂直延伸可以大于从半导体层前侧的第一表面延伸到过渡部分、内部部分和外部部分中的每个注入和/或扩散掺杂区的垂直延伸。
沟槽隔离结构的垂直延伸与半导体装置的电压阻断能力有关。例如,垂直延伸可以在0.03μm/V*VBR至0.1μm/V*VBR的范围内,其中VBR是半导体装置的标称击穿电压。
沟槽隔离结构可以包括一层或更多层介电材料,例如热氧化硅、沉积氧化硅、氮化硅、氮氧化硅、掺杂或未掺杂的硅酸盐玻璃和/或介电聚合物。可替选地,沟槽隔离结构的一个或更多个导电层可以包括一个或更多个电介质衬垫。沟槽隔离结构可以完全填充有固体材料或者可以包括刻意设置的气隙。
沟槽隔离结构分割内部部分、过渡部分和外部部分中的至少一者,其中,沟槽隔离结构可以将内部部分划分成内部扇区或内部区块,并且/或者将过渡部分划分成过渡区块,并且/或者将外部部分划分成外部区块。
内部部分的扇区或区块、过渡部分的区块和外部部分的区块可以彼此对齐。特别地,一个内部扇区、一个过渡区块和一个外部区块可以彼此互补,以形成从内部部分的内部通过过渡部分径向延伸到外部部分的连续的三区扇区。
例如,沟槽隔离结构可以延伸穿过内部部分并且可以将内部部分划分成两个或更多个分离的内部扇区。过渡部分的对应区块可以由结隔离区、另一沟槽隔离结构或两者的组合来限定。
根据另一示例,沟槽隔离结构可以形成在过渡部分和/或外部部分中,并且可以包括两个或更多个横向分离的沟槽隔离部分。两个或更多个沟槽隔离部分中的每个可以从内部部分延伸到外部部分,其中沟槽隔离部分可以将过渡部分划分成两个或更多个横向分离的过渡区块,并且其中每个过渡区块在两个相邻的沟槽隔离部分之间从内部部分延伸到外部部分。
根据另一示例,两个或更多个沟槽隔离部分可以从过渡部分延伸到外部部分中,并且可以将外部部分划分成两个或更多个横向分离的外部区块。过渡部分的对应区块可以由结隔离区、浅沟槽隔离、沟槽隔离部分或两者的组合来限定。
沟槽隔离结构便于将若干功能元件集成在一个径向超结构(“径向装置”)内,该径向超结构包括第一电压域、第二电压域以及第一电压域与第二电压域之间的电分离,其中功能元件可以共享一个或更多个电位。
例如,第一电子元件可以形成在包括第一内部扇区或第一内部区块、与第一内部扇区或第一内部区块接触的第一过渡区块和与第一过渡区块接触的第一外部区块的第一三区扇区中。第二电子元件可以形成在包括第二内部扇区、与第二内部扇区接触的第二过渡区块和与第二过渡区块接触的第二外部区块的第二三区扇区中。
若干电子元件可以集成在相同超结构中,其中有源芯片面积可以减小。电子元件可以共享相同的高/低电位或者可以使用稍微不同的电位。沟槽隔离结构可以减少形成于不同三区扇区中的电子元件之间的交叉电流及/或串扰。
此外,在径向装置中形成的电子元件在第一电压域与第二电压域之间共享相同的径向场分布,并且因此可以轻松对接至两个电压域。电子元件可以独立于相同径向装置中的其他电子元件进行工作。一个径向装置可以集成像电平转换晶体管的小装置和像自举二极管的大装置,使得可以有效地使用有源芯片区域。
根据实施方式,半导体装置还可以包括绝缘体层,其中半导体层形成在绝缘体层上,并且其中沟槽隔离结构从半导体层前侧的第一表面延伸到绝缘体层或延伸到绝缘体层中。
半导体层和绝缘体层可以形成或可以是SOI结构的一部分。
半导体层是均匀厚度的层,其中半导体层沿垂直方向的厚度可以在50nm至200μm的范围内,例如至少20μm。半导体层的材料是单晶半导体,例如硅。
绝缘体层可以是均质层或可以包括两个或更多个具有不同组成和/或结构的垂直堆叠的子层。例如,绝缘体层可以包括氧化硅层、氮化硅层和/或氧氮化硅层。绝缘体层可以具有200nm至20μm范围内的垂直延伸。绝缘体层的电压阻断能力可以在200V至1500V的范围内,例如约300V。
可以在与半导体层相对的绝缘体层的一侧形成没有其他单晶半导体材料的半导体装置。特别地,在与半导体层相对的绝缘体层的一侧上形成没有任何层的半导体装置。
根据一些示例,绝缘体层可以将半导体层与非绝缘基底分离。非绝缘基底可以是或可以包括半导体衬底。半导体衬底可以是均匀掺杂的,或者可以包括从与绝缘体层的界面延伸到半导体衬底中的掺杂区域。可替选地,可以在与半导体层相对的绝缘体层的一侧上形成不包括活性半导体材料的层或叠层,例如包括如多晶硅层的半金属层和/或金属层的层或叠层。可替选地,非绝缘基底不含半导体材料。例如,非绝缘基底可以包括金属板和/或金属层或由金属板和/或金属层组成。
绝缘体层和半导体层依次沿z轴垂直堆叠在非绝缘基底上。
针对没有单晶半导体材料的非绝缘基底,绝缘体层的垂直延伸可以在500nm至25μm的范围内,并且半导体层的厚度可以在500nm至200μm的范围内。
针对包括单晶半导体材料的非绝缘基底,绝缘体层的垂直延伸可以在50nm至500nm的范围内,并且半导体层的厚度可以在200nm至3μm的范围内。
特别地,具有两个横向分离部分的沟槽隔离结构从第一表面向下延伸到绝缘体层,并且在两个横向分离部分之间限定第一内部扇区和/或第一过渡区块和/或第一外部区块,该沟槽隔离结构有效地将形成在第一内部扇区和/或第一过渡区块和/或第一外部区块内的电子元件与形成在第一内部扇区、第一过渡区块和第一外部区块外部的电子元件分离。
沟槽隔离结构和第一内部扇区和/或第一过渡区块和/或第一外部区块下方的绝缘体层的部分形成在至少三个侧面上的相应内部部分、过渡部分和/或外部部分中包围半导体层的一部分的分离结构。分离结构可以减少在不同的三区扇区中形成的相邻电子元件之间的相互作用和交叉电流。
根据实施方式,第一电子元件可以包括二极管,其中第一掺杂区形成二极管的第一电极区的至少一部分,并且其中第二掺杂区形成二极管的第二电极区的至少一部分,并且其中第一电极区和第二电极区形成pn结。
pn结可以形成在过渡部分中。特别地,第一电极区可以包括在内部部分中的重掺杂的第一接触区和从重掺杂的第一接触区向第二电极区的方向延伸的轻掺杂的第一延伸区,和/或第二电极区可以包括在外部部分中的重掺杂的第二接触区和从重掺杂的第二接触区向第一电极区的方向延伸的轻掺杂的第二延伸区。
第一掺杂区可以是n掺杂的并且可以形成二极管的阴极区,第二掺杂区可以是p掺杂的并且可以形成二极管的阳极区。可替选地,第二掺杂区可以是n掺杂的并且可以形成二极管的阴极区,第一掺杂区可以是p掺杂的并且可以形成二极管的阳极区。
沟槽隔离结构可以抑制来自相邻扇区的漏电流和/或可以抑制二极管正向电流对相邻结构的不利影响,例如寄生双极晶体管结构的可能激活。
根据另一实施方式,第一电子元件可以包括绝缘栅场效应晶体管,其中第一掺杂区形成第一源极/漏极区的至少一部分,其中第二掺杂区形成第二源极/漏极区的至少一部分,并且其中在绝缘栅场效应晶体管的导通状态下,电荷载流子沟道连接第一源极/漏极区和第二源极/漏极区。
绝缘栅场效应晶体管还可以包括轻掺杂漏极延伸区和体区。漏极延伸区与第一源极/漏极区和第二源极/漏极中的一者形成单极结。体区将漏极延伸区与第一源极/漏极区和第二源极/漏极区中的另一者隔开。
例如,第一电子元件是增强型MOSFET,并且体区具有与第一源极/漏极区和第二源极/漏极区的导电类型相反的导电类型。第一掺杂区可以形成完整的第一源极/漏极区。第二掺杂区可以形成完整的第二源极/漏极区。第一掺杂区和第二掺杂区可以是n掺杂的。可替选地,第一掺杂区和第二掺杂区可以是p掺杂的。
沟槽隔离结构可以抑制来自相邻扇区的漏电流和/或可以抑制晶体管导通状态电流对相邻结构的不利影响。
根据实施方式,沟槽隔离结构可以横向延伸穿过内部部分。
特别地,沟槽隔离结构可以将内部部分划分成两个或更多个内部扇区或内部区块。例如,内部部分中的沟槽隔离结构可以包括两个或更多个直线部分,直线部分在结构上在朝向内部部分的横向中心的横向端部处连接。偏离横向中心的每个横向端部可以向上延伸到过渡部分或延伸到过渡部分中。内部扇区可以具有不同的尺寸。
内部扇区可以电连接至相同电位或电连接至不同电位。在相邻内部扇区中形成的掺杂区和导电结构可以在很大程度上彼此解耦,例如关于寄生交叉电流和/或寄生电容相互作用。
根据实施方式,沟槽隔离结构可以从至少内部部分横向延伸到至少外部部分。
特别地,沟槽隔离结构可以包括至少两个横向分离的沟槽隔离部分,其中每个沟槽隔离部分可以从内部部分延伸到外部部分。可替选地,每个沟槽隔离部分可以延伸到内部部分中和/或外部部分中。
沟槽隔离部分可以将过渡部分划分成两个或更多个过渡区块。过渡区块可以具有不同的尺寸。
过渡区块可以具有不同的电位。在相邻过渡区块中形成的掺杂区和导电结构在很大程度上彼此解耦。
根据实施方式,沟槽隔离结构可以包括沿着连接内部部分和外部部分的直沟槽线形成的多个短沟槽。
每个具有短沟槽的沟槽线形成一个沟槽隔离部分。沿着连接内部部分和外部部分的直沟槽线的短沟槽的长度可以小于沿着相同沟槽线的过渡部分的宽度。可以沿着相同的沟槽线形成至少两个短沟槽。短沟槽沿沟槽线横向分离。相同沟槽线上的两个相邻短沟槽之间的距离足够大,使得可以形成相邻短沟槽而不损坏相邻短沟槽之间的半导体材料。短沟槽可以具有近似均匀的宽度和均匀的长度。
短沟槽可以与导电材料组合以形成沟槽隔离结构的至少一部分。在沟槽隔离结构包括导电材料的情况下,沿相同沟槽线的短沟槽之间的间隙可以中断沟槽隔离结构的朝向内部部分的内端与沟槽隔离结构的朝向外部部分的外端之间的低导电路径。
根据实施方式,沟槽隔离结构可以包括沿着至少两条相邻直沟槽线形成的多个短沟槽,其中至少两条相邻直沟槽线中的每条相邻直沟槽线至少从内部部分延伸到外部部分。
特别地,两个相邻沟槽线之间的平均距离可以小于沿相应沟槽线的短沟槽的平均长度,例如等于或小于与沟槽线正交的短沟槽的宽度。至少两条沟槽线可以是平行线并且形成一个沟槽隔离部分。
相邻沟槽线中的短沟槽可以沿着沟槽线彼此偏移,例如偏移为沿着相同线的相邻短沟槽之间的中心到中心距离的一半。沿着第一沟槽线的短沟槽可以与沿着第二沟槽线的短沟槽之间的间隙交叠,并且沿着第二沟槽线的短沟槽可以与沿着第一沟槽线的短沟槽之间的间隙交叠,其中改善了分离效果。
根据实施方式,沟槽隔离结构可以包括至少从内部部分延伸到外部部分的连续沟槽隔离部分。
例如,连续沟槽可以从内部部分与过渡部分之间的界面延伸到过渡部分与外部部分之间的界面。可替选地,连续沟槽隔离部分可以延伸到外部部分中和/或内部部分中。
特别地,横向限定过渡区块并从第一表面向下延伸到绝缘体层的两个沟槽隔离部分可以将形成在不同过渡区块中的电子元件高度解耦。两个沟槽隔离部分和在两个沟槽隔离部分之间的过渡区块下方的绝缘体层的一部分形成在至少三个侧面上包围过渡区块的电介质盒。电介质盒减少了在不同过渡区块中形成的相邻功能元件之间的电容相互作用和交叉电流。
根据实施方式,沟槽隔离结构可以包括至少从内部部分延伸到外部部分的连续的,曲折沟槽隔离部分。
例如,曲折沟槽隔离部分可以从内部部分与过渡部分之间的界面延伸到过渡部分与外部部分之间的界面。可替选地,曲折沟槽隔离部分可以延伸到外部部分中和/或内部部分中。
特别地,曲折沟槽隔离部分可以在过渡部分中限定一行凹穴(pocket),其中该曲折沟槽隔离部分在三个横向侧界定每个凹穴。凹穴可以缓解分界面渗漏的问题。
在每个凹穴中,可以形成低电压装置,例如电阻元件或二极管、晶体管或者低电压装置中的部件。凹穴中的导电结构(例如掺杂区)可以与形成于过渡部分中的场板(fieldplate)和/或场环(field ring)电连接以改善高电压行为。场板和/或场环可以形成于半导体层前侧。
曲折沟槽隔离部分可以有利于串联电连接在形成于内部部分中的掺杂区或导电结构与形成于外部部分中的掺杂区或导电结构之间的电子元件的分隔和解耦。
特别地,第一电子元件可以包括具有串联电连接在第一掺杂区与第二掺杂区之间的多个二极管的二极管链。第一二极管的阴极区和第二二极管的阳极区可以彼此电连接并且可以形成在同一凹穴中。可替选地,每个凹穴可以包括同一二极管的阴极区和阳极区。
根据实施方式,沟槽隔离结构可以包括至少从内部部分延伸至外部部分的连续的直沟槽隔离部分。
特别地,至少两个沟槽隔离部分可以是连续的直沟槽隔离部分。例如,每个直沟槽隔离部分可以从内部部分与过渡部分之间的分界面延伸至过渡部分与外部部分之间的分界面。可替选地,每个直沟槽隔离部分可以延伸到外部部分中并且/或者延伸到内部部分中。
根据实施方式,沟槽隔离结构可以包括至少一个横向于该连续的直沟槽隔离部分延伸的横向沟槽部分,其中该横向沟槽部分与该连续的直沟槽隔离部分相接触。
例如,该至少一个横向沟槽部分可以与直沟槽隔离部分成直角延伸。与同一直沟槽隔离部分接触的多个横向沟槽部分可以在它们之间限定一行凹穴,其中直沟槽隔离部分和横向沟槽部分在两个或三个横向侧界定每个凹穴。在每个凹穴中,可以形成低电压装置,例如电阻元件或二极管、晶体管或者低电压装置中的部件。
特别地,横向沟槽部分可以有利于串联电连接在形成于内部部分中的掺杂区或导电结构与形成于外部部分中的掺杂区或导电结构之间的电子元件的分隔和解耦。
根据实施方式,沟槽隔离结构可以包括至少从内部部分延伸至外部部分的一对连续的直沟槽隔离部分,以及从该对连续的直沟槽隔离部分中的第一直沟槽隔离部分到该对连续的直沟槽隔离部分中的第二直沟槽隔离部分横向于该连续的直沟槽隔离部分延伸的至少一个横向沟槽部分。
例如,该至少一个横向沟槽部分可以与直沟槽隔离部分成直角延伸。具体地,该对直沟槽隔离部分可以形成隔离沟槽阶梯的轨道,并且横向沟槽部分可以形成隔离沟槽阶梯的横档,其中隔离沟槽阶梯的轨道和横档在四个横向侧界定过渡部分中的隔离岛。在隔离岛中,可以形成附加的电子元件,例如二极管MOSFET和/或电阻器。隔离岛中的任何附加元件可以与导电结构和/或另外的电子元件电连接,以使得能够更好地控制过渡部分中的元件。例如,附加元件包括场板,其中,连接至场板的二极管使得场板能够进行快速充电和/或放电。
根据实施方式,半导体装置还可以包括在外部部分的第一部分与外部部分的第二部分之间的外部沟槽结构。外部部分的第一部分可以包括第一电子元件的第二掺杂区。外部沟槽结构减少了流入和/或流出第一电子元件的第二掺杂区的非预期电荷载流子。
此外,沟槽隔离结构可以包括一个、两个或更多个沟槽隔离部分,其中,每个沟槽隔离部分可以沿角度方向与外部部分的第一部分接触。每个沟槽隔离部分可以形成在外部部分的第一部分与外部部分的第二部分之间和/或外部部分的第一部分与过渡部分之间。每个沟槽隔离部分可以与外部沟槽结构接触。每个沟槽隔离部分可以从外部沟槽结构沿径向方向向内延伸至过渡部分或延伸到过渡部分中。.
特别地,外部沟槽结构和与外部沟槽结构接触形成的两个相邻沟槽隔离部分可以限定外部部分的外部区块,其中,沟槽隔离部分、外部沟槽结构以及绝缘体层在外部区块下方的部分形成在至少四个侧面包围外部区块的分离结构。该分离结构减少了在不同外部区块中形成的相邻电子元件之间的电容相互作用和交叉电流。
根据实施方式,过渡部分120可以包括至少两个轻掺杂延伸区和至少两个结隔离区。每个结隔离区将轻掺杂延伸区中相邻的轻掺杂延伸区横向隔开,其中轻掺杂延伸区和结隔离区形成pn结或单极结。
例如,延伸区是n导电的,结隔离区是n导电的或p导电的。根据另一示例,延伸区是p导电的,结隔离区是n导电的或p导电的。可替选地,结隔离区可以包括不同掺杂的子区,例如其导电类型沿角度方向交替的子区块。
举例来说,轻掺杂延伸区可以包括LDMOS晶体管的漏极延伸区或二极管电极延伸区。每个轻掺杂延伸区和每个结隔离区可以形成在过渡部分的区块中。
此外,过渡部分可以包括一个或更多个结区沟槽,其中,每个结区沟槽将结隔离区之一与外部部分隔开。每个结区沟槽可以是闭合沟槽环的一个区块。
结隔离区可以与沟槽隔离部分组合,其中,沟槽隔离部分可以在结隔离区与轻掺杂延伸区之间形成pn结或单极结的径向投影。
另一实施方式可以涉及高电压半导体装置。该高电压半导体装置可以包括半导体层、第一电子元件和沟槽隔离结构。半导体层可以包括内部部分、外部部分以及横向围绕内部部分并将内部部分和外部部分隔开的过渡部分。第一电子元件包括形成在内部部分中的第一掺杂区和形成在外部部分中的第二掺杂区。第一电子元件被配置成至少暂时地阻断施加在第一掺杂区与第二掺杂区之间的电压。沟槽隔离结构从第一表面延伸到半导体层中。沟槽隔离结构包括至少两个被横向隔开的沟槽隔离部分,所述至少两个被横向隔开的沟槽隔离部分分割内部部分、过渡部分和外部部分中的至少一者。
高电压半导体装置可以是具有第一电压域中的第一HV部分、第二电压域中的第二HV部分以及CMOS部分的半桥栅极驱动电路。CMOS部分包括用于接收和预处理低电压电平输入信号的输入电路。每个HV部分包括驱动级,例如推挽级或反相器级,其中两个MOSFET串联电连接在高电压线与参考电压线之间。
图1A、图1B和图1C各自示出了半导体装置500前侧的半导体层100的第一表面101。第一表面101是平面并且沿限定水平方向的两个正交轴线(x轴和y轴)延伸。半导体层100具有沿限定垂直于水平方向的垂直方向的z轴的厚度。在下文中,水平方向也称为横向方向。
半导体层100可以是均匀厚度的同质半导体本体,其中,半导体层100沿z轴的厚度可以在50μm至775μm的范围内。可替选地,半导体层100可以是SOI(绝缘体上硅)结构的一部分,其中半导体层100形成在绝缘体层上。半导体层100的材料是单晶元素半导体或化合物半导体,例如硅(Si)或硅锗(SiGe)。
半导体层100包括内部部分110、横向围绕内部部分110的过渡部分120以及横向围绕过渡部分120的外部部分130。内部部分对应于第一电压域。外部部分对应于第二电压域。过渡部分120将内部部分110和外部部分130隔开,并且将第一电压域和第二电压域电气隔开。外部部分130将过渡部分120与半导体层100的外边缘103隔开。内部部分110形成椭圆形。过渡部分120形成围绕内部部分110的均匀横向延伸的环。
内部部分110和过渡部分120形成内部半导体结,该内部半导体结可以是单极结或pn结。过渡部分120和外部部分130形成外部半导体结,该外部半导体结可以是单极结或pn结。
在半导体装置的阻断状态下,在外部部分130中的导电结构与内部部分110中的导电结构之间的过渡部分120两端的阻断电压下降。过渡部分120使内部部分110与外部部分130之间有效的电场减小,其中,过渡部分120的横向延伸和过渡部分120中的掺杂剂浓度被选择成使得:对于标称阻断电压,最大电场强度安全地低于过渡部分120的击穿场强。
沟槽隔离结构400从第一表面101延伸到半导体层100中,并且分割内部部分110、过渡部分120和外部部分130中的至少一者。沟槽隔离结构400独自地、或沟槽隔离结构400与浅隔离结构和/或结隔离区相组合地,将内部部分110、过渡部分120和外部部分130划分成两个三区扇区I、II。
特别地,沟槽隔离结构400分割内部部分110、过渡部分120和外部部分130中的至少一者,其中,沟槽隔离结构400可以将内部部分110划分成内部扇区,并且/或者将过渡部分120划分成过渡区块,并且/或者将外部部分130划分成外部区块。
第一三区扇区I包括第一电子元件210,第一电子元件210具有形成在内部部分110中的第一掺杂区211、形成在外部部分130中的第二掺杂区212以及可以至少部分地形成在过渡部分120中的第一功能部件213。第二三区扇区II包括第二电子元件220。
在半导体装置500是半桥栅极驱动器的情况下,第一电子元件210可以是用于向形成在内部部分110和外部部分120中的HV部分中的至少一者供应电力的自举二极管。第二电子元件220可以包括电平转换晶体管以针对一个或多个HV部分传送控制信号的信号电平。
在图1A中,沟槽隔离结构400包括两个被横向隔开的沟槽隔离部分。这两个沟槽隔离部分各自从内部部分110延伸至外部部分130。这两个沟槽隔离部分将过渡部分120划分成两个被横向隔开的过渡区块。每个过渡区块是两个三区扇区I、II中的一者的一部分。
第二电子元件220可以完全形成在第二三区扇区II的过渡区块中。根据其他示例(未示出),第二电子元件220可以包括在第二三区扇区II的内部扇区和外部区块之一中的掺杂区或在该内部扇区和该外部区块两者中的掺杂区。
在图1B中,沟槽隔离结构400延伸穿过内部部分110,并将内部部分110划分成两个分离的内部扇区110I、110II,其中,各内部扇区110I、110II形成两个三区扇区I、II之一的一部分。第二三区扇区II包括第二电子元件220,第二电子元件220具有形成在第二内部扇区110II中的第一掺杂区221、形成在外部部分130中的第二掺杂区222以及第二功能部件223。
图1C示出了具有围绕外部部分130的另一外部部分140的半导体层100。沟槽隔离结构400包括两个被横向隔开的沟槽隔离部分。这两个沟槽隔离部分各自从过渡部分120穿过外部部分130横向延伸到另一外部140中。这两个沟槽隔离部分将外部部分130划分成两个被横向隔开的外部区块。每个外部区块是两个三区扇区I、II之一的一部分。
图1A、图1B和图1C的沟槽隔离结构400中的每一者可与图1A、图1B和图1C中的其他沟槽隔离结构400中的任一者组合。
在图2中,半导体层100是SOI(绝缘体上半导体)结构的一部分。绝缘体层920形成在非绝缘基底910上。半导体层100形成在绝缘体层920上。非绝缘基底910、绝缘体层920和半导体层100彼此垂直堆叠并形成SOI结构。
非绝缘基底910可以是或可以包括半导体衬底,其中,半导体衬底可以是均匀掺杂的或者可以包括从与绝缘体层920的分界面延伸到半导体衬底中的掺杂区。可替选地或另外地,非绝缘基底910可以包括金属板或金属层。
绝缘体层920将半导体层100与非绝缘基底910隔开。绝缘体层920具有均匀的垂直延伸v2并且可以是均质层,例如氧化硅层。可替选地,绝缘体层920可以包括两个或更多个具有不同组成和/或结构的垂直堆叠的子层。绝缘体层920可以具有在200nm到800nm(例如,350nm到450nm)范围内的垂直延伸。可替选地,例如在不存在非绝缘基底910的情况下,绝缘体层920可以具有在1μm到20μm(例如1μm到10μm)范围内的垂直延伸。绝缘体层920的电压阻断能力可以在200V到1500V的范围内,例如约300V。
半导体层100可以是具有均匀厚度的层,其中,半导体层100沿z轴的垂直延伸v1可以在50nm至20μm的范围内,例如在100nm至1μm的范围内。
具体地,图2涉及具有PDSOI(部分耗尽SOI)电子元件的半导体装置,其中,电子元件的掺杂区205、206形成为从半导体层100前侧的第一表面101延伸到半导体层100的上部部分中的掺杂阱。半导体层100的主体部分119将掺杂区205、206与绝缘体层920隔开。半导体层100的垂直延伸v1在10μm至220μm的范围内,例如在20μm至140μm的范围内。
根据另一示例(未示出),半导体装置包括FDSOI(全耗尽SOI)电子元件,其中,电子元件的掺杂区205、206从第一表面101向下延伸到绝缘体层920。半导体层100的垂直延伸v1可以在20nm到500nm的范围内。
沟槽隔离结构400具有垂直侧壁。沟槽隔离结构400的垂直延伸v0等于或大于掺杂区205、206从第一表面101延伸到半导体层100的过渡部分、内部部分和/或外部部分中的垂直延伸。
具体地,图2示出了具有等于或大于半导体层100的垂直延伸v1的垂直延伸v0的沟槽隔离结构400。可替选地(未示出),沟槽隔离结构400终止于掺杂区205、206的下边缘与绝缘体层920之间的主体部分119中。
在图3A中,沟槽隔离结构400包括沿侧壁形成的第一电介质层491和电介质填充材料492。第一电介质层491可以是热生长氧化物。电介质填充材料492可以包括沉积在沟槽中的一层或更多层其他电介质材料,例如沉积的氧化硅、氮化硅、氮氧化硅、掺杂或未掺杂的硅酸盐玻璃和/或电介质聚合物。
图3B所示的沟槽隔离结构400包括导电层493。第一电介质层491将导电层493与半导体层100分离。可替选地,第一电介质层491可以不存在并且导电层493可以与半导体层100直接接触。导电层493包括两个垂直部分和一个水平部分。可替选地,导电层493可以填充沟槽隔离结构400的垂直截面。
图3C示出了包括固体电介质材料494和故意设置的气隙495的沟槽隔离结构400。
图4A和图4B示出了形成在如图1A、图1B和图1C所示的两个三区扇区I、II中的第一电子元件210和第二电子元件220的示例。
在图4A中,第一电子元件210是半导体二极管230。在具有半桥栅极驱动器功能的半导体装置的情况下,半导体二极管230是电连接内部部分110中具有第一(或第二)HV部分的第一电压域与外部部分130中具有第二(或第一)HV部分的第二电压域之间的自举二极管。
第一掺杂区211形成了在内部部分110中从半导体层100的第一表面101延伸到半导体层100中的第一电极区231。第二掺杂区212形成第二电极区的接触部分232a,并且在外部部分130中从第一表面101延伸到半导体层100中。半导体层100的主体部分119将第一掺杂区211和第二掺杂区212与绝缘体层920隔开。
在所示实施方式中,第二电极区232的轻掺杂延伸区232b在过渡部分120中从第一表面101延伸到半导体层100中,并且与第一电极区231和第二电极区232的接触部分232a侧向接触。根据另一示例(未示出),第一掺杂区211和第二掺杂区212通过主体部分119的表面部分连接。
在所示实施方式中,第一电极区231形成p掺杂二极管阳极区,以及第二电极区232形成n掺杂二极管阴极区。根据另一示例,第一电极区231形成n掺杂二极管阴极区,以及第二电极区232形成p掺杂二极管阳极区。
层间电介质200形成在第一表面101上并且覆盖延伸区232b。
第一金属化部310形成在第一掺杂区211上方的层间电介质200上。第一接触结构311从第一金属化部310通过层间电介质200中的开口延伸到第一掺杂区211。第一接触结构311与第一掺杂区211形成欧姆接触。
第二金属化部320形成在第二掺杂区212上方的层间电介质200上。第二接触结构321从第二金属化部320通过层间电介质200中的开口延伸到第二掺杂区212。第二接触结构321与第二掺杂区212形成欧姆接触。
在图4B中,第一电子元件210是IGFET(绝缘栅场效应晶体管),例如MOSFET 240。在具有半桥栅极驱动器功能的半导体装置的情况下,MOSFET 240是电连接在内部部分110中具有第一(或第二)HV部分的第一电压域与外部部分130中具有第二(或第一)HV部分的第二电压域之间的电平转换晶体管。
第一掺杂区211形成了在内部部分110中从半导体层100的第一表面101延伸到半导体层100中的第一源极/漏极区241。第二掺杂区212形成第二源极/漏极区242的接触部分242a,并且在外部部分130中从第一表面101延伸到半导体层100中。
第二源极/漏极区242的轻掺杂漏极延伸区242b在过渡部分120中从第一表面101延伸到半导体层100中,并且与接触部分242a接触。从第一表面101延伸到半导体层100中的主体/体接触区243可以形成在内部部分110中。
半导体层100的主体部分119将第一源极/漏极区241、第二源极/漏极区242和主体/体接触区243与绝缘体层920分开。
所示的MOSFET 240是具有n掺杂源极/漏极区241、242、p掺杂主体区和p掺杂主体/体接触区243的n沟道MOSFET。另一示例可以是具有p掺杂源极/漏极区241、242、n掺杂主体区和n掺杂主体/体接触区243的p沟道MOSFET。
栅极结构150在过渡部分120中形成在漏极延伸区242b与第一源极/漏极区241之间的第一表面101上。栅极结构150包括导电栅极电极155和将栅极电极155与半导体层100分隔开的栅极电介质159。
在所示实施方式中,主体部分119的表面部分形成MOSFET 240的主体区。在MOSFET240的接通状态下,导电电荷载流子沟道形成在栅极电介质159正下方的主体区中,并且将第一源极/漏极区241与第二源漏区242连接。根据另一示例(未示出),从第一表面101延伸到半导体层100中的p掺杂阱可以形成主体区。
层间电介质200形成在第一表面101上并且覆盖栅极结构150和漏极延伸区242b。
第一金属化部310形成在第一掺杂区211上方的层间电介质200上。第一接触结构311从第一金属化部310通过层间电介质200中的开口延伸到第一掺杂区211。第一接触结构311与第一掺杂区211形成欧姆接触,并且另外,第一接触结构311与主体/体接触区243可以形成欧姆接触。
第二金属化部320形成在第二掺杂区212上方的层间电介质200上。第二接触结构321从第二金属化部320通过层间电介质200中的开口延伸到第二掺杂区212。第二接触结构321与第二掺杂区212形成欧姆接触。
图5A和图5B示出了沟槽隔离结构400,其包括沿着将内部部分110与外部部分130直接连接的直沟槽线形成的多个短沟槽401。
具有短沟槽401的每个沟槽线形成一个沟槽隔离部分。短沟槽401沿着直沟槽线的长度小于过渡部分120沿着相同沟槽线的宽度。
在图5A中,沟槽隔离结构400包括三个沟槽隔离部分,其中,每个沟槽隔离部分包括形成在将内部部分110与外部部分130直接连接的直线上的多个短沟槽401。
沟槽隔离结构400将半导体层100划分成三个三区扇区I、II、III。具有第一电极区251和第二电极区252的半导体二极管230形成在第一三区扇区I中。具有第一源极/漏极区241和第二源极/漏极区242的第一MOSFET 240形成在第二三区扇区II中。具有第一源极/漏极区241和第二源极/漏极区242的第二MOSFET 240形成在第三三区扇区III中。
图5B示出了具有限定两个三区扇区I、II的两个沟槽隔离部分的沟槽隔离结构400。每个沟槽隔离部分包括沿着两条相邻的直沟槽线形成的多个短沟槽401。两条相邻直沟槽线中的每一条直沟槽线从内部部分110延伸到外部部分130。与同一沟槽隔离部分相关联的两条直沟槽线之间的距离是短沟槽的与直沟槽线正交的宽度的至多五倍,例如是其至多两倍。电元件不形成在与同一沟槽隔离部分相关联的两个沟槽线之间。
与同一沟槽隔离部分相关联的沟槽线中的短沟槽沿着沟槽线彼此偏移了沿着同一沟槽线的相邻短沟槽之间的中心到中心距离的一半。
图6A中的沟槽隔离结构400包括将过渡部分120分割成与三个三区扇区I、II、III相关联的三个过渡区块的三个连续沟槽隔离部分410。每个连续沟槽隔离部分410从内部部分110与过渡部分120之间的界面延伸到过渡部分120与外部部分130之间的界面。
在图6B中,沟槽隔离结构400包括将过渡部分120分割成与两个三区扇区I、II相关联的两个过渡区块的两个连续沟槽隔离部分410。每个连续沟槽隔离部分410延伸穿过过渡部分120并且延伸到内部部分110和外部部分130的直接邻接部分中。
在图6C中,沟槽隔离结构400包括将过渡部分120分割成与七个三区扇区I至VII相关联的七个区块的七个沟槽隔离部分。
曲折沟槽隔离部分412在第三三区扇区III与第四三区扇区IV之间从内部部分110与过渡部分120之间的界面延伸到过渡部分120与外部部分130之间的界面。曲折沟槽隔离部分412在过渡部分120中形成一行凹穴,其中,曲折沟槽隔离部分在三个横向侧限制每个凹穴。具有在内部部分110中的掺杂区与外部部分130中的第二掺杂区之间串联电连接的多个二极管的二极管链可以沿着曲折沟槽隔离部分412形成。
沟槽隔离结构400还包括六个连续且直的沟槽隔离部分411和横向沟槽部分420。横向沟槽部分420可以与直沟槽隔离部分411成直角走向。与同一直沟槽隔离部分411接触的多个横向沟槽部分420可以在它们之间限定一行凹穴,其中,直沟槽隔离部分411和横向沟槽部分420在两个或三个横向侧限制每个凹穴。
将同第五三区扇区V相关联的过渡区块与同第四三区扇区IV和第六三区扇区VI相关联的过渡区块分隔开的两个相邻直沟槽隔离部分411以及将两个相邻直沟槽隔离部分411连接的横向沟槽部分420形成隔离沟槽阶梯。隔离沟槽阶梯的轨道和横档在四个横向侧限制过渡部分120中的隔离岛。
在第一三区扇形I中,形成在连接两个相邻直沟槽隔离部分411的线上的短横向部分421降低了径向导电性,以提高短路条件下的稳定性。
在图6D中,沟槽隔离结构400包括将过渡部分120分割成与七个三区扇区I至VII相关联的七个过渡区块的七个连续且直的沟槽隔离部分411。内部部分110可以围绕另一内部部分105。一些沟槽隔离部分411可以延伸穿过内部部分110并且延伸到另一内部部分105中。
图7A示出了具有侧向围绕外部部分130的第一部分131的外部沟槽结构490的半导体装置500。外部沟槽结构490将外部部分130的第一部分131与外部部分130的第二部分完全隔开,其中,外部部分130的第二部分形成如上所述的外部装置部分145。
沟槽隔离结构400包括内部部分110中的中心沟槽部分480以及从中心沟槽部分480延伸穿过过渡部分120并且穿过外部部分130到达外部沟槽结构490的三个连续的直沟槽隔离部分411。
直沟槽隔离部分411将内部部分110划分成三个分离的内部扇区110I、110II、110III,将过渡部分120划分成三个分离的过渡区块120I、120II、120III,并且将外部部分130划分成三个分离的外部区块130I、130II、130III。第一内部扇区110I、第一过渡区块120I和第一外部区块130I形成第一三区扇区I。第二内部扇区110II、第二过渡区块120II和第二外部区块130II形成第二三区扇区II。第三内部扇区110III、第三过渡区块120III和第三外部区块130III形成第三三区扇区III。
在图7B中,两个直沟槽隔离部分411将内部部分110划分成两个分离的内部扇区110I、110II,将过渡部分120划分成两个分离的过渡区块120I、120II,并且将外部部分130划分成两个分离的外部区块130I、130II。第一内部扇区110I、第一过渡区块120I和第一外部区块130I形成第一三区扇区I。第二内部扇区110II、第二过渡区块120II和第二外部区块130II形成第二三区扇区II。
图7C将图6C的沟槽隔离结构400与参照图7A描述的中心沟槽部分480和外部沟槽结构490组合。
图7D将图6D的沟槽隔离结构400与参照图7A描述的中心沟槽部分480和外部沟槽结构490组合。
图8、图9和图10示出了具有在内部部分110中的第一电压域、在外部部分130中的第二电压域以及具有将内部部分110与外部部分130电隔开的过渡部分120的径向装置的可能配置。较高的电势可以施加至内部部分110,而较低的电势可以施加至外部部分130,反之较高的电势可以施加至外部部分130,而较低的电势可以施加至内部部分110。
图8示出了圆形内部部分110。过渡部分120形成围绕内部部分110的圆环。外部部分130形成围绕过渡部分120的圆环。
在图9中,内部部分110的形状是没有开口的椭圆。
图10示出了围绕另一内部部分105的内部部分110。另一内部部分105可以是经由终端环隔离的分离的电压域。
图11所示的半导体装置500是半桥栅极驱动电路,其具有:形成在第一三区扇区I中的自举二极管;形成在第二三区扇区II中的电平转换晶体管、感测元件和/或保护元件;形成在第三三区扇区III和第四三区扇区IV中的用于高侧驱动级的两个MOSFET;以及形成在第五三区扇区V和第六三区扇区VI中的用于低侧驱动级的两个MOSFET。
图12、图13、图14、图15和图16涉及将隔离沟槽结构400与结隔离区470组合的半导体装置500。
具有栅极电极155-1、第一源极/漏极区241-1以及包括接触部分242a-1和漏极延伸区242b-1的第二源极/漏极区的第一LDMOSFET 240-1形成在第一三区扇区I中。具有栅极电极155-2、第一源极/漏极区241-2以及包括接触部分242a-2和漏极延伸区242b-2的第二源极/漏极区的第二LDMOSFET 240-2形成在第二三区扇区II中。
第一LDMOSFET 240-1和第二LDMOSFET 240-2可以关于x轴和y轴对称地形成。
沟槽隔离结构400将内部部分110划分成两个内部扇区,其中,每个内部扇区包括第一源极/漏极区241-1、241-2之一。
在第一三区扇区I和第二三区扇区II内,过渡部分120包括漏极延伸区242b-1、242b-2。在第一三区扇区I和第二三区扇区II之外,过渡部分120包括结隔离区470。第二源极/漏极区的漏极延伸区242b-1、242b-2和接触部分242a-1、242a-2可以通过局部注入掺杂剂并且使注入的掺杂剂扩散来形成。过渡部分120和外部部分130的不接收掺杂剂注入或仅接收一部分掺杂剂注入的部分可以形成结隔离区470。
在具有半桥栅极驱动器功能的半导体装置的情况下,第一LDMOSFET 240-1和第二LDMOSFET 240-2是电连接在内部部分110中具有第一(或第二)HV部分的第一电压域与外部部分130中具有第二(或第一)HV部分的第二电压域之间或者电连接在CMOS部分与第一HV部分之间以及CMOS部分与第二HV部分之间的电平转换晶体管。
图12至图16中的每一个图示出了闭合沟槽环440,该闭合沟槽环440将外部部分130的第二部分132与外部部分130的第一部分131以及与过渡部分120分隔开。第一三区扇区I和第二三区扇区II之外的闭合沟槽环440的区块形成结区沟槽445,该结区沟槽445可以沿径向方向将外部区130与结隔离区470侧向分隔开。
在图12至图16所示的每个实施方式中,闭合沟槽环440可以完全或部分地不存在。例如,第一三区扇区I和第二三区扇区II中的沟槽环的区块可以不存在,并且仅形成过渡部分120与外部部分130之间的结区沟槽445的沟槽环的区块可以形成。可替选地,在图12至图16所示的每个实施方式中,可以仅形成第一三区扇区I和第二三区扇区II中的沟槽环的区块,并且可以不存在第一三区扇区I和第二三区扇区II之外的沟槽环的区块。在不存在第一三区扇区I和第二三区扇区II之外的沟槽环的区块的情况下,结隔离区470可以在径向方向上与浅沟槽隔离结构以及/或者与外部部分130中的p导电区接触。
第二源极/漏极区的接触部分242a-1、242a-2形成在外部部分130的第一部分131中。半导体层的前侧的导电结构可以将接触部分242a-1、242a-2与闭合沟槽环440之外的外部部分130的第二部分132中的另外的导电结构电连接。闭合沟槽环440的区块形成结区沟槽445,结区沟槽445可以沿第一三区扇区I、第二三区扇区II之外的径向方向将外部区130与结隔离区470侧向分隔开。
在图12中,过渡部分120的结隔离区470将包括漏极延伸区242b-1、242b-2的两个过渡区块分隔开,并且将第二源极/漏极区的接触部分242a-1、242a-2侧向分隔开。结隔离区470和漏极延伸区242b-1、242b-2被反向掺杂并且形成在径向方向上沿三区扇区I、II的边缘延伸的pn结。
在图13中,每个结隔离区470包括其导电类型沿角度方向交替的多个子区块47-1、47-2、……、47-n。所有子区块47-1、47-2、……、47-n或至少具有相同导电类型的所有子区块47-1、47-2、……、47-n可以具有相同的角延伸θ。
图13还涉及沟槽隔离结构400,其具有从外部部分130延伸到过渡部分120或延伸到过渡部分120中的沟槽隔离部分430。每个沟槽隔离部分430可以沿着三区扇区I、II的边缘以平行于径向方向的横向纵轴延伸。沟槽隔离部分430将第二源极/漏极区的接触部分242a-1、242a-2与结隔离区470侧向分隔开。
沟槽隔离部分430可以延伸到过渡部分120中,延伸到沟槽隔离部分430将结隔离区470与形成在栅极电极155下方的主体区侧向分隔开的程度。
图14将p掺杂结隔离区470与沟槽隔离部分430组合,沟槽隔离部分430将结隔离区470与第二源极/漏极区的接触部分242a-1、242a-2以及与形成在栅极电极155下方的主体区侧向分隔开。
在图15中,结隔离区470和漏极延伸区242b-1、242b-2具有相同的导电类型并且形成单极结jn。漏极延伸区242b-1、242b-2中的平均净掺杂剂浓度可以是结隔离区470中的平均净掺杂剂浓度的至少两倍,例如至少十倍。
图16示出了具有相对窄的结隔离结构470的半导体装置500。作为示例,结隔离结构470的角宽度δ可以在5度至45度的范围内。
图17示出了栅极驱动电路800的构造块。栅极驱动电路800使得微控制器或数字信号处理器能够有效地接通和关断电力转换电路和电机控制应用中的功率半导体开关(例如IGBT或MOSFET)。
栅极驱动器电路800被配置为半桥栅极驱动器装置,其包括第一电压域中的第一栅极驱动器级820、第二电压域中的第二栅极驱动器级830和第三电压域中的输入级810。输入级810在一个或更多个输入端子INP处接收输入信号。输入信号可以包括方波脉冲,并且可以从脉宽调制器电路接收。输入级810可以对输入信号进行预处理,并且可以将预处理后的输入信号传送到第一栅极驱动级820和第二栅极驱动级830,第一栅极驱动级820和第二栅极驱动级830可以与输入级810电分离。
第一栅极驱动级820包括第一缓冲级821。响应于接收到的预处理输入信号,第一缓冲级生成并驱动用于第一压控开关装置(例如半桥组件的低侧开关)的第一栅极信号,并且在第一栅极输出端子GOUTL处输出第一栅极信号。
第二栅极驱动级830包括第二缓冲级831。响应于接收到的预处理输入信号,第二栅极驱动级830生成并驱动用于第二压控开关装置(例如半桥组件的高侧开关)的第二栅极信号,并且在第二栅极输出端子GOUTH处输出第二栅极信号。
第一缓冲级821和/或第二缓冲级831包括具有p-MOSFET 822、832和n-MOSFET 823的源极/漏极路径的反相器级,例如推挽驱动器。833串联电连接在各级的高电位线V1H、V2H与低电位线V1L、V2L之间。
第一缓冲级821的p-MOSFET 822与n-MOSFET 823之间的网络节点与第一栅极输出端子GOUTL电连接。第二缓冲级831的p-MOSFET 832与n-MOSFET 833之间的网络节点与第二栅极输出端子GOUTH电连接。
在每个缓冲级821、831中,p-MOSFET 822、832和n-MOSFET 823、833交替地接通和关断,其中,在每个时间点处,同一缓冲级821、831的p-MOSFET 822、832和n-MOSFET 823、833中仅一个处于接通状态。
栅极驱动电路800还可以包括用于提供第二缓冲级830的自举二极管。
栅极驱动电路800可以在输入级810与第一栅极驱动级820之间和/或在输入级810与第二栅极驱动级830之间和/或在第一栅极驱动级820与第二栅极驱动级830之间包括一个或更多个电平转换晶体管。

Claims (15)

1.一种半导体装置,包括:
半导体层(100),其包括内部部分(110)、横向围绕所述内部部分(110)的外部部分(130)以及横向围绕所述内部部分(110)并将所述内部部分(110)和所述外部部分(130)隔开的过渡部分(120);
第一电子元件(210),其包括形成在所述内部部分(110)中的第一掺杂区(211)和形成在所述外部部分(130)中的第二掺杂区(212),其中,所述第一电子元件(210)被配置成至少暂时地阻断施加在所述第一掺杂区(211)与所述第二掺杂区(212)之间的电压;以及
沟槽隔离结构(400),其从所述半导体层(100)前侧的第一表面(101)延伸到所述半导体层(100)中,其中,所述沟槽隔离结构(400)分割所述内部部分(110)、所述过渡部分(120)和所述外部部分(130)中的至少一者。
2.根据权利要求1所述的半导体装置,还包括:
绝缘体层(920),其中,所述半导体层(100)被形成在所述绝缘体层(920)上,并且其中,所述沟槽隔离结构(400)从所述第一表面延伸至所述绝缘体层(920)。
3.根据前述权利要求中任一项所述的半导体装置,
其中,所述第一电子元件(210)包括二极管(230),其中,所述第一掺杂区(211)形成所述二极管(230)的第一电极区(231)的至少一部分,其中,所述第二掺杂区(212)形成所述二极管(230)的第二电极区(232)的至少一部分,并且其中,所述第一电极区(231)和所述第二电极区(232)形成pn结。
4.根据前述权利要求中任一项所述的半导体装置,
其中,所述第一电子元件(210)包括绝缘栅场效应晶体管(240),其中,所述第一掺杂区(211)形成第一源极/漏极区(241)的至少一部分,其中,所述第二掺杂区(212)形成第二源极/漏极区(242)的至少一部分,并且其中,在所述绝缘栅场效应晶体管(240)的导通状态下,电荷载流子沟道连接所述第一源极/漏极区(241)和所述第二源极/漏极区(242)。
5.根据前述权利要求中任一项所述的半导体装置,
其中,所述沟槽隔离结构(400)横向延伸穿过所述内部部分(110)。
6.根据权利要求1至4中任一项所述的半导体装置,
其中,所述沟槽隔离结构(400)从至少所述内部部分(110)横向延伸至至少所述外部部分(130)。
7.根据权利要求6所述的半导体装置,
其中,所述沟槽隔离结构(400)包括沿着连接所述内部部分(110)和所述外部部分(130)的直沟槽线而形成的多个短沟槽(401)。
8.根据权利要求7所述的半导体装置,
其中,所述沟槽隔离结构(400)包括沿着至少两条相邻直沟槽线而形成的多个短沟槽(401),其中,所述至少两条相邻直沟槽线中的每一个至少从所述内部部分(110)延伸至所述外部部分(130)。
9.根据前述权利要求中任一项所述的半导体装置,
其中,所述沟槽隔离结构(400)包括至少从所述内部部分(110)延伸至所述外部部分(130)的连续沟槽隔离部(410)。
10.根据前述权利要求中任一项所述的半导体装置,
其中,所述沟槽隔离结构(400)包括至少从所述内部部分(110)延伸至所述外部部分(130)的连续曲折沟槽隔离部(412)。
11.根据前述权利要求中任一项所述的半导体装置,
其中,所述沟槽隔离结构(400)包括至少从所述内部部分(110)延伸至所述外部部分(130)的连续直沟槽隔离部(411)。
12.根据权利要求11所述的半导体装置,
其中,所述沟槽隔离结构(400)还包括横向于所述连续直沟槽隔离部(411)延伸的至少一个横向沟槽部(420),其中,所述横向沟槽部(420)与所述连续直沟槽隔离部(411)接触。
13.根据前述权利要求中任一项所述的半导体装置,
其中,所述沟槽隔离结构(400)包括至少从所述内部部分(110)延伸到所述外部部分(130)的一对连续直沟槽隔离部(411),以及相对于所述连续直沟槽隔离部(411)倾斜地、从所述一对连续直沟槽隔离部(411)中的第一连续直沟槽隔离部到第二连续直沟槽隔离部延伸的至少一个横向沟槽部(420)。
14.根据前述权利要求中任一项所述的半导体装置,还包括:
在所述外部部分(130)的第一部分(131)与所述外部部分(130)的第二部分(132)之间的外部沟槽结构(490),其中,所述第一部分(131)包括所述第一电子元件(210)的第二掺杂区(212)。
15.根据前述权利要求中任一项所述的半导体装置,
其中,所述过渡部分(120)包括轻掺杂延伸区(232b,242b,242b-1,242b-2)以及将所述轻掺杂延伸区(232b,242b,242b-1,242b-2)中相邻的轻掺杂延伸区横向隔开的结隔离区(470),其中,所述轻掺杂延伸区(232b,242b,242b-1,242b-2)和所述结隔离区(470)形成pn结或单极结。
CN202211297210.2A 2021-10-29 2022-10-21 高电压半导体装置 Pending CN116072599A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP21205446.4A EP4174922A1 (en) 2021-10-29 2021-10-29 High-voltage semiconductor device
EP21205446.4 2021-10-29

Publications (1)

Publication Number Publication Date
CN116072599A true CN116072599A (zh) 2023-05-05

Family

ID=78414447

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211297210.2A Pending CN116072599A (zh) 2021-10-29 2022-10-21 高电压半导体装置

Country Status (3)

Country Link
US (1) US20230140348A1 (zh)
EP (1) EP4174922A1 (zh)
CN (1) CN116072599A (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4471480B2 (ja) * 2000-10-18 2010-06-02 三菱電機株式会社 半導体装置
JP5711646B2 (ja) * 2010-11-16 2015-05-07 株式会社豊田中央研究所 ダイオード
JP6244177B2 (ja) * 2013-11-12 2017-12-06 日立オートモティブシステムズ株式会社 半導体装置
KR102233049B1 (ko) * 2019-07-24 2021-03-26 주식회사 키 파운드리 채널 길이 조정이 용이한 반도체 소자 및 그 제조방법
JP7350583B2 (ja) * 2019-09-12 2023-09-26 キオクシア株式会社 半導体記憶装置
GB202001477D0 (en) * 2020-02-04 2020-03-18 Search For The Next Ltd A structure and method for guarding a low voltage region of a semiconductor device from a high voltage region of the semiconductor device

Also Published As

Publication number Publication date
US20230140348A1 (en) 2023-05-04
EP4174922A1 (en) 2023-05-03

Similar Documents

Publication Publication Date Title
US7557394B2 (en) High-voltage transistor fabrication with trench etching technique
KR100311589B1 (ko) 고 전압용 반도체 부품
US6130458A (en) Power IC having SOI structure
EP3343638B1 (en) Controlled resistance integrated snubber for power switching device
US9960156B2 (en) Integrated semiconductor device having a level shifter
US9087707B2 (en) Semiconductor arrangement with a power transistor and a high voltage device integrated in a common semiconductor body
US7126166B2 (en) High voltage lateral FET structure with improved on resistance performance
CN107026207B (zh) 包括横向晶体管的半导体器件
US8546875B1 (en) Vertical transistor having edge termination structure
CN111712926B (zh) 碳化硅半导体装置
US9917163B2 (en) Semiconductor device comprising a field effect transistor and method of manufacturing the semiconductor device
KR101287750B1 (ko) 반도체 장치 및 제조 방법
US20150102404A1 (en) Semiconductor Device
TW529173B (en) Semiconductor-element
CN107644912B (zh) 包括晶体管阵列和终止区的半导体器件以及制造这样的半导体器件的方法
TWI629785B (zh) 高電壓積體電路的高電壓終端結構
GB2295052A (en) Integrated circuits
JP3951815B2 (ja) 半導体装置
CN116072599A (zh) 高电压半导体装置
US11289570B2 (en) Semiconductor device having optimized drain termination and method therefor
CN113675265A (zh) 竖向功率半导体器件和制造方法
US11677033B2 (en) Passive element on a semiconductor base body
US20230116123A1 (en) Edge termination structure for power transistor devices
US11682696B2 (en) Semiconductor device having a high breakdown voltage
EP4184590A1 (en) Semiconductor device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication