CN115938311A - 像素电路和包括该像素电路的显示装置 - Google Patents

像素电路和包括该像素电路的显示装置 Download PDF

Info

Publication number
CN115938311A
CN115938311A CN202210942235.7A CN202210942235A CN115938311A CN 115938311 A CN115938311 A CN 115938311A CN 202210942235 A CN202210942235 A CN 202210942235A CN 115938311 A CN115938311 A CN 115938311A
Authority
CN
China
Prior art keywords
gate
node
voltage
pulse
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210942235.7A
Other languages
English (en)
Inventor
孙基民
金昌熙
朴贵福
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020210186071A external-priority patent/KR102667191B1/ko
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN115938311A publication Critical patent/CN115938311A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

实施方式中公开了一种像素电路和包括该像素电路的显示装置。根据实施方式的像素电路包括:驱动元件,驱动元件包括连接到被施加像素驱动电压的第一节点的第一电极、连接到第二节点的栅电极和连接到第三节点的第二电极;第一开关元件,第一开关元件包括连接到第三节点的第一电极、被施加第一发光控制脉冲的栅电极和连接到第四节点的第二电极;第二开关元件,第二开关元件包括连接到第三节点的第一电极、被施加第二发光控制脉冲的栅电极和连接到第五节点的第二电极;发光器件,发光器件包括连接到第五节点的阳极和被施加低电位电源电压的阴极;连接在第二节点和第四节点之间的第一电容器;和连接在第一节点和第三节点之间的第二电容器。

Description

像素电路和包括该像素电路的显示装置
技术领域
本公开涉及一种像素电路和包括该像素电路的显示装置。
背景技术
根据发光层的材料,电致发光显示装置大致分为无机发光显示装置和有机发光显示装置。有源矩阵型的有机发光显示装置包括自身发光的有机发光二极管(下文称为“OLED”),并且具有响应速度快且发光效率、亮度和视角大的优点。在有机发光显示装置中,OLED形成在每个像素中。有机发光显示装置不仅具有快速的响应速度、优异的发光效率、亮度和视角,而且具有优异的对比度和颜色再现性,因为它可以以全黑表示黑色灰度级。
电致发光显示装置的像素电路包括用作发光元件的OLED和用于驱动OLED的驱动元件。
OLED的阳极可以连接到驱动元件的源极,并且OLED的阴极可以连接到低电位电压源。低电位电压源可以共同连接到像素。在这种情况下,驱动元件的栅-源电压可能在低电位电压源波动时或在OLED的影响下改变,从而导致图像质量的劣化。因为流过OLED的电流是根据驱动元件的栅-源电压确定的,所以驱动元件的栅-源电压的变化引起OLED的亮度变化。由于在施加数据电压的数据线和低电位电压源之间存在寄生电容,因此当数据电压的变化大时,在低电位电压源中可能产生波纹。结果,由于在数据电压改变的像素线之间引起串扰,可能在屏幕上看到暗线或亮线。
发明内容
技术问题
本公开旨在解决所有上述必要性和问题。
本公开提供了一种像素电路和包括该像素电路的显示装置。
应当注意,本公开的目的不限于上述目的,并且本公开的其他目的对于本领域技术人员将是从以下描述中显而易见的。
技术方案
根据本公开的实施方式的像素电路可以包括:驱动元件,该驱动元件包括连接到被施加像素驱动电压的第一节点的第一电极、连接到第二节点的栅电极以及连接到第三节点的第二电极;第一开关元件,该第一开关元件包括连接到所述第三节点的第一电极、被施加第一发光控制脉冲的栅电极以及连接到第四节点的第二电极;第二开关元件,该第二开关元件包括连接到所述第三节点的第一电极、被施加第二发光控制脉冲的栅电极以及连接到第五节点的第二电极;发光器件,该发光器件包括连接到所述第五节点的阳极和被施加低电位电源电压的阴极;连接在所述第二节点和所述第四节点之间的第一电容器;以及连接在所述第一节点和所述第三节点之间的第二电容器。
技术效果
根据本公开,在驱动元件和发光元件之间包括两个开关元件,并且在感测步骤中关断连接到发光元件的阳极的开关元件。这可以阻止低电位电源电压的波纹的影响,从而防止水平串扰的发生,并因此防止由于水平串扰的发生而导致的图像质量的劣化。
根据本公开,在数据写入步骤与升压步骤之间分配补偿步骤,且在所述补偿步骤期间将参考电压施加到驱动元件的源节点。这可以消除驱动元件的滞后的影响。
根据本公开,在升压之前将相对高于参考电压的阳极电压施加到驱动元件的源节点。这可以减轻根据数据电压的亮度变化。
本公开的效果不限于上述效果,并且根据以下描述和所附权利要求,本领域技术人员将清楚地理解未提及的其他效果。
附图说明
通过参考附图详细描述本公开的示例性实施方式,本公开的上述和其他目的、特征和优点对于本领域普通技术人员将变得更加明显,其中:
图1是示出根据本公开的实施方式的显示装置的框图;
图2是示出图1所示的显示面板的截面结构的图;
图3是示出根据比较例的像素电路的示例的电路图,在所述比较例中,驱动元件DT的栅-源电压Vgs受到低电位电源电压EVSS的波纹的影响;
图4是示出当在低电位电源电压EVSS中发生波纹时驱动元件DT的栅-源电压 Vgs改变的示例的波形图;
图5A和图5B是示出图像质量由于低电位电源电压的波纹而劣化的情况的图;
图6是示出根据本公开的第一实施方式的像素电路的电路图;
图7是示出根据本公开的第二实施方式的像素电路的电路图;
图8A和图8B是示出施加到图7所示的像素电路的栅极信号的波形图;
图9A至图9E是分阶段示出图7所示的像素电路的操作的电路图;
图10是示出根据本公开的第三实施方式的像素电路的电路图;
图11是示出施加到图10所示的像素电路的栅极信号的波形图;
图12是示出根据本公开的第四实施方式的像素电路的电路图;
图13是示出施加到图12所示的像素电路的栅极信号的波形图;
图14A至图14G是分阶段示出图12所示的像素电路的操作的电路图;
图15是示出根据本公开的第五实施方式的像素电路的电路图;并且
图16是示出施加到图15所示的像素电路的栅极信号的波形图。
具体实施方式
从以下参照附图描述的实施方式中将更清楚地理解本公开的优点和特征以及用于实现本公开的方法。然而,本公开不限于以下实施方式,而是可以以各种不同形式来实现。相反,本实施方式将使本公开的公开内容完整,并且允许本领域技术人员完全理解本公开的范围。本公开仅限定在所附权利要求的范围内。
在附图中示出的用于描述本公开的实施方式的形状、尺寸、比率、角度、数量等仅是示例,并且本公开不限于此。在整个说明书中,相同的附图标记通常表示相同的元件。此外,在描述本公开时,可以省略已知相关技术的详细描述以避免不必要地模糊本公开的主题。
本文中使用的诸如“包含”、“包括”、“具有”和“由…组成”之类的术语通常旨在允许添加其它组件,除非这些术语与术语“仅”一起使用。除非另有明确说明,否则对单数的任何引用可包括复数。
组件被解释为包括普通误差范围,即使没有明确说明。
当使用诸如“在…上”、“在…上方”、“在…下”和“在…旁”之类的术语描述两个组件之间的位置关系时,一个或多个组件可以位于这两个组件之间,除非该术语与术语“立即”或“直接”一起使用。
术语“第一”、“第二”等可用于将组件彼此区分,但组件的功能或结构不受组件前面的序数或组件名称限制。
在本公开通篇,相同的附图标记可以指基本相同的元件。
以下实施方式可以部分地或全部地彼此结合或组合,并且可以以技术上不同的方式链接和操作。实施方式可以彼此独立地或相互关联地执行。
在下文中,将参照附图详细描述本公开的各种实施方式。
每个像素被分成具有不同颜色的多个子像素以实现颜色,并且每个子像素包括用作开关元件或驱动元件的晶体管。这种晶体管可以实施为薄膜晶体管(TFT)。
显示装置的驱动电路将输入图像的像素数据写入像素。平板显示装置的驱动电路包括用于向数据线提供数据信号的数据驱动器、用于向栅极线提供栅极信号的栅极驱动器等。
在本公开的显示装置中,像素电路可包括多个晶体管。晶体管可以实施为具有金属氧化物半导体FET(MOSFET)结构的TFT,并且可以是包括氧化物半导体的氧化物TFT或包括低温多晶硅(LTPS)的LTPS TFT。在下文中,将使用利用n沟道氧化物TFT实现的示例来示例性地描述构成像素电路的晶体管,但是本公开不限于此。
晶体管是包括栅极、源极和漏极的三极器件。源极是向晶体管提供载流子的电极。在晶体管中,载流子从源极开始流动。漏极是载流子通过其离开晶体管的电极。在晶体管中,载流子从源极流到漏极。在n沟道晶体管的情况下,因为载流子是电子,所以源极电压低于漏极电压,使得电子可以从源极流到漏极。在n沟道晶体管中,电流的方向是从漏极到源极。在p沟道晶体管的情况下,因为载流子是空穴,所以源极电压高于漏极电压,使得空穴可以从源极流到漏极。在p沟道晶体管中,电流从源极流到漏极,因为空穴从源极流到漏极。应当注意,源极和漏极在晶体管中不固定。例如,可以根据施加的电压改变源极和漏极。因此,本公开不限于晶体管的源极和漏极。在下面的描述中,晶体管的源极和漏极将被称为第一和第二电极。
栅极信号可以在栅极导通电压和栅极截止电压之间摆动。栅极导通电压被设置为高于晶体管的阈值电压的电压。栅极截止电压被设置为低于晶体管的阈值电压的电压。
晶体管响应于栅极导通电压导通,并响应于栅极截止电压而截止。在n沟道晶体管的情况下,栅极导通电压可以是栅极高电压(VGH和VEH),并且栅极截止电压可以是栅极低电压(VGL和VEH)。
在下文中,将参照附图详细描述本公开的各种实施方式。在以下实施方式中,将以有机发光显示装置为焦点来描述显示装置,但是本公开不限于此。
图1是示出根据本公开的实施方式的显示装置的框图,并且图2是示出图1所示的显示面板的截面结构的图。
参照图1和图2,根据本公开的实施方式的显示装置包括显示面板100、用于将像素数据写入到显示面板100的像素的显示面板驱动器以及用于产生驱动像素和显示面板驱动器所需的电力的电源140。
显示面板100可以是具有矩形结构的显示面板,该矩形结构具有沿X轴方向的长度、沿Y轴方向的宽度和沿Z轴方向的厚度。显示面板100包括显示输入图像的像素阵列AA。像素阵列AA包括多条数据线102、与数据线102交叉的多条栅极线 103以及以矩阵形式排列的像素。显示面板100还可以包括共同连接到像素的电源线。电源线可以包括被施加像素驱动电压EVDD的电源线、被施加初始化电压Vinit的电源线、被施加参考电压Vref的电源线以及被施加低电位电源电压EVSS的电源线。这些电源线共同连接到像素。
像素阵列AA包括多条像素线L1至Ln。像素线L1至Ln中的每一个包括在显示面板100的像素阵列AA中沿行方向X排列的一行像素。排列在一条像素线中的像素共享栅极线103。沿数据线方向排列在列方向Y上的子像素共享相同的数据线 102。一个水平周期1H是通过将一个帧周期除以像素线L1至Ln的总数而获得的时间。
显示面板100可以实施为非透射显示面板或透射显示面板。透射显示面板可以应用于其中图像显示在屏幕上并且可以看到实际背景的透明显示装置。
显示面板100可以实施为柔性显示面板。柔性显示面板可以由塑料OLED面板制成。有机薄膜可以设置在塑料OLED面板的背板上,并且像素阵列AA和发光元件可以形成在有机薄膜上。
为了实现颜色,可以将每个像素101划分为红色子像素(以下称为“R子像素”)、绿色子像素(以下称为“G子像素”)和蓝色子像素(以下称为“B子像素”)。每个像素还可以包括白色子像素。每个子像素包括像素电路。像素电路连接到数据线、栅极线和电源线。
像素可以被布置为真彩色像素和pentile(像素排列)像素。通过使用预置像素渲染算法驱动具有不同颜色的两个子像素作为一个像素101,pentile像素可以实现比真彩色像素更高的分辨率。像素渲染算法可以用从相邻像素发射的光的颜色来补偿每个像素中的不充分的颜色表示。
触摸传感器可以设置在显示面板100上。可以使用单独的触摸传感器来感测触摸输入,或者可以通过像素来感测触摸输入。触摸传感器可以设置为显示面板的屏幕上的单元上类型或附加类型,或者实施为嵌入在像素阵列AA中的单元内类型的触摸传感器。
触摸传感器可以设置在显示面板100上。可以使用单独的触摸传感器来感测触摸输入,或者可以通过像素来感测触摸输入。触摸传感器可以设置为显示面板屏幕上的单元上类型或附加类型,或者实施为嵌入在像素阵列AA中的单元内类型的触摸传感器。
电路层12可以包括连接到诸如数据线、栅极线和电源线之类的布线的像素电路、连接到栅极线的栅极驱动器(GIP)等。电路层12的布线和电路元件可以包括多个绝缘层、其间用绝缘层隔开的两个或更多个金属层以及包括半导体材料的有源层。
发光元件层14可以包括由像素电路驱动的发光元件EL。发光元件EL可以包括红色(R)发光元件、绿色(G)发光元件和蓝色(B)发光元件。发光元件层14可以包括白光发光元件和滤色器。发光元件层14的发光元件EL可以由包括有机膜和钝化膜的保护层覆盖。
封装层16覆盖发光元件层14以密封电路层12和发光元件层14。封装层16可以具有其中有机膜和无机膜交替堆叠的多层绝缘结构。无机膜阻挡水分和氧气的渗透。有机膜使无机膜的表面平坦化。当有机膜和无机膜堆叠成多层时,与单层相比,湿气或氧气的移动路径变得更长,使得可以有效地阻挡影响发光元件层14的湿气和氧气的渗透。
触摸传感器层可以设置在封装层16上。触摸传感器层可包括基于触摸输入前后的电容变化来感测触摸输入的电容型触摸传感器。触摸传感器层可以包括形成触摸传感器的电容的金属布线图案和绝缘层。触摸传感器的电容可以形成在金属布线图案之间。偏振片可以设置在触摸传感器层上。偏振片可以通过转换由触摸传感器层和电路层12的金属反射的外部光的偏振来改善可见性和对比度。偏振片可以实施为其中线性偏振片和相位延迟膜相结合的偏振片,或圆偏振片。可将覆盖玻璃附着到偏振片。
显示面板100还可以包括堆叠在封装层16上的触摸传感器层和滤色器层。滤色器层可包括红色、绿色和蓝色滤色器以及黑矩阵图案。滤色器层可以代替偏振片,并且通过吸收从电路层和触摸传感器层反射的光的波长的一部分来增加色纯度。在本实施方式中,通过将具有比偏振片更高的透光率的滤色器层20施加到显示面板,可以提高显示面板PNL的透光率,并且可以提高显示面板PNL的厚度和柔性。覆盖玻璃可以附着到滤色器层上。
电源140通过使用DC-DC转换器产生驱动像素阵列AA和显示面板100的显示面板驱动器所需的DC功率。DC-DC转换器可以包括电荷泵、调节器、降压转换器、升压转换器等。电源140可以调节来自主机系统(未示出)的DC输入电压,从而产生DC电压,例如伽马参考电压VGMA、栅极导通电压VGH和VEH、栅极截止电压VGL和VEL、像素驱动电压EVDD、低电位电源电压EVSS、参考电压Vref、初始化电压Vinit、阳极电压Vano等。伽马参考电压VGMA被提供给数据驱动器110。栅极导通电压VGH和VEH以及栅极截止电压VGL和VEL被提供给栅极驱动器120。像素驱动电压EVDD和低电位电源电压EVSS、参考电压Vref、初始化电压Vinit、阳极电压Vano等被共同提供给像素。
显示面板驱动器在定时控制器(TCON)130的控制下将输入图像的像素数据(数字数据)写入到显示面板100的像素。
显示面板驱动器包括数据驱动器110和栅极驱动器120。显示面板驱动器还可以包括设置在数据线102和数据驱动器110之间的解复用器阵列112。
解复用器阵列112使用多个解复用器(DEMUX)将从数据驱动器110的通道输出的数据电压依次提供给数据线102。解复用器可以包括设置在显示面板100上的多个开关元件。当解复用器设置在数据驱动器110的输出端和数据线102之间时,可以减少数据驱动器110的通道数量。可以省略解复用器阵列112。
显示面板驱动器还可以包括用于驱动触摸传感器的触摸传感器驱动器。触摸传感器驱动器从图1中省略。触摸传感器驱动器可以集成到一个驱动集成电路(IC)中。在移动装置或可穿戴装置中,定时控制器130、电源140、数据驱动器110、触摸传感器驱动器等可以集成到一个驱动集成电路(IC)中。
显示面板驱动器可以在定时控制器(TCON)130的控制下以低速驱动模式操作。当在输入图像的分析中输入图像在预设数量的帧中没有变化时,可以设置低速驱动模式以降低显示装置的功耗。在低速驱动模式中,当输入静止图像预定时间或更长时间时,可以通过降低像素的刷新率来降低显示面板驱动器和显示面板100的功耗。低速驱动模式不限于输入静止图像的情况。例如,当显示装置在待机模式下操作时,或者当用户命令或输入图像在预定时间或更长时间内未被输入到显示面板驱动器时,显示面板驱动器可以在低速驱动模式下操作。
数据驱动器110通过使用数模转换器(DAC)在每个帧周期利用伽马补偿电压转换从定时控制器130接收的输入图像的像素数据来生成数据电压Vdata。通过分压器电路将伽马参考电压VGMA划分为各个灰度级。从伽马参考电压VGMA划分的伽马补偿电压被提供给数据驱动器110的DAC。数据电压Vdata通过数据驱动器110的每个通道中的输出缓冲器AMP输出。
栅极驱动器120可以实施为与像素阵列AA的TFT阵列一起直接形成在显示面板100的电路层12上的面板内栅极(GIP)电路。面板内栅极(GIP)电路可以设置在作为显示面板100的非显示区域的边框区域BZ上,或者分散在其上再现输入图像的像素阵列中。栅极驱动器120在定时控制器130的控制下依次向栅极线103输出栅极信号。栅极驱动器120可通过使用移位寄存器移位栅极信号而将栅极信号依序供应到栅极线103。栅极信号可以包括扫描脉冲、发光控制脉冲(以下称为“EM脉冲”)、初始化脉冲和感测脉冲。
栅极驱动器120的移位寄存器响应于来自定时控制器130的起始脉冲和移位时钟而输出栅极信号的脉冲,并根据移位时钟定时来移位该脉冲。
定时控制器130从主机系统(未示出)接收输入图像的数字视频数据DATA和与其同步的定时信号。定时信号包括垂直同步信号Vsync、水平同步信号Hsync、主时钟CLK、数据使能信号DE等。因为通过对数据使能信号DE进行计数可以知道垂直周期和水平周期,所以可以省略垂直同步信号Vsync和水平同步信号Hsync。数据使能信号DE具有一个水平周期(1H)的周期。
主机系统可以是电视(TV)系统、平板计算机、笔记本计算机、导航系统、个人计算机(PC)、家庭影院系统、移动装置和车辆系统中的任何一个。主机系统可以根据显示面板100的分辨率缩放来自视频源的图像信号,并将该图像信号与定时信号一起发送到定时控制器130。
定时控制器130将输入帧频乘以i,并以输入帧频×i(i为大于0的正整数)Hz 的帧频控制显示面板驱动器的操作定时。输入帧频率在NTSC(美国国家电视标准委员会)方案中是60Hz,而在PAL(逐行倒相)方案中是50Hz。定时控制器130可以通过将帧频降低到1Hz和30Hz之间的频率来降低显示面板驱动器的驱动频率,以降低低速驱动模式中像素的刷新率。
基于从主机系统接收的定时信号Vsync、Hsync和DE,定时控制器130产生用于控制数据驱动器110的操作定时的数据定时控制信号、用于控制解复用器阵列112 的操作定时的控制信号以及用于控制栅极驱动器120的操作定时的栅极定时控制信号。定时控制器130控制显示面板驱动器的操作定时,以同步数据驱动器110、解复用器阵列112、触摸传感器驱动器和栅极驱动器120。
从定时控制器130输出的栅极定时控制信号的电压电平可以通过电平移位器(未示出)转换为栅极导通电压VGH和VEH以及栅极截止电压VGL和VEL,然后提供给栅极驱动器120。即,电平移位器将栅极定时控制信号的低电平电压转换为栅极截止电压VGL和VEL,并将栅极定时控制信号的高电平电压转换为栅极导通电压VGH 和VEH。栅极定时信号包括起始脉冲和移位时钟。
由于在显示面板100的制造处理中引起的工艺变化和器件特性变化,像素之间可能存在驱动元件的电特性的差异,并且该差异可能随着像素的驱动时间的流逝而增加。内部补偿技术或外部补偿技术可以应用于有机发光二极管显示器以补偿像素之间的驱动元件的电特性的变化。内部补偿技术使用在每个像素电路中实现的内部补偿电路对每个子像素的驱动元件的阈值电压进行采样,以与阈值电压一样多地补偿驱动元件的栅-源电压Vgs。外部补偿技术使用外部补偿电路实时感测根据驱动元件的电特性而变化的驱动元件的电流或电压。外部补偿技术通过与针对每个像素感测的驱动元件的电特性变化(或改变)一样多地调制输入图像的像素数据(数字数据)来实时补偿每个像素中的驱动元件的电特性的变化(或改变)。显示面板驱动器可以使用外部补偿技术和/或内部补偿技术来驱动像素。本公开的像素电路可实施为应用有内部补偿电路的像素电路。
图3是示出根据比较例的像素电路的示例的电路图,在比较例中驱动元件DT的栅-源电压Vgs受到低电位电源电压EVSS的波纹的影响。图4是示出当在低电位电源电压EVSS中出现波纹时驱动元件DT的栅-源电压Vgs改变的示例的波形图,并且图5A和图5B是示出图像质量由于低电位电源电压的波纹而劣化的情况的示图。
参照图3和图4,根据比较例的像素电路包括发光元件EL、驱动元件DT、多个开关元件M1、M2、M3和M7以及电容器Cst和C2。
在比较例的像素电路中,发光元件EL还可以包括形成在阳极和阴极之间的电容器Cel。在像素中,共同连接被施加低电位电源电压EVSS的电源线或电极。驱动元件DT包括连接到第一节点n1的第一电极、连接到第二节点n2的栅电极以及连接到第三节点n3的第二电极。第一节点n1通过开关元件M7连接到被施加像素驱动电压 EVDD的第一电源线。发光元件EL包括连接到第三节点n3的阳极和连接到被施加低电位电源电压EVSS的第二电源线PL2的阴极。驱动元件DT根据栅-源电压Vgs 产生用于驱动发光元件EL的电流。
第三开关元件M3包括被施加像素数据的数据电压Vdata的第一电极、被施加扫描脉冲SCAN的栅电极以及连接到第二节点n2的第二电极。第三开关元件M3根据扫描脉冲SCAN的栅极导通电压VGH导通,并将数据电压Vdata提供给第二节点n2。电容器Cst存储驱动元件DT的栅-源电压Vgs。
发光元件EL的阳极连接到驱动元件DT的第二电极,并且在数据线DL和第二电源线PL2之间可能存在寄生电容Cpar。在比较例的该像素电路中,当数据电压Vdata 的变化量相对大时,由于寄生电容Cpar,施加到第二电源线PL2的低电位电源电压 EVSS中出现波纹。低电位电源电压EVSS通过发光元件EL的电容器Cel传送到驱动元件的源节点,即第三节点n3。在这种情况下,第三节点n3的电压或源极电压 DTS由于低电位电源电压EVSS的波纹而改变,这导致栅-源电压Vgs的偏差,并改变发光元件EL的亮度。
在图4中,“DTG”是驱动元件DT的栅极电压,并且“DTS”是驱动元件DT的源极电压。“Vripple”是在低电位电源电压EVSS的波纹的影响下改变的源极电压DTS。“ΔVgs”是在低电位电源电压EVSS的影响下改变的驱动元件DT的栅-源电压。“Vsnormal”表示在低电位电源电压EVSS没有波纹或不受低电位电源电压EVSS的波纹影响的情况下的理想源极电压DTS。“Vgs”是当低电位电源电压EVSS没有波纹时驱动元件DT的栅-源电压。
如图5A所示,低电位电源电压EVSS的波纹引起水平串扰,并且如图5B所示,诸如暗线或亮线之类的图像质量缺陷出现在屏幕上。
实施方式旨在通过在发光元件EL和驱动元件的源节点之间增加开关元件来阻止每个子像素中的低电位电源电压EVSS和发光元件EL对驱动元件DT的栅-源电压 Vgs的影响。
图6是示出根据本公开的第一实施方式的像素电路的电路图。
参照图6,根据本公开第一实施方式的像素电路可包括发光元件EL、用于驱动发光元件EL的驱动元件DT、多个开关元件M01和M02,第一电容器Cst和第二电容器C2。
发光元件EL可以实施为OLED。OLED包括在阳极和阴极之间形成的有机化合物层。有机化合物层可以包括空穴注入层(HIL)、空穴传输层(HTL)、发光层(EML)、电子传输层(ETL)、电子注入层(EIL)等,但不限于此。发光元件EL的阳极连接到第五节点n5,阴极连接到被施加低电位电源电压EVSS的第三电源线PL3。当向发光元件EL的阳极和阴极施加电压时,穿过空穴传输层HTL的空穴和穿过电子传输层ETL的电子移动到发光层EML并形成激子,由此在发光层EML中发射可见光。
用作发光元件的有机发光二极管可以具有其中堆叠多个发光层的串联结构。具有串联结构的有机发光二极管可以改善像素的亮度和寿命。
驱动元件DT根据栅-源电压Vgs产生电流并驱动发光元件EL。驱动元件DT包括连接到第一节点n1的第一电极、连接到第二节点n2的栅电极以及连接到第三节点 n3的第二电极。
第一开关元件M01根据第一发光控制脉冲EM1的栅极导通电压VEH导通,并将第三节点n3连接到第四节点n4。第一开关元件M1包括连接到第三节点n3的第一电极、被施加第一发光控制脉冲EM1的栅电极以及连接到第四节点n4的第二电极。
第二开关元件M02根据第二发光控制脉冲EM2的栅极导通电压VEH导通,并将第四节点n4连接到第五节点n5。第二开关元件M2包括连接到第四节点n4的第一电极、被施加第二发光控制脉冲EM2的栅电极以及连接到第五节点n5的第二电极。
第一电容器Cst连接在第二节点n2和第四节点n4之间。第二电容器C2连接在第一节点n1和第三节点n3之间。
图7是示出根据本公开的第二实施方式的像素电路的电路图,图8A和图8B是示出施加到图7所示的像素电路的栅极信号的波形图。
参照图7和图8A和图8B,根据本公开的第二实施方式的像素电路包括发光元件EL、用于驱动发光元件EL的驱动元件DT、多个开关元件M01、M02、M03、M04 和M05、第一电容器Cst和第二电容器C2。驱动元件DT和开关元件M01、M02、 M03、M04和M05可以实施为n沟道氧化物TFT。
该像素电路连接到被施加像素驱动电压EVDD的第一电源线PL1、被施加低电位电源电压EVSS的第二电源线PL2、被施加初始化电压Vinit的第三电源线PL3、被施加参考电压Vref的第四电源线RL、被施加数据电压Vdata的数据线DL以及被施加栅极信号INIT、SENSE、SCAN、EM1和EM2的栅极线。
驱动元件DT根据栅-源电压Vgs产生电流并驱动发光元件EL。驱动元件DT包括连接到第一节点n1的第一电极、连接到第二节点n2的栅电极以及连接到第三节点 n3的第二电极。
第一开关元件M01根据第一发光控制脉冲EM1的栅极导通电压VEH导通,并将第三节点n3连接到第四节点n4。第一开关元件M01包括连接到第三节点n3的第一电极、被施加第一发光控制脉冲EM1的栅电极以及连接到第四节点n4的第二电极。
第二开关元件M02根据第二发光控制脉冲EM2的栅极导通电压VEH导通,并将第四节点n4连接到第五节点n5。第二开关元件M02包括连接到第四节点n4的第一电极、被施加第二发光控制脉冲EM2的栅电极以及连接到第五节点n5的第二电极。
第三开关元件M03根据初始化脉冲INIT的栅极导通电压VGH导通,并将初始化电压Vinit施加到第二节点n2。第三开关元件M03包括连接到被施加初始化电压 Vinit的第三电源线PL3的第一电极、被施加初始化脉冲INIT的栅电极以及连接到第二节点n2的第二电极。
第四开关元件M04根据感测脉冲SENSE的栅极导通电压VGH导通,并将参考电压Vref提供给第三节点n3。第四开关元件M04包括连接到第三节点n3的第一电极、被施加感测脉冲SENSE的栅电极以及连接到第四电源线RL的第二电极。
第五开关元件M05根据扫描脉冲SCAN的栅极导通电压VGH导通,并将数据线DL连接到第二节点n2。第五开关元件M05包括连接到被施加数据电压Vdata的数据线DL的第一电极、被施加扫描脉冲SCAN的栅电极以及连接到第二节点n2的第二电极。
第一电容器Cst连接在第二节点n2和第四节点n4之间。第二电容器C2连接在第一节点n1和第三节点n3之间。
如图8A所示,可以按照初始化步骤Ti、感测步骤Ts、数据写入步骤Tw和升压步骤Tboost的顺序来驱动像素电路。可替代地,如图8B所示添加补偿步骤Tobs,并且可以按照初始化步骤Ti、感测步骤Ts、数据写入步骤Tw、补偿步骤Tobs和升压步骤Tboost的顺序来驱动像素电路。在补偿步骤中,驱动元件DT的源极和栅极电压被控制为处于恒定导通状态,以便最小化由于驱动元件DT的Vth滞后引起的补偿误差。
图9A至图9E是分阶段示出图7所示的像素电路的操作的电路图。这里,将描述根据如图8B所示的驱动定时的操作。
如图9A所示,在初始化步骤Ti中,第一、第二、第三和第四开关元件M01、 M02、M03和M04导通,而第五开关元件M05关断。初始化电压Vinit被施加到第二节点n2,参考电压Vref被施加到第三节点n3。此时,驱动元件DT导通,发光元件EL不导通。
如图9B所示,在感测步骤Ts中,第一开关元件M01保持导通状态,因此第三节点n3的电压增加。当驱动元件DT的栅-源电压Vgs达到阈值电压Vth时,驱动元件DT关断,并且阈值电压Vth被存储在第一电容器Cst中。因为第二开关元件M02 在感测步骤Ts中关断,所以即使出现低电位电源电压的波纹,其也被第二开关元件 M02阻挡,因此第三节点n3不受低电位电源电压EVSS和发光元件EL的影响。
如图9C所示,在数据写入步骤Tw中,第三开关元件M03关断,第一开关元件 M01导通。此时,像素数据的数据电压Vdata被施加到第二节点n2,因此第二节点 n2的电压被数据电压Vdata改变。
如图9D所示,在补偿步骤Tobs中,第一开关元件M01被反相到栅极截止电压,而第四开关元件M04被反相到栅极导通电压。此外,第二开关元件M02保持导通,而第三和第五开关元件M03和M05保持关断。此时,参考电压Vref被施加到第三节点n3。
也就是说,在第一开关元件M01被反相到栅极截止电压之后,第二节点的电压被保持,并且参考电压被施加到第三节点。因此,可以向驱动元件施加大的Vgs电压,并且这可以减小驱动元件DT的滞后的影响。
如图9E所示,在升压步骤Tboost中,第一和第二开关元件M01和M02导通,第三、第四和第五开关元件M03、M04和M05关断。此时,第二和第三节点n2和 n3的电压增加。
在升压步骤之后的发光步骤Tem中,第一和第二开关元件M01和M02保持导通状态,而第三、第四和第五开关元件M03、M04和M05保持关断状态。此时,根据驱动元件DT的栅-源电压Vgs即第二和第三节点之间的电压产生的电流被提供给发光元件EL,使得发光元件EL能够发光。
在根据本实施方式的像素电路中,当第一开关元件M01在驱动脉冲宽度调制(PWM)方法时关断时,第四节点n4的电压保持原样,并且当仅第二节点n2的电压增加时驱动元件DT关断。因此,不会发生泄漏电流。另一方面,在第一开关元件 M01没有设置在第三节点n3和第四节点n4之间的情况下,在PWM驱动时在第二节点n2和第四节点n4处发生升压。因此,第四节点n4上升到高电位电源电压EVDD,并且当第二开关元件M02导通时,第四节点n4的电压下降从而引起泄漏电流的发生。
图10是示出根据本公开的第三实施方式的像素电路的电路图,且图11是示出施加到图10中所示的像素电路的栅极信号的波形图。
参照图10和图11,根据本公开的第三实施方式的像素电路包括发光元件EL、用于驱动发光元件EL的驱动元件DT、多个开关元件M11、M12、M13、M14、M15 和M16、第一电容器Cst和第二电容器C2。驱动元件DT和开关元件M11、M12、 M13、M14、M15和M16可以实施为n沟道氧化物TFT。
该像素电路连接到被施加像素驱动电压EVDD的第一电源线PL1、被施加低电位电源电压EVSS的第二电源线PL2、被施加初始化电压Vinit的第三电源线PL3、被施加参考电压Vref的第四电源线RL、被施加数据电压Vdata的数据线DL以及被施加栅极信号INIT、SENSE、SCAN、EM1、EM2和EM3的栅极线。
驱动元件DT根据栅-源电压Vgs产生电流并驱动发光元件EL。驱动元件DT包括连接到第六节点n6的第一电极、连接到第二节点n2的栅电极以及连接到第三节点 n3的第二电极。
第一开关元件M11根据第一EM脉冲EM1的栅极导通电压VEH导通,并将第三节点n3连接到第四节点n4。第一开关元件M11包括连接到第三节点n3的第一电极、被施加第一EM脉冲EM1的栅电极以及连接到第四节点n4的第二电极。
第二开关元件M12根据第二EM脉冲EM2的栅极导通电压VEH导通,并将第四节点n4连接到第五节点n5。第二开关元件M12包括连接到第四节点n4的第一电极、被施加第二EM脉冲EM2的栅电极以及连接到第五节点n5的第二电极。因为第二开关元件M12在感测步骤Ts中关断,所以即使出现低电位电源电压的波纹,其也被第二开关元件M12阻挡,因此第三节点n3不受低电位电源电压EVSS和发光元件 EL的影响。
第三开关元件M13根据初始化脉冲INIT的栅极导通电压VGH导通,并将初始化电压Vinit施加到第二节点n2。第三开关元件M13包括连接到被施加初始化电压 Vinit的第三电源线PL3的第一电极、被施加初始化脉冲INIT的栅电极以及连接到第二节点n2的第二电极。
第四开关元件M14根据感测脉冲SENSE的栅极导通电压VGH导通,并将第三节点n3连接到被施加参考电压Vref的第四电源线RL。第四开关元件M14包括连接到第三节点n3的第一电极、被施加感测脉冲SENSE的栅电极以及连接到第四电源线 RL的第二电极。
第五开关元件M15根据与数据电压Vdata同步的扫描脉冲SCAN的栅极导通电压VGH导通,并将数据线DL连接到第二节点n2。第五开关元件M15包括连接到被施加数据电压Vdata的数据线DL的第一电极、被施加扫描脉冲SCAN的栅电极以及连接到第二节点n2的第二电极。
第六开关元件M16根据第三发光控制脉冲EM3的栅极导通电压VEH导通,并将第一节点n1连接到第六节点n6。第六开关元件M16包括连接到第一节点的第一电极、被施加第三发光控制脉冲EM3的栅电极以及连接到第六节点n6的第二电极。
第一电容器Cst连接在第二节点n2和第四节点n4之间。第二电容器C2连接在第一节点n1和第三节点n3之间。
图12是示出根据本公开的第四实施方式的像素电路的电路图,图13是示出施加到图12中所示的像素电路的栅极信号的波形图,且图14A到图14G是分阶段示出图 12中所示的像素电路的操作的电路图。
参照图12和图13,根据本公开的第四实施方式的像素电路包括发光元件EL、用于驱动发光元件EL的驱动元件DT、多个开关元件M21、M22、M23、M24、M25 和M26、第一电容器Cst和第二电容器C2。驱动元件DT和开关元件M21、M22、M23、M24、M25和M26可以实施为n沟道氧化物TFT。
该像素电路连接到被施加像素驱动电压EVDD的第一电源线PL1、被施加低电位电源电压EVSS的第二电源线PL2、被施加初始化电压Vinit的第三电源线PL3、被施加参考电压Vref的第四电源线RL、被施加数据电压Vdata的数据线DL以及被施加栅极信号INIT、SENSE、SCAN、EM1和EM2的栅极线。此外,像素电路连接到被施加阳极电压Vanode的第五电源线AL。
驱动元件DT根据栅-源电压Vgs产生电流并驱动发光元件EL。驱动元件DT包括连接到第一节点n1的第一电极、连接到第二节点n2的栅电极以及连接到第三节点 n3的第二电极。
第一开关元件M21根据第一发光控制脉冲EM1的栅极导通电压VEH导通,并将第三节点n3连接到第四节点n4。第一开关元件M21包括连接到第三节点n3的第一电极、被施加第一发光控制脉冲EM1的栅电极以及连接到第四节点n4的第二电极。
第二开关元件M22根据第二发光控制脉冲EM2的栅极导通电压VEH导通,并将第四节点n4连接到第五节点n5。第二开关元件M22包括连接到第四节点n4的第一电极、被施加第二发光控制脉冲EM2的栅电极以及连接到第五节点n5的第二电极。
第三开关元件M23根据初始化脉冲INIT的栅极导通电压VGH导通,并将初始化电压Vinit施加到第二节点n2。第三开关元件M23包括连接到被施加初始化电压 Vinit的第三电源线PL3的第一电极、被施加初始化脉冲INIT的栅电极以及连接到第二节点n2的第二电极。
第四开关元件M24根据感测脉冲SENSE的栅极导通电压VGH导通,并将参考电压Vref提供给第三节点n3。第四开关元件M24包括连接到第三节点n3的第一电极、被施加感测脉冲SENSE的栅电极以及连接到第四电源线RL的第二电极。
第五开关元件M25根据扫描脉冲SCAN的栅极导通电压VGH导通,并将数据线DL连接到第二节点n2。第五开关元件M25包括连接到被施加数据电压Vdata的数据线DL的第一电极、被施加扫描脉冲SCAN的栅电极以及连接到第二节点n2的第二电极。
第六开关元件M26根据阳极脉冲ANODE的栅极导通电压VGH导通,并将阳极电压Vanode施加到第五节点n5。第六开关元件M26包括连接到第五节点n5的第一电极、被施加阳极脉冲ANODE的栅电极以及连接到被施加阳极电压Vanode的第五电源线AL的第二电极。
第一电容器Cst连接在第二节点n2和第四节点n4之间。第二电容器C2连接在第一节点n1和第三节点n3之间。
参照图14A,在初始化步骤Ti中,第一、第三、第四和第六开关元件M21、M23、 M24和M26以及驱动元件DT导通,而第二和第五开关元件M22和M25关断。此时,初始化电压Vinit被施加到第二节点n2,并且参考电压Vref被施加到第三节点 n3。同时,像素驱动电压EVDD被施加到第一节点n1,并且初始化电压Vinit或阳极电压Vanode被施加到第四节点n4。
参照图14B,在感测步骤Ts中,第一、第三和第六开关元件M21、M23和M26 保持导通状态,而第五开关元件M25保持关断状态。感测脉冲SENSE被反相到栅极截止电压VGL,并且第二和第四开关元件M22和M24关断。当第三节点n3的电压升高并且栅-源电压Vgs达到阈值电压Vth时,驱动元件DT关断,并且阈值电压Vth 被存储在第一电容器Cst中。因为第二开关元件M22在感测步骤Ts中关断,所以即使出现低电位电源电压的波纹,其也被第二开关元件M22阻挡,并且第三节点n3不受低电位电源电压EVSS和发光元件EL的影响。
参照图14C,在数据写入步骤Tw中,第一、第五和第六开关元件M21、M25和M26导通,而第二、第三和第四开关元件M22、M23和M24关断。当第二节点n2 的电压被增加到数据电压Vdata从而栅-源电压Vgs变得高于阈值电压Vth时,驱动元件DT可以导通。
参照图14D,在第一补偿步骤Tobs1中,第一、第二、第三和第五开关元件M21、 M22、M23和M25关断,而第四和第六开关元件M24和M26导通。此时,参考电压Vref被施加到第三节点n3。通过该补偿步骤,可以在升压步骤之前通过使用驱动元件的源极节点的电压作为参考电压来去除驱动元件DT的滞后的影响。
参照图14E,在第二补偿步骤Tobs2中,第一、第二和第六开关元件M21、M22 和M26导通,而第三、第四和第五开关元件M23、M24和M25关断。此时,阳极电压被施加到第五节点n5,并且第三节点n3、第四节点n4和第五节点n5全部被增加到阳极电压。
在该实施方式中,打算在升压步骤之前的第二补偿步骤中通过分开参考电压和阳极电压并用相对高的阳极电压而不是参考电压初始化驱动元件的源节点来减轻S因子。如图14F所示,可以看出,当参考电压增加时,在低灰度级区域中根据数据电压的亮度变化逐渐减轻。
参照图14G,在升压步骤Tboost中,第一和第二开关元件M21和M22导通,而其它开关元件M23、M24、M25和M26关断。在升压步骤Tboost期间,第二和第三节点n2和n3的电压增加。
此后,在发光步骤Tem中,像素电路作为源极跟随器电路操作,并且电流根据驱动元件DT的栅-源电压Vgs被提供给发光元件EL。此时,发光元件EL可以发射具有对应于像素数据的灰度级的亮度的光。
为了改善发光步骤Tem中的低灰度级表现,第一和第二发光控制脉冲EM1和 EM2可以在栅极导通电压VEH和栅极截止电压VEL之间摆动。在发光步骤Tem中,第一和第二发光控制脉冲EM1和EM2可以以设置有预定脉冲宽度调制(PWM)的占空比摆动。
图15是示出根据本公开的第五实施方式的像素电路的电路图,图16是示出施加到图15所示的像素电路的栅极信号的波形图。
参照图15和图16,根据本公开的第五实施方式的像素电路包括发光元件EL、用于驱动发光元件EL的驱动元件DT、多个开关元件M31、M32、M33、M34、M35、 M36和M37、第一电容器Cst和第二电容器C2。驱动元件DT和开关元件M31、M32、 M33、M34、M35、M36和M37可以实施为n沟道氧化物TFT。
驱动元件DT根据栅-源电压Vgs产生电流并驱动发光元件EL。驱动元件DT包括连接到第一节点n1的第一电极、连接到第二节点n2的栅电极以及连接到第三节点 n3的第二电极。
第一开关元件M31根据第一发光控制脉冲EM1的栅极导通电压VEH导通,并将第三节点n3连接到第四节点n4。第一开关元件M31包括连接到第三节点n3的第一电极、被施加第一发光控制脉冲EM1的栅电极以及连接到第四节点n4的第二电极。
第二开关元件M32根据第二发光控制脉冲EM2的栅极导通电压VEH导通,并将第四节点n4连接到第五节点n5。第二开关元件M32包括连接到第四节点n4的第一电极、被施加第二发光控制脉冲EM2的栅电极以及连接到第五节点n5的第二电极。
第三开关元件M33根据初始化脉冲INIT的栅极导通电压VGH导通,并将初始化电压Vinit施加到第二节点n2。第三开关元件M33包括连接到被施加初始化电压Vinit的第三电源线PL3的第一电极、被施加初始化脉冲INIT的栅电极以及连接到第二节点n2的第二电极。
第四开关元件M34根据感测脉冲SENSE的栅极导通电压VGH导通,并将参考电压Vref提供给第三节点n3。第四开关元件M34包括连接到第三节点n3的第一电极、被施加感测脉冲SENSE的栅电极以及连接到第四电源线RL的第二电极。
第五开关元件M35根据扫描脉冲SCAN的栅极导通电压VGH导通,并将数据线DL连接到第二节点n2。第五开关元件M35包括连接到被施加数据电压Vdata的数据线DL的第一电极、被施加扫描脉冲SCAN的栅电极以及连接到第二节点n2的第二电极。
第六开关元件M36根据阳极脉冲ANODE的栅极导通电压VGH导通,并将阳极电压Vanode施加到第五节点n5。第六开关元件M36包括连接到第五节点n5的第一电极、被施加阳极脉冲ANODE的栅电极以及连接到被施加阳极电压Vanode的第五电源线AL的第二电极。
第七开关元件M37根据第三发光控制脉冲EM3的栅极导通电压VEH导通,并将第一节点n1连接到第六节点n6。第七开关元件M37包括连接到第一节点的第一电极、被施加第三发光控制脉冲EM3的栅电极以及连接到第六节点的第二电极。
第一电容器Cst连接在第二节点n2和第四节点n4之间。第二电容器C2连接在第一节点n1和第三节点n3之间。
虽然已经参照附图更详细地描述了本公开的实施方式,但是本公开不限于此,并且可以在不脱离本公开的技术构思的情况下以许多不同的形式来实现。因此,在本公开中公开的实施方式仅出于说明性目的而提供,并且不旨在限制本公开的技术构思。本公开的技术构思的范围不限于此。因此,应当理解,上述实施方式在所有方面都是说明性的,并且不限制本公开。本公开的保护范围应基于所附权利要求来解释,并且其等同范围内的所有技术构思应被解释为落入本公开的范围内。
相关申请的交叉引用
本申请要求于2021年9月3日提交的韩国专利申请No.10-2021-0117543和于 2021年12月23日提交的韩国专利申请No.10-2021-0186071的优先权和权益,其公开内容通过引用整体并入本文。

Claims (17)

1.一种像素电路,所述像素电路包括:
驱动元件,所述驱动元件包括连接到被施加像素驱动电压的第一节点的第一电极、连接到第二节点的栅电极和连接到第三节点的第二电极;
第一开关元件,所述第一开关元件包括连接到所述第三节点的第一电极、被施加第一发光控制脉冲的栅电极以及连接到第四节点的第二电极;
第二开关元件,所述第二开关元件包括连接到所述第四节点的第一电极、被施加第二发光控制脉冲的栅电极以及连接到第五节点的第二电极;
发光器件,所述发光器件包括连接到所述第五节点的阳极和被施加低电位电源电压的阴极;
连接在所述第二节点和所述第四节点之间的第一电容器;以及
连接在所述第一节点和所述第三节点之间的第二电容器。
2.根据权利要求1所述的像素电路,所述像素电路还包括:
第三开关元件,所述第三开关元件包括被施加初始化电压的第一电极、被施加初始化脉冲的栅电极以及连接到所述第二节点的第二电极;
第四开关元件,所述第四开关元件包括连接到所述第三节点的第一电极、被施加感测脉冲的栅电极以及被施加参考电压的第二电极;以及
第五开关元件,所述第五开关元件包括被施加数据电压的第一电极、被施加扫描脉冲的栅电极以及连接到所述第二节点的第二电极。
3.根据权利要求2所述的像素电路,其中,以初始化步骤、感测步骤、数据写入步骤和升压步骤的顺序来驱动所述像素电路,
在所述初始化步骤中,所述第一发光控制脉冲、所述第二发光控制脉冲、所述初始化脉冲和所述感测脉冲的电压为栅极导通电压,并且所述扫描脉冲的电压为栅极截止电压,
在所述感测步骤中,所述第一发光控制脉冲和所述初始化脉冲的电压为栅极导通电压,并且所述第二发光控制脉冲、所述感测脉冲和所述扫描脉冲的电压为栅极截止电压,
在所述数据写入步骤中,所述第一发光控制脉冲和所述扫描脉冲的电压为栅极导通电压,并且所述第二发光控制脉冲、所述初始化脉冲和所述感测脉冲的电压为栅极截止电压,
在所述升压步骤中,所述第一发光控制脉冲和所述第二发光控制脉冲的电压为栅极导通电压,并且所述初始化脉冲、所述感测脉冲和所述扫描脉冲的电压为栅极截止电压,并且
所述第一开关元件至所述第五开关元件根据栅极导通电压导通,并且根据栅极截止电压关断。
4.根据权利要求3所述的像素电路,其中,在所述数据写入步骤与所述升压步骤之间分配有补偿步骤,
在所述补偿步骤中,所述第一发光控制脉冲的电压被反相到栅极截止电压,并且所述感测脉冲的电压被反相到栅极导通电压,
所述第二发光控制脉冲的电压保持栅极导通电压,并且所述初始化脉冲和所述扫描脉冲的电压保持栅极截止电压。
5.根据权利要求2所述的像素电路,所述像素电路还包括:
第六开关元件,所述第六开关元件连接在所述第一节点和所述驱动元件的所述第一电极之间,并且响应于第三发光控制脉冲为栅极导通电压而连接所述第一节点和所述驱动元件的所述第一电极。
6.根据权利要求2所述的像素电路,所述像素电路还包括:
第六开关元件,所述第六开关元件包括连接到所述第五节点的第一电极、被施加阳极脉冲的栅电极以及被施加阳极电压的第二电极。
7.根据权利要求6所述的像素电路,其中,以初始化步骤、感测步骤、数据写入步骤和升压步骤的顺序来驱动所述像素电路,
在所述初始化步骤中,所述第一发光控制脉冲、所述初始化脉冲、所述感测脉冲和所述阳极脉冲的电压为栅极导通电压,并且所述第二发光控制脉冲和所述扫描脉冲的电压为栅极截止电压,
在所述感测步骤中,所述第一发光控制脉冲、所述初始化脉冲和所述阳极脉冲的电压为栅极导通电压,并且所述第二发光控制脉冲、所述感测脉冲和所述扫描脉冲的电压为栅极截止电压,
在所述数据写入步骤中,所述第一发光控制脉冲、所述扫描脉冲和所述阳极脉冲的电压为栅极导通电压,并且所述第二发光控制脉冲、所述初始化脉冲和所述感测脉冲的电压为栅极截止电压,
在所述升压步骤中,所述第一发光控制脉冲和所述第二发光控制脉冲的电压为栅极导通电压,并且所述初始化脉冲、所述感测脉冲、所述扫描脉冲和所述阳极脉冲的电压为栅极截止电压,并且
所述第一开关元件至所述第六开关元件根据栅极导通电压导通,并且根据栅极截止电压关断。
8.根据权利要求7所述的像素电路,其中,在所述数据写入步骤与所述升压步骤之间分配第一补偿步骤和第二补偿步骤,
在所述第一补偿步骤中,所述第一发光控制脉冲被反相到栅极截止电压,所述感测脉冲被反相到栅极导通电压,所述阳极脉冲的电压保持所述栅极导通电压,并且所述第二发光控制脉冲、所述初始化脉冲和所述扫描脉冲的电压保持所述栅极截止电压,并且
在所述第二补偿步骤中,所述第一发光控制脉冲和所述第二发光控制脉冲的电压被反相到栅极导通电压,所述感测脉冲的电压被反相到栅极截止电压,所述阳极脉冲的电压保持栅极导通电压,并且所述初始化脉冲和所述扫描脉冲的电压保持栅极截止电压。
9.根据权利要求6所述的像素电路,所述像素电路还包括:
第七开关元件,所述第七开关元件连接在所述第一节点和所述驱动元件的所述第一电极之间,并且响应于第三发光控制脉冲为栅极导通电压而连接所述第一节点和所述驱动元件的所述第一电极。
10.根据权利要求6所述的像素电路,其中,所述阳极电压高于所述参考电压。
11.一种显示装置,该显示装置包括:
显示面板,所述显示面板中设置有多条数据线、与所述多条数据线交叉的多条栅极线、被施加不同的恒定电压的多条电源线以及多个子像素;
数据驱动器,所述数据驱动器向所述数据线提供像素数据的数据电压;以及
栅极驱动器,所述栅极驱动器向所述栅极线提供栅极信号,
每个所述子像素包括:
驱动元件,所述驱动元件包括连接到被施加像素驱动电压的第一节点的第一电极、连接到第二节点的栅电极和连接到第三节点的第二电极;
第一开关元件,所述第一开关元件包括连接到所述第三节点的第一电极、被施加第一发光控制脉冲的栅电极以及连接到第四节点的第二电极;
第二开关元件,所述第二开关元件包括连接到所述第四节点的第一电极、被施加第二发光控制脉冲的栅电极以及连接到第五节点的第二电极;
发光器件,所述发光器件包括连接到所述第五节点的阳极和被施加低电位电源电压的阴极;
连接在所述第二节点和所述第四节点之间的第一电容器;以及
连接在所述第一节点和所述第三节点之间的第二电容器。
12.根据权利要求11所述的显示装置,其中,每个所述子像素还包括:
第三开关元件,所述第三开关元件包括被施加初始化电压的第一电极、被施加初始化脉冲的栅电极以及连接到所述第二节点的第二电极;
第四开关元件,所述第四开关元件包括连接到所述第三节点的第一电极、被施加感测脉冲的栅电极以及被施加参考电压的第二电极;以及
第五开关元件,所述第五开关元件包括被施加数据电压的第一电极、被施加扫描脉冲的栅电极以及连接到所述第二节点的第二电极。
13.根据权利要求12所述的显示装置,其中,每个所述子像素还包括:
第六开关元件,所述第六开关元件连接在所述第一节点和所述驱动元件的所述第一电极之间,并且响应于第三发光控制脉冲为栅极导通电压而连接所述第一节点和所述驱动元件的所述第一电极。
14.根据权利要求12所述的显示装置,其中,每个所述子像素还包括:
第六开关元件,所述第六开关元件包括连接到所述第五节点的第一电极、被施加阳极脉冲的栅电极以及被施加阳极电压的第二电极。
15.根据权利要求14所述的显示装置,其中,每个所述子像素还包括:
第七开关元件,所述第七开关元件连接在所述第一节点和所述驱动元件的所述第一电极之间,并且响应于第三发光控制脉冲为栅极导通电压而连接所述第一节点和所述驱动元件的所述第一电极。
16.根据权利要求11所述的显示装置,其中,包括所述数据驱动器、所述栅极驱动器和所述子像素的面板中的所有晶体管用包括n沟道型氧化物半导体的氧化物薄膜晶体管TFT来实现。
17.根据权利要求14所述的显示装置,其中,所述阳极电压高于所述参考电压。
CN202210942235.7A 2021-09-03 2022-08-08 像素电路和包括该像素电路的显示装置 Pending CN115938311A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10-2021-0117543 2021-09-03
KR20210117543 2021-09-03
KR1020210186071A KR102667191B1 (ko) 2021-09-03 2021-12-23 픽셀 회로 및 이를 포함하는 표시장치
KR10-2021-0186071 2021-12-23

Publications (1)

Publication Number Publication Date
CN115938311A true CN115938311A (zh) 2023-04-07

Family

ID=84546378

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210942235.7A Pending CN115938311A (zh) 2021-09-03 2022-08-08 像素电路和包括该像素电路的显示装置

Country Status (4)

Country Link
US (1) US11727878B2 (zh)
CN (1) CN115938311A (zh)
DE (1) DE102022122123A1 (zh)
GB (1) GB2611862B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102956192A (zh) * 2011-08-17 2013-03-06 乐金显示有限公司 有机发光二极管显示装置
CN103915061A (zh) * 2012-12-28 2014-07-09 乐金显示有限公司 有机发光二极管显示装置及其驱动方法
US20160125789A1 (en) * 2014-11-04 2016-05-05 Apple Inc. Organic Light-Emitting Diode Display With Minimized Subpixel Crosstalk
CN107301839A (zh) * 2016-04-15 2017-10-27 三星显示有限公司 像素电路及其驱动方法
KR20180062897A (ko) * 2016-12-01 2018-06-11 엘지디스플레이 주식회사 유기 발광 표시 장치
US20180175135A1 (en) * 2016-12-19 2018-06-21 Lg Display Co., Ltd. Organic light-emitting diode display and method of manufacturing the same
CN108597450A (zh) * 2018-04-26 2018-09-28 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN109584801A (zh) * 2018-12-14 2019-04-05 云谷(固安)科技有限公司 像素电路、显示面板、显示装置及驱动方法
US20190251907A1 (en) * 2018-02-13 2019-08-15 Samsung Display Co., Ltd. Pixel and organic light emitting display device having the same
CN111179820A (zh) * 2020-03-12 2020-05-19 武汉华星光电半导体显示技术有限公司 一种像素电路及显示面板
CN111383598A (zh) * 2020-04-26 2020-07-07 中国科学院微电子研究所 像素补偿电路及其控制方法、显示驱动装置、显示设备
US20210065635A1 (en) * 2019-09-03 2021-03-04 Google Llc Synchronously and locally turning-off sub-pixels in under-display sensor area of amoled panel

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7180989B2 (ja) * 2018-03-30 2022-11-30 株式会社ジャパンディスプレイ 半導体装置および表示装置
KR20200036415A (ko) 2018-09-28 2020-04-07 엘지디스플레이 주식회사 표시 장치
KR102653575B1 (ko) 2019-07-29 2024-04-03 엘지디스플레이 주식회사 표시 장치
KR20210031582A (ko) 2019-09-11 2021-03-22 삼성디스플레이 주식회사 표시 장치
KR20220155541A (ko) * 2021-05-14 2022-11-23 삼성디스플레이 주식회사 표시장치

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102956192A (zh) * 2011-08-17 2013-03-06 乐金显示有限公司 有机发光二极管显示装置
CN103915061A (zh) * 2012-12-28 2014-07-09 乐金显示有限公司 有机发光二极管显示装置及其驱动方法
US20160125789A1 (en) * 2014-11-04 2016-05-05 Apple Inc. Organic Light-Emitting Diode Display With Minimized Subpixel Crosstalk
CN107301839A (zh) * 2016-04-15 2017-10-27 三星显示有限公司 像素电路及其驱动方法
KR20180062897A (ko) * 2016-12-01 2018-06-11 엘지디스플레이 주식회사 유기 발광 표시 장치
US20180175135A1 (en) * 2016-12-19 2018-06-21 Lg Display Co., Ltd. Organic light-emitting diode display and method of manufacturing the same
US20190251907A1 (en) * 2018-02-13 2019-08-15 Samsung Display Co., Ltd. Pixel and organic light emitting display device having the same
CN108597450A (zh) * 2018-04-26 2018-09-28 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN109584801A (zh) * 2018-12-14 2019-04-05 云谷(固安)科技有限公司 像素电路、显示面板、显示装置及驱动方法
US20210065635A1 (en) * 2019-09-03 2021-03-04 Google Llc Synchronously and locally turning-off sub-pixels in under-display sensor area of amoled panel
CN111179820A (zh) * 2020-03-12 2020-05-19 武汉华星光电半导体显示技术有限公司 一种像素电路及显示面板
CN111383598A (zh) * 2020-04-26 2020-07-07 中国科学院微电子研究所 像素补偿电路及其控制方法、显示驱动装置、显示设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
朱儒晖,等: "TFT-OLED像素单元电路及驱动系统分析", 中国集成电路, no. 11, 10 November 2005 (2005-11-10) *

Also Published As

Publication number Publication date
US20230073753A1 (en) 2023-03-09
DE102022122123A1 (de) 2023-03-09
GB2611862B (en) 2023-11-22
GB2611862A (en) 2023-04-19
GB202211741D0 (en) 2022-09-28
US11727878B2 (en) 2023-08-15

Similar Documents

Publication Publication Date Title
US20230178033A1 (en) Data driving circuit and display device including the same
US11887548B2 (en) Gate driver and display device including the same
US11620949B2 (en) Pixel circuit and display device including the same
JP7400028B2 (ja) ピクセル回路とこれを含む表示装置
CN116246574A (zh) 显示装置及其全局调光控制方法
US11727878B2 (en) Pixel circuit and display device including the same
KR102667191B1 (ko) 픽셀 회로 및 이를 포함하는 표시장치
KR102668459B1 (ko) 픽셀 회로와 이를 포함한 표시장치
US11854484B2 (en) Pixel circuit and display device including the same
US20240169921A1 (en) Pixel Circuit and Display Device Including the Same
US20240169919A1 (en) Pixel circuit and display panel including the same
US11670235B2 (en) Pixel circuit and display device including the same
KR102670243B1 (ko) 픽셀 회로와 이를 포함한 표시장치
US11715428B2 (en) Pixel circuit and display device including the same
US11776476B2 (en) Pixel circuit and display device including the same
US20240203345A1 (en) Pixel circuit and display device including the same
US20240185786A1 (en) Pixel circuit and display device, and mobile terminal including the display device
KR20230009255A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230009290A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230034821A (ko) 픽셀 회로와 이를 포함한 표시장치
GB2611619A (en) Pixel circuit and display device including the same
CN115762418A (zh) 像素电路、像素电路驱动方法及包括像素电路的显示装置
KR20240105769A (ko) 표시장치 및 이를 포함한 모바일 단말기
KR20230009296A (ko) 픽셀 회로 및 이를 포함하는 표시 패널
KR20240076024A (ko) 픽셀 회로와 이를 포함한 표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination