CN115833842A - 单环δ-σ调制器、锁相环及芯片 - Google Patents
单环δ-σ调制器、锁相环及芯片 Download PDFInfo
- Publication number
- CN115833842A CN115833842A CN202211456505.XA CN202211456505A CN115833842A CN 115833842 A CN115833842 A CN 115833842A CN 202211456505 A CN202211456505 A CN 202211456505A CN 115833842 A CN115833842 A CN 115833842A
- Authority
- CN
- China
- Prior art keywords
- adder
- integrator
- output
- domain
- quantization noise
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000013139 quantization Methods 0.000 claims abstract description 91
- 238000012546 transfer Methods 0.000 claims abstract description 68
- 230000005540 biological transmission Effects 0.000 claims abstract description 19
- 238000012545 processing Methods 0.000 claims abstract description 7
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 238000001228 spectrum Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 3
- 238000009825 accumulation Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007717 exclusion Effects 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
Images
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Description
技术领域
本发明是关于模拟集成电路领域,特别是关于一种单环Δ-Σ调制器、锁相环及芯片。
背景技术
在模拟集成电路领域,分数锁相环的应用十分广泛,比如:在一个芯片系统中,分数锁相环可以给系统提供一种或多种频率的时钟信号;在无线通信收发机中,分数锁相环用于为收发机系统产生干净的本振信号。分数锁相环的分数分频功能主要是通过Δ-Σ调制器控制多模分频器的分频比的方式来实现的。从相位域的角度上看,相当于调制器输出的量化噪声,进行了累加,即:
eacc[n]为量化误差的累加(相当于Δ-Σ调制器的量化噪声经过多模分频器后的结果),x、y为Δ-Σ调制器的输入和输出,M为调制器的模数,对于N bit输入位宽,M=2N。
Δ-Σ调制器内部存在若干个积分器,相当于每一级内都存在信号累加后给入下一级。当Δ-Σ调制器的量化精度提高,也就是输入位宽较大(一般当N超过20bit)时,锁相环输出频谱上会出现明显的游移杂散,即在频谱上出现一个或者多个以相对低频的速度左右移动的杂散信号。
在调制器的输出经过多模分频器的累加作用,以及多模分频器和电荷泵非线性的影响,就会在锁相环输出频谱上出现明显的游移杂散,游移杂散会影响分数锁相环的性能,尤其是在雷达等系统应用中。
公开于该背景技术部分的信息仅仅旨在增加对本发明的总体背景的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域一般技术人员所公知的现有技术。
发明内容
本发明的目的在于提供一种单环Δ-Σ调制器、锁相环及芯片,其能够消除游移杂散,同时能够更好的优化了锁相环的带内噪声,减小了锁相环非线性的设计压力。
为实现上述目的,本发明的实施例提供了一种单环Δ-Σ调制器,包括:至少三个积分器、至少三个乘法器、第一加法器、比特量化器、第二加法器、在z域传输函数为H1(z)的第一量化噪声反馈环路和在z域传输函数为H2(z)的第二量化噪声反馈环路。
各积分器依次设置且后一个积分器的输入端与前一个积分器的输出端相连;各所述积分器的输出端均与相应的乘法器的输入端相连;各所述乘法器的输出端均与第一加法器的输入端相连;所述比特量化器的输入端与第一加法器的输出端相连;模拟输入信号和比特量化器的反馈信号经第二加法器处理而输出的信号为第一个积分器的输入信号。
在z域传输函数为H1(z)的第一量化噪声反馈环路与比特量化器的输出端、比特量化器的输入端以及第二个积分器的输出端相连,以将比特量化器产生的量化误差信号经传输函数H1(z)处理后叠加至第二个积分器的输出端以消除分数锁相环的游移杂散。
在z域传输函数为H2(z)的第二量化噪声反馈环路与比特量化器的输出端、比特量化器的输入端以及第三个积分器的输出端相连,以将比特量化器产生的量化误差信号经传输函数H2(z)处理后叠加至第三个积分器的输出端以消除分数锁相环的游移杂散。
在本发明的一个或多个实施例中,所述第一量化噪声反馈环路在z域传输函数为H1(z)=2z-1(1-z-1)且第二量化噪声反馈环路在z域传输函数为H2(z)=0、所述第一量化噪声反馈环路在z域传输函数为H1(z)=1-z-1且第二量化噪声反馈环路在z域传输函数为H2(z)=2z-1、或者所述第一量化噪声反馈环路在z域传输函数为H1(z)=2z-1(1-z-1)且第二量化噪声反馈环路在z域传输函数为H2(z)=2z-2。
在本发明的一个或多个实施例中,所述第一量化噪声反馈环路包括相连的第一触发器和第一微分器,所述第一触发器在z域传输函数为2z-1,所述第一微分器在z域传输函数为1-z-1。
在本发明的一个或多个实施例中,所述第一量化噪声反馈环路包括第二微分器,所述第二微分器在z域传输函数为1-z-1,所述第二量化噪声反馈环路包括第二触发器,所述第二触发器在z域传输函数为2z-1。
在本发明的一个或多个实施例中,所述第一量化噪声反馈环路包括相连的第三微分器和第三触发器,所述第三微分器在z域传输函数为1-z-1,所述第三触发器在z域传输函数为2z-1,所述第二量化噪声反馈环路包括相连的第四触发器和第五触发器,所述第四触发器在z域传输函数为z-1,所述第五触发器在z域传输函数为2z-1。
在本发明的一个或多个实施例中,所述第一量化噪声反馈环路还包括第三加法器和第四加法器,所述比特量化器的输入端和输出端与第三加法器的输入端相连,所述第二个积分器的输出端与第四加法器的输入端相连,所述第四加法器的输出端与第三个积分器的输入端相连,所述第四加法器用于将经传输函数2z-1(1-z-1)、1-z-1或2z-1(1-z-1)处理后得到的信号与第二个积分器的输出信号进行叠加。
在本发明的一个或多个实施例中,所述第一量化噪声反馈环路还包括第三加法器和第四加法器,所述比特量化器的输入端和输出端与第三加法器的输入端相连,所述第二个积分器的输出端与第四加法器的输入端相连,所述第四加法器的输出端与第三个积分器的输入端相连,所述第四加法器用于将经传输函数1-z-1或2z-1(1-z-1)处理后得到的信号与第二个积分器的输出信号进行叠加;
所述第二量化噪声反馈环路还包括第五加法器,所述第五加法器的输入端与第三个积分器的输出端相连,所述第五加法器的输出端与第三个乘法器的输入端相连,所述第五加法器用于将经传输函数2z-1或2z-2处理后得到的信号与第三个积分器的输出信号进行叠加。
在本发明的一个或多个实施例中,所述乘法器设置有三个且增益系数分别为2、1.5和0.5。
本发明还公开了一种锁相环,包括所述的单环Δ-Σ调制器。
本发明还公开了一种芯片,包括所述的锁相环。
附图说明
图1是根据本发明实施例一的单环Δ-Σ调制器的电路原理图。
图2是根据本发明实施例一的单环Δ-Σ调制器的具体电路原理图。
图3是传统结构的单环Δ-Σ调制器的输出短时傅里叶变换频谱图。
图4是根据本发明实施例一的单环Δ-Σ调制器的输出短时傅里叶变换频谱图。
图5是根据本发明的单环Δ-Σ调制器的输出范围图。
图6是根据本发明实施例二的单环Δ-Σ调制器的具体电路原理图。
图7是根据本发明实施例二的单环Δ-Σ调制器的输出短时傅里叶变换频谱图。
图8是根据本发明实施例三的单环Δ-Σ调制器的具体电路原理图。
图9是根据本发明的锁相环的系统图。
具体实施方式
下面结合附图,对本发明的具体实施例进行详细描述,但应当理解本发明的保护范围并不受具体实施例的限制。
除非另有其它明确表示,否则在整个说明书和权利要求书中,术语“包括”或其变换如“包含”或“包括有”等等将被理解为包括所陈述的元件或组成部分,而并未排除其它元件或其它组成部分。
应当理解,在以下的描述中,“电路”可包括单个或多个组合的硬件电路、可编程电路、状态机电路和/或能存储由可编程电路执行的指令的元件。当称元件或电路“连接到”另一元件,或与另一元件“相连”,或称元件/电路“连接在”两个节点之间时,它可以直接耦合或连接到另一元件或者可以存在中间元件,元件之间的连接可以是物理上的、逻辑上的、或者其结合。相反,当称元件“直接耦合到”或“直接连接到”另一元件时,意味着两者不存在中间元件。
下面结合附图和实施例对本发明进一步说明。
实施例1
如图1所示,一种单环Δ-Σ调制器,包括:至少三个积分器、至少三个乘法器、第一加法器30、比特量化器40、第二加法器50、在z域传输函数为H1(z)的第一量化噪声反馈环路以及在z域传输函数为H2(z)的第二量化噪声反馈环路,传输函数H1(z)和H2(z)均可用传输函数来表达,即传输函数H1(z)和H2(z)的表达式基于传输函数而可以通过变化而形成有多个,以下仅针对几个表达式进行详细说明。
本实施例以三个积分器和三个乘法器,比特量化器40为三比特量化器进行说明,三个积分器和三个乘法器以及三比特量化器对应三阶单环Δ-Σ调制器,四个以上的积分器和乘法器以及四以上比特量化器对应四阶以上的单环Δ-Σ调制器。三个积分器分别为第一积分器11、第二积分器12和第三积分器13,三个乘法器分别为第一乘法器21、第二乘法器22和第三乘法器23。在本实施例中,第一乘法器21、第二乘法器22和第三乘法器23的增益系数分别为2、1.5和0.5。
第一积分器11、第二积分器12和第三积分器13依次设置,第二积分器12的输入端与第一积分器11的输出端相连,第二积分器12的输出信号作为第三积分器13的输入信号。第二积分器12为第一积分器11的后一级,第三积分器13为第二积分器12的后一级。
第一积分器11的输出端与第一乘法器21的输入端相连;第二积分器12的输出端与第二乘法器22的输入端相连;第三积分器13的输出端与第三乘法器23的输入端相连。
第一乘法器21、第二乘法器22和第三乘法器23的输出端均与第一加法器30的输入端相连。比特量化器40的输入端与第一加法器30的输出端相连。
模拟输入信号x[n]和比特量化器40的反馈信号经第二加法器50处理而输出的信号为第一积分器11的输入信号。
第一量化噪声反馈环路与比特量化器40的输出端、比特量化器40的输入端以及第二积分器12的输出端相连,以将比特量化器40产生的量化误差信号经传输函数H1(z)处理后叠加至第二积分器12的输出端以消除分数锁相环的游移杂散。在本实施例中,第一量化噪声反馈环路在z域的传输函数为H1(z)=2z-1(1-z-1)。
如图2所示,第一量化噪声反馈环路包括第三加法器61、第四加法器62、第一触发器71和第一微分器72。第一触发器71在z域传输函数为2z-1,第一微分器72在z域传输函数为1-z-1。比特量化器40的输入端和输出端与第三加法器61的第一输入端和第二输入端相连,第一触发器71的输入端与第三加法器61的输出端相连,第一触发器71的输出端与第一微分器72的输入端相连,第一微分器72的输出端与第四加法器62的第一输入端相连。第二积分器12的输出端与第四加法器62的第二输入端相连,第四加法器62的输出端与第三积分器13的输入端相连。
第三加法器61用于接收比特量化器40产生的量化误差信号并将量化误差信号输送至第一触发器71,第四加法器62用于将第一触发器71和第一微分器72处理后得到的信号与第二积分器12的输出信号进行叠加并将叠加后得到的信号输送至第三积分器13。
第二量化噪声反馈环路与比特量化器40的输入端、比特量化器40的输出端以及第三积分器13的输出端相连,以将比特量化器40产生的量化误差信号经传输函数H2(z)处理后叠加至第三积分器的输出端以消除分数锁相环的游移杂散。在本实施例中,第二量化噪声反馈环路在z域传输函数为H2(z)=0,即第三积分器13的输出端与比特量化器40的输入端、比特量化器40的输出端断开连接。
图3为传统结构输出短时傅里叶变换频谱图。图4为对传输函数H1(z)=2z-1(1-z-1)、传输函数H2(z)=0的单环Δ-Σ调制器的输出作短时傅里叶变换的频谱图,可以看出本实施例能够消除游移杂散。
另外如图5所示,输入位宽为21bit,传输函数H1(z)=2z-1(1-z-1)、传输函数H2(z)=0的单环Δ-Σ调制器的输出范围为-3~4,从而可以明显的降低锁相环路非线性的设计压力。
实施例2
如图6所示,在本实施例中,第一量化噪声反馈环路与比特量化器40的输入端、比特量化器40的输出端和第二积分器12的输出端相连,以将比特量化器40产生的量化误差信号经传输函数H1(z)处理后叠加至第二积分器12的输出端以消除分数锁相环的游移杂散。在本实施例中,第一量化噪声反馈环路在z域的传输函数为H1(z)=1-z-1。
第一量化噪声反馈环路包括第三加法器61、第四加法器62和第二微分器81,第二微分器81在z域的传输函数为1-z-1。
比特量化器40的输入端和输出端与第三加法器61的第一输入端和第二输入端相连,第二微分器81的输入端与第三加法器61的输出端相连,第二微分器81的输出端与第四加法器62的第一输入端相连。第二积分器12的输出端与第四加法器62的第二输入端相连,第四加法器62的输出端与第三积分器13的输入端相连。
第二量化噪声反馈环路与比特量化器40的输入端、比特量化器40的输出端以及第三积分器13的输出端相连,以将比特量化器40产生的量化误差信号经传输函数H2(z)处理后叠加至第三积分器13的输出端以消除分数锁相环的游移杂散。在本实施例中,第二量化噪声反馈环路在z域的传输函数为H2(z)=2z-1。
第二量化噪声反馈环路包括第二触发器82,第二触发器82在z域传输函数为2z-1。第二量化噪声反馈环路还包括第五加法器63以及与第一量化噪声反馈环路共用的第三加法器61。在其他实施例中,第三加法器61也可以设置两个,即第一量化噪声反馈环路和第二量化噪声反馈环路内分别设置一个第三加法器61。
比特量化器40的输入端和输出端与第三加法器61的第一输入端和第二输入端相连,第五加法器63的第一输入端与第三积分器13的输出端相连,第五加法器63的输出端与第三乘法器23的输入端相连,第二触发器82的输入端与第三加法器61的输出端相连,第二触发器82的输出端与第五加法器63的第二输入端相连。
在本实施例中,第三加法器61用于接收比特量化器40产生的量化误差信号并将量化误差信号输送至第二微分器81和第二触发器82。第四加法器62用于累加第二微分器81输出的信号和第二积分器12输出的信号并将累加后得到的信号输送至第三积分器13的输入端。第五加法器63用于将第二触发器82处理后得到的信号与第三积分器13的输出信号进行叠加并将叠加后得到的信号输送至第三乘法器23。
图7为对传输函数H1(z)=1-z-1、传输函数H2(z)=2z-1的单环Δ-Σ调制器的输出作短时傅里叶变换的频谱图,可以看出本实施例能够消除游移杂散。
实施例3
如图8所示,在本实施例中,第一量化噪声反馈环路与比特量化器40的输入端、比特量化器40的输出端和第二积分器12的输出端相连,以将比特量化器40产生的量化误差信号经传输函数H1(z)处理后叠加至第二积分器12的输出端以消除分数锁相环的游移杂散。在本实施例中,第一量化噪声反馈环路在z域的传输函数为H1(z)=2z-1(1-z-1)。
第一量化噪声反馈环路包括第三加法器61、第四加法器62、第三微分器91和第三触发器92。第三微分器91在z域的传输函数为1-z-1,第三触发器92在z域的传输函数为2z-1。
比特量化器40的输入端和输出端与第三加法器61的第一输入端和第二输入端相连,第三触发器92的输入端与第三加法器61的输出端相连,第三触发器92的输出端与第三微分器91的输入端相连,第三微分器91的输出端与第四加法器62的第一输入端相连。第二积分器12的输出端与第四加法器62的第二输入端相连,第四加法器62的输出端与第三积分器13的输入端相连。
第二量化噪声反馈环路与比特量化器40的输入端、比特量化器40的输出端以及第三积分器13的输出端相连,以将比特量化器40产生的量化误差信号经传输函数H2(z)处理后叠加至第三积分器13的输出端以消除分数锁相环的游移杂散。在本实施例中,第二量化噪声反馈环路在z域的传输函数为H2(z)=2z-2。
第二量化噪声反馈环路包括第四触发器93和第五触发器94。第四触发器93在z域传输函数为z-1,第五触发器在z域传输函数为2z-1。第二量化噪声反馈环路还包括第五加法器63以及与第一量化噪声反馈环路共用的第三加法器61。在其他实施例中,第三加法器61也可以设置两个,即第一量化噪声反馈环路和第二量化噪声反馈环路内分别设置一个第三加法器61。
比特量化器40的输入端和输出端分别与第三加法器61的第一输入端和第二输入端相连,第五加法器63的第一输入端与第三积分器13的输出端相连,第五加法器63的输出端与第三乘法器23的输入端相连,第五触发器94的输入端与第三加法器61的输出端相连,第五触发器94的输出端与第四触发器93的输入端相连,第四触发器93的输出端与第五加法器63的第二输入端相连。
在本实施例中,第三加法器61用于接收比特量化器40产生的量化误差信号并将量化误差信号输送至第三触发器92和第五触发器94。第四加法器62用于累加第三微分器91输出的信号和第二积分器12输出的信号并将累加后得到的信号输送至第三积分器13的输入端。第五加法器63用于将第四触发器93处理后得到的信号与第三积分器13的输出信号进行叠加并将叠加后得到的信号输送至第三乘法器23。
对传输函数H1(z)=2z-1(1-z-1)、传输函数H2(z)=2z-2的单环Δ-Σ调制器的输出作短时傅里叶变换,也可以看出能够消除游移杂散。
如图9所示,本发明还公开了一种锁相环,包括实施例1、实施例2或实施例3中的单环Δ-Σ调制器。锁相环还包括依次闭环连接的鉴频鉴相器、电荷泵、环路滤波器和压控振荡器以及多模分频器。单环Δ-Σ调制器的输入端与多模分频器的输出端相连,单环Δ-Σ调制器的输出端与多模分频器以调节多模分频器的分频比。
本发明还公开了一种芯片,包括上述的锁相环。
前述对本发明的具体示例性实施方案的描述是为了说明和例证的目的。这些描述并非想将本发明限定为所公开的精确形式,并且很显然,根据上述教导,可以进行很多改变和变化。对示例性实施例进行选择和描述的目的在于解释本发明的特定原理及其实际应用,从而使得本领域的技术人员能够实现并利用本发明的各种不同的示例性实施方案以及各种不同的选择和改变。本发明的范围意在由权利要求书及其等同形式所限定。
Claims (10)
1.一种单环Δ-Σ调制器,其特征在于,包括:
至少三个积分器,各所述积分器依次设置且后一个积分器的输入端与前一个积分器的输出端相连;
至少三个乘法器,各所述积分器的输出端均与相应的乘法器的输入端相连;
第一加法器,各所述乘法器的输出端均与第一加法器的输入端相连;
比特量化器,所述比特量化器的输入端与第一加法器的输出端相连;
第二加法器,模拟输入信号和比特量化器的反馈信号经第二加法器处理而输出的信号为第一个积分器的输入信号;
在z域传输函数为H1(z)的第一量化噪声反馈环路,与比特量化器的输出端、比特量化器的输入端以及第二个积分器的输出端相连,以将比特量化器产生的量化误差信号经传输函数H1(z)处理后叠加至第二个积分器的输出端以消除分数锁相环的游移杂散;
在z域传输函数为H2(z)的第二量化噪声反馈环路,与比特量化器的输出端、比特量化器的输入端以及第三个积分器的输出端相连,以将比特量化器产生的量化误差信号经传输函数H2(z)处理后叠加至第三个积分器的输出端以消除分数锁相环的游移杂散;
2.如权利要求1所述的单环Δ-Σ调制器,其特征在于,所述第一量化噪声反馈环路在z域传输函数为H1(z)=2z-1(1-z-1)且第二量化噪声反馈环路在z域传输函数为H2(z)=0、所述第一量化噪声反馈环路在z域传输函数为H1(z)=1-z-1且第二量化噪声反馈环路在z域传输函数为H2(z)=2z-1、或者所述第一量化噪声反馈环路在z域传输函数为H1(z)=2z-1(1-z-1)且第二量化噪声反馈环路在z域传输函数为H2(z)=2z-2。
3.如权利要求1所述的单环Δ-Σ调制器,其特征在于,所述第一量化噪声反馈环路包括相连的第一触发器和第一微分器,所述第一触发器在z域传输函数为2z-1,所述第一微分器在z域传输函数为1-z-1。
4.如权利要求1所述的单环Δ-Σ调制器,其特征在于,所述第一量化噪声反馈环路包括第二微分器,所述第二微分器在z域传输函数为1-z-1,所述第二量化噪声反馈环路包括第二触发器,所述第二触发器在z域传输函数为2z-1。
5.如权利要求1所述的单环Δ-Σ调制器,其特征在于,所述第一量化噪声反馈环路包括相连的第三微分器和第三触发器,所述第三微分器在z域传输函数为1-z-1,所述第三触发器在z域传输函数为2z-1,所述第二量化噪声反馈环路包括相连的第四触发器和第五触发器,所述第四触发器在z域传输函数为z-1,所述第五触发器在z域传输函数为2z-1。
6.如权利要求3、4或5所述的单环Δ-Σ调制器,其特征在于,所述第一量化噪声反馈环路还包括第三加法器和第四加法器,所述比特量化器的输入端和输出端与第三加法器的输入端相连,所述第二个积分器的输出端与第四加法器的输入端相连,所述第四加法器的输出端与第三个积分器的输入端相连,所述第四加法器用于将经传输函数2z-1(1-z-1)、1-z-1或2z-1(1-z-1)处理后得到的信号与第二个积分器的输出信号进行叠加。
7.如权利要求4或5所述的单环Δ-Σ调制器,其特征在于,所述第一量化噪声反馈环路还包括第三加法器和第四加法器,所述比特量化器的输入端和输出端与第三加法器的输入端相连,所述第二个积分器的输出端与第四加法器的输入端相连,所述第四加法器的输出端与第三个积分器的输入端相连,所述第四加法器用于将经传输函数1-z-1或2z-1(1-z-1)处理后得到的信号与第二个积分器的输出信号进行叠加;
所述第二量化噪声反馈环路还包括第五加法器,所述第五加法器的输入端与第三个积分器的输出端相连,所述第五加法器的输出端与第三个乘法器的输入端相连,所述第五加法器用于将经传输函数2z-1或2z-2处理后得到的信号与第三个积分器的输出信号进行叠加。
8.如权利要求1所述的单环Δ-Σ调制器,其特征在于,所述乘法器设置有三个且增益系数分别为2、1.5和0.5。
9.一种锁相环,其特征在于,包括如权利要求1~8任一项所述的单环Δ-Σ调制器。
10.一种芯片,其特征在于,包括如权利要求9所述的锁相环。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211456505.XA CN115833842B (zh) | 2022-11-21 | 2022-11-21 | 单环δ-σ调制器、锁相环及芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211456505.XA CN115833842B (zh) | 2022-11-21 | 2022-11-21 | 单环δ-σ调制器、锁相环及芯片 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115833842A true CN115833842A (zh) | 2023-03-21 |
CN115833842B CN115833842B (zh) | 2024-01-26 |
Family
ID=85529663
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211456505.XA Active CN115833842B (zh) | 2022-11-21 | 2022-11-21 | 单环δ-σ调制器、锁相环及芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115833842B (zh) |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04268821A (ja) * | 1991-02-22 | 1992-09-24 | Sony Corp | ノイズシェーピング回路 |
JP2000078022A (ja) * | 1998-08-28 | 2000-03-14 | Sony Corp | デルタシグマ変調装置及び方法、並びにディジタル信号処理装置 |
US20020159604A1 (en) * | 1996-11-27 | 2002-10-31 | Sony Corporation | Signal processors |
US20080062026A1 (en) * | 2006-09-12 | 2008-03-13 | Melanson John L | Analog-to-digital converter (adc) having a reduced number of quantizer output levels |
US20080272944A1 (en) * | 2007-05-03 | 2008-11-06 | Texas Instruments Incorporated | Feed-forward circuitry and corresponding error cancellation circuit for cascaded delta-sigma modulator |
CN104716964A (zh) * | 2013-12-17 | 2015-06-17 | 瑞萨电子株式会社 | Δς调制器 |
US9184765B1 (en) * | 2014-09-12 | 2015-11-10 | Qualcomm Incorporated | Power efficient noise-coupled delta-sigma modulator |
CN207399178U (zh) * | 2017-03-28 | 2018-05-22 | 意法半导体国际有限公司 | 锁相环路电路和用于消除量化噪声的电路 |
CN114157304A (zh) * | 2021-12-10 | 2022-03-08 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种前馈式多位量化σ-δ调制器 |
CN114301465A (zh) * | 2021-12-29 | 2022-04-08 | 珠海一微半导体股份有限公司 | 一种Sigma-Delta模数转换器 |
-
2022
- 2022-11-21 CN CN202211456505.XA patent/CN115833842B/zh active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04268821A (ja) * | 1991-02-22 | 1992-09-24 | Sony Corp | ノイズシェーピング回路 |
US20020159604A1 (en) * | 1996-11-27 | 2002-10-31 | Sony Corporation | Signal processors |
JP2000078022A (ja) * | 1998-08-28 | 2000-03-14 | Sony Corp | デルタシグマ変調装置及び方法、並びにディジタル信号処理装置 |
US20080062026A1 (en) * | 2006-09-12 | 2008-03-13 | Melanson John L | Analog-to-digital converter (adc) having a reduced number of quantizer output levels |
US20080272944A1 (en) * | 2007-05-03 | 2008-11-06 | Texas Instruments Incorporated | Feed-forward circuitry and corresponding error cancellation circuit for cascaded delta-sigma modulator |
CN104716964A (zh) * | 2013-12-17 | 2015-06-17 | 瑞萨电子株式会社 | Δς调制器 |
US20150171887A1 (en) * | 2013-12-17 | 2015-06-18 | Renesas Electronics Corporation | Delta-sigma modulator |
US9184765B1 (en) * | 2014-09-12 | 2015-11-10 | Qualcomm Incorporated | Power efficient noise-coupled delta-sigma modulator |
CN207399178U (zh) * | 2017-03-28 | 2018-05-22 | 意法半导体国际有限公司 | 锁相环路电路和用于消除量化噪声的电路 |
CN114157304A (zh) * | 2021-12-10 | 2022-03-08 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种前馈式多位量化σ-δ调制器 |
CN114301465A (zh) * | 2021-12-29 | 2022-04-08 | 珠海一微半导体股份有限公司 | 一种Sigma-Delta模数转换器 |
Non-Patent Citations (2)
Title |
---|
JEONG H. CHOI: "A CMOS third order ΔΣ modulator with inverter-based integrators", 《2017 30TH IEEE INTERNATIONAL SYSTEM-ON-CHIP CONFERENCE (SOCC)》, pages 1 - 5 * |
胡杰;周进;: "频率综合器中高性能∑-Δ调制器的设计", 电子器件, no. 06, pages 1 - 5 * |
Also Published As
Publication number | Publication date |
---|---|
CN115833842B (zh) | 2024-01-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10831159B2 (en) | Apparatus for time-to-digital converters and associated methods | |
US10680624B2 (en) | Phase-locked loop with filtered quantization noise | |
US9231606B2 (en) | Dither-less error feedback fractional-N frequency synthesizer systems and methods | |
CN101765975B (zh) | Dac分辨率小于adc分辨率的sigma-delta调制器 | |
US11863192B2 (en) | Radio-frequency (RF) apparatus for digital frequency synthesizer including sigma-delta modulator and associated methods | |
US10763869B2 (en) | Apparatus for digital frequency synthesizers and associated methods | |
WO2008137711A2 (en) | Feed-forward circuitry and corresponding error cancellation circuit for cascaded delta-sigma modulator | |
US6570452B2 (en) | Fractional-N type frequency synthesizer | |
CN108736896B (zh) | 模/数转换器和毫米波雷达系统 | |
US7176821B1 (en) | Reduced area digital sigma-delta modulator | |
US20070182611A1 (en) | Sigma-delta modulation with minimized noise and fractional-N phase-locked loop including the same | |
CN112953515B (zh) | 一种分数锁相环 | |
CN115833842B (zh) | 单环δ-σ调制器、锁相环及芯片 | |
US9391656B2 (en) | Distributed noise shaping apparatus | |
CN207732750U (zh) | 一种可降低小数分频频率综合器中高频噪声影响的调制器 | |
CA2370254A1 (en) | Improvements relating to frequency synthesisers | |
CN107623523B (zh) | 一种基于总线分割的数字σδ调制器 | |
US9496890B2 (en) | Loop filter for data converter in wireless communication system and method of implementing corresponding loop filter | |
US7199677B2 (en) | Frequency modulation apparatus | |
WO2024093297A1 (zh) | 一种锁相环及信号延迟处理方法 | |
Tamilselvan et al. | Spur reduction technique for fractional-N frequency synthesizer with MASH 1-1-1-1 Sigma Delta modulator | |
Muqueem et al. | An Intensified Fractional-NPLL for Deepened low Phase Noise | |
US9634700B2 (en) | Distributed noise shaping apparatus | |
EP3641136A1 (en) | Analog-to-digital multi-bit delta-sigma modulator, method for converting an analog input signal into a digital multi-bit output signal, and analog-to-digital converter | |
CN113872604A (zh) | 一种可降低分数杂散和高频量化噪声的σ-δ调制器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20231226 Address after: Room 3210, 1st to 6th floors, Building 1, No. 10 Courtyard, Junying South Street, Renhe Town, Shunyi District, Beijing, 101300 (Science and Technology Innovation Functional Area) Applicant after: Fanshengyun Microelectronics (Beijing) Co.,Ltd. Address before: Room 1209, North Building, Complex Building, No. 1699, Zuchongzhi South Road, Yushan Town, Kunshan City, Suzhou City, Jiangsu Province, 215399 Applicant before: Fansheng Cloud Microelectronics (Suzhou) Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |