CN115695341B - 国产srio交换芯片端口恢复方法、设备及介质 - Google Patents

国产srio交换芯片端口恢复方法、设备及介质 Download PDF

Info

Publication number
CN115695341B
CN115695341B CN202211011705.4A CN202211011705A CN115695341B CN 115695341 B CN115695341 B CN 115695341B CN 202211011705 A CN202211011705 A CN 202211011705A CN 115695341 B CN115695341 B CN 115695341B
Authority
CN
China
Prior art keywords
port
domestic
srio
state
exchange chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211011705.4A
Other languages
English (en)
Other versions
CN115695341A (zh
Inventor
方科
陈俊
费霞
邵龙
高逸龙
贾明权
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 10 Research Institute
Original Assignee
CETC 10 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 10 Research Institute filed Critical CETC 10 Research Institute
Priority to CN202211011705.4A priority Critical patent/CN115695341B/zh
Publication of CN115695341A publication Critical patent/CN115695341A/zh
Application granted granted Critical
Publication of CN115695341B publication Critical patent/CN115695341B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明公开了一种国产SRIO交换芯片端口恢复方法、设备及介质,属于SRIO网络领域,包括步骤:根据国产SRIO交换芯片所有端口的RIO Port Error and Status CSR寄存器判断当前端口状态,并在端口状态不佳时按写0xffffffff到对应端口RIO Port Error and Status CSR寄存器、复位对应端口、复位对应端口的对端节点后复位对应端口本身。本发明解决了复杂使用场景中SRIO交换芯片端口链路状态不佳的技术问题,具有高可靠性的优点。

Description

国产SRIO交换芯片端口恢复方法、设备及介质
技术领域
本发明涉及SRIO网络领域,更为具体的,涉及一种国产SRIO交换芯片端口恢复方法、设备及介质。
背景技术
RapidIO是由Motorola和Mercury等公司率先倡导的一种高性能、低引脚数、基于数据包交换的互联技术。其灵活性强、协议层简单、系统开销小,满足了嵌入式系统的飞速发展。RapidIO技术在芯片之间、模块之间的高速传输使得它在综合化电子信息系统广泛应用。
目前综合化电子信息系统主要包括通用数据处理模块(DPM)、通用信号处理模块(SPM)、网络交换模块(RCM)、IO模块等,芯片间及板间采用RapidIO互连总线协议来实现数据的高可靠性传输。其中网络交换模块、IO模块、数据处理模块都部署了一个或多个国产SRIO交换芯片,构成基于RapidIO网络传输框架。
目前国产SRIO交换芯片的使用过程中,存在链路状态不佳的情况,其中链路状态不佳是指SRIO交换芯片的RIO Port Error and Status CSR寄存器存在OUTPUT_ERR、INPUT_ERR、PORT_ERR错误态,或者PORT_OK异常。国产SRIO交换芯片链路状态不佳的情况,在一定程度上会影响RapidIO的通信。目前在综合化电子信息系统使用 RapidIO通信前,需要恢复国产SRIO交换芯片端口链路状态,确保 RapidIO的通信质量。但是,本领域人员无法知晓导致链路状态不佳的操作,也无法解决在复杂使用场景中SRIO交换芯片端口链路状态不佳的技术问题。
发明内容
本发明的目的在于克服现有技术的不足,提供一种国产SRIO交换芯片端口恢复方法、设备及介质,解决了复杂使用场景中SRIO交换芯片端口链路状态不佳的技术问题,具有高可靠性的优点。
本发明的目的是通过以下方案实现的:
一种国产SRIO交换芯片端口恢复方法,包括以下步骤:根据国产 SRIO交换芯片所有端口的RIO Port Error and Status CSR寄存器判断当前端口状态,并在端口状态不佳时按写0xffffffff到对应端口RIO Port Error and Status CSR寄存器、复位对应端口、复位对应端口的对端节点后复位对应端口本身。
进一步地,所示根据国产SRIO交换芯片所有端口的RIO Port Error and StatusCSR寄存器判断当前端口状态,并在端口状态不佳时按写 0xffffffff到对应端口RIO PortError and Status CSR寄存器、复位对应端口、复位对应端口的对端节点后复位对应端口本身的三级恢复机制,包括如下子步骤:
S1,检测国产SRIO交换芯片所有端口的RIO Port Error and Status CSR 寄存器;
S2,若第一次端口状态不佳,则进行步骤S3;若第二次端口状态不佳,则进行步骤S4;若第三次端口状态不佳,则进行步骤S5;若第四次端口状态不佳,则进行步骤S6;否则进行步骤S7;
S3,对国产SRIO交换芯片状态不佳的端口的RIO Port Error and Status CSR寄存器重新写值0xffffffff,返回步骤S1;
S4,对国产SRIO交换芯片状态不佳的端口进行端口复位,返回步骤 S1;
S5,向国产SRIO交换芯片状态不佳的端口的对端节点发复位指令,然后对自身进行端口复位,返回步骤S1;
S6,向主控返回失败结果;
S7,国产SRIO交换芯片进行RIO通信。
进一步地,所述第一次端口状态不佳具体为在综合化电子信息系统中,存在国产SRIO交换芯片不掉电,与国产SRIO交换芯片相连接的RapidIO 节点掉电,再上电的操作,该操作偶发导致的SRIO交换芯片端口链路状态不佳的情况。
进一步地,所述第二次端口状态不佳具体为国产SRIO交换芯片上电配置serdes参数时,该操作偶发导致的SRIO交换芯片端口链路状态不佳的情况。
进一步地,所述第三次端口状态不佳具体为综合化电子信息系统中,存在RapidIO节点与国产SRIO交换芯片之间通过光纤连接,一旦光纤链路断开或者恢复,偶发的导致SRIO交换芯片端口链路状态不佳的情况。
进一步地,所述第四次端口状态不佳具体为RapidIO总线网络连接采用底板的PCB来实现,国产SRIO交换芯片与布线较远的RapidIO节点连接,存在SRIO交换芯片端口链路状态不佳的情况。
进一步地,在步骤S6中,当主控接收到返回的失败结果后,能够控制国产SRIO交换芯片是否进行RIO通信。
进一步地,在步骤S7中,国产SRIO交换芯片进行RIO通信是在链路状态佳的情况。
一种计算机设备,所述计算机设备包括处理器和存储器,所述存储器中存储有计算机程序,当所述计算机程序被所述处理器加载并执行如上任一项所述的方法。
一种可读存储介质,在可读存储介质中存储有计算机程序,所述计算机程序被处理器加载并执行如上任一项所述的方法。
本发明的有益效果包括:
本发明提供了一种解决复杂使用场景中SRIO交换芯片端口链路状态不佳的问题的方法。
本发明根据国产SRIO交换芯片所有端口的RIO Port Error and Status CSR寄存器判断当前端口状态,并在端口状态不佳时按写 0xffffffff到对应端口RIO Port Errorand Status CSR寄存器、复位对应端口、复位对应端口的对端节点后复位对应端口本身等三级恢复机制,可以解决目前在综合化电子信息系统中存在的RapidIO节点与国产 SRIO交换芯片不同的连接关系以及不同的RapidIO节点动态进入或者退出SRIO网络复杂使用场景中SRIO交换芯片端口链路状态不佳的问题。
本发明具有高可靠的技术效果:本发明在端口状态不佳时按写 0xffffffff到对应端口RIO Port Error and Status CSR寄存器、复位对应端口、复位对应端口的对端节点后复位对应端口本身等三级恢复机制,如果三级恢复机制实施完成后仍然未能恢复端口状态,则向主控返回失败结果,可靠性高。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例的国产SRIO交换芯片端口恢复方法步骤流程图。
具体实施方式
本说明书中所有实施例公开的所有特征,或隐含公开的所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以以任何方式组合和/或扩展、替换。
为了解决背景中的技术问题,本发明的发明人经过实践和创造性的思考后有了新的发现,即以下几个操作容易造成端口的链路状态不佳或者异常。
1)综合化电子信息系统中,存在国产SRIO交换芯片不掉电,与国产SRIO交换芯片相连接的RapidIO节点掉电,再上电的操作,该操作会偶发导致SRIO交换芯片端口链路状态不佳。
2)国产SRIO交换芯片上电需要配置serdes参数,该操作会偶发导致SRIO交换芯片端口链路状态不佳。
3)综合化电子信息系统中,存在RapidIO节点与国产SRIO交换芯片之间通过光纤连接,一旦光纤链路断开或者恢复,会偶发导致 SRIO交换芯片端口链路状态不佳。
4)RapidIO总线网络连接通常采用底板的PCB来实现,国产 SRIO交换芯片与布线较远的RapidIO节点连接,存在SRIO交换芯片端口链路状态不佳。
在SRIO通信网络中,针对新发现的国产SRIO交换芯片端口链路状态不佳或者异常的技术问题,本发明实施例提供了一种国产SRIO交换芯片端口恢复策略方法,如图1所示,包括以下步骤:
S1,检测国产SRIO交换芯片所有端口的RIO Port Error and Status CSR 寄存器;
S2,若第一次端口状态不佳,则进行步骤S3;若第二次端口状态不佳,则进行步骤S4;若第三次端口状态不佳,则进行步骤S5;若第四次端口状态不佳,则进行步骤S6;否则进行步骤S7。
S3,对国产SRIO交换芯片状态不佳的端口的RIO Port Error and Status CSR寄存器重新写值0xffffffff,进行步骤S1;
S4,对国产SRIO交换芯片状态不佳的端口进行端口复位,进行步骤 S100;
S5,向国产SRIO交换芯片状态不佳的端口的对端节点发复位指令,然后对自身进行端口复位,进行步骤S1。
S6,向主控返回失败结果。
S7,国产SRIO交换芯片进行RIO通信。
实施例1
一种国产SRIO交换芯片端口恢复方法,包括以下步骤:根据国产 SRIO交换芯片所有端口的RIO Port Error and Status CSR寄存器判断当前端口状态,并在端口状态不佳时按写0xffffffff到对应端口RIO Port Error and Status CSR寄存器、复位对应端口、复位对应端口的对端节点后复位对应端口本身。这样的三级恢复机制,能够解决在综合化电子信息系统中RapidIO节点与国产SRIO交换芯片不同的连接关系以及不同的RapidIO节点动态进入或者退出SRIO网络复杂使用场景中SRIO交换芯片端口链路状态不佳的问题。
实施例2
在实施例1的基础上,所示根据国产SRIO交换芯片所有端口的RIO Port Errorand Status CSR寄存器判断当前端口状态,并在端口状态不佳时按写0xffffffff到对应端口RIO Port Error and Status CSR寄存器、复位对应端口、复位对应端口的对端节点后复位对应端口本身的三级恢复机制,包括如下子步骤:
S1,检测国产SRIO交换芯片所有端口的RIO Port Error and Status CSR 寄存器;
S2,若第一次端口状态不佳,则进行步骤S3;若第二次端口状态不佳,则进行步骤S4;若第三次端口状态不佳,则进行步骤S5;若第四次端口状态不佳,则进行步骤S6;否则进行步骤S7;
S3,对国产SRIO交换芯片状态不佳的端口的RIO Port Error and Status CSR寄存器重新写值0xffffffff,返回步骤S1;
S4,对国产SRIO交换芯片状态不佳的端口进行端口复位,返回步骤 S1;
S5,向国产SRIO交换芯片状态不佳的端口的对端节点发复位指令,然后对自身进行端口复位,返回步骤S1;
S6,向主控返回失败结果;
S7,国产SRIO交换芯片进行RIO通信。
实施例3
在实施例2的基础上,所述第一次端口状态不佳具体为在综合化电子信息系统中,存在国产SRIO交换芯片不掉电,与国产SRIO交换芯片相连接的RapidIO节点掉电,再上电的操作,该操作偶发导致的SRIO交换芯片端口链路状态不佳的情况。
实施例4
在实施例2的基础上,所述第二次端口状态不佳具体为国产SRIO交换芯片上电配置serdes参数时,该操作偶发导致的SRIO交换芯片端口链路状态不佳的情况。
实施例5
在实施例2的基础上,所述第三次端口状态不佳具体为综合化电子信息系统中,存在RapidIO节点与国产SRIO交换芯片之间通过光纤连接,一旦光纤链路断开或者恢复,偶发的导致SRIO交换芯片端口链路状态不佳的情况。
实施例6
在实施例2的基础上,所述第四次端口状态不佳具体为RapidIO总线网络连接采用底板的PCB来实现,国产SRIO交换芯片与布线较远的 RapidIO节点连接,存在SRIO交换芯片端口链路状态不佳的情况。
实施例7
在实施例2的基础上,在步骤S6中,当主控接收到返回的失败结果后,能够控制国产SRIO交换芯片是否进行RIO通信。
实施例8
在实施例2的基础上,在步骤S7中,国产SRIO交换芯片进行RIO通信是在链路状态佳的情况。
实施例9
一种计算机设备,所述计算机设备包括处理器和存储器,所述存储器中存储有计算机程序,当所述计算机程序被所述处理器加载并执行如实施例1~实施例8任一项所述的方法。
实施例10
一种可读存储介质,在可读存储介质中存储有计算机程序,所述计算机程序被处理器加载并执行如实施例1~实施例8任一项所述的方法。
描述于本发明实施例中所涉及到的单元可以通过软件的方式实现,也可以通过硬件的方式来实现,所描述的单元也可以设置在处理器中。其中,这些单元的名称在某种情况下并不构成对该单元本身的限定。
根据本申请的一个方面,提供了一种计算机程序产品或计算机程序,该计算机程序产品或计算机程序包括计算机指令,该计算机指令存储在计算机可读存储介质中。计算机设备的处理器从计算机可读存储介质读取该计算机指令,处理器执行该计算机指令,使得该计算机设备执行上述各种可选实现方式中提供的方法。
作为另一方面,本申请还提供了一种计算机可读介质,该计算机可读介质可以是上述实施例中描述的电子设备中所包含的;也可以是单独存在,而未装配入该电子设备中。上述计算机可读介质承载有一个或者多个程序,当上述一个或者多个程序被一个该电子设备执行时,使得该电子设备实现上述实施例中所述的方法。
本发明未涉及部分均与现有技术相同或可采用现有技术加以实现。
上述技术方案只是本发明的一种实施方式,对于本领域内的技术人员而言,在本发明公开了应用方法和原理的基础上,很容易做出各种类型的改进或变形,而不仅限于本发明上述具体实施方式所描述的方法,因此前面描述的方式只是优选的,而并不具有限制性的意义。
除以上实例以外,本领域技术人员根据上述公开内容获得启示或利用相关领域的知识或技术进行改动获得其他实施例,各个实施例的特征可以互换或替换,本领域人员所进行的改动和变化不脱离本发明的精神和范围,则都应在本发明所附权利要求的保护范围内。

Claims (5)

1.一种国产SRIO交换芯片端口恢复方法,其特征在于,包括以下步骤:根据国产SRIO交换芯片所有端口的RIO Port Error and Status CSR寄存器判断当前端口状态,并在端口状态不佳时按写0xffffffff到对应端口RIO Port Error and Status CSR寄存器、复位对应端口、复位对应端口的对端节点后复位对应端口本身,具体包括如下子步骤:
S1,检测国产SRIO交换芯片所有端口的RIO Port Error and Status CSR寄存器;
S2,若第一次端口状态不佳,则进行步骤S3;若第二次端口状态不佳,则进行步骤S4;若第三次端口状态不佳,则进行步骤S5;若第四次端口状态不佳,则进行步骤S6;否则进行步骤S7;
S3,对国产SRIO交换芯片状态不佳的端口的RIO Port Error and Status CSR寄存器重新写值0xffffffff,返回步骤S1;
S4,对国产SRIO交换芯片状态不佳的端口进行端口复位,返回步骤S1;
S5,向国产SRIO交换芯片状态不佳的端口的对端节点发复位指令,然后对自身进行端口复位,返回步骤S1;
S6,向主控返回失败结果;
S7,国产SRIO交换芯片进行RIO通信;
所述第一次端口状态不佳具体为在综合化电子信息系统中,存在国产SRIO交换芯片不掉电,与国产SRIO交换芯片相连接的RapidIO节点掉电,再上电的操作,该操作偶发导致的SRIO交换芯片端口链路状态不佳的情况;
所述第二次端口状态不佳具体为国产SRIO交换芯片上电配置serdes参数时,该操作偶发导致的SRIO交换芯片端口链路状态不佳的情况;
所述第三次端口状态不佳具体为综合化电子信息系统中,存在RapidIO节点与国产SRIO交换芯片之间通过光纤连接,一旦光纤链路断开或者恢复,偶发的导致SRIO交换芯片端口链路状态不佳的情况;
所述第四次端口状态不佳具体为RapidIO总线网络连接采用底板的PCB来实现,国产SRIO交换芯片与布线较远的RapidIO节点连接,存在SRIO交换芯片端口链路状态不佳的情况。
2.根据权利要求1所述的国产SRIO交换芯片端口恢复方法,其特征在于,在步骤S6中,当主控接收到返回的失败结果后,能够控制国产SRIO交换芯片是否进行RIO通信。
3.根据权利要求1所述的国产SRIO交换芯片端口恢复方法,其特征在于,在步骤S7中,国产SRIO交换芯片进行RIO通信是在链路状态佳的情况。
4.一种计算机设备,其特征在于,所述计算机设备包括处理器和存储器,所述存储器中存储有计算机程序,当所述计算机程序被所述处理器加载并执行如权利要求1~3任一项所述的方法。
5.一种可读存储介质,其特征在于,在可读存储介质中存储有计算机程序,所述计算机程序被处理器加载并执行如权利要求1~3任一项所述的方法。
CN202211011705.4A 2022-08-23 2022-08-23 国产srio交换芯片端口恢复方法、设备及介质 Active CN115695341B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211011705.4A CN115695341B (zh) 2022-08-23 2022-08-23 国产srio交换芯片端口恢复方法、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211011705.4A CN115695341B (zh) 2022-08-23 2022-08-23 国产srio交换芯片端口恢复方法、设备及介质

Publications (2)

Publication Number Publication Date
CN115695341A CN115695341A (zh) 2023-02-03
CN115695341B true CN115695341B (zh) 2024-04-09

Family

ID=85061050

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211011705.4A Active CN115695341B (zh) 2022-08-23 2022-08-23 国产srio交换芯片端口恢复方法、设备及介质

Country Status (1)

Country Link
CN (1) CN115695341B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018046377A (ja) * 2016-09-13 2018-03-22 富士通株式会社 Srioスイッチおよびsrioスイッチの経路切替方法
CN109284245A (zh) * 2017-07-21 2019-01-29 中兴通讯股份有限公司 一种基于srio的热插拔方法、装置、设备及存储介质
CN111585821A (zh) * 2020-05-13 2020-08-25 中国人民解放军国防科技大学 一种高速互连网络拓扑发现方法,装置,介质及高性能计算系统
CN111880634A (zh) * 2020-06-29 2020-11-03 中国人民解放军战略支援部队信息工程大学 一种srio交换芯片的复位结构及其复位状态监控方法
CN112019457A (zh) * 2020-08-31 2020-12-01 北京计算机技术及应用研究所 一种基于国产化srio的高速交换装置
CN112035385A (zh) * 2020-08-04 2020-12-04 广东安朴电力技术有限公司 Srio通信系统重建链路的方法、存储介质及srio通信系统
CN113688091A (zh) * 2021-07-21 2021-11-23 华东计算技术研究所(中国电子科技集团公司第三十二研究所) 基于Tsi721的RapidIO动态枚举过程的实现方法及系统
CN114095462A (zh) * 2021-11-05 2022-02-25 中国航空工业集团公司雷华电子技术研究所 一种雷达处理机srio通信系统的容错方法及系统
CN114384836A (zh) * 2021-12-01 2022-04-22 国网辽宁省电力有限公司鞍山供电公司 一种基于国产芯片的测控装置算法及数据处理方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8312241B2 (en) * 2008-03-06 2012-11-13 Integrated Device Technology, Inc. Serial buffer to support request packets with out of order response packets

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018046377A (ja) * 2016-09-13 2018-03-22 富士通株式会社 Srioスイッチおよびsrioスイッチの経路切替方法
CN109284245A (zh) * 2017-07-21 2019-01-29 中兴通讯股份有限公司 一种基于srio的热插拔方法、装置、设备及存储介质
CN111585821A (zh) * 2020-05-13 2020-08-25 中国人民解放军国防科技大学 一种高速互连网络拓扑发现方法,装置,介质及高性能计算系统
CN111880634A (zh) * 2020-06-29 2020-11-03 中国人民解放军战略支援部队信息工程大学 一种srio交换芯片的复位结构及其复位状态监控方法
CN112035385A (zh) * 2020-08-04 2020-12-04 广东安朴电力技术有限公司 Srio通信系统重建链路的方法、存储介质及srio通信系统
CN112019457A (zh) * 2020-08-31 2020-12-01 北京计算机技术及应用研究所 一种基于国产化srio的高速交换装置
CN113688091A (zh) * 2021-07-21 2021-11-23 华东计算技术研究所(中国电子科技集团公司第三十二研究所) 基于Tsi721的RapidIO动态枚举过程的实现方法及系统
CN114095462A (zh) * 2021-11-05 2022-02-25 中国航空工业集团公司雷华电子技术研究所 一种雷达处理机srio通信系统的容错方法及系统
CN114384836A (zh) * 2021-12-01 2022-04-22 国网辽宁省电力有限公司鞍山供电公司 一种基于国产芯片的测控装置算法及数据处理方法

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
"A serial physical layer design in RapidIO";Wu Fengfeng et al;《2010 IEEE International Conference of Electron Devices and Solid-State Circuits (EDSSC)》;20110214;全文 *
"基于国产FPGA的高速SRIO接口设计与实现";于东英等;《通信技术》;20190305;全文 *
SRIO交换单元的任意互连设计实现;王青波;高俊;崔中普;;通信技术;20160810(第08期);全文 *
光纤RapidIO网络交换机恢复方法研究;冯毅;侯轶宸;;信息通信;20180715(第07期);全文 *

Also Published As

Publication number Publication date
CN115695341A (zh) 2023-02-03

Similar Documents

Publication Publication Date Title
EP1871040B1 (en) Management system and method based on intelligent platform management interface
CN101610192B (zh) 一种通信从机、总线级连方法及系统
JP4417217B2 (ja) 光送受信モジュール
CN109981491B (zh) 异常处理方法及接口板
CN110912815A (zh) 一种网元防成环方法、装置、设备及可读存储介质
CN115695341B (zh) 国产srio交换芯片端口恢复方法、设备及介质
US20070070886A1 (en) Modifying an endpoint node connection associated with a destination
CN113220614B (zh) 一种自适应管理i2c和i3c设备的方法、系统及介质
CN113422620B (zh) 通信速率控制方法、装置、设备和可读存储介质
CN112653516B (zh) 一种服务器中访问dimm的方法、系统、设备及介质
WO2013013540A1 (zh) Atca机框系统、构建方法及后插单板
CN115484219B (zh) 规避国产srio交换芯片端口关联的方法、设备及介质
CN114095462B (zh) 一种雷达处理机srio通信系统的容错方法及系统
CN113688091B (zh) 基于Tsi721的RapidIO动态枚举过程的实现方法及系统
CN114675583A (zh) 一种符合sil4安全等级的用于双系主备状态判断的系统
Cisco Troubleshooting LAN Switching Environments
CN115484220B (zh) 国产srio交换芯片事件狂报处理方法、设备及介质
CN220273788U (zh) 一种afdx总线交换设备
CN112328527B (zh) 一种bmc远程访问i2c器件的方法、系统、设备及介质
CN115001627B (zh) 一种InfiniBand网络子网管理报文处理方法及系统
CN114500157B (zh) 基于can网关的冗余实现系统、电子设备和计算机可读存储介质
CN112533082B (zh) 链路资源发现方法、装置、设备及计算机可读存储介质
CN115421798A (zh) 多srio国产交换芯片初始化方法、设备及介质
CN100478932C (zh) 电子设备
CN200959602Y (zh) 绞线式列车总线协议控制器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant