CN115664627B - 基于1588协议的频率同步精度检测方法及自适应系统 - Google Patents

基于1588协议的频率同步精度检测方法及自适应系统 Download PDF

Info

Publication number
CN115664627B
CN115664627B CN202211601614.6A CN202211601614A CN115664627B CN 115664627 B CN115664627 B CN 115664627B CN 202211601614 A CN202211601614 A CN 202211601614A CN 115664627 B CN115664627 B CN 115664627B
Authority
CN
China
Prior art keywords
clock signal
signal
frequency
sync
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211601614.6A
Other languages
English (en)
Other versions
CN115664627A (zh
Inventor
崔杰龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Innogence Technology Co Ltd
Original Assignee
Sichuan Innogence Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Innogence Technology Co Ltd filed Critical Sichuan Innogence Technology Co Ltd
Priority to CN202211601614.6A priority Critical patent/CN115664627B/zh
Publication of CN115664627A publication Critical patent/CN115664627A/zh
Application granted granted Critical
Publication of CN115664627B publication Critical patent/CN115664627B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了基于1588协议的频率同步精度检测方法及自适应系统,其方法:PHY芯片和FPGA内部的PHC IP核对1588报文进行解析并计算处理,恢复出同步时钟信号,输送给PLL模块做参考源,用于实现系统基本的频率同步方式;同时输送给TDC模块用于监测对比。PHY芯片恢复出syncE时钟信号,经过R分频器分频出时钟信号并送入TDC模块;上述步骤得到的两个频率相同的时钟信号进行信号周期对比,判断syncE时钟信号质量是否正常;根据对比结果决定信号开关状态,决定PLL以syncE时钟信号还是以PHC IP核解析的时钟信号做为参考同步源。发明可规避syncE质量下降带来的通信问题,增强系统的鲁棒性。

Description

基于1588协议的频率同步精度检测方法及自适应系统
技术领域
本发明涉及无线通信时钟同步技术领域,尤其基于1588协议的频率同步精度检测方法及自适应系统。
背景技术
基于IEEE 1588协议的同步技术包括时间同步和时钟同步,对于无线通信来说时钟同步至关重要,是基站正常工作的必要条件。性能良好的时钟同步能有效提高PTP的精度。一般情况下,频率同步可由调整从时钟来实现,即主时钟下发时间戳等报文信息给从时钟,对从时钟进行频率调整或相位调整使其与主时钟频率同步,即软锁方案。还有一种由syncE实现频率同步的方式,syncE即同步以太网,是一种采用以太网链路码流恢复时钟的技术,其频率精度由源端高精度的銣钟或原子钟保证。syncE具有很高的频率稳定度,配合1588V2协议,可以将时间同步精度做到很高,所以最理想的频率同步是由syncE来实现的。但在实际应用中,syncE质量可能会出现问题,虽然有报文传递时钟质量信息提醒slave端,传输路径中会配备较高精度的同步单元作为备份,但还是不能避免出现问题,比如人为的软件或硬件操作,设备故障等,导致PHY芯片恢复出来时钟信号频率精度不高,但被当做syncE信号提供给系统作为参考时钟,受此影响PTP精度会严重下降。往往只有感受到通信质量下降之后,工程师才会紧急定位解决或者采取补救措施。既不利于系统的稳定工作,也给通信用户带来不良体验。
发明内容
本发明的主要目标是优化上述通信流程,提供一种基于1588协议的频率同步精度检测方法及自适应系统。
本发明的目的是通过以下技术方案来实现的:
基于1588协议的频率同步精度检测方法,包括以下具体步骤:
S1:PHY芯片和FPGA内部的PHC IP核对1588报文进行解析并计算处理,恢复出同步时钟信号,输送给PLL模块做参考源,用于实现系统基本的频率同步方式;并输送给TDC模块作为检测基准;
S2:PHY芯片从以太网链路码流恢复出syncE时钟信号,经过R分频器分频出与步骤S1频率相同的时钟信号并送入TDC模块;
S3:以步骤S1恢复的时钟信号作为检测基准,与步骤S2得到的时钟信号进行信号周期对比,判断步骤S2得到的时钟信号质量是否正常;
S4:根据对比结果决定信号开关的开启或关闭状态,并决定PLL以步骤S2得到的时钟信号还是以步骤S1得到的时钟信号作为参考同步源。
进一步地,基于1588协议的频率同步精度检测方法,还包括设定PLL参考源的优先级,syncE时钟信号优先级最高,PHC IP核解析出的时钟信号次之。
进一步地,所述S1具体包括以下步骤:
S101:PHY芯片将1588报文发送给FPGA,FPGA内部的PHC IP核从1588报文中获取时钟源信息;
S102:将时钟源信息与输入的工作时钟信号进行对比得到adjustperiod,adjustcount等相关寄存器数据;
S103:通过相关寄存器调整工作时钟,使工作时钟的信号周期、步进与时钟源保持一致;
S104:以调整后的时钟信号为基准计数产生基准频率信号,并输出给TDC模块和PLL模块。
进一步地,所述S3具体包括以下步骤:
S301:TDC接收步骤S1恢复的频率信号,作为检测精度的基准信号;
S302: TDC通过上升沿计数,统计步骤S2分频后的syncE时钟信号周期,与基准信号实时地比较快慢;
S303:根据设定的精度检测标准,实时判断syncE时钟信号周期是否在设定范围之内,即syncE的频率精度是否正常;
进一步地,所述S4中:控制模块根据对比结果决定信号开关的开启或关闭状态,具体为:
当TDC检测到的信号周期在设定范围之间时,判定syncE精度正常,打开开关,将syncE信号输出给PLL模块,此时PLL模块中有两路输入参考信号;
当检测到信号周期超范围时,系统判定syncE精度异常,控制模块关闭开关,PLL此时只有PHC IP核解析出来时钟信号一路输入参考信号。
进一步地,所述S4中:
选择PLL以步骤S2得到的时钟信号还是以步骤S1得到的时钟信号作为参考同步源,具体为:当syncE精度正常时,PLL模块中有两路输入参考信号,PLL选用高优先级的syncE时钟信号作为参考同步源;
当syncE精度异常时,PLL只有一路输入参考信号,即锁定到PHC IP核恢复出来的时钟信号作为参考同步源,维持系统的正常工作。
基于1588协议的频率同步精度检测自适应系统,包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关、控制模块和R分频器;所述PHY芯片将1588报文和syncE时钟信号分别传输至所述FPGA和所述R分频器;所述FPGA内部处理1588报文并调整时钟信号输送至锁相环和TDC模块;所述R分频器将syncE时钟信号进行分频,并将分频后的时钟信号传输至TDC模块;所述TDC模块将FPGA传输的时钟信号与R分频器传输的时钟信号进行对比处理,并将R分频器传输的时钟信号传输至所述开关,开关将信号传输至所述锁相环;锁相环根据结果选择时钟信号参考源;所述控制模块与TDC模块相连接,用于监控对比结果;所述控制模块输出端与开关相连接,控制模块根据对比结果控制开关开启或关闭;所述TCXO与所述锁相环相连接,为锁相环提供系统时钟。
进一步地,所述FPGA包括PHC IP核和相关寄存器;PHC IP核从1588报文中获取时钟源信息,并通过相关寄存器同步调整工作时钟,使工作时钟的信号周期、步进与时钟源保持一致,再以调整后的时钟信号为基准计数,产生基准频率信号并输出。
进一步地,所述TDC模块内设置有对比算法,具体为:TDC以PHC IP核产生的时钟信号为基准,捕捉syncE时钟信号每个上升沿来计数,统计信号周期,与基准时钟信号实时比较快慢,误差在设定范围内判定syncE时钟信号精度正常,误差在设定范围之外判定syncE时钟信号精度异常。
进一步地,所述锁相环内设置有参考源选择算法,具体为:syncE时钟信号优先级最高,PHC IP核产生的时钟信号为次级。
本发明的有益效果:
本发明以PHC IP核解析出的时钟信号做参考源,作为实现频率同步的基础方式,并实时对比syncE时钟信号和PHC IP核解析出的时钟信号的频率精度,当检测到的频率精度误差满足一定范围要求,则选用syncE实现频率同步;当主时钟或者网络中间设备出现问题等情况发生时,syncE信号的频率精度误差必然会超出设定范围。被系统检测到后,syncE质量会判定为不合格,系统自动切换至PHC IP核解析出的时钟信号做同步源这一基础方式实现频率同步,当syncE质量恢复正常时,自动切换回syncE做参考源实现频率同步的模式。本发明可及时规避syncE质量下降带来的通信问题,避免对用户体验造成不良影响,增强了系统的鲁棒性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见的,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1是本发明的流程示意图;
图2是本发明步骤S1具体流程示意图;
图3是本发明步骤S3具体流程示意图;
图4为本发明的电路连接示意图。
具体实施方式
应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。
本发明的主要目是以PHC IP核解析出的时钟信号为同步源,作为频率同步的基础方式,并提供一种syncE质量监测手段,实时对比syncE时钟信号和PHC IP核解析出的时钟信号的频率精度,当检测到syncE的频率精度误差满足一定范围要求,选用syncE实现频率同步;当主时钟或者网络中间设备出现问题等情况发生时,syncE的频率精度误差必然会超出范围。被系统检测到后,syncE质量会判定为不合格,系统自动切换至基础方式实现频率同步,并继续检测syncE精度,精度正常后恢复syncE模式。该发明可及时规避syncE质量下降带来的通信问题,避免对用户体验造成不良影响,增强了系统的健壮性。
如图4所示,频率同步精度检测自适应系统,包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关、控制模块和R分频器;所述PHY芯片将1588报文和syncE时钟信号分别传输至所述FPGA和所述R分频器;所述FPGA内部处理1588报文并调整时钟信号输送至锁相环和TDC模块;所述R分频器将syncE时钟信号进行分频,并将分频后的时钟信号传输至TDC模块;所述TDC模块将FPGA传输的时钟信号与R分频器传输的时钟信号进行对比处理,并将R分频器传输的时钟信号传输至所述开关,开关将信号传输至所述锁相环;锁相环根据结果选择时钟信号参考源;所述控制模块与TDC模块相连接,用于监控对比结果;所述控制模块输出端与开关相连接,控制模块根据对比结果控制开关开启或关闭;所述TCXO与所述锁相环相连接,为锁相环提供系统时钟。
FPGA包括PHC IP核和相关寄存器;PHC IP核从1588报文中获取时钟源信息,通过相关寄存器同步调整工作时钟,使工作时钟的信号周期、步进与时钟源保持一致,再以调整后的时钟信号为基准计数,产生基准频率信号并输出。
TDC模块内设置有对比算法,具体为:TDC以PHC IP核产生的时钟信号为基准,捕捉syncE时钟信号的每个上升沿来计数,统计信号周期,与基准时钟信号实时比较快慢,误差在设定范围之内判定syncE时钟信号精度正常,误差在设定范围之外判定syncE时钟信号精度异常。
锁相环内设置有参考源选择算法,具体为:设置syncE时钟信号优先级最高,PHCIP核产生的基准频率信号为次级。
控制模块中设置有控制算法:当TDC模块检测到syncE时钟信号精度正常时,控制模块将开关打开,syncE时钟信号发送至锁相环;当TDC模块检测到syncE时钟信号精度异常时,控制模块将开关关闭,异常syncE时钟信号将无法传输至锁相环。
本发明具体实施步骤如图1-图3所示:
以FPGA内部的PHC IP核计数产生的200kHz作为频率同步参考源,作为实现系统频率同步的基础方式。
具体的,PHY芯片将1588报文发送给FPGA,FPGA内部的PHC IP核从1588报文中获取时钟源相关信息,比如信号周期等,与输入的253.44MHz工作时钟信号进行对比。
通过adjustperiod,adjustcount等相关寄存器调整工作时钟,使信号周期,步进与时钟源保持一致,再以调整后的时钟信号为基准计数产生需要的频率信号并输出,比如200kHz。这样PHC IP核输出200kHz信号的频率精度可由时钟源保证,略逊于sycnE,相较syncE精度误差在5ppb以内,仍属于较高精度,可作为snycE质量不正常时系统实现频率同步的替代方式。并且,PHC IP核计数产生的200kHz时钟信号还被用作TDC模块的基准时钟,用以监测syncE质量。
PHY芯片从链路码流恢复出syncE时钟信号,经过R分频器变频为200kHz时钟信号,进入到TDC模块。
TDC模块会捕捉syncE分频后的200kHz信号的每个上升沿来计数并统计信号周期,与PHC IP核计数产生的200kHz(周期5us)基准信号实时地比较快慢。
当syncE质量出现异常时,通常是主端设备内部的普通晶振被锁定,普通晶振的频率精度不高,影响了系统恢复syncE时钟的频率精度,因此从端设备从链路码流恢复时钟的频率精度必然会出现下降。这些普通晶振可能是TCXO甚至是XO,即便是精度相对较高的TCXO,频率精度也不高于0.1ppm,相较PHC IP核解析出的时钟信号(用于TDC的基准时钟)的频率精度,误差在100ppb以上,并且由于TCXO的温度稳定性差且没有GPS实时校准,频率精度的短期和长期稳定性都得不到保证,受温度和老化等因素影响出现频率漂移现象,频率精度越来越差。这样相对基准时钟的频率误差也会越来越大,易被检测系统发现。而质量正常的syncE相较PHC IP核解析出的时钟信号(TDC的基准时钟)的频率精度,两者都属较高精度,精度误差在5ppb以内,且频率稳定性良好。
利用syncE正常和异常状态下频率精度的差异,以PHC IP核解析出的时钟信号为参考基准,TDC模块可检测并及时发现syncE信号的质量问题。
具体的,基准信号频率为200kHz,根据测算的频率精度差异设定TDC的精度检测标准为10ppb(可根据设备实际使用情况调整精度检测标准)。则TDC允许的频率误差为200kHz*10ppb=0.002Hz;200kHz信号周期为5us,则系统允许的信号周期为4999999.95ps到5000000.05ps。当TDC检测到的信号周期在设定范围之间时,判定syncE精度正常,系统会将syncE的200kHz信号输出给PLL,此时PLL会有两路输入参考信号;当检测到信号周期超出这个范围时,系统判定syncE精度异常,控制模块会关闭开关,PLL此时只有PHC IP核解析出来的时钟信号一路输入参考信号。
PLL有两路输入参考源,syncE时钟信号优先级最高,PHC IP核恢复出来的时钟信号优先级次之;PLL输出253.44MHz作为PHC IP核的工作时钟;当syncE质量正常时,由于频率精度达标,PLL会有两路输入参考信号,PLL会选用高优先级的syncE作为频率同步源;当syncE质量出现问题时,PLL只有一路输入参考信号,PLL会选用PHC IP核恢复出来的时钟信号作为参考同步源,维持系统的正常工作。
以上所述仅是本发明的优选实施方式,应当理解本发明并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本发明的精神和范围,则都应在本发明所附权利要求的保护范围内。

Claims (7)

1.基于1588协议的频率同步精度检测方法,其特征在于,包括以下具体步骤:
S1:PHY芯片和FPGA内部的PHC IP核对1588报文进行解析并计算处理,恢复出同步时钟信号,输送给PLL模块做参考源,用于实现系统基本的频率同步方式;并输送给TDC模块作为检测基准;所述S1具体包括以下步骤:
S101:PHY芯片将1588报文发送给FPGA,FPGA内部的PHC IP核从1588报文中获取时钟源信息;
S102:将时钟源信息与输入的工作时钟信号进行对比;
S103:通过相关寄存器调整工作时钟,使工作时钟的信号周期、步进与时钟源保持一致;
S104:以调整后的时钟信号为基准计数产生基准频率信号,并输出给TDC模块和PLL模块;
S2:PHY芯片从以太网链路码流恢复出syncE时钟信号,经过R分频器分频出与步骤S1频率相同的时钟信号并送入TDC模块;
S3:以步骤S1恢复的时钟信号作为检测基准,与步骤S2得到的时钟信号进行信号周期对比,判断步骤S2得到的时钟信号质量是否正常;所述S3具体包括以下步骤:
S301:TDC接收步骤S1恢复的频率信号,作为检测精度的基准信号;
S302: TDC通过上升沿计数,统计步骤S2分频后的syncE时钟信号周期,与基准信号实时地比较快慢;
S303:根据设定的精度检测标准,实时判断syncE时钟信号周期是否在设定范围之内,即syncE的频率精度是否正常;
S4:根据对比结果决定信号开关的开启或关闭状态,并决定PLL以步骤S2得到的时钟信号还是以步骤S1得到的时钟信号作为参考同步源。
2. 根据权利要求1所述的基于1588协议的频率同步精度检测方法,其特征在于,还包括设定PLL参考源的优先级,syncE时钟信号优先级最高,PHC IP核解析出的时钟信号次之。
3.根据权利要求1所述的基于1588协议的频率同步精度检测方法,其特征在于,所述S4中:根据对比结果决定信号开关的开启或关闭状态,具体为:
当TDC检测到的信号周期在设定范围之内时,判定syncE精度正常,控制模块打开开关,将syncE信号输出给PLL模块,此时PLL模块中有两路输入参考信号;
当检测到信号周期超出范围时,系统判定syncE精度异常,控制模块关闭开关,PLL此时只有PHC IP核解析出来的时钟信号一路输入参考信号。
4.根据权利要求1所述的基于1588协议的频率同步精度检测方法,其特征在于,所述S4中:
根据对比结果,决定PLL以步骤S2得到的时钟信号还是以步骤S1得到的时钟信号作为参考同步源,具体为:当syncE精度正常时,PLL模块中有两路输入参考信号,PLL选用高优先级的syncE时钟信号作为参考同步源;
当syncE精度异常时,PLL只有一路输入参考信号,即锁定到PHC IP核恢复出来的时钟信号作为参考同步源,维持系统的正常工作。
5. 基于1588协议的频率同步精度检测自适应系统,采用权利要求1-4任意一项所述的频率同步精度检测方法,其特征在于,包括PHY芯片、FPGA、锁相环、TCXO、TDC模块、开关、控制模块和R分频器;所述PHY芯片将1588报文和syncE时钟信号分别传输至所述FPGA和所述R分频器;所述FPGA内部处理1588报文并调整时钟信号输送至锁相环和TDC模块,所述FPGA包括PHC IP核和相关寄存器;PHC IP核从1588报文中获取时钟源信息,通过相关寄存器同步调整工作时钟,使工作时钟的信号周期、步进与时钟源保持一致,再以调整后的时钟信号为基准计数,产生基准频率信号并输出;所述R分频器将syncE时钟信号进行分频,并将分频后的时钟信号传输至TDC模块;所述TDC模块将FPGA传输的时钟信号与R分频器传输的时钟信号进行对比处理,并将R分频器传输的时钟信号传输至所述开关,开关将信号传输至所述锁相环;锁相环根据结果选择时钟信号参考源;所述控制模块与TDC模块相连接,用于监控对比结果;所述控制模块输出端与开关相连接,控制模块根据对比结果控制开关开启或关闭;所述TCXO与所述锁相环相连接,为锁相环提供系统时钟。
6. 根据权利要求5所述的基于1588协议的频率同步精度检测自适应系统,其特征在于,所述TDC模块内设置有对比算法,具体为:TDC捕捉syncE时钟信号的每个上升沿来计数,统计信号周期,与PHC IP核产生的基准频率信号实时地比较快慢,若误差在设定范围内判定syncE时钟信号精度正常,误差在设定范围之外判定syncE时钟信号精度异常。
7. 根据权利要求5所述的基于1588协议的频率同步精度检测自适应系统,其特征在于,所述锁相环内设置有参考源选择算法,具体为:设置syncE时钟信号的优先级为最高,PHC IP核产生的时钟信号为次级。
CN202211601614.6A 2022-12-14 2022-12-14 基于1588协议的频率同步精度检测方法及自适应系统 Active CN115664627B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211601614.6A CN115664627B (zh) 2022-12-14 2022-12-14 基于1588协议的频率同步精度检测方法及自适应系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211601614.6A CN115664627B (zh) 2022-12-14 2022-12-14 基于1588协议的频率同步精度检测方法及自适应系统

Publications (2)

Publication Number Publication Date
CN115664627A CN115664627A (zh) 2023-01-31
CN115664627B true CN115664627B (zh) 2023-03-10

Family

ID=85022404

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211601614.6A Active CN115664627B (zh) 2022-12-14 2022-12-14 基于1588协议的频率同步精度检测方法及自适应系统

Country Status (1)

Country Link
CN (1) CN115664627B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101465707A (zh) * 2008-12-15 2009-06-24 中兴通讯股份有限公司 一种在同步网中保护时间传递的方法及其系统
CN102208958A (zh) * 2011-07-04 2011-10-05 瑞斯康达科技发展股份有限公司 同步以太网的时钟同步及同步信息收发方法、装置和设备
CN202475769U (zh) * 2012-03-12 2012-10-03 许文 Lte系统的高精度网络时钟服务器
WO2013056575A1 (zh) * 2011-10-17 2013-04-25 中兴通讯股份有限公司 一种1588-2008协议中时钟同步的方法及系统
WO2013117143A1 (zh) * 2012-02-09 2013-08-15 中兴通讯股份有限公司 一种时钟同步方法和装置
US9369270B1 (en) * 2013-03-15 2016-06-14 Integrated Device Technology, Inc. Dual-coupled phase-locked loops for clock and packet-based synchronization

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101741539A (zh) * 2008-11-14 2010-06-16 中兴通讯股份有限公司 基于时钟恢复和公共参考源的同步以太网实现方法及系统
US8120432B2 (en) * 2009-06-19 2012-02-21 Rockstar Bidco, LP System and method for selecting optimum local oscillator discipline source
CN101674645B (zh) * 2009-10-29 2012-11-28 中兴通讯股份有限公司 uTCA系统中的时钟管理系统及方法
CN102957488B (zh) * 2011-08-18 2016-09-28 中兴通讯股份有限公司 一种时间同步选源方法及装置
CN102420688A (zh) * 2011-12-13 2012-04-18 中兴通讯股份有限公司 一种时钟频率同步方法及装置
US10483987B1 (en) * 2018-12-14 2019-11-19 Silicon Laboratories Inc. Failsafe clock product using frequency estimation

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101465707A (zh) * 2008-12-15 2009-06-24 中兴通讯股份有限公司 一种在同步网中保护时间传递的方法及其系统
CN102208958A (zh) * 2011-07-04 2011-10-05 瑞斯康达科技发展股份有限公司 同步以太网的时钟同步及同步信息收发方法、装置和设备
WO2013056575A1 (zh) * 2011-10-17 2013-04-25 中兴通讯股份有限公司 一种1588-2008协议中时钟同步的方法及系统
WO2013117143A1 (zh) * 2012-02-09 2013-08-15 中兴通讯股份有限公司 一种时钟同步方法和装置
CN202475769U (zh) * 2012-03-12 2012-10-03 许文 Lte系统的高精度网络时钟服务器
US9369270B1 (en) * 2013-03-15 2016-06-14 Integrated Device Technology, Inc. Dual-coupled phase-locked loops for clock and packet-based synchronization

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
曹强.OTN设备时间同步方案研究与硬件实现.《电信网技术》.2015,(第02期), *
李恩等.海底观测网分布式时间同步策略研究.《广东通信技术》.2018,(第06期), *

Also Published As

Publication number Publication date
CN115664627A (zh) 2023-01-31

Similar Documents

Publication Publication Date Title
US7916758B2 (en) Method and system for precise-clock synchronization, and device for precise-clock frequency/time synchronization
CA1304456C (en) Phase-locked loop clock
WO2010060294A1 (zh) 时间同步方法和装置
US20180059712A1 (en) Wireless communication apparatus, time synchronization method, and communication system
CN103763055A (zh) 一种精确同步时间的方法
EP1262022A2 (en) Phase lock loop system and method
WO2012071861A1 (zh) 一种时分双工基站的时钟备份方法及系统
US9641269B2 (en) Apparatus and method for synchronizing clocks among communication devices
WO2012155663A1 (zh) 基于ieee 1588协议调整频率的方法及网络装置
CN100385848C (zh) 宽带码分多址系统中基站间节点b帧号同步方法及其系统
CN106656397B (zh) 时钟同步方法及装置
CN1946002B (zh) 一种基站之间的时钟同步方法
US8179925B2 (en) Sink device for a wireless local area network
CN103187925B (zh) 使用跟踪振荡器电路的hs-can总线时钟恢复
CN111740799B (zh) 一种用于以太网分布式节点的平滑同步方法
CN110620630B (zh) 时间同步方法、装置、网络设备及计算机可读存储介质
AU729777B2 (en) Discrete phase locked loop
CN115664627B (zh) 基于1588协议的频率同步精度检测方法及自适应系统
US5027375A (en) Process for the resynchronization of an exchange in a telecommunication network
CN218829960U (zh) 一种频率同步精度检测电路及系统
US7711010B2 (en) Phase-locked loop for maintaining system synchronization through packet dropout
US20050135528A1 (en) Device for preventing erroneous synchronization in wireless communication apparatus
JP2000244385A (ja) フレーム生成回路
JP6198075B2 (ja) 時刻同期装置、時刻同期方法及び時刻同期プログラム
CN113359948A (zh) 时间同步装置及同步方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant