CN115562916A - 一种信号质量评估的方法、装置以及介质 - Google Patents
一种信号质量评估的方法、装置以及介质 Download PDFInfo
- Publication number
- CN115562916A CN115562916A CN202211201650.3A CN202211201650A CN115562916A CN 115562916 A CN115562916 A CN 115562916A CN 202211201650 A CN202211201650 A CN 202211201650A CN 115562916 A CN115562916 A CN 115562916A
- Authority
- CN
- China
- Prior art keywords
- test signal
- eye
- signal
- test
- height
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/263—Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Dc Digital Transmission (AREA)
Abstract
本申请公开了一种信号质量评估的方法、装置以及介质,应用于通信技术领域。该方法针对板内芯片之间互联的PCIE信号进行质量测试。开始测试时,CPU发送测试信号至PCIe Device;然后接收PCIe Device返回的测试信号,并根据发送和返回的测试信号确定测试信号的眼高和眼宽的临界值,最后根据测试信号的眼高的临界值和测试信号的眼宽的临界值确定测试信号的眼高和眼宽以得到测试信号的质量。传统的示波器点测方法测试不够准确。而本申请所提供的方法,针对上述缺点作出改进,在芯片内部对信号质量进行测试,经过测试信号得到最终的眼图,测试结果更为准确。
Description
技术领域
本申请涉及通信技术领域,特别是涉及一种信号质量评估的方法、装置以及介质。
背景技术
当前服务器平台高速串行计算机扩展总线标准(Peripheral ComponentInterconnect Express,PCIE)信号总线最高已达到PCIe Gen5(速率32Gbps),同时一般都向下兼容PCIe Gen4(速率16Gbps),PCIe Gen3(速率8Gbps),PCIe Gen2(速率5Gbps),PCIeGen1(速率2.5Gbps)。图1为传统的硬件点测方案的结构示意图;如图1所示,目前针对板内互联的PCIE信号,因为没有外接的接口,因此无法使用PCIE测试治具进行信号质量的测试,因此采用示波器探头的测试手段,在靠近信号接收端方向,在距离芯片最终端的过孔处,找出焊点连接探头进行示波器信号的测试。待测信号为中央处理器(Central ProcessingUnit,CPU)和PCIe Device Chip A芯片之间的PCIe信号,测试点为信号传输方向(箭头方向),测试点为靠近CPU和PCIe Device Chip A芯片端最近的过孔处,使用高速探头点测待测点信号,并在示波器测试波形并恢复信号眼图。
但是,示波器探头对测试点处的信号来说,探头本身阻抗在几十K欧姆量级,对信号产生一定的分流,因此对信号本身也产生影响,并且信号速率越高,这种影响就越大,导致测试不准。
由此可见,如何保证服务器板内PCIE信号质量测试的准确性,是本领域技术人员亟待解决的问题。
发明内容
本申请的目的是提供一种信号质量评估的方法、装置以及介质,保证服务器板内PCIE信号质量测试的准确性。
为解决上述技术问题,本申请提供一种信号质量评估的方法,包括:
发送测试信号至PCIe Device;其中,所述PCIe Device预先设置为回环模式,所述回环模式下的所述PCIe Device将接收的所述测试信号返回至CPU;
接收所述PCIe Device返回的所述测试信号;
根据发送的所述测试信号与返回的所述测试信号确定所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值;
根据所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值确定所述测试信号的眼高和眼宽以得到所述测试信号的质量。
优选地,所述根据发送的所述测试信号与返回的所述测试信号确定所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值包括:
将发送的所述测试信号与返回的所述测试信号进行对比;
若初始的对比结果表征发送的所述测试信号与返回的所述测试信号之间的误码率不大于误码率阈值,则增大所述测试信号的眼高和眼宽并返回所述将发送的所述测试信号与返回的所述测试信号进行对比的步骤,直至所述对比结果表征发送的所述测试信号与返回的所述测试信号之间的误码率大于所述误码率阈值;
若初始的对比结果表征发送的所述测试信号与返回的所述测试信号之间的误码率大于所述误码率阈值,则减小所述测试信号的眼高和眼宽并返回所述将发送的所述测试信号与返回的所述测试信号进行对比的步骤,直至所述对比结果表征发送的所述测试信号与返回的所述测试信号之间的误码率不大于所述误码率阈值;
根据当前的所述测试信号确定所述测试信号的眼高和眼宽的临界值。
优选地,所述发送测试信号至PCIe Device包括:
发送随机码型的所述测试信号至所述PCIe Device。
优选地,所述根据所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值确定所述测试信号的眼高和眼宽以得到所述测试信号的质量之后,还包括:
若所述测试信号的眼高和/或眼宽不满足预设的测试标准,则优化所述测试信号。
优选地,所述若所述测试信号的眼高和/或眼宽不满足预设的测试标准,则优化所述测试信号包括:
若所述测试信号的眼高和/或眼宽不满足预设的所述测试标准,则通过调整所述CPU的TXEQ和CTLE以及所述PCIe Device的TXEQ和CTLE以优化所述测试信号。
优选地,获取所述测试标准包括:
获取多个正常工作的所述PCIe Device的眼高和眼宽;
确定多个眼高和眼宽的平均眼高和平均眼宽;
根据所述平均眼高和所述平均眼宽确定所述测试标准。
优选地,所述回环模式下的所述PCIe Device将不作处理的所述测试信号返回至所述CPU。
为解决上述技术问题,本申请还提供一种信号质量评估的装置,包括:
发送模块,用于发送测试信号至PCIe Device;其中,所述PCIe Device预先设置为回环模式,所述回环模式下的所述PCIe Device将接收的所述测试信号返回至CPU;
接收模块,用于接收所述PCIe Device返回的所述测试信号;
第一确定模块,用于根据发送的所述测试信号与返回的所述测试信号确定所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值;
第二确定模块,用于根据所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值确定所述测试信号的眼高和眼宽以得到所述测试信号的质量。
优选地,所述信号质量评估的装置还包括:优化模块,用于在根据所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值确定所述测试信号的眼高和眼宽以得到所述测试信号的质量之后,若所述测试信号的眼高和/或眼宽不满足预设的测试标准,则优化所述测试信号。
为解决上述技术问题,本申请还提供一种信号质量评估的装置,包括:存储器,用于存储计算机程序;
处理器,用于执行计算机程序时实现上述信号质量评估的方法的步骤。
为解决上述技术问题,本申请还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述信号质量评估的方法的步骤。
本申请所提供的一种信号质量评估的方法,针对板内芯片之间互联的PCIE信号进行质量测试。首先,将PCIe Device预先设置为回环模式,回环模式下的PCIe Device将接收的测试信号返回至CPU。开始测试时,CPU进入测试模式以发送测试信号至PCIe Device;然后接收PCIe Device返回的测试信号,并根据发送的测试信号与返回的测试信号确定测试信号的眼高的临界值和测试信号的眼宽的临界值,最后根据测试信号的眼高的临界值和测试信号的眼宽的临界值确定测试信号的眼高和眼宽以得到测试信号的质量。CPU与PCIEDevice之间信号质量的传统的示波器点测方法,无法点测到信号的最终点,测试不够准确,同时由于探头阻抗对信号本身的影响,也会对点测的信号造成影响,测试结果不准确,同时点测时,由于接触点的人为因素,测试点测的结果不准确。本申请所提供的方法,针对上述缺点作出改进,在芯片内部对信号质量进行测试,经过测试信号得到最终的眼图,测试结果更为准确。
本申请还提供了一种信号质量评估的装置和计算机可读存储介质,与上述方法对应,故具有与上述方法相同的有益效果。
附图说明
为了更清楚地说明本申请实施例,下面将对实施例中所需要使用的附图做简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为传统的硬件点测方案的结构示意图;
图2为本申请实施例提供的一种信号质量评估的方法的流程图;
图3为本申请实施例提供的一种测试方案的结构示意图;
图4为本申请实施例提供的信号质量评估的方法得到的一种眼图;
图5为本申请实施例提供的一种测试和优化信号的流程图;
图6为本申请实施例提供的信号质量评估的装置的结构图;
图7为本申请另一实施例提供的信号质量评估的装置的结构图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本申请保护范围。
本申请的核心是提供一种信号质量评估的方法、装置以及介质,保证服务器板内PCIE信号质量测试的准确性。
为了使本技术领域的人员更好地理解本申请方案,下面结合附图和具体实施方式对本申请作进一步的详细说明。
传统信号测试方法,对于信号传输速率较低,如PCIe Gen1 2.5Gbps,甚至PCIeGen2 5Gbps,还勉强可以测试波形和恢复眼图,随着速率提高如到了PCIe Gen3 8Gbps,如果还涉及到接收端信号需要Rx CTLE均衡才能恢复出信号和眼图,这种测试方法的局限性更为明显。首先示波器探头对测试点处的信号来说,探头本身阻抗在几十K欧姆量级,对信号产生一定的分流,因此对信号本身也产生影响,并且信号速率越高,这种影响就越大,导致测试不准。其次,在使用探头点测时还会因为测试手法或测试点没点好等人为因素,导致实测每次点测的结果都可能有几十mV的差距,结果一致性不好,导致测量不准。另外,示波器和探头需要有足够高的带宽(示波器和探头带宽越高,成本越高)才能满足点测要求。且示波器需要支持Rx CTLE均衡技术,才能点测和恢复信号眼图,并且示波器使用的连续时间线性均衡(Continuous Time Linear Equaliztion,CTLE)与芯片内部使用的CTLE参数也并不一致,即测试到的信号与实际信号还有差距,不保证完全准确。其中,CTLE属于接收端(Receiver,Rx)的均衡,而TXEQ属于发送端(Transfer,Tx)的均衡
为了解决上述问题,摆脱硬件测试的局限性,本申请提出一种在芯片内部测试PCIe信号眼图的方案,即通过内部算法实现,能够测试信号传输的最终端。本申请的方案通过在CPU与PCIe Device之间发送随机码型的测试信号,以模拟CPU与PCIe Device在实际运行情况下的数据传输,并控制CPU进入测试模式以及控制PCIe Device进入回环模式,回环模式下的PCIe Device将接收的测试信号返回至CPU。图2为本申请实施例提供的一种信号质量评估的方法的流程图;如图2所示,该方法包括如下步骤:
S10:发送测试信号至PCIe Device。
S11:接收PCIe Device返回的测试信号。
S12:根据发送的测试信号与返回的测试信号确定测试信号的眼高的临界值和测试信号的眼宽的临界值。
S13:根据测试信号的眼高的临界值和测试信号的眼宽的临界值确定测试信号的眼高和眼宽以得到测试信号的质量。
图3为本申请实施例提供的一种测试方案的结构示意图;如图3所示,CPU进入测试模式,发出随机码型的测试信号以模拟真实的运行场景,PCIe Device(即PCIe DeviceChip A芯片)进入回环模式,把接收到的码型信号回传给CPU,CPU会固定自身的TXEQ和CTLE,以测试当前TXEQ和CTLE下的信号眼图质量。可通过增大或减小发出数据的眼高(EyeVoltage)和时序(Timing,即眼宽),分别找到数据传输x轴(Timing)和y轴(Eye Voltage)上的临界值,进而测出高速数据信号的眼图和余量测试,从而评估信号的质量。
临界值的寻找方法如下,CPU发出的码型信号序列为已知的且确定的,在收到PCIeDevice回传的码型信号序列后,与CPU发出的已知的码型信号序列做比对,一般设置为初始的测试信号无错误出现,当错误出现的时候,则认为找到临界值,具体的,误码率(BitError Rate,BER)大于误码率阈值时认为有错误出现,可设定误码率阈值=10e-12。图4为本申请实施例提供的信号质量评估的方法得到的一种眼图;如图4所示,x轴为眼宽,y轴为眼高,临界值点即为当前Timing和Eye Voltage组合下的边界值,边界值外抖动坐标轴加粗部分为fail的部分。眼图的计算:眼高=上临界值点-下临界值点;眼宽=右临界值点-左临界值点。眼图通过标准的设定:按照信号完整性要求,在满足正常速率(无PCIe降速)的情况下,眼高越大,眼宽越大,信号质量就越好。根据大量(如50台主板)正常工作的PCIe Device的测试结果,得到所有设备眼图的平均眼高和平均眼宽,以此作为测试是否通过的标准,并用来判定一台待测主板是否满足标准。信号质量的调优方案如下,当发现信号眼图不满足上述标准的时候,在一定限度内可以通过动态调整CPU和PCIe Device两者的TXEQ和CTLE,以调整恢复出的眼图,并自动找出最适合的TXEQ和CTLE组合,获得最佳信号质量。
伪随机二进制序列(Pseudo-Random Binary Sequence,PRBS)是指只包含0和1的伪随机序列。如图3所示,通过固件(如基本输入输出系统BIOS)控制CPU进入测试模式,CPU会在当前的TXEQ和CTLE组合参数下,发出测试码型PRBS,并准备在PCIe Rx端接收信号,将接收的测试信号的码型与发出的测试信号的码型对比,寻找是否有误码出现。通过固件控制PCIe Device进入回环默认,在Device的PCIe Rx端接收到PRBS码型后,对码型不做处理的从Device PCIe Tx发回给CPU的Rx。CPU的Rx接收到信号后,进行误码计算,同时动态调整Eye Voltage(Y轴方向,眼高)和Timing(X轴方向,眼宽),找出眼高和眼宽的临界值点,进而计算出当前的眼高和眼宽。还可以通过预先设定的标准判定当前主板是否满足眼高和眼宽要求,在眼高和眼宽不够理想的情况下,可通过调整TXEQ和CTLE的方式自动调整信号质量,找出最好的眼高和眼宽,从而优化信号质量。
图5为本申请实施例提供的一种测试和优化信号的流程图;如图5所示,包括如下步骤:
S20:CPU发送PRBS码型的测试信号到PCIe Device。
S21:PCIe Device收到测试信号后回环发给CPU。
S22:CPU判断误码率是否满足要求;若是,则进入步骤S23,若否,则进入步骤S24。
S23:找到眼高和眼宽的临界值,计算眼高和眼宽。
S24:增大眼高和眼宽。
S25:判断眼高和眼宽是否满足标准;若是,则结束,若否,则进入步骤S26。
S26:调整TXEQ和CTLE优化测试信号质量。
在实际应用时,可先设置较小的眼高和眼宽,使初始时刻的误码率小于误码率阈值,然后逐渐增大眼高和眼宽,使误码率增大,当误码率大于阈值时(即误码率满足要求),则确定临界值并计算眼高和眼宽。
传统的点测方法无法点测到信号的最终点,同时由于探头阻抗对信号本身的影响,也会对点测的信号造成影响,同时点测时,由于接触点的人为因素,均会导致测试点测的结果不准确。本申请在芯片内部经过信号恢复之后的最终眼图测试信号质量,测试结果更为准确,同时用PRBS码型进行BER的计算,进而找出眼高和眼宽,从而精确判断信号质量是否满足信号完整性要求。同时,对部分不满足眼高和眼宽标准的情形,可以通过在一定范围内动态调整TXEQ和CTLE的方式,从而一定范围内优化信号质量,再通过之前眼图的测试方法,进而评估是否满足标准。
本申请实施例在主板内的CPU和PCIe Device之间互联的PCIe信号,通过回环的PRBS测试和BER的计算,进而计算出芯片内部的眼高和眼宽,实现眼图的精确计算。通过设定的步进增加CPU和Device之间的PCIe信号的眼高和眼宽的值,进而找出出现误码的眼高和眼宽的临界值点,进而找出当前的最大眼高和眼宽。还通过大量样本,找出合理的眼高和眼宽通过标准,进而判断当前测试的主板是否满足标准,对不满足的情况,在一定范围内通过TXEQ和CTLE参数优化眼高和眼宽,如果还不满足,则需要优化方案,从而实现测试和参数优化的完整过程。本技术方案原理上可以应用于所有国产平台的CPU互联总线信号,如MIPS、ARM、X86等。需要注意的是,本实施例所提供的方案只是本申请的部分示例,并不对本申请的其他方案造成限定。
本申请实施例所提供的一种信号质量评估的方法,针对板内芯片之间互联的PCIE信号进行质量测试。首先,将PCIe Device预先设置为回环模式,回环模式下的PCIe Device将接收的测试信号返回至CPU。开始测试时,CPU进入测试模式以发送测试信号至PCIeDevice;然后接收PCIe Device返回的测试信号,并根据发送的测试信号与返回的测试信号确定测试信号的眼高的临界值和测试信号的眼宽的临界值,最后根据测试信号的眼高的临界值和测试信号的眼宽的临界值确定测试信号的眼高和眼宽以得到测试信号的质量。CPU与PCIE Device之间信号质量的传统的示波器点测方法,无法点测到信号的最终点,测试不够准确,同时由于探头阻抗对信号本身的影响,也会对点测的信号造成影响,测试结果不准确,同时点测时,由于接触点的人为因素,测试点测的结果不准确。本申请实施例所提供的方法,针对上述缺点作出改进,在芯片内部对信号质量进行测试,经过测试信号得到最终的眼图,测试结果更为准确。
在上述实施例中提到,可根据发送的测试信号与返回的测试信号得到误码率,从而确定测试信号的眼高的临界值和测试信号的眼宽的临界值,具体的实现方案这里不作限定,本实施例提供其中一种方案,包括:将发送的测试信号与返回的测试信号进行对比;若初始的对比结果表征发送的测试信号与返回的测试信号之间的误码率不大于误码率阈值,则增大测试信号的眼高和眼宽并返回将发送的测试信号与返回的测试信号进行对比的步骤,直至对比结果表征发送的测试信号与返回的测试信号之间的误码率大于误码率阈值。若初始的对比结果表征发送的测试信号与返回的测试信号之间的误码率大于误码率阈值,则减小测试信号的眼高和眼宽并返回将发送的测试信号与返回的测试信号进行对比的步骤,直至对比结果表征发送的测试信号与返回的测试信号之间的误码率不大于误码率阈值。最后根据当前的测试信号确定测试信号的眼高和眼宽的临界值。本实施例所提供的方案无论初始的对比结果表征误码率是否大于误码率阈值,均可以找到临界值,而在应用中,还可通过其他方案找到临界值,例如,可先设置较小的眼高和眼宽,使初始时刻的误码率小于误码率阈值,然后逐渐增大眼高和眼宽,使误码率增大,当误码率大于阈值时(即误码率满足要求),则确定临界值并计算眼高和眼宽。
在实际应用时,在根据测试信号的眼高的临界值和测试信号的眼宽的临界值确定测试信号的眼高和眼宽以得到测试信号的质量之后,若测试信号的眼高和/或眼宽可能会不满足预设的测试标准,则需要对测试信号进行优化,具体的优化方案如下,若测试信号的眼高和/或眼宽不满足预设的测试标准,则通过调整CPU的TXEQ和CTLE以及PCIe Device的TXEQ和CTLE以优化测试信号。另外,获取测试标准的步骤包括:获取多个正常工作的PCIeDevice的眼高和眼宽;确定多个眼高和眼宽的平均眼高和平均眼宽;然后根据平均眼高和平均眼宽确定测试标准,测试标准的具体值不作限定。
在上述实施例中,对于信号质量评估的方法进行了详细描述,本申请还提供信号质量评估的装置对应的实施例。需要说明的是,本申请从两个角度对装置部分的实施例进行描述,一种是基于功能模块的角度,另一种是基于硬件的角度。
基于功能模块的角度,本实施例提供一种信号质量评估的装置,图6为本申请实施例提供的信号质量评估的装置的结构图,如图6所示,该装置包括:
发送模块10,用于发送测试信号至PCIe Device;其中,PCIe Device预先设置为回环模式,回环模式下的PCIe Device将接收的测试信号返回至CPU;
接收模块11,用于接收PCIe Device返回的测试信号;
第一确定模块12,用于根据发送的测试信号与返回的测试信号确定测试信号的眼高的临界值和测试信号的眼宽的临界值;
第二确定模块13,用于根据测试信号的眼高的临界值和测试信号的眼宽的临界值确定测试信号的眼高和眼宽以得到测试信号的质量。
由于装置部分的实施例与方法部分的实施例相互对应,因此装置部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
作为优选的实施方式,信号质量评估的装置还包括:优化模块,用于在根据测试信号的眼高的临界值和测试信号的眼宽的临界值确定测试信号的眼高和眼宽以得到测试信号的质量之后,若测试信号的眼高和/或眼宽不满足预设的测试标准,则优化测试信号。
本实施例提供的信号质量评估的装置,与上述方法对应,故具有与上述方法相同的有益效果。
基于硬件的角度,本实施例提供了另一种信号质量评估的装置,图7为本申请另一实施例提供的信号质量评估的装置的结构图,如图7所示,信号质量评估的装置包括:存储器20,用于存储计算机程序;
处理器21,用于执行计算机程序时实现如上述实施例中所提到的信号质量评估的方法的步骤。
其中,处理器21可以包括一个或多个处理核心,比如4核心处理器、8核心处理器等。处理器21可以采用数字信号处理器(Digital Signal Processor,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable LogicArray,PLA)中的至少一种硬件形式来实现。处理器21也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称CPU;协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器21可以集成有图像处理器(Graphics Processing Unit,GPU),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器21还可以包括人工智能(Artificial Intelligence,AI)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器20可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器20还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器20至少用于存储以下计算机程序201,其中,该计算机程序被处理器21加载并执行之后,能够实现前述任一实施例公开的信号质量评估的方法的相关步骤。另外,存储器20所存储的资源还可以包括操作系统202和数据203等,存储方式可以是短暂存储或者永久存储。其中,操作系统202可以包括Windows、Unix、Linux等。数据203可以包括但不限于信号质量评估的方法涉及到的数据等。
在一些实施例中,信号质量评估的装置还可包括有显示屏22、输入输出接口23、通信接口24、电源25以及通信总线26。
本领域技术人员可以理解,图中示出的结构并不构成对信号质量评估的装置的限定,可以包括比图示更多或更少的组件。
本申请实施例提供的信号质量评估的装置,包括存储器和处理器,处理器在执行存储器存储的程序时,能够实现如下方法:信号质量评估的方法。
本实施例提供的信号质量评估的装置,与上述方法对应,故具有与上述方法相同的有益效果。
最后,本申请还提供一种计算机可读存储介质对应的实施例。计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述方法实施例中记载的步骤。
可以理解的是,如果上述实施例中的方法以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,执行本申请各个实施例描述的方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本实施例提供的计算机可读存储介质,与上述方法对应,故具有与上述方法相同的有益效果。
以上对本申请所提供的一种信号质量评估的方法、装置以及介质进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括上述要素的过程、方法、物品或者设备中还存在另外的相同要素。
Claims (10)
1.一种信号质量评估的方法,其特征在于,包括:
发送测试信号至PCIe Device;其中,所述PCIe Device预先设置为回环模式,所述回环模式下的所述PCIe Device将接收的所述测试信号返回至CPU;
接收所述PCIe Device返回的所述测试信号;
根据发送的所述测试信号与返回的所述测试信号确定所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值;
根据所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值确定所述测试信号的眼高和眼宽以得到所述测试信号的质量。
2.根据权利要求1所述的信号质量评估的方法,其特征在于,所述根据发送的所述测试信号与返回的所述测试信号确定所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值包括:
将发送的所述测试信号与返回的所述测试信号进行对比;
若初始的对比结果表征发送的所述测试信号与返回的所述测试信号之间的误码率不大于误码率阈值,则增大所述测试信号的眼高和眼宽并返回所述将发送的所述测试信号与返回的所述测试信号进行对比的步骤,直至所述对比结果表征发送的所述测试信号与返回的所述测试信号之间的误码率大于所述误码率阈值;
若初始的对比结果表征发送的所述测试信号与返回的所述测试信号之间的误码率大于所述误码率阈值,则减小所述测试信号的眼高和眼宽并返回所述将发送的所述测试信号与返回的所述测试信号进行对比的步骤,直至所述对比结果表征发送的所述测试信号与返回的所述测试信号之间的误码率不大于所述误码率阈值;
根据当前的所述测试信号确定所述测试信号的眼高和眼宽的临界值。
3.根据权利要求1所述的信号质量评估的方法,其特征在于,所述发送测试信号至PCIeDevice包括:
发送随机码型的所述测试信号至所述PCIe Device。
4.根据权利要求1所述的信号质量评估的方法,其特征在于,所述根据所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值确定所述测试信号的眼高和眼宽以得到所述测试信号的质量之后,还包括:
若所述测试信号的眼高和/或眼宽不满足预设的测试标准,则优化所述测试信号。
5.根据权利要求4所述的信号质量评估的方法,其特征在于,所述若所述测试信号的眼高和/或眼宽不满足预设的测试标准,则优化所述测试信号包括:
若所述测试信号的眼高和/或眼宽不满足预设的所述测试标准,则通过调整所述CPU的TXEQ和CTLE以及所述PCIe Device的TXEQ和CTLE以优化所述测试信号。
6.根据权利要求5所述的信号质量评估的方法,其特征在于,获取所述测试标准包括:
获取多个正常工作的所述PCIe Device的眼高和眼宽;
确定多个眼高和眼宽的平均眼高和平均眼宽;
根据所述平均眼高和所述平均眼宽确定所述测试标准。
7.根据权利要求1所述的信号质量评估的方法,其特征在于,所述回环模式下的所述PCIe Device将不作处理的所述测试信号返回至所述CPU。
8.一种信号质量评估的装置,其特征在于,包括:
发送模块,用于发送测试信号至PCIe Device;其中,所述PCIe Device预先设置为回环模式,所述回环模式下的所述PCIe Device将接收的所述测试信号返回至CPU;
接收模块,用于接收所述PCIe Device返回的所述测试信号;
第一确定模块,用于根据发送的所述测试信号与返回的所述测试信号确定所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值;
第二确定模块,用于根据所述测试信号的眼高的临界值和所述测试信号的眼宽的临界值确定所述测试信号的眼高和眼宽以得到所述测试信号的质量。
9.一种信号质量评估的装置,其特征在于,包括存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至7任一项所述的信号质量评估的方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的信号质量评估的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211201650.3A CN115562916A (zh) | 2022-09-29 | 2022-09-29 | 一种信号质量评估的方法、装置以及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211201650.3A CN115562916A (zh) | 2022-09-29 | 2022-09-29 | 一种信号质量评估的方法、装置以及介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115562916A true CN115562916A (zh) | 2023-01-03 |
Family
ID=84742247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211201650.3A Pending CN115562916A (zh) | 2022-09-29 | 2022-09-29 | 一种信号质量评估的方法、装置以及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115562916A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116148625A (zh) * | 2023-04-20 | 2023-05-23 | 长鑫存储技术有限公司 | 一种半导体产品的测试方法 |
-
2022
- 2022-09-29 CN CN202211201650.3A patent/CN115562916A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116148625A (zh) * | 2023-04-20 | 2023-05-23 | 长鑫存储技术有限公司 | 一种半导体产品的测试方法 |
CN116148625B (zh) * | 2023-04-20 | 2023-09-19 | 长鑫存储技术有限公司 | 一种半导体产品的测试方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111538539B (zh) | 存储系统启动方法、装置及计算机可读存储介质 | |
KR20210119422A (ko) | 고속 입력/출력 마진 테스팅을 위한 시스템, 방법 및 디바이스 | |
EP1879110A1 (en) | Information transmitting apparatus and information transmitting method | |
JP2023550645A (ja) | 高速入力/出力マージン試験のためのシステム、方法及び装置 | |
CN115562916A (zh) | 一种信号质量评估的方法、装置以及介质 | |
CN113014339B (zh) | PCIe外插卡接收通道的质量测试方法、装置及设备 | |
CN105515893A (zh) | 一种确定采样点位置的方法 | |
CN114325534A (zh) | 信号测试方法、装置、设备及可读存储介质 | |
CN107807867B (zh) | 测试通信链路稳定性的方法及装置 | |
US20230116669A1 (en) | Error detection device and error detection method | |
US20240219454A1 (en) | Detection method and apparatus for link, electronic device and computer-readable medium | |
CN115563773A (zh) | 接口信号的调整方法、装置、设备及存储介质 | |
CN113868064A (zh) | 自动测量pcie眼图的方法、装置、计算机设备及存储介质 | |
CN115801118A (zh) | 一种接口补偿参数设定方法和通信单板 | |
US7339985B2 (en) | Zero crossing method of symbol rate and timing estimation | |
CN115967658A (zh) | 一种ccix信号测试方法、装置及其介质 | |
CN116760753A (zh) | 一种信号测试电路及信号测试方法、装置、介质 | |
US20230176113A1 (en) | Chip testing method and apparatus | |
CN116319320A (zh) | 一种网络性能优化方法、系统、电子设备及介质 | |
CN115525495A (zh) | 一种高速串行总线的余量测试方法、装置、设备及介质 | |
CN113495225B (zh) | 一种电源稳定性测试方法、系统及设备 | |
CN115934438A (zh) | 通用串行总线集线器测试系统、方法及相关装置 | |
CN113722265A (zh) | 一种用于多cpu系统中互联通道的调试优化方法及装置 | |
CN110489292B (zh) | 时序测量的方法及装置 | |
CN113268390A (zh) | 一种mSATA接口的测试治具、系统以及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |