CN115440162B - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN115440162B
CN115440162B CN202211398502.5A CN202211398502A CN115440162B CN 115440162 B CN115440162 B CN 115440162B CN 202211398502 A CN202211398502 A CN 202211398502A CN 115440162 B CN115440162 B CN 115440162B
Authority
CN
China
Prior art keywords
transistor
pixel
sub
pixel circuit
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211398502.5A
Other languages
English (en)
Other versions
CN115440162A (zh
Inventor
徐辽
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202211398502.5A priority Critical patent/CN115440162B/zh
Publication of CN115440162A publication Critical patent/CN115440162A/zh
Application granted granted Critical
Publication of CN115440162B publication Critical patent/CN115440162B/zh
Priority to US18/355,643 priority patent/US11967282B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Abstract

本申请公开了一种显示面板及显示装置,涉及显示技术领域。所述的显示面板包括第一子像素、第一像素电路、第二子像素和第二像素电路。其中,第一子像素和第二子像素的颜色相同。显示面板用于显示相同一帧图像时,第一像素电路驱动第一子像素发光,或,第二像素电路驱动第二子像素发光。这种情况下,显示面板连续显示多帧图像时,第一子像素和第二子像素可以交替发光。如此,可以延长显示面板的寿命,提升产品的表现力和竞争力。

Description

显示面板及显示装置
技术领域
本申请涉及显示技术领域,特别涉及一种显示面板及显示装置。
背景技术
随着显示技术的不断发展,有机发光二极管(organic light emitting diode,OLED)显示面板越来越多地被应用于高性能显示中。OLED显示面板具有不需背光源、色域广、对比度高、视角广、可挠性强等优良特性,具有广阔的发展前景。
相关技术中,OLED显示面板通常包括多个子像素和多个用于驱动子像素发光的像素电路。OLED显示面板显示一帧图像时,多个像素电路工作,驱动多个子像素发光,从而显示图像。然而,由于OLED材料在长期工作时老化问题比较严重,导致OLED显示面板的寿命较短。
发明内容
本申请提供了一种显示面板及显示装置,可以解决相关技术中OLED显示面板寿命较短的问题。所述技术方案如下:
第一方面,提供了一种显示面板,包括第一子像素和第一像素电路,所述第一像素电路与所述第一子像素连接,以驱动所述第一子像素发光;
所述显示面板还包括第二子像素和第二像素电路,所述第二子像素的发光颜色与所述第一子像素的发光颜色相同,所述第二像素电路与所述第二子像素连接,以驱动所述第二子像素发光;
所述显示面板用于显示相同一帧图像时,所述第一像素电路驱动所述第一子像素发光,或,所述第二像素电路驱动所述第二子像素发光。
在本申请中,显示面板包括第一子像素、第一像素电路、第二子像素和第二像素电路。其中,第一子像素和第二子像素的颜色相同。显示面板用于显示相同一帧图像时,第一像素电路驱动第一子像素发光,或,第二像素电路驱动第二子像素发光。这种情况下,显示面板连续显示多帧图像时,第一子像素和第二子像素可以交替发光。如此,当显示面板包括多个第一子像素和多个第二子像素时,可以延长显示面板的寿命,提升产品的表现力和竞争力。
在一些实施例中,所述显示面板用于显示第N帧图像时,所述第一像素电路驱动所述第一子像素发光,所述第二像素电路不工作,使所述第二子像素不发光;所述显示面板用于显示第N+1帧图像时,所述第二像素电路驱动所述第二子像素发光,所述第一像素电路不工作,使所述第一子像素不发光,所述N为奇数。
在一些实施例中,所述第二子像素和所述第一子像素沿所述显示面板的厚度方向排布。
在一些实施例中,所述第一像素电路包括驱动晶体管、电容和多个开关晶体管,所述第一像素电路中的多个开关晶体管均为P型晶体管;
所述第二像素电路包括驱动晶体管、电容和多个开关晶体管,所述第二像素电路中的开关晶体管的个数与所述第一像素电路中的开关晶体管的个数相同,且所述第二像素电路中的多个开关晶体管与所述第一像素电路中的多个开关晶体管一一对应;所述第二像素电路中的驱动晶体管、电容和多个开关晶体管之间的连接方式与所述第一像素电路中的驱动晶体管、电容和多个开关晶体管之间的连接方式相同,所述第二像素电路中的多个开关晶体管均为N型晶体管。
在一些实施例中,所述第二像素电路中的一个开关晶体管与对应的所述第一像素电路中的开关晶体管共用一个控制极。
在一些实施例中,所述显示面板包括衬底和位于衬底上的第一金属层、第二金属层和第三金属层,所述第二金属层位于所述第一金属层和所述第三金属层之间,且所述第二金属层与所述第一金属层之间绝缘,所述第二金属层与所述第三金属层之间绝缘;
所述第二像素电路中的开关晶体管和驱动晶体管的第一极和第二极均位于所述第一金属层;所述控制极均位于所述第二金属层;所述第一像素电路中的开关晶体管和驱动晶体管的第一极和第二极均位于所述第三金属层。
在一些实施例中,所述第二像素电路中的任意一个开关晶体管的第一极在所述衬底上的正投影均与对应的所述第一像素电路中的开关晶体管的第一极在所述衬底上的正投影重叠;
所述第二像素电路中的任意一个开关晶体管的第二极在所述衬底上的正投影均与对应的所述第一像素电路中的开关晶体管的第二极在所述衬底上的正投影重叠。
在一些实施例中,所述第一像素电路中的多个开关晶体管包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和第六晶体管;
所述第一晶体管的第一极用于输入第一电压信号,所述第二晶体管的第一极用于输入数据信号,所述第一晶体管的第二极、所述第二晶体管的第二极和驱动晶体管的第一极连接于第一节点;
驱动晶体管的第二极与所述第三晶体管的第一极、所述第四晶体管的第一极连接于第二节点;
电容的第一极板与所述第一晶体管的第一极连接,电容的第二极板与所述第三晶体管的第二极、驱动晶体管的控制极以及所述第五晶体管的第二极连接于第三节点;所述第五晶体管的第一极用于输入第二电压信号;
所述第四晶体管的第二极、所述第六晶体管的第二极和所述第一子像素的阳极连接于第四节点,第六晶体管的第一极用于输入第二电压信号,第一子像素的阴极用于输入第三电压信号;
所述第一像素电路驱动所述第一子像素发光时,在第一时段内,所述第五晶体管和所述第六晶体管导通;在第二时段内,所述第二晶体管和所述第三晶体管导通;在第三时段内,所述第一晶体管和所述第四晶体管导通。
第二方面,还提供了一种显示装置,包括栅极驱动器、源极驱动器和如第一方面中任意一项所述的显示面板;
所述第一像素电路与所述栅极驱动器及所述源极驱动器连接,以驱动所述第一子像素发光;所述第二像素电路与所述栅极驱动器及所述源极驱动器连接,以驱动所述第二子像素发光。
在一些实施例中,所述第一像素电路包括驱动晶体管、电容和多个开关晶体管,所述第一像素电路中的多个开关晶体管均为P型晶体管;
所述第二像素电路包括驱动晶体管、电容和多个开关晶体管,所述第二像素电路中的多个开关晶体管均为N型晶体管;
所述第二像素电路和所述栅极驱动器之间的连接方式与所述第一像素电路和所述栅极驱动器之间的连接方式相同,所述第二像素电路和所述源极驱动器之间的连接方式与所述第一像素电路和所述源极驱动器之间的连接方式相同。
可以理解的是,上述第二方面的有益效果可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例一提供的一种显示面板的结构示意图;
图2是本申请实施例二提供的一种第一部分的子像素的排布示意图;
图3是本申请实施例二提供的一种第二部分的子像素的排布示意图;
图4是本申请实施例二提供的第一种显示面板沿厚度方向的剖面示意图;
图5是本申请实施例二提供的第二种显示面板沿厚度方向的剖面示意图;
图6是本申请实施例二提供的一种子像素的排布示意图;
图7是本申请实施例二提供的第三种显示面板沿厚度方向的剖面示意图;
图8是本申请实施例三提供的一种显示面板的电路结构图;
图9是本申请实施例三提供的一种第一像素电路的驱动时序图;
图10是本申请实施例三提供的一种第二像素电路的驱动时序图;
图11是本申请实施例三提供的第一种显示面板的剖面结构示意图;
图12是本申请实施例三提供的第二种显示面板的剖面结构示意图;
图13是本申请实施例三提供的第三种显示面板的剖面结构示意图;
图14是本申请实施例四提供的一种显示装置的结构示意图。
其中,各附图标号所代表的含义分别为:
10、显示面板;
101、衬底;
102、第一金属层;
1022、(第二像素电路中晶体管的)第一极;
1024、(第二像素电路中晶体管的)第二极;
103、第二金属层;
1032、控制极;
104、第三金属层;
1042、(第一像素电路中晶体管的)第一极;
1044、(第一像素电路中晶体管的)第二极;
105、第四金属层;
106、第五金属层;
1072、第一有源层;
1074、第二有源层;
1082、第一阳极;
1084、第二阳极;
109、绝缘层;
110、第一像素电路;
120、第二像素电路;
20、显示装置;
210、源极驱动器;
220、栅极驱动器。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
应当理解的是,本申请提及的“多个”是指两个或两个以上。在本申请的描述中,除非另有说明,“/”表示或的意思,比如,A/B可以表示A或B;本文中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,比如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,为了便于清楚描述本申请的技术方案,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。
下面对本申请实施例提供的显示面板进行详细的解释说明。在本申请各实施例中,任意电子器件之间的连接均指电连接。这里的电连接是指通过导线连接,以使两个电子器件之间可以进行电信号的传输。
实施例一:
图1是本申请实施例一提供的一种显示面板10的结构示意图。如图1所示,显示面板10包括第一子像素OLED1、第一像素电路110、第二子像素OLED2和第二像素电路120。第一子像素OLED1和第二子像素OLED2可以是电流型自发光器件。例如,第一子像素OLED1和第二子像素OLED2可以是使用有机电致发光(electroluminescence,EL)材料制成的OLED发光器件,也可以是微发光二极管(micro light emitting diode,MicroLED)器件或次毫米发光二极管(mini light emitting fiode,MiniLED)器件。在一些具体的实施例中,第一子像素OLED1和第二子像素OLED2均为OLED发光器件。
第一像素电路110与第一子像素OLED1连接。第一像素电路110工作时,可以向第一子像素OLED1输出驱动电流,从而驱动第一子像素OLED1发光。一般的,根据子像素的发光颜色进行分类,可以将显示面板10中的子像素分为红色(red,R)子像素、绿色(green,G)子像素和蓝色(blue,B)子像素。在此,第一子像素OLED1可以是R子像素、G子像素和B子像素中的任意一种。第二像素电路120与第二子像素OLED2连接。第二像素电路120工作时,可以向第二子像素OLED2输出驱动电流,从而驱动第二子像素OLED2发光。在此,第二子像素OLED2的发光颜色与第一子像素OLED1的发光颜色相同。也就是说,第一子像素OLED1为R子像素时,第二子像素OLED2也是R子像素;第一子像素OLED1为G子像素时,第二子像素OLED2也是G子像素;第一子像素OLED1为B子像素时,第二子像素OLED2也是B子像素。
在本申请实施例中,显示面板10用于显示相同一帧图像时,第一像素电路110驱动第一子像素OLED1发光,或,第二像素电路120驱动第二子像素OLED2发光。也就是说,从视觉效果上来看,第二子像素OLED2发光时的发光效果与第一子像素OLED1发光时的发光效果相同。这里的发光效果是指子像素发光时对整帧图像的影响,这要求第一子像素OLED1和第二子像素OLED2的颜色相同,位置相近,且第二子像素OLED2发光时能够具有与第一子像素OLED1发光时相同的发光亮度(即灰阶)。换句话说,在本申请实施例中,显示面板10工作时,在除第一子像素OLED1和第二子像素OLED2外的其他子像素的发光亮度保持不变的情况下,若显示面板10从“第一子像素OLED1发光、第二子像素OLED2不发光”的状态切换至“第一子像素OLED1不发光、第二子像素OLED2发光”的状态,则显示面板10所显示的图像保持不变。因此,显示面板10连续显示多帧图像时,第一子像素OLED1和第二子像素OLED2可以交替发光。如此,当显示面板具有多个第一子像素OLED1和多个第二子像素OLED2时,即可延长显示面板10的寿命,提升产品的表现力和竞争力。
实施例二:
下面从三种可能的实施例,对显示面板10“显示相同一帧图像时,第一像素电路110驱动第一子像素OLED1发光,或,第二像素电路120驱动第二子像素OLED2发光”的技术方案进行详细地解释说明。
在本申请实施例提供的显示面板10中,若显示面板10显示一帧图像需要M(M为正整数,例如,M等于1080×1920×3)个子像素,则本申请实施例提供的显示面板10可以包括2M个子像素。将2M个子像素均分为第一部分和第二部分。第一部分中的M个子像素和第二部分中的M个子像素一一对应,且相对应的两个子像素发光时的发光效果完全相同。也就是说,第一部分中的任意一个子像素均可以为第一子像素OLED1。第二部分的M个子像素中,与第一子像素OLED1对应的子像素即为第二子像素OLED2。如此,显示面板10工作时,第一部分和第二部分中相对应的两个子像素可以交替工作,从而延长显示面板10的寿命。
在第一种可能的实施例中,为使第一部分和第二部分中相对应的两个子像素发光时的发光效果完全相同,可以将2M个子像素沿显示面板10的厚度方向分为上下两层,且第一部分和第二部分中相对应的两个子像素沿显示面板10的厚度方向排布。
具体来说,图2是本申请实施例二提供的一种第一部分的子像素的排布示意图,图3是本申请实施例二提供的一种第二部分的子像素的排布示意图,图4是本申请实施例二提供的一种显示面板10沿厚度方向的剖面示意图。如图2至图4所示,为便于视图,第一部分的子像素采用实线表示,第二部分的子像素采用虚线表示。为便于描述,在本申请实施例中定义出第一方向X、第二方向Y和第三方向Z。第一方向X、第二方向Y和第三方向Z两两垂直。其中,第一方向X和第二方向Y均为显示面板10的延伸方向。也就是说,显示面板10显示一帧图像时,这一帧图像沿第一方向X和第二方向Y延伸。第三方向Z则为显示面板10的厚度方向。如图2和图4所示,第一部分的子像素可以沿第一方向X和第二方向Y分布,且第一部分的子像素均位于同一垂直于第三方向Z的平面上。如图3和图4所示,第二部分的子像素也沿第一方向X和第二方向Y分布,且第二部分的子像素均位于同一垂直于第三方向Z的平面上。如图4所示,沿第三方向Z,第一部分的子像素和第二部分的子像素位于不同平面。
在这一实施例中,第一部分和第二部分中相对应的两个子像素沿显示面板10的厚度方向排布。以第一部分中的第一子像素OLED1和第二部分中的第二子像素OLED2为例,第一子像素OLED1和第二子像素OLED2相对应。第二子像素OLED2和第一子像素OLED1沿第三方向Z排布。也就是说,从第二子像素OLED2指向第一子像素OLED1的方向垂直于显示面板10的延伸方向。
在第二种可能的实施例中,为使第一部分和第二部分中相对应的两个子像素发光时的发光效果完全相同,可以将2M个子像素沿显示面板10的厚度方向分为上下两层,且第一部分和第二部分中相对应的两个子像素的排布方向与第三方向Z相交。
具体来说,图5是本申请实施例二提供的另一种显示面板10沿厚度方向的剖面示意图。为便于视图,第一部分的子像素采用实线表示,第二部分的子像素采用虚线表示。如图5所示,在这一实施例中,第一部分的子像素沿第一方向X和第二方向Y分布,且第一部分的子像素均位于同一垂直于第三方向Z的平面上。第二部分的子像素沿第一方向X和第二方向Y分布,且第二部分的子像素均位于同一垂直于第三方向Z的平面上。沿第三方向Z,第一部分的子像素和第二部分的子像素位于不同平面。在这一实施例中,以第一部分中的第一子像素OLED1和第二部分中的第二子像素OLED2为例,第一子像素OLED1和第二子像素OLED2相对应。如图5所示,第一子像素OLED1和第二子像素OLED2倾斜排布。此时,从第二子像素OLED2指向第一子像素OLED1的方向与第三方向Z相交且不垂直。
在这一可能的实施例中,沿第三方向Z位于上层的第一部分的子像素可以遮挡位于下层的第二部分的子像素,沿第三方向Z位于上层的第一部分的子像素也可以不遮挡位于下层的第二部分的子像素。一般的,显示面板10中的子像素(如第一部分的子像素)可以做成透明的,因此不会影响第二部分的子像素的正常发光。
在第三种可能的实施例中,第一部分的子像素和第二部分的子像素位于同一平面上,第一部分的子像素和第二部分的子像素交错分布,且第一部分和第二部分中相对应的两个子像素相邻分布。
具体来说,图6是本申请实施例二提供的一种子像素的排布示意图,图7是本申请实施例二提供的又一种显示面板10沿厚度方向的剖面示意图。在图6和图7所示的实施例中,所示出的子像素包括第一部分的子像素和第二部分的子像素。为便于视图,第一部分的子像素采用实线表示,第二部分的子像素采用虚线表示。如图6和图7所示,第一部分的子像素可以沿第一方向X和第二方向Y分布。第二部分的子像素也沿第一方向X和第二方向Y分布,且沿第三方向Z,第一部分和第二部分的子像素均位于同一平面上。
在这一实施例中,任意相邻两个第一部分的子像素之间均夹设有一个第二部分的子像素,且这两个第一部分的子像素中的一个与被夹设的第二部分的子像素是相对应的两个子像素。同样的,任意相邻两个第二部分的子像素之间均夹设有一个第一部分的子像素,且这两个第二部分的子像素中的一个与被夹设的第一部分的子像素是相对应的两个子像素。如此,可以达到相对应的两个子像素位置相近的目的。以第一部分中的第一子像素OLED1和第二部分中的第二子像素OLED2为例,第一子像素OLED1和第二子像素OLED2相对应。第一子像素OLED1和第二子像素OLED2沿第一方向X排布,且第一子像素OLED1和第二子像素OLED2之间不具有其他子像素。在其他一些为示出的实施例中,第一子像素OLED1和第二子像素OLED2也可以沿第二方向Y排布,不再赘述。
本申请实施例提供的显示面板10工作时,第一部分的子像素(包括第一子像素OLED1)和第二部分的子像素(包括第二子像素OLED2)可以交替发光。这里的交替发光是指:显示面板10用于显示一些帧图像时,第一部分的子像素发光;显示面板10用于显示另一些帧图像时,第二部分的子像素发光。
例如,显示面板10用于显示第N帧图像时,第一部分的子像素发光;显示面板10用于显示第N+1帧图像时,第二部分的子像素发光。N为奇数。以第一子像素OLED1和第二子像素OLED2为例,即为显示面板10用于显示第N帧图像时,第一像素电路110驱动第一子像素OLED1发光,第二像素电路120不工作,以使第二子像素OLED2不发光。显示面板10用于显示第N+1帧图像时,第二像素电路120驱动第二子像素OLED2发光,第一像素电路110不工作,以使第一子像素OLED1不发光。
又例如,显示面板10用于显示第1帧至第I帧图像时,第一部分的子像素发光;显示面板10用于显示第I+1帧至第2I帧图像时,第二部分的子像素发光;显示面板10用于显示第2I+1帧至第3I帧图像时,第一部分的子像素发光;显示面板10用于显示第3I+1帧至第4I帧图像时,第二部分的子像素发光……I为大于1的整数,不再赘述。
可以理解的是,在上述两个例子中,显示面板10工作时,第一部分的子像素的发光帧数与第二部分的子像素的发光帧数相同。在其他一些实施例中,第一部分的子像素的发光帧数与第二部分的子像素的发光帧数也可以不相同。例如,显示面板10用于显示第1帧至第5帧图像时,第一部分的子像素发光;显示面板10用于显示第6帧至第8帧图像时,第二部分的子像素发光;显示面板10用于显示第9帧至第13帧图像时,第一部分的子像素发光;显示面板10用于显示第14帧至第16帧图像时,第二部分的子像素发光……不再赘述。另外,在上述两个例子中,显示面板10工作显示一帧图像时,为第一部分的M个子像素发光或第二部分的M个子像素发光。在其他一些实施例中,显示面板10显示一帧图像时,也可以是第一部分的M个子像素中的P(P为正整数,且P小于M)个子像素以及第二部分的M个子像素中的M-P个子像素发光。需要注意的是,在这一实施例中,显示面板10显示一帧图像时,任意两个发光的子像素均不对应。也就是说,显示面板10显示一帧图像时,第一部分和第二部分中相对应的两个子像素中仅一个子像素发光。
实施例三:
下面以第一子像素OLED1和第二子像素OLED2为例,对显示面板10中的电路结构(包括第一像素电路110的电路结构和第二像素电路120的电路结构)进行详细地解释说明。
图8是本申请实施例三提供的一种显示面板10的电路结构图。如图8所示,第一像素电路110包括一个驱动晶体管M0a、一个电容C1和多个开关晶体管。第二像素电路120包括一个驱动晶体管M0b、一个电容C2和多个开关晶体管。这里的晶体管(包括开关晶体管和驱动晶体管)均可以是金属氧化层半导体场效晶体管(metal oxide semiconductor fieldeffect transistor,MOSFET)。第一像素电路110中的多个开关晶体管均为P型晶体管,第二像素电路120中的多个开关晶体管均为N型晶体管。在第一像素电路110中的多个开关晶体管均为P型晶体管时,第一像素电路110中的驱动晶体管M0a也可以是P型晶体管。在第二像素电路120中的多个开关晶体管均为N型晶体管时,第二像素电路120中的驱动晶体管M0b也可以是N型晶体管。
在本申请实施例中,第一像素电路110和第二像素电路120的电路结构(电路结构包括该像素电路中所含晶体管、电容的个数及连接方式)完全相同。也就是说,第二像素电路120中的开关晶体管的个数与第一像素电路110中的开关晶体管的个数相同,且第二像素电路120中的多个开关晶体管与第一像素电路110中的多个开关晶体管一一对应。对应的两个开关晶体管在各自像素电路中与其他电子器件(包括驱动晶体管、开关晶体管和电容)的连接方式相同。
下面结合图8,对第一像素电路110和第二像素电路120的电路结构进行详细地解释说明。在下述描述中,第一像素电路110和第二像素电路120中相对应的两个电子器件或电路节点采用了相同的编号,并对这两个相对应的两个电子器件的附图标号加以区分。例如,在第一像素电路110中包括第一晶体管M1a;在第二像素电路120中,包括与(第一像素电路110中的)第一晶体管M1a对应的第一晶体管M1b。同样的,在第一像素电路110中包括驱动晶体管M0a;在第二像素电路120中则对应的包括驱动晶体管M0b。在第一像素电路110中包括第一节点a1,在第二像素电路120中则对应的包括第一节点a2。
具体来说,如图8所示,第一像素电路110包括驱动晶体管M0a、电容C1和多个开关晶体管。多个开关晶体管具体可以包括第一晶体管M1a、第二晶体管M2a、第三晶体管M3a、第四晶体管M4a、第五晶体管M5a和第六晶体管M6a。晶体管(包括开关晶体管和驱动晶体管M0a)包括第一极和第二极。晶体管的第一极指晶体管的输入极(即P型晶体管的源极和N型晶体管的漏极),晶体管的第二极指晶体管的输出极(即P型晶体管的漏极和N型晶体管的源极)。
第一晶体管M1a的第一极用于输入第一电压信号PVDD,第二晶体管M2a的第一极用于输入数据信号Vdata,第一晶体管M1a的第二极、第二晶体管M2a的第二极和驱动晶体管M0a的第一极连接于第一节点a1。驱动晶体管M0a的第二极与第三晶体管M3a的第一极、第四晶体管M4a的第一极连接于第二节点b1。电容C1的第一极板与第一晶体管M1a的第一极连接,电容C1的第二极板与第三晶体管M3a的第二极、驱动晶体管M0a的控制极以及第五晶体管M5a的第二极连接于第三节点c1。第五晶体管M5a的第一极用于输入第二电压信号Vref。第四晶体管M4a的第二极、第六晶体管M6a的第二极和第一子像素OLED1的阳极连接于第四节点d1,第六晶体管M6a的第一极用于输入第二电压信号Vref,第一子像素OLED1的阴极用于输入第三电压信号PVEE。其中,第一电压信号PVDD可以是4.6V(伏特),数据信号Vdata可以是0至6V(取决于第一子像素OLED1的目标亮度),第二电压信号Vref可以是-3V,第三电压信号PVEE可以是-3.9V。
第二像素电路120包括驱动晶体管M0b、电容C2和多个开关晶体管。多个开关晶体管具体可以包括第一晶体管M1b、第二晶体管M2b、第三晶体管M3b、第四晶体管M4b、第五晶体管M5b和第六晶体管M6b。第一晶体管M1b的第一极用于输入第一电压信号PVDD,第二晶体管M2b的第一极用于输入数据信号Vdata,第一晶体管M1b的第二极、第二晶体管M2b的第二极和驱动晶体管M0b的第一极连接于第一节点a2。驱动晶体管M0b的第二极与第三晶体管M3b的第一极、第四晶体管M4b的第一极连接于第二节点b2。电容C2的第一极板与第一晶体管M1b的第一极连接,电容C2的第二极板与第三晶体管M3b的第二极、驱动晶体管M0b的控制极以及第五晶体管M5b的第二极连接于第三节点c2。第五晶体管M5b的第一极用于输入第二电压信号Vref。第四晶体管M4b的第二极、第六晶体管M6b的第二极和第一子像素OLED1的阳极连接于第四节点d2,第六晶体管M6b的第一极用于输入第二电压信号Vref,第一子像素OLED1的阴极用于输入第三电压信号PVEE。
根据上述描述及图8可知,在本申请实施例中,第一像素电路110和第二像素电路120中对应的两个开关晶体管所输入的电信号也相同。基于此,第一像素电路110中的多个开关晶体管均采用P型晶体管,第二像素电路120中的多个开关晶体管均采用N型晶体管,即可避免第一像素电路110和第二像素电路120同时工作,从而防止相对应的第一子像素OLED1和第二子像素OLED2同时发光。
图9是本申请实施例三提供的一种第一像素电路110的驱动时序图。P型晶体管的控制极输入低电平信号(-7V)时导通,输入高电平信号(8V)时关断。结合图8及图9可知,第一像素电路110工作时,工作过程如下:
在第一时段T1,第二扫描信号SCAN2和发射信号EMIT均为高电平信号。此时,在第二扫描信号SCAN2的作用下,第二晶体管M2a和第三晶体管M3a关断;在发射信号EMIT的作用下,第一晶体管M1a和第四晶体管M4a关断。第一扫描信号SCAN1为低电平信号,在第一扫描信号SCAN1的作用下,第五晶体管M5a和第六晶体管M6a导通。此时,第二电压信号Vref通过第五晶体管M5a写入第三节点c1,对第三节点c1进行初始化,从而将第三节点c1残留的电压清空。第二电压信号Vref写入第三节点c1时,在第三节点c1的作用下,会使驱动晶体管M0a处于半开启状态并保持。同时,第二电压信号Vref通过第六晶体管M6a写入第四节点d1,对第四节点d1进行初始化,从而将第四节点d1残留的电压清空。
在第二时段T2,第一扫描信号SCAN1和发射信号EMIT均为高电平信号。此时,在第一扫描信号SCAN1的作用下,第五晶体管M5a和第六晶体管M6a关断;在发射信号EMIT的作用下,第一晶体管M1a和第四晶体管M4a关断。第二扫描信号SCAN2为低电平信号,在第二扫描信号SCAN2的作用下,第二晶体管M2a和第三晶体管M3a导通。另外,在第三节点c1的作用下,驱动晶体管M0a处于半开启状态。此时,呈高电平信号的数据信号Vdata依次经过第二晶体管M2a、第一节点a1、驱动晶体管M0a、第二节点b1和第三晶体管M3a写入第三节点c1。在此过程中,由于第二晶体管M2a和第三晶体管M3a是在第二扫描信号SCAN2的作用下导通的,因此第二晶体管M2a的第一极和第二极之间没有电压差,第三晶体管M3a的第一极和第二极之间也没有电压差。因此,当第二时段T2结束时,第一节点a1的电压等于数据信号Vdata的电压;第二节点b1的电压等于第三节点c1的电压,且等于数据信号Vdata的电压减去驱动晶体管M0a的阈值电压的绝对值的差。即:
Figure 139797DEST_PATH_IMAGE001
其中,
Figure 463462DEST_PATH_IMAGE002
为第三节点c1的电压,
Figure 977620DEST_PATH_IMAGE003
为数据信号Vdata的电压,
Figure 169567DEST_PATH_IMAGE004
为驱动晶体 管M0a的阈值电压。
在第三时段T3,第一扫描信号SCAN1和第二扫描信号SCAN2均为高电平信号。此时,在第一扫描信号SCAN1的作用下,第五晶体管M5a和第六晶体管M6a关断;在第二扫描信号SCAN2的作用下,第二晶体管M2a和第三晶体管M3a关断。发射信号EMIT为低电平信号,在发射信号EMIT的作用下,第一晶体管M1a和第四晶体管M4a导通。另外,在第三节点c1的作用下,驱动晶体管M0a导通。此时,第一子像素OLED1的阳极通过第四晶体管M4a、驱动晶体管M0a和第一晶体管M1a可以输入第一电压信号PVDD;第一子像素OLED1的阴极可以输入第三电压信号PVEE,第一子像素OLED1电致发光。在此过程中,第三节点c1的电压等于数据信号Vdata的电压减去驱动晶体管M0a的阈值电压的绝对值的差。第一节点a1的电压等于第一电压信号PVDD的电压。第二节点b1的电压等于第三电压信号PVEE的电压与第一子像素OLED1的导通电压之和。即:
Figure 639732DEST_PATH_IMAGE005
其中,
Figure 993353DEST_PATH_IMAGE006
为第一节点a1的电压,
Figure 994807DEST_PATH_IMAGE007
为第一电压信号PVDD的电压,
Figure 600232DEST_PATH_IMAGE008
为第二 节点b1的电压,
Figure 800269DEST_PATH_IMAGE009
为第三电压信号PVEE的电压,
Figure 449425DEST_PATH_IMAGE010
为第一子像素OLED1的导通电 压。第一子像素OLED1的导通电压即为第一子像素OLED1导通时阳极与阴极之间的电压差。
基于此,可知第一子像素OLED1发光时,第一子像素OLED1的电流大小为:
Figure 734913DEST_PATH_IMAGE011
其中,
Figure 878449DEST_PATH_IMAGE012
为第一子像素OLED1的电流大小,
Figure 932993DEST_PATH_IMAGE013
为系数,取决于驱动晶体管M0a 的沟道宽长比。
根据上述公式可知,第一像素电路110驱动第一子像素OLED1发光时,可以对驱动晶体管M0a的阈值电压进行补偿,从而在实现第一子像素OLED1发光的同时,避免驱动晶体管M0a的阈值电压影响子像素的发光亮度。该像素电路工作时,数据信号Vdata的电压可以决定第一子像素OLED1的发光亮度。同时,通过发射信号EMIT调整第一晶体管M1a和第四晶体管M4a的占空比(占空比指在一个脉冲循环内,晶体管的导通时长占脉冲总时长的百分比),也可以调节第一子像素OLED1的发光亮度。一般的,显示面板10工作时,用于发光的M个子像素所对应的像素电路的发射信号EMIT的波形是相同的。也就是说,显示面板10工作时,用于发光的M个子像素所对应的像素电路中,各像素电路中第一晶体管M1a的占空比相同,各像素电路中第四晶体管M4a的占空比也相同。如此,通过发射信号EMIT,即可调节显示面板10的显示亮度。
图10是本申请实施例三提供的一种第二像素电路120的驱动时序图。N型晶体管的控制极输入高电平信号时导通,输入低电平信号时关断。结合图8及图10可知,第二像素电路120工作时,工作过程如下:
在第一时段T1,第二扫描信号SCAN2和发射信号EMIT均为低电平信号。此时,在第二扫描信号SCAN2的作用下,第二晶体管M2b和第三晶体管M3b关断;在发射信号EMIT的作用下,第一晶体管M1b和第四晶体管M4b关断。第一扫描信号SCAN1为高电平信号,在第一扫描信号SCAN1的作用下,第五晶体管M5b和第六晶体管M6b导通。此时,第二电压信号Vref通过第五晶体管M5b写入第三节点c2,对第三节点c2进行初始化,从而将第三节点c2残留的电压清空。第二电压信号Vref写入第三节点c2时,在第三节点c2的作用下,会使驱动晶体管M0b处于半开启状态并保持。同时,第二电压信号Vref通过第六晶体管M6b写入第四节点d2,对第四节点d2进行初始化,从而将第四节点d2残留的电压清空。
在第二时段T2,第一扫描信号SCAN1和发射信号EMIT均为低电平信号。此时,在第一扫描信号SCAN1的作用下,第五晶体管M5b和第六晶体管M6b关断;在发射信号EMIT的作用下,第一晶体管M1b和第四晶体管M4b关断。第二扫描信号SCAN2为高电平信号,在第二扫描信号SCAN2的作用下,第二晶体管M2b和第三晶体管M3b导通。另外,在第三节点c2的作用下,驱动晶体管M0b处于半开启状态。此时,呈高电平信号的数据信号Vdata依次经过第二晶体管M2b、第一节点a2、驱动晶体管M0b、第二节点b2和第三晶体管M3b写入第三节点c2。在此过程中,由于第二晶体管M2b和第三晶体管M3b是在第二扫描信号SCAN2的作用下导通的,因此第二晶体管M2b的第一极和第二极之间没有电压差,第三晶体管M3b的第一极和第二极之间也没有电压差。因此,当第二时段T2结束时,第一节点a2的电压等于数据信号Vdata的电压;第二节点b2的电压等于第三节点c2的电压,且等于数据信号Vdata的电压减去驱动晶体管M0b的阈值电压的绝对值的差。
在第三时段T3,第一扫描信号SCAN1和第二扫描信号SCAN2均为低电平信号。此时,在第一扫描信号SCAN1的作用下,第五晶体管M5b和第六晶体管M6b关断;在第二扫描信号SCAN2的作用下,第二晶体管M2b和第三晶体管M3b关断。发射信号EMIT为高电平信号,在发射信号EMIT的作用下,第一晶体管M1b和第四晶体管M4b导通。另外,在第三节点c2的作用下,驱动晶体管M0b导通。此时,第二子像素OLED2的阳极通过第四晶体管M4b、驱动晶体管M0b和第一晶体管M1b可以输入第一电压信号PVDD;第二子像素OLED2的阴极可以输入第三电压信号PVEE,第二子像素OLED2电致发光。在此过程中,第三节点c2的电压等于数据信号Vdata的电压减去驱动晶体管M0b的阈值电压的绝对值的差。第一节点a2的电压等于第一电压信号PVDD的电压。第二节点b2的电压等于第三电压信号PVEE的电压与第二子像素OLED2的导通电压之和。
第二像素电路120工作时,同样可以对驱动晶体管M0b的阈值电压进行补偿,从而在实现第二子像素OLED2发光的同时,避免驱动晶体管M0b的阈值电压影响子像素的发光亮度。另外,通过发射信号EMIT,也可以调节显示面板10的显示亮度。不再赘述。
由此可见,第二像素电路120工作时,除需要输入的扫描信号(包括第一扫描信号SCAN1、第二扫描信号SCAN2、发射信号EMIT)的电平与第一像素电路110工作时需要输入的扫描信号的电平相反外,其他工作过程完全相同。因此,第一像素电路110和第二像素电路120中对应的两个开关晶体管可以输入相同的电信号,如第一像素电路110中的第一晶体管M1a的控制极和第二像素电路120中的第一晶体管M1b的控制极都用于输入发射信号EMIT;第一像素电路110中的第二晶体管M2a的控制极和第二像素电路120中的第二晶体管M2b的控制极都用于输入第二扫描信号SCAN2。这种情况下,由于第一像素电路110中的多个开关晶体管均为P型晶体管,第二像素电路120中的多个开关晶体管均为N型晶体管,因此仅需通过控制各扫描信号(包括第一扫描信号SCAN1、第二扫描信号SCAN2、发射信号EMIT)的电平即可使第一像素电路110、第二像素电路120中的一个工作,另一个不工作。
图11是本申请实施例三提供的一种显示面板10的剖面结构示意图。如图11所示,在一些实施例中,基于图8所示的电路结构,为节省像素电路的占用面积,第二像素电路120中的任意一个开关晶体管均与对应的第一像素电路110中的开关晶体管共用一个控制极1032。
具体来说,采用P型晶体管的第一像素电路110中的开关晶体管可以呈底栅结构,即晶体管的控制极位于第一极和第二极的下方(以第三方向Z为向上的方向);采用N型晶体管的第二像素电路120中的开关晶体管可以呈顶栅结构,即晶体管的控制极位于第一极和第二极的上方。这种情况下,第二像素电路120中的每一个开关晶体管与对应的第一像素电路110中的开关晶体管都可以共用一个控制。如此,可以简化显示面板10的制备工艺。如图11所示,显示面板10可以包括衬底101、第四金属层105、第一金属层102、第二金属层103、第三金属层104和第五金属层106。衬底101、第四金属层105、第一金属层102、第二金属层103、第三金属层104和第五金属层106沿第三方向Z依次叠加。其中,任意两个金属层(包括第四金属层105、第一金属层102、第二金属层103、第三金属层104和第五金属层106)之间均具有绝缘层109以达到绝缘目的。
衬底101可以是玻璃板,也可以是由聚酰亚胺(polyimide,PI)材料制成的PI薄膜。衬底101用于承载显示面板10中的其他器件。第四金属层105和第五金属层106均为阴极层。显示面板10工作时,第四金属层105用于为第二子像素OLED2的阴极提供第三电压信号PVEE;第五金属层106用于为第一子像素OLED1的阴极提供第三电压信号PVEE。也就是说,显示面板10工作时,第四金属层105和第五金属层106的电压是相等的。第一金属层102用于形成第二像素电路120中的各开关晶体管和驱动晶体管的第一极1022和第二极1024。或者也可以说,第二像素电路120中的各开关晶体管和驱动晶体管的第一极1022和第二极1024均位于第一金属层102。第二金属层103用于形成控制极1032。这里的控制极1032包括第二像素电路120中的各开关晶体管和驱动晶体管的控制极以及第一像素电路110中的各开关晶体管和驱动晶体管的控制极。第三金属层104用于形成第一像素电路110中的各开关晶体管和驱动晶体管的第一极1042和第二极1044。或者也可以说,第一像素电路110中的各开关晶体管和驱动晶体管的第一极1042和第二极1044均位于第三金属层104。
在图11所示的实施例中,仅示出了第一像素电路110中的一个开关晶体管和相对应的第二像素电路120中的一个开关晶体管。从图中可以看出,第一像素电路110和第二像素电路120中相对应的两个开关晶体管共用了控制极1032。另外,在图11所示的实施例中,第二像素电路120中的开关晶体管的第一极1022在衬底101上的正投影与对应的第一像素电路110中的开关晶体管的第一极1042在衬底101上的正投影重叠。第二像素电路120中的开关晶体管的第二极1024在衬底101上的正投影与对应的第一像素电路110中的开关晶体管的第二极1044在衬底101上的正投影重叠。这里的正投影指沿第三方向Z(的反方向)的投影。也就是说,沿第三方向Z,第一像素电路110和第二像素电路120中相对应的两个开关晶体管的第一极重叠;且第一像素电路110和第二像素电路120中相对应的两个开关晶体管的第二极也重叠。如此,可以最大程度的减少第一像素电路110和第二像素电路120在衬底101上所占用的面积。
在图11所示的实施例中,第二金属层103和第三金属层104之间还具有第一有源层1072。第一有源层1072是第一像素电路110中的各开关晶体管和驱动晶体管中的有源层。第一有源层1072可以是P型半导体层。第一有源层1072可以与第一像素电路110中开关晶体管的第一极1042和第二极1044连接。第一金属层102和第二金属层103之间还具有第二有源层1074。第二有源层1074是第二像素电路120中的各开关晶体管和驱动晶体管中的有源层。第二有源层1074可以是N型半导体层。第二有源层1074可以与第二像素电路120中开关晶体管的第一极1022和第二极1024连接。不再赘述。
在图11所示的实施例中,还示出了第一子像素OLED1和第二子像素OLED2。第一子像素OLED1可以通过第一阳极1082与第一像素电路110中的开关晶体管连接。第二子像素OLED2可以通过第二阳极1084与第二像素电路120中的开关晶体管连接。其中,第一子像素OLED1发光时,可以采用顶发光的方式。即第一子像素OLED1发光时发出的光线沿第三方向Z(向远离衬底101的一侧)射出。第二子像素OLED2发光时,可以采用底发光的方式。即第二子像素OLED2发光时发出的光线沿第三方向Z的反方向(向第四金属层105所在一侧)射出,之后再由第四金属层105将第二子像素OLED2射出的光线反射回去,最终从第五金属层106射出。本领域技术人员可以理解的,显示面板10中的各个膜层(如第一金属层102、第二金属层103、第一有源层1072、第二有源层1074和绝缘层109)均可以是透明的。因此,各个膜层不会阻挡第一子像素OLED1和第二子像素OLED2的发光。在这一实施例中,第二子像素OLED2和第一子像素OLED1的排布方向可以是沿第三方向Z的。此时,显示面板10中的子像素的排布示意图可以如图2至图4所示。
图12是本申请实施例三提供的另一种显示面板10的剖面结构示意图。如图12所示,在一些实施例中,第二子像素OLED2和第一子像素OLED1的排布方向也可以与第三方向Z相交。这种情况下,显示面板10中的子像素的排布示意图可以如图5所示。图13是本申请实施例三提供的又一种显示面板10的剖面结构示意图。如图13所示,在一些实施例中,第二子像素OLED2和第一子像素OLED1可以位于同一平面上且相邻分布。这种情况下,显示面板10中的子像素的排布示意图可以如图6至图7所示。在这一实施例中,由于第二子像素OLED2和第一子像素OLED1可以共用阴极层,因此显示面板10中可以不具有第四金属层105。
实施例四:
图14是本申请实施例四提供的一种显示装置20的结构示意图。如图14所示,本申请实施例还提供一种显示装置20,包括栅极驱动器220、源极驱动器210和显示面板10。这里的显示面板10是如上述任意一个实施例中的显示面板10。
具体来说,显示面板10包括第一子像素OLED1、第一像素电路110、第二子像素OLED2和第二像素电路120。第二子像素OLED2的发光颜色与第一子像素OLED1的发光颜色相同。显示面板10用于显示相同一帧图像时,第一像素电路110驱动第一子像素OLED1发光,或,第二像素电路120驱动第二子像素OLED2发光。其中,第一像素电路110还与栅极驱动器220及源极驱动器210连接,以当显示装置20工作时,若需要第一子像素OLED1发光,则栅极驱动器220和源极驱动器210可以向第一像素电路110输出电信号,从而使第一像素电路110驱动第一子像素OLED1发光。第二像素电路120也与栅极驱动器220及源极驱动器210连接,以当显示装置20工作时,若需要第二子像素OLED2发光,则栅极驱动器220和源极驱动器210可以向第二像素电路120输出电信号,从而使第二像素电路120驱动第二子像素OLED2发光。
在一些实施例中,显示面板10用于显示第N帧图像时,第一像素电路110驱动第一子像素OLED1发光,第二像素电路120不工作,以使第二子像素OLED2不发光。显示面板10用于显示第N+1帧图像时,第二像素电路120驱动第二子像素OLED2发光,第一像素电路110不工作,以使第一子像素OLED1不发光,N为奇数。
在一些实施例中,第二子像素OLED2和第一子像素OLED1沿显示面板10的厚度方向排布。
在一些实施例中,第一像素电路110包括驱动晶体管M0a、电容C1和多个开关晶体管,第一像素电路110中的多个开关晶体管均为P型晶体管。第二像素电路120包括驱动晶体管M0b、电容C2和多个开关晶体管。第二像素电路120中的开关晶体管的个数与第一像素电路110中的开关晶体管的个数相同,且第二像素电路120中的多个开关晶体管与第一像素电路110中的多个开关晶体管一一对应。第二像素电路120中的驱动晶体管M0b、电容C和多个开关晶体管之间的连接方式与第一像素电路110中的驱动晶体管M0a、电容C和多个开关晶体管之间的连接方式相同。第二像素电路120中的多个开关晶体管均为N型晶体管。
在一些实施例中,第二像素电路120中的一个开关晶体管与对应的第一像素电路110中的开关晶体管共用一个控制极1032。
在一些实施例中,显示面板10包括衬底101和位于衬底101上的第一金属层102、第二金属层103和第三金属层104。第二金属层103位于第一金属层102和第三金属层104之间,且第二金属层103与第一金属层102之间绝缘。第二金属层103与第三金属层104之间绝缘。第二像素电路120中的开关晶体管和驱动晶体管M0的第一极和第二极均位于第一金属层102。控制极均位于第二金属层103。第一像素电路110中的开关晶体管和驱动晶体管M0的第一极和第二极均位于第三金属层104。
在一些实施例中,第二像素电路120中的一个开关晶体管的第一极1022在衬底101上的正投影与对应的第一像素电路110中的开关晶体管的第一极1042在衬底101上的正投影重叠。第二像素电路120中的一个开关晶体管的第二极1024在衬底101上的正投影与对应的第一像素电路110中的开关晶体管的第二极1044在衬底101上的正投影重叠。
在一些实施例中,第一像素电路110中的多个开关晶体管包括第一晶体管M1a、第二晶体管M2a、第三晶体管M3a、第四晶体管M4a、第五晶体管M5a和第六晶体管M6a。
第一晶体管M1a的第一极用于输入第一电压信号PVDD。第二晶体管M2a的第一极用于输入数据信号Vdata。第一晶体管M1a的第二极、第二晶体管M2a的第二极和驱动晶体管M0a的第一极连接于第一节点a1。驱动晶体管M0a的第二极与第三晶体管M3a的第一极、第四晶体管M4a的第一极连接于第二节点b1。电容C1的第一极板与第一晶体管M1a的第一极连接。电容C1的第二极板与第三晶体管M3a的第二极、驱动晶体管M0a的控制极以及第五晶体管M5a的第二极连接于第三节点c1。第五晶体管M5a的第一极用于输入第二电压信号Vref。第四晶体管M4a的第二极、第六晶体管M6a的第二极和第一子像素OLED1的阳极连接于第四节点d1。第六晶体管M6a的第一极用于输入第二电压信号Vref。第一子像素OLED1的阴极用于输入第三电压信号PVEE。
第一像素电路110驱动第一子像素OLED1发光时,在第一时段T1内,第五晶体管M5a和第六晶体管M6a导通。在第二时段T2内,第二晶体管M2a和第三晶体管M3a导通。在第三时段T3内,第一晶体管M1a和第四晶体管M4a导通。
在一些实施例中,显示装置20工作时,数据信号Vdata由源极驱动器210输出,第一扫描信号SCAN1、第二扫描信号SCAN2和发射信号EMIT由栅极驱动器220输出。第一电压信号PVDD、第二电压信号Vref和第三电压信号PVEE由显示装置20中的电路板提供。这种情况下,当第一像素电路110中的多个开关晶体管均为P型晶体管,第二像素电路120中的多个开关晶体管均为N型晶体管,则第一像素电路110和第二像素电路120中对应的两个开关晶体管输入的电信号可以相同。也就是说,第二像素电路120和栅极驱动器220之间的连接方式与第一像素电路120和栅极驱动器220之间的连接方式相同,第二像素电路120和源极驱动器210之间的连接方式与第一像素电路120和源极驱动器210之间的连接方式也相同。例如,第一像素电路110中的第二晶体管M2a的第一极与源极驱动器210的某一输出端连接;第二像素电路120中的第二晶体管M2b的第一极也与源极驱动器210的同一输出端连接。第一像素电路110中的第五晶体管M5a和第六晶体管M6a的控制极均与栅极驱动器220的某一输出端连接,以输入第一扫描信号SCAN1;第二像素电路120中的第五晶体管M5b和第六晶体管M6b的控制极也与栅极驱动器220的同一输出端连接,以输入第一扫描信号SCAN1。第一像素电路110中的第二晶体管M2a和第三晶体管M3a的控制极均与栅极驱动器220的某一输出端连接,以输入第二扫描信号SCAN2;第二像素电路120中的第二晶体管M2b和第三晶体管M3b的控制极也与栅极驱动器220的同一输出端连接,以输入第二扫描信号SCAN2。第一像素电路110中的第一晶体管M1a和第四晶体管M4a的控制极均与栅极驱动器220的某一输出端连接,以输入发射信号EMIT;第二像素电路120中的第一晶体管M1b和第四晶体管M4b的控制极也与栅极驱动器220的同一输出端连接,以输入发射信号EMIT。
该显示装置20,包括如上述任意一个实施例中的显示面板10,在连续显示多帧图像时,第一子像素OLED1和第二子像素OLED2可以交替发光。如此,可以延长显示面板10的寿命,提升产品的表现力和竞争力。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (8)

1.一种显示面板,包括第一子像素和第一像素电路,所述第一像素电路与所述第一子像素连接,以驱动所述第一子像素发光;
其特征在于,所述显示面板还包括第二子像素和第二像素电路,所述第二子像素的发光颜色与所述第一子像素的发光颜色相同,所述第二像素电路与所述第二子像素连接,以驱动所述第二子像素发光;
所述显示面板用于显示相同一帧图像时,所述第一像素电路驱动所述第一子像素发光,或,所述第二像素电路驱动所述第二子像素发光;
所述第一像素电路和所述第二像素电路均包括驱动晶体管、电容和多个开关晶体管,且所述第一像素电路和所述第二像素电路的电路结构完全相同,所述第一像素电路中的多个开关晶体管均为P型晶体管,所述第二像素电路中的多个开关晶体管均为N型晶体管;
所述第二像素电路中的一个开关晶体管与对应的所述第一像素电路中的开关晶体管共用一个控制极,所述显示面板包括衬底和位于衬底上的第一金属层、第二金属层和第三金属层,所述第二金属层位于所述第一金属层和所述第三金属层之间,且所述第二金属层与所述第一金属层之间绝缘,所述第二金属层与所述第三金属层之间绝缘;
所述第二像素电路中的开关晶体管和驱动晶体管的第一极和第二极均位于所述第一金属层;所述控制极均位于所述第二金属层;所述第一像素电路中的开关晶体管和驱动晶体管的第一极和第二极均位于所述第三金属层。
2.如权利要求1所述的显示面板,其特征在于,所述显示面板用于显示第N帧图像时,所述第一像素电路驱动所述第一子像素发光,所述第二像素电路不工作,使所述第二子像素不发光;所述显示面板用于显示第N+1帧图像时,所述第二像素电路驱动所述第二子像素发光,所述第一像素电路不工作,使所述第一子像素不发光,所述N为奇数。
3.如权利要求1所述的显示面板,其特征在于,所述第二子像素和所述第一子像素沿所述显示面板的厚度方向排布。
4.如权利要求1至3任意一项所述的显示面板,其特征在于,所述第二像素电路中的开关晶体管的个数与所述第一像素电路中的开关晶体管的个数相同,且所述第二像素电路中的多个开关晶体管与所述第一像素电路中的多个开关晶体管一一对应;所述第二像素电路中的驱动晶体管、电容和多个开关晶体管之间的连接方式与所述第一像素电路中的驱动晶体管、电容和多个开关晶体管之间的连接方式相同。
5.如权利要求1所述的显示面板,其特征在于,所述第二像素电路中的任意一个开关晶体管的第一极在所述衬底上的正投影均与对应的所述第一像素电路中的开关晶体管的第一极在所述衬底上的正投影重叠;
所述第二像素电路中的任意一个开关晶体管的第二极在所述衬底上的正投影均与对应的所述第一像素电路中的开关晶体管的第二极在所述衬底上的正投影重叠。
6.如权利要求4所述的显示面板,其特征在于,所述第一像素电路中的多个开关晶体管包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和第六晶体管;
所述第一晶体管的第一极用于输入第一电压信号,所述第二晶体管的第一极用于输入数据信号,所述第一晶体管的第二极、所述第二晶体管的第二极和驱动晶体管的第一极连接于第一节点;
驱动晶体管的第二极与所述第三晶体管的第一极、所述第四晶体管的第一极连接于第二节点;
电容的第一极板与所述第一晶体管的第一极连接,电容的第二极板与所述第三晶体管的第二极、驱动晶体管的控制极以及所述第五晶体管的第二极连接于第三节点;所述第五晶体管的第一极用于输入第二电压信号;
所述第四晶体管的第二极、所述第六晶体管的第二极和所述第一子像素的阳极连接于第四节点,第六晶体管的第一极用于输入第二电压信号,第一子像素的阴极用于输入第三电压信号;
所述第一像素电路驱动所述第一子像素发光时,在第一时段内,所述第五晶体管和所述第六晶体管导通;在第二时段内,所述第二晶体管和所述第三晶体管导通;在第三时段内,所述第一晶体管和所述第四晶体管导通。
7.一种显示装置,其特征在于,包括栅极驱动器、源极驱动器和如权利要求1至6任意一项所述的显示面板;
所述第一像素电路与所述栅极驱动器及所述源极驱动器连接,以驱动所述第一子像素发光;所述第二像素电路与所述栅极驱动器及所述源极驱动器连接,以驱动所述第二子像素发光。
8.如权利要求7所述的显示装置,其特征在于,所述第一像素电路包括驱动晶体管、电容和多个开关晶体管,所述第一像素电路中的多个开关晶体管均为P型晶体管;
所述第二像素电路包括驱动晶体管、电容和多个开关晶体管,所述第二像素电路中的多个开关晶体管均为N型晶体管;
所述第二像素电路和所述栅极驱动器之间的连接方式与所述第一像素电路和所述栅极驱动器之间的连接方式相同,所述第二像素电路和所述源极驱动器之间的连接方式与所述第一像素电路和所述源极驱动器之间的连接方式相同。
CN202211398502.5A 2022-11-09 2022-11-09 显示面板及显示装置 Active CN115440162B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211398502.5A CN115440162B (zh) 2022-11-09 2022-11-09 显示面板及显示装置
US18/355,643 US11967282B2 (en) 2022-11-09 2023-07-20 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211398502.5A CN115440162B (zh) 2022-11-09 2022-11-09 显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN115440162A CN115440162A (zh) 2022-12-06
CN115440162B true CN115440162B (zh) 2023-03-24

Family

ID=84252211

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211398502.5A Active CN115440162B (zh) 2022-11-09 2022-11-09 显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN115440162B (zh)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103531149B (zh) * 2013-10-31 2015-07-15 京东方科技集团股份有限公司 一种交流驱动的像素电路、驱动方法及显示装置
CN104361862A (zh) * 2014-11-28 2015-02-18 京东方科技集团股份有限公司 阵列基板及其驱动方法、显示面板、显示装置
CN106531767B (zh) * 2016-11-30 2019-07-12 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法以及电子设备
CN107507568B (zh) * 2017-08-24 2019-08-13 深圳市华星光电半导体显示技术有限公司 一种oled像素电路及减缓oled器件老化的方法
CN109215582A (zh) * 2018-09-28 2019-01-15 昆山国显光电有限公司 显示面板、像素电路的驱动方法及显示装置
CN109166529B (zh) * 2018-10-24 2020-07-24 合肥京东方卓印科技有限公司 显示面板、显示装置及驱动方法
CN111244128A (zh) * 2018-11-29 2020-06-05 上海和辉光电有限公司 一种显示面板及显示装置
CN110189706B (zh) * 2019-06-28 2021-06-29 上海天马有机发光显示技术有限公司 一种显示面板、及显示装置
CN110599963A (zh) * 2019-09-25 2019-12-20 京东方科技集团股份有限公司 像素驱动电路、阵列基板、显示装置及像素驱动方法
KR20210130902A (ko) * 2020-04-22 2021-11-02 삼성디스플레이 주식회사 디스플레이 장치
CN114038425A (zh) * 2021-11-30 2022-02-11 长沙惠科光电有限公司 像素驱动电路、方法及显示面板
CN114708833B (zh) * 2022-03-31 2023-07-07 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置
CN115064566A (zh) * 2022-06-10 2022-09-16 武汉天马微电子有限公司 一种显示面板及显示装置

Also Published As

Publication number Publication date
US20240087524A1 (en) 2024-03-14
CN115440162A (zh) 2022-12-06

Similar Documents

Publication Publication Date Title
US10453387B2 (en) Display panel, display device, pixel driving circuit, and control method for the same
US9082344B2 (en) Pixel circuit in flat panel display device and method for driving the same
EP1531450B1 (en) Organic electroluminescent display device
CN100474373C (zh) 显示设备和它的驱动方法
US8963816B2 (en) Light emitting display and method of driving thereof
EP1531452B1 (en) Pixel circuit for time-divisionally driven subpixels in an OLED display
KR100641374B1 (ko) 전기 광학 장치 및 전자기기
US8063852B2 (en) Light emitting display and light emitting display panel
KR101158873B1 (ko) 유기전계발광 표시장치
CN111968569B (zh) 一种像素电路、阵列基板及其驱动方法、显示面板
US20210264848A1 (en) Display apparatus and control method thereof
KR20060124145A (ko) 유기전계발광소자 및 그 제조 방법
US10910444B2 (en) Display panel
KR101671512B1 (ko) 유기전계발광표시장치
KR20100119653A (ko) 유기전계발광소자와 그 구동방법 및 제조방법
KR20220052600A (ko) 전계발광 표시장치
CN115440162B (zh) 显示面板及显示装置
JP2010010112A (ja) 表示装置
US11967282B2 (en) Display panel and display device
TW201517260A (zh) 主動式矩陣有機發光二極體畫素結構
KR102498518B1 (ko) 유기 발광 표시 장치
JP2023095533A (ja) 表示パネル及び表示装置
KR20110030954A (ko) 유기전계 발광소자
KR20020090792A (ko) 유기전기발광소자 및 그의 구동회로
KR100685469B1 (ko) 유기 전계 발광 표시장치 및 이의 구동 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant