CN115050340A - 一种显示面板及显示装置 - Google Patents
一种显示面板及显示装置 Download PDFInfo
- Publication number
- CN115050340A CN115050340A CN202210771375.2A CN202210771375A CN115050340A CN 115050340 A CN115050340 A CN 115050340A CN 202210771375 A CN202210771375 A CN 202210771375A CN 115050340 A CN115050340 A CN 115050340A
- Authority
- CN
- China
- Prior art keywords
- reference voltage
- voltage signal
- virtual
- layer
- display panel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 claims abstract description 59
- 239000002184 metal Substances 0.000 claims description 81
- 239000010409 thin film Substances 0.000 claims description 37
- 239000003990 capacitor Substances 0.000 claims description 24
- 238000001514 detection method Methods 0.000 claims description 8
- 230000004044 response Effects 0.000 claims description 8
- 230000006872 improvement Effects 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 31
- 230000000694 effects Effects 0.000 description 16
- 208000035405 autosomal recessive with axonal neuropathy spinocerebellar ataxia Diseases 0.000 description 10
- 239000010408 film Substances 0.000 description 6
- 208000033361 autosomal recessive with axonal neuropathy 2 spinocerebellar ataxia Diseases 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 230000008054 signal transmission Effects 0.000 description 4
- 238000005452 bending Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- -1 polyethylene naphthalate Polymers 0.000 description 2
- 229920008347 Cellulose acetate propionate Polymers 0.000 description 1
- 239000004695 Polyether sulfone Substances 0.000 description 1
- 239000004697 Polyetherimide Substances 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 239000004734 Polyphenylene sulfide Substances 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 229920003207 poly(ethylene-2,6-naphthalate) Polymers 0.000 description 1
- 229920000058 polyacrylate Polymers 0.000 description 1
- 229920001230 polyarylate Polymers 0.000 description 1
- 229920000515 polycarbonate Polymers 0.000 description 1
- 239000004417 polycarbonate Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920006393 polyether sulfone Polymers 0.000 description 1
- 229920001601 polyetherimide Polymers 0.000 description 1
- 239000011112 polyethylene naphthalate Substances 0.000 description 1
- 229920000139 polyethylene terephthalate Polymers 0.000 description 1
- 239000005020 polyethylene terephthalate Substances 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000002952 polymeric resin Substances 0.000 description 1
- 229920000069 polyphenylene sulfide Polymers 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229920003002 synthetic resin Polymers 0.000 description 1
- OFIYHXOOOISSDN-UHFFFAOYSA-N tellanylidenegallium Chemical compound [Te]=[Ga] OFIYHXOOOISSDN-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
- H10K59/1315—Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1255—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Geometry (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明公开了一种显示面板及显示装置,显示面板包括显示区、至少部分围绕显示区的非显示区和扇出区;显示区包括多条沿第一方向延伸的扫描线和多条沿第二方向延伸的数据线,第一方向与第二方向相交;非显示区包括多个焊盘;扇出区设置于显示区靠近焊盘的一侧,至少部分扇出区设置于显示区,扇出区设置有多条扇出走线,用于连接数据线与对应焊盘;显示区包括多条虚拟走线;虚拟走线包括沿第一方向延伸的第一虚拟走线和沿第二方向延伸的第二虚拟走线;在平行于衬底所在平面内,虚拟走线的投影形成网格结构;扇出走线与虚拟走线绝缘设置,本发明通过设置投影呈网格结构的虚拟走线,有效提高显示面板的显示均一性。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
现有的显示面板趋向于轻薄化设置,例如,液晶显示面板或有机发光显示面板。与液晶显示面板相比,有机发光显示面板更轻薄,具有更好的视角和对比度等,因此受到了人们的广泛关注。
有机发光显示面板包括显示区和非显示区。从外部装置接收用于显示图像的多个信号的焊盘可以设置在非显示区中。传输信号的多条扇出走线可以设置在非显示区或显示区中。当扇出走线设置于显示区时,有利于实现显示屏的窄边框设置,提高用户观看体验。但是扇出布线也造成了显示面板发光不均,容易在显示区产生斑点。
发明内容
本发明实施例提供了一种显示面板及显示装置,以有效提高显示面板的亮度均一性。
第一方面,本发明实施例提供了一种显示面板,包括:
所述显示面板包括显示区和至少部分围绕所述显示区的非显示区;所述显示区包括多条沿第一方向延伸的扫描线和多条沿第二方向延伸的数据线;所述第二方向与所述第一方向相交;所述扫描线和所述数据线交叉限定出各个子像素区;所述非显示区包括多个焊盘;
所以显示面板还包括扇出区;所述扇出区设置于所述显示区靠近所述焊盘的一侧;至少部分所述扇出区设置于所述显示区;
所述扇出区设置有多条扇出走线,用于连接所述数据线与对应所述焊盘;所述显示区包括多条虚拟走线;所述虚拟走线包括沿所述第一方向延伸的第一虚拟走线和沿所述第二方向延伸的第二虚拟走线;
在平行于所述衬底所在平面内,所述虚拟走线的投影形成网格结构;所述扇出走线与所述虚拟走线绝缘设置。
第二方面,本发明实施例提供了一种显示装置,包括第一方面中任一项所述的显示面板。
本发明中通过提供一种显示面板,显示面板包括显示区和至少部分围绕显示区的非显示区;显示区包括多条沿第一方向延伸的扫描线和多条沿第二方向延伸的数据线;第二方向与第一方向相交;扫描线和数据线交叉限定出各个子像素区;非显示区包括多个焊盘;显示面板还包括扇出区;扇出区设置于显示区靠近焊盘的一侧;至少部分扇出区设置于显示区,扇出区设置有多条扇出走线,用于连接数据线与对应焊盘,进而将焊盘输出的数据信号传输至数据线,同时减少扇出区与数据线之间的间距;显示区包括与扇出走线绝缘的虚拟走线;虚拟走线包括沿第一方向延伸的第一虚拟走线和沿第二方向延伸的第二虚拟走线;在平行于衬底所在平面内,虚拟走线的投影形成网格结构,本实施例通过引入投影呈网格结构的虚拟走线,使得显示区内各子像素区出光更加均匀,从而有效提高显示面板的显示均一性。
附图说明
图1为本发明实施例提供的一种显示面板的结构示意图;
图2为本发明实施例提供的另一种显示面板的结构示意图;
图3为图2中显示面板的部分结构示意图;
图4为本发明实施例提供的一种像素驱动电路的结构示意图;
图5为本发明实施例提供的一种像素驱动电路的电路结构示意图;
图6为本发明实施例提供的另一种像素驱动电路的结构示意图;
图7为本发明实施例提供的另一种像素驱动电路的电路结构示意图;
图8为本发明实施例提供的另一种显示面板的结构示意图;
图9为本发明实施例提供的另一种显示面板的结构示意图;
图10为本发明实施例提供的另一种显示面板的结构示意图;
图11为本发明实施例提供的另一种显示面板的结构示意图;
图12为本发明实施例提供的另一种显示面板的结构示意图;
图13为本发明实施例提供的另一种显示面板的结构示意图;
图14为本发明实施例提供的另一种显示面板的结构示意图;
图15为本发明实施例提供的另一种显示面板的结构示意图;
图16为本发明实施例提供的一种显示装置的结构示意图;
图17为本发明实施例提供的另一种显示面板的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为本发明实施例提供的一种显示面板的结构示意图,如图1所示,显示面板100包括:衬底(图1中未示出);显示面板100包括显示区101和至少部分围绕显示区101的非显示区102;显示区101包括多条沿第一方向(如图中X方向)延伸的扫描线103和多条沿第二方向(如图中Y方向)延伸的数据线104;第二方向Y与第一方向X相交;扫描线103和数据线104交叉限定出各个子像素区105;非显示区102包括多个焊盘106;显示面板100还包括扇出区107;扇出区107设置于显示区101靠近焊盘106的一侧;至少部分扇出区107设置于显示区101;扇出区107设置有多条扇出走线1071,用于连接数据线104与对应焊盘106,可以理解为扇出走线用于传输数据信号;显示区101包括多条虚拟走线108;虚拟走线108包括沿第一方向X延伸的第一虚拟走线1081和沿第二方向Y延伸的第二虚拟走线1082;在平行于衬底所在平面内,虚拟走线108的投影形成网格结构109;扇出走线1071与虚拟走线108绝缘设置。
需要说明的是,至少部分扇出区107设置于显示区101可以理解为部分扇出走线1071位于显示区101。
其中,显示面板100包括衬底(图1中未示出)以及衬底上依次设置的驱动电路层和发光层等,在显示面板100平行于衬底的平面上,显示面板100包括显示区101、围绕显示区101的非显示区102,显示面板还包括扇出区107,本实施例为有效节省扇出区107在非显示区102内占用的面积,将部分扇出区107设置在显示区101,也即,本实施例中扇出区107部分设置于显示区101,部分设置于非显示区102,从而进一步降低扇出区107的设置面积,有利于面板的窄边框设计,提升用户对全面屏的使用体验。非显示区102包括多个焊盘106,扇出区107包括多条扇出走线1071,扇出走线1071一端与显示区101中的数据线104连接,扇出走线1071的另一端与焊盘106连接,焊盘106用于绑定驱动芯片或绑定连接有驱动芯片的柔性线路板,进而将驱动芯片输出的数据信号经扇出走线1071传输至数据线104中,同时显示面板100中部分扇出区107位于显示区101,不需要设置弯曲角度较大的扇出走线1071与显示面板边缘的数据线104进行连接,进而有效减少非显示区102的扇出走线1071的占用空间。显示区101包括沿多条沿第一方向X延伸的扫描线103和多条沿第二方向Y延伸的数据线104,第二方向Y与第一方向X相交,可选的,第一方向X和第二方向Y可相互垂直,进而使得扫描线103与数据线104绝缘交叉后限定出多个子像素区105,子像素区105用于实现显示面板100的画面显示。显示区101还包括多条虚拟走线108;虚拟走线108包括沿第一方向X延伸的第一虚拟走线1081和沿第二方向Y延伸的第二虚拟走线1082;在平行于衬底所在平面内,虚拟走线的投影形成网格结构109;扇出走线1071与虚拟走线108绝缘设置,即扇出走线1071和虚拟走线108断开设置,虚拟走线108的投影与显示面板100中的金属走线遮挡结构交叠,避免虚拟走线108的设置减少显示区101的正常显示面积,例如,虚拟走线108的投影可以与数据线104或扫描线103的投影至少部分交叠,以有效提升子像素区105的出光面积,避免虚拟走线108影响子像素区105的光线出射,扇出区107包括沿第一方向X和沿第二方向Y延伸的扇出走线1071,如图1所示,同一数据线104分别与沿第一方向X延伸的扇出走线1071和沿第二方向Y延伸的扇出走线1071依次连接,实现焊盘106上传输的数据信号依次通过扇出走线1071传输至数据线104,通过不同方向上的扇出走线1071的设置,保证数据信号传递效果的同时,避免现有技术中边缘区域的数据线104需要其对应扇出走线1071在非显示区弯曲较大角度进行连接的情况,而是通过显示区内多段扇出走线1071实现焊盘106与边缘区域的数据线104的连接,例如,对于沿第一方向X上尺寸较大的显示面板,边缘区域的200条数据线104可通过显示区内多段扇出走线1071实现焊盘106与边缘区域的数据线104,有效减小非显示区内扇出走线的占用面积。此外,虽然显示区101内的扇出区107中的扇出走线1071会在一定程度影响显示面板出光,但本实施例中显示区101内除扇出区107之外的区域也设置有虚拟走线108,虚拟走线108对于显示面板出光面积的影响与扇出走线1071相同,所以本实施例中整个显示区101内的出光效果均匀,提升了显示效果。
本发明实施例通过在显示面板中设置多条扇出走线和多条虚拟走线,虚拟走线和部分扇出走线设置在显示区,虚拟走线包括沿第一方向延伸的第一虚拟走线和沿第二方向延伸的第二虚拟走线;在平行于衬底所在平面内,虚拟走线的投影形成网格结构;扇出走线与虚拟走线绝缘设置,利用不同方向延伸的虚拟走线实现,使得经焊盘传输出的数据信号传输至对应的数据线,进而通过引入投影呈网格结构的虚拟走线,有效改善显示面板的显示效果。
可选的,图2为本发明实施例提供的另一种显示面板的结构示意图,如图2所示,每个子像素区105包括至少部分第一虚拟走线1081和至少部分第二虚拟走线1082。
其中,为保证显示面板100的整体显示均一性,在平行于衬底所在平面内,虚拟走线108的投影均匀设置于整个显示区101,使得沿第一方向X延伸的第一虚拟走线1081和沿第二方向Y延伸的第二虚拟走线1082布设在整个显示区101,即显示区101中扇出区107之外的每个子像素区105均设置有第一虚拟走线1081和第二虚拟走线1082,而对应子像素区105中的第一虚拟走线1081和第二虚拟走线1082中传输的信号可以为相同的固定信号或者不同的固定信号,具体信号类型可以根据实际需求进行选择,本发明实施例不做具体限定,避免第一虚拟走线1081和第二虚拟走线1082在无信号传输状态发生信号耦合,影响显示面板100的显示效果。需要注意的是,显示区101中的扇出区107内除了包含扇出走线1071,还可以包含与扇出走线1071绝缘设置的虚拟走线108,以使,扇出区107内每个子像素区105均设置有虚拟走线108和/或扇出走线1071,从而进一步提高显示面板的均一性。
可选的,图3为图2中显示面板的部分结构示意图,如图3所示,子像素区105包括至少一个发光元件110;在平行于衬底111所在平面内,发光元件110的投影位于网格结构109的网孔内。
其中,子像素区105包括至少一个发光元件110,不同子像素区105对应不同颜色的发光元件110,实现显示面板100的彩色显示。沿第一方向X延伸的第一虚拟走线1081和沿第二方向Y延伸的第二虚拟走线1082布设在显示区101,保证显示区101的整体显示均一性,同时在平行于衬底111所在平面内,发光元件110的投影位于网格结构109的网孔内,避免第一虚拟走线1081和第二虚拟走线1082的设置对发光元件110的出光区域进行遮挡,影响子像素区105的显示效果。可选的,第一虚拟走线1081和第二虚拟走线1082可与其他金属层至少部分重叠,从而减小虚拟走线1081对显示面板出光的影响。
可选的,图4为本发明实施例提供的一种像素驱动电路的结构示意图,图5为本发明实施例提供的一种像素驱动电路的电路结构示意图,如图4和图5所示,子像素区105还包括:像素驱动电路112;像素驱动电路112与对应的发光元件110电连接,用于为发光元件110提供工作电压;像素驱动电路至少连接下述至少一项:第一电源信号输出端PVDD、第二电源信号输出端PVEE、第一参考电压信号输出端VREF1、第二参考电压信号输出端VREF2和第三电源信号输出端DVH;虚拟走线108接入下述至少一项信号:第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2和第三电源信号dvh。
其中,子像素区105还包括:像素驱动电路112;像素驱动电路112可以为可为2T1C电路,即具有2个薄膜晶体管和1个存储电容的电路,或7T1C电路,即具有7个薄膜晶体管和1个存储电容的电路,或8T1C电路,即具有8个薄膜晶体管和1个存储电容的电路等,本发明实施例对驱动电路的具体结构不进行限定。像素驱动电路112与对应的发光元件110电连接,像素驱动电路112用于为发光元件110提供工作电压,进而保证正常显示。像素驱动电路112至少连接下述至少一项:第一电源信号输出端PVDD、第二电源信号输出端PVEE、第一参考电压信号输出端VREF1、第二参考电压信号输出端VREF2和第三电源信号输出端DVH,第一电源信号输出端PVDD用于输出第一电源信号pvdd;第二电源信号输出端PVEE用于输出第二电源信号pvee,第一电源信号pvdd和第二电源信号pvee为驱动发光元件110发光的驱动电压,第一电源信号pvdd可以为高电平信号,第二电源信号pvee可以为低电平信号;第一参考电压信号输出端VREF1用于输出第一参考电压信号vref1;第二参考电压信号输出端VREF2用于输出第二参考电压信号vref2和第三电源信号输出端DVH用于输出第三电源信号dvh,对像素驱动电路112中的漏流进行改善。虚拟走线108接入下述至少一项信号:第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2和第三电源信号dvh,显示区101中设置有多条虚拟走线108,各条虚拟走线108可以接入相同的信号,或者各条虚拟走线108可以接入不同的信号,减少不同信号因为走线电阻存在导致的电流衰减,有效改善显示面板100的显示效果。
可选的,继续参考图4和图5,显示区101还包括多个像素驱动电路112;像素驱动电路112与对应发光元件110电连接;像素驱动电路112包括驱动晶体管T1、发光控制模块1121、数据写入模块1122、阈值侦测模块1123、第一复位模块1124、第二复位模块1125和存储电容Cst;第一复位模块1124响应于第一扫描信号SCAN1而工作,以将驱动晶体管T1的控制端与第一参考电压信号输出端VREF1连通;存储电容Cst用于将第一电源信号输出端PVDD与驱动晶体管T1的控制端连通;数据写入模块1122用于响应于第二扫描信号SCAN2而工作,以将驱动晶体管T1的第一端与对应数据线104连通;阈值侦测模块1123用于响应于第二扫描信号SCAN2而工作,用于将驱动晶体管的控制端与第二端连通;发光控制模块1121用于响应于发光控制信号而工作,用于将驱动晶体管T1的第一端与第一电源信号输出端PVDD连通,同时将驱动晶体管T1的第二端与发光元件110的第一端连接;发光元件110的第二端与第二电源信号输出端PVEE连通;第二复位模块1125响应于第二扫描信号SCAN2而工作,用于将发光元件110的第一端与第二参考电压信号输出端VREF2连通;虚拟走线108接入下述至少一项信号:第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1和第二参考电压信号vref2。
其中,示例性的当像素驱动电路112为7T1C电路时,像素驱动电路112包括驱动晶体管T1、发光控制模块1121、数据写入模块1122、阈值侦测模块1123、第一复位模块1124、第二复位模块1125和存储电容Cst;发光控制模块1121包括第二晶体管T2和第三晶体管T3;数据写入模块1122包括第四晶体管T4;阈值侦测模块1123包括第五晶体管T5;第一复位模块1124包括第六晶体管T6、第二复位模块1125包括第七晶体管T7;第六晶体管T6的输出端信号连接,驱动晶体管T1的控制端与第六晶体管T6的第二端连接,驱动晶体管T1的第一端分别与第二晶体管T2的第二端和第四晶体管T4的第二端连接,驱动晶体管T1的第二端分别与第三晶体管T3的第一端和第五晶体管T5的第二端连接,第二晶体管T2的第一端与第一电源信号输出端PVDD连接,第二晶体管T2的控制端和第三晶体管T3的控制端均与发光控制信号输出端EM连接,第三晶体管T3的第二端分别与发光元件110的第一端和第七晶体管T7的第二端连接,发光元件110的第二端与第二电源信号输出端PVEE连接,第四晶体管T4的控制端与第二扫描信号SCAN2相连,第四晶体管T4的第一端与数据线104相连,第五晶体管T5的控制端与第二扫描信号SCAN2相连,第五晶体管T5的第一端与第六晶体管T6的第二端相连,第六晶体管T6的控制端与第一扫描信号SCAN1相连,第六晶体管T6的第一端与第一参考电压信号输出端VREF1相连,第七晶体管T7的控制端与第二扫描信号SCAN2相连,第七晶体管T7的第一端与第二参考电压信号输出端VREF2相连,具体的像素驱动电路112的工作过程包括复位阶段、数据写入阶段和发光阶段,示例性的以像素驱动电路112中的晶体管均为PNP晶体管,高电平导通,低电平截止为例进行展示,在复位阶段,第六晶体管T6导通,驱动晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5和第七晶体管T7截止,第一参考电压信号端VREF1输出的第一参考电压信号vref1写入N1,对驱动晶体管T1的控制端进行初始化;在数据写入阶段,驱动晶体管T1、第四晶体管T4、第五晶体管T5和第七晶体管T7导通,第二晶体管T2、第三晶体管T3和第六晶体管T6截止,第二参考电压信号端Vref2输出的第二参考电压信号vref2写入N4,对发光元件110的第一端进行初始化;数据线DATA输出的数据信号Vdata经第四晶体管T4流到N2,再通过驱动晶体管T1流到N3,在经过第五晶体管流到N1;在发光阶段,驱动晶体管T1、第二晶体管T2和第三晶体管T3导通,第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7截止,从第一电源信号输出端PVDD和第二电源信号输出端PVEE形成电流通路,发光元件110点亮。为保证显示区101的发光元件110的显示效果,使得位于发光元件110的投影周围的虚拟走线108内接入第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1或第二参考电压信号vref2,减少不同信号因为走线电阻存在导致的电流衰减,进而有效改善显示面板100的显示效果。
可选的,图6为本发明实施例提供的另一种像素驱动电路的结构示意图,图7为本发明实施例提供的另一种像素驱动电路的电路结构示意图,如图6和图7所示,像素驱动电路112还包括:漏电改善模块1126;漏电改善模块1126响应于第一扫描信号SCAN1而工作,以将第三电源信号输出端DVH与驱动晶体管T1的第一端连通;虚拟走线108接入下述至少一项信号:第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2和第三电源信号dvh。
其中,图4中像素驱动电路112中的驱动晶体管T1、发光控制模块1121、数据写入模块1122、阈值侦测模块1123、第一复位模块1124、第二复位模块1125和存储电容Cst与图6中的像素驱动电路112的驱动晶体管T1、发光控制模块1121、数据写入模块1122、阈值侦测模块1123、第一复位模块1124、第二复位模块1125和存储电容Cst相同;图6和图7中的像素驱动电路中还包括漏电改善模块1126,漏电改善模块1126包括第八晶体管T8,第八晶体管T8的控制端与第一扫描信号SCAN1相连,第八晶体管T8的第二端分别与驱动晶体管T1的第一端和第四晶体管T4的第二端连接,第八晶体管T8的第一端与第三电源信号输出端DVH相连,示例性的,以像素驱动电路112中的晶体管均为PNP晶体管,高电平导通,低电平截止为例进行展示,在复位阶段,第八晶体管T8导通,第三电源信号dvh写入N2,以改善驱动晶体管T1的漏流现象,在数据写入阶段和发光阶段,第八晶体管T8均处于截至状态,其余工作过程均与上述图5中像素驱动晶体管T1的工作过程相同,再次不做过多赘述。对于显示面板100中的发光元件110采用8T1C电路进行驱动,此时为保证显示区101的发光元件110的显示效果,使得位于发光元件110的投影周围的虚拟走线108内接入第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2或第三电源信号dvh,减少不同信号因为走线电阻存在导致的电流衰减,进而有效改善显示面板100的显示效果。
可选的,图8为本发明实施例提供的另一种显示面板的结构示意图,如图8所示,第一虚拟走线1081和第二虚拟走线1082同层设置并电连接形成网格结构109;虚拟走线108接入第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2或第三电源信号dvh。
其中,第一虚拟走线1081和第二虚拟走线1082同层设置,由同一层金属进行刻蚀得到形成网格结构109,此时第一虚拟走线1081和第二虚拟走线1082电连接;为保证显示区101的正常显示,以避免虚拟走线108的电阻存在造成的电流衰减,第一虚拟走线1081和第二虚拟走线1082可以接入相同的固定信号,固定信号可以为第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2或第三电源信号dvh,在保证显示面板100的显示效果时,还有效减低信号接入的复杂程度,简化显示面板100的制备工艺。
可选的,图9为本发明实施例提供的另一种显示面板的结构示意图,如图9所示,第一虚拟走线1081设置于第一金属层113;第二虚拟走线1082设置于第二金属层114;第一金属层113和第二金属层114之间设置有绝缘层115;第一虚拟走线1081与第二虚拟走线1082穿过绝缘层115电连接;虚拟走线108接入第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2或第三电源信号dvh。
其中,第一虚拟走线1081和第二虚拟走线1082可以位于不同层,即第一虚拟走线1081设置于第一金属层113,第二虚拟走线1082设置于第二金属层114;第一金属层113和第二金属层114可以为额外设置的金属膜层,或者第一金属层113和第二金属层114可以为对显示面板100中电极板层118或源漏电极层119等金属膜层进行复用,避免额外设置金属膜层,降低制备成本。示例性的图9以第一金属层113和第二金属层114均为额外设置的金属膜层为例进行展示,第一金属层113和第二金属层114之间设置有绝缘层115,当第一虚拟走线1081与第二虚拟走线1082中接入相同的固定信号时,通过对绝缘层115打孔以实现第一虚拟走线1081与第二虚拟走线1082之间的电连接,保证固定信号可以为第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2或第三电源信号dvh,进而保证该固定信号可以在第一虚拟走线1081与第二虚拟走线1082中传输,进而保证显示区101的正常显示。
可选的,继续参考图9,第一虚拟走线1081设置于第一金属层113;第二虚拟走线1081设置于第二金属层114;第一虚拟走线1081和第二虚拟走线1082绝缘设置;第一虚拟走线1081接入第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2或第三电源信号dvh;第二虚拟走线1082接入第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2和第三电源信号dvh中与第一虚拟走线1081不同的一种信号。
其中,第一虚拟走线1081和第二虚拟走线1082可以位于不同层,即第一虚拟走线1081设置于第一金属层113,第二虚拟走线1082设置于第二金属层114,为避免第一虚拟走线1081和第二虚拟走线1082之间发生短接现象,第一虚拟走线1081和第二虚拟走线1082之间进行绝缘设置。为保证显示面板100中显示区101的显示均一性,第一虚拟走线1081和第二虚拟走线1082中可以接入上述固定信号,以减少不同信号因走线电阻导致电流衰减,此时由于第一虚拟走线1081和第二虚拟走线1082不同层设置,可以分别在第一虚拟走线1081和第二虚拟走线1082中接入不同的固定信号,第一虚拟走线1081和第二虚拟走线1082分别选择第一电源信号pvdd、第二电源信号pvee、第一参考电压信号vref1、第二参考电压信号vref2或第三电源信号dvh中的不同信号接入,以改善显示面板的显示效果。
可选的,图10为本发明实施例提供的另一种显示面板的结构示意图,如图10所示,显示面板100包括:衬底111;第一栅极层116,设置于衬底111的一侧;设置有子像素区105内第一薄膜晶体管117的栅极层和存储电容Cst的第一极板;电极板层118,设置于第一栅极层116远离衬底111的一侧,设置有存储电容Cst的第二极板;沿第一方向X延伸的第二参考电压信号线12;源漏极层119,设置于电极板层118远离衬底111的一侧,设置有第一薄膜晶体管117的源极和漏极;第三金属层120,设置于源漏极层119远离衬底111的一侧,设置有沿第一方向X延伸的第一虚拟走线1081;第一虚拟走线1081接入第一参考电压信号vref1;第一参考电压信号vref1的绝对值大于第二参考电压信号vref2的绝对值。
其中,衬底111可以为柔性衬底或刚性衬底,衬底111的组成材料包括聚醚砜、聚丙烯酸酯、聚醚酰亚胺、聚萘二甲酸乙二醇酯、聚对苯二甲酸乙二醇酯、聚苯硫醚、聚芳酯、聚酰亚胺、聚碳酸酯和乙酸丙酸纤维素的聚合物树脂中的一种或多种组合。用于驱动发光元件110发光的像素驱动电路112包括第一薄膜晶体管117和存储电容Cst,第一薄膜晶体管117为底栅型薄膜晶体管,第一薄膜晶体管117包括依次设置有形成栅极层的第一栅极层116和源漏极的源漏极层119,第一栅极层116还复用为形成存储电容Cst的第一极板,位于第一栅极层116远离衬底111一侧设置电极板层118形成存储电容Cst的第二极板,同时电极板层118还可以设置参考电压线,即设置沿第一方向X延伸的第二参考电压信号线12;在源漏极层119远离衬底111的一侧第三金属层120,在第三金属层120设置有沿第一方向X延伸的第一虚拟走线1081;第一虚拟走线1081接入第一参考电压信号vref1;由于形成存储电容Cst的电极板层118的组成材料为金属钼,第三金属层120的组成材料为钛铝钛复合金属,在显示面板100显示过程中,由于第一参考电压信号vref1的绝对值大于第二参考电压信号vref2的绝对值,示例性的,第一参考电压信号vref1用于对像素驱动电路112中的驱动管进行复位,第二参考电压信号vref2用于对发光元件110的第一端进行复位,第一参考电压信号vref1为-3.5V,第二参考电压信号vref2为-3V,在信号传输过程中信号传输的时间相同,第一参考电压信号vref1变为-3V,第二参考电压信号vref2变为-2.7V,第一参考电压信号vref1的压降损耗较大,第三金属层120的导电率相比于电极板层118的导电率高,此时将第一参考电压信号vref1在第三金属层120中传输,有利于像素驱动电路112在工作过程中,复位阶段的复位均一性,进而平衡各个显示区域的充电时间,进一步提高显示面板100的显示均一性。
可选的,继续参考图10,源漏极层119还设置有沿第二方向Y延伸的第二参考电压信号线12,以及沿第二方向Y延伸的第二虚拟走线1082;源漏极层119的第二虚拟走线1082接入第一参考电压信号vref1。
其中,源漏极层119除了设置源漏极外,还可以设置多条沿第二方向Y延伸的的第二参考电压信号线12和沿第二方向Y延伸的第二虚拟信号线,此时第三金属层120设置有沿第一方向X延伸的第一虚拟走线1081,源漏极层119设置有沿第二方向Y延伸的第二虚拟走线1082,第一虚拟走线1081和第二虚拟走线1082中均接入第一参考电压信号vref1,此时第一参考电压信号vref1先在第三金属层120沿第一方向X传输后,通过过孔在源漏极层119沿第二方向Y传输,同时第二参考电压信号vref2先在电极板层118沿第一方向X传输后通过过孔在源漏极层119沿第二方向Y传输,在平行与衬底111的平面中,第一虚拟走线1081和第二虚拟走线1082的投影形成网格结构109,第二参考电压信号线12的投影也形成了网格结构109,虚拟走线108与第二参考单元信号线的投影不交叠,在空间上形成多层网格结构,多层网格结构109均围绕发光元件110设置,有效降低耦合电容,防止信号间的串扰,起到一定的屏蔽作用。
可选的,图11为本发明实施例提供的另一种显示面板的结构示意图,如图11所示,显示面板100还包括:绝缘层115,设置于第三金属层120远离衬底111的一侧;第四金属层121,设置于绝缘层115远离衬底111的一侧,设置有沿第二方向Y延伸的第二虚拟走线1082;第四金属层121中至少部分第二虚拟走线1082接入第一参考电压信号vref1。
其中,在上述实施例的基础上,在第三金属层120远离衬底111一侧设置第四金属层121,且第三金属层120与第四金属层121通过设置绝缘层115进行绝缘设置,在第四金属层121中设置多条第二方向Y延伸的第二虚拟走线1082,当第四金属层121中的部分第二虚拟走线1082接入第一参考电压信号vref1,此时接入虚拟走线108中的第一参考电压信号vref1,先在第三金属层120沿第一方向X传输后,通过过孔在源漏极层119沿第二方向Y传输,然后通过过孔在第四金属层121中沿第二方向Y传输,在平行与衬底111的平面中,第一虚拟走线1081和第二虚拟走线1082的投影形成多层网格结构109,虚拟走线108之间并联连接,降低虚拟走线108的电阻,保证显示面板100的显示效果。
可选的,继续参考图11,第四金属层121中部分第二虚拟走线1082接入第二参考电压信号vref2;在第四金属层121中,接入第一参考电压信号vref1的第二虚拟走线1082与接入第二参考电压信号vref2的第二虚拟走线1082绝缘设置。
其中,在第四金属层121中设置多条第二方向Y延伸的第二虚拟走线1082,当第四金属层121中的部分第二虚拟走线1082接入第二参考电压信号vref2,此时为避免信号串扰,第四金属层121中接入第二参考电压信号vref2的第二虚拟走线1082和第四金属层121中接入第一参考电压信号vref1的第二虚拟走线1082绝缘设置,第二参考电压信号vref2先在电极板层118沿第一方向X传输后通过过孔在源漏极层119沿第二方向Y传输,再通过过孔在第四金属层121中沿第二方向Y传输,在平行与衬底111的平面中,第二参考电压信号线12的投影也形成了网格结构109,配合第一虚拟走线1081和第二虚拟走线1082的投影形成多层网格结构109,各层走线之间并联连接,降低电阻,同时进一步提高屏蔽效果,有效降低耦合电容,保证显示面板100的显示效果。
可选的,图12为本发明实施例提供的另一种显示面板的结构示意图,如图12所示,在第四金属层121中,接入第一参考电压信号vref1的第二虚拟走线1082的数量大于接入第二参考电压信号vref2的第二虚拟走线1082的数量。
其中,由于第一参考电压信号vref1在信号传输过程中的压降损耗较大,通过将在第四金属层121中接入第一参考电压信号vref1的第二虚拟走线1082的数量大于接入第二参考电压信号vref2的第二虚拟走线1082的数量,适应性的增加接入第一参考电压信号vref1的第二虚拟走线1082的数量,进一步为降低第一参考电压信号vref1的压降损耗,平衡各个显示区域的充电时间,提高显示面板100的显示均一性。
可选的,图13为本发明实施例提供的另一种显示面板的结构示意图,如图13所示,沿第一方向X,沿第二方向Y延伸的第二虚拟走线1082和第二参考电压信号线12交替排布;沿第二方向Y,沿第一方向X延伸的第一虚拟走线1081和第二参考电压信号线12交替排布;沿第一方向X上,第i列子像素区105与第i+1列子像素区105共用第二虚拟走线1082输出的第一参考电压信号vref1;第i+1列子像素区105与第i+2列子像素区105共用第二参考电压信号线12;1≤i≤N-2;N为子像素区总列数。
其中,由于在第一方向X上,设置有多条第二虚拟走线1082和多条第二参考电压信号线12,第二虚拟走线1082和第二参考电压信号线12交替排布,此时,第1列子像素区105与第2列子像素区105共用第二虚拟走线1082,第二虚拟走线1082中传输的为第一参考电压信号vref1,此时第一参考电压信号vref1可以分别对第1列子像素区105与第2列子像素区105中的驱动晶体管T1的栅极进行复位;第2列子像素区105与第3列子像素区105共用第二参考电压信号线12,第二参考电压信号线12中传输第二参考电压信号vref2,第二参考电压信号vref2可以分别对第2列各个子像素区105的对应的发光元件110的第一端进行复位,有效节省子像素区105布设空间,相邻子像素区105的有源层21可以沿第一方向X连接,进而提高子像素区105中薄膜晶体管的电性均一性,同时各个虚拟走线108并联设置,降低虚拟走线108的电阻,保证显示面板100的显示均一性。
可选的,图14为本发明实施例提供的另一种显示面板的结构示意图,如图14所示,沿第一方向X,沿第二方向Y延伸的第二虚拟走线1082和第二参考电压信号线12交替排布;沿第二方向Y,沿第一方向X延伸的第一虚拟走线1081和第二参考电压信号线12交替排布;沿第二方向Y上,第p行子像素区105共用第一虚拟走线1081输出的第一参考电压信号vref1;第p+1行子像素区105共用第二参考电压信号线12;1≤p≤M-1;M为子像素区总行数。
其中,由于在第二方向Y上,设置有多条第一虚拟走线1081和多条第二参考电压信号线12,第一虚拟走线1081和第二参考电压信号线12交替排布,此时,第1行中各个子像素区105共用第一虚拟走线1081,第一虚拟走线1081中传输的为第一参考电压信号vref1,此时第一参考电压信号vref1可以分别对第1行各子像素区105中对应的发光元件110的第一端进行复位;第2列中各个子像素区105共用第二参考电压信号线12,第二参考电压信号线12中传输第二参考电压信号vref2,第二参考电压信号vref2可以分别对第2列各个子像素区105中对应的驱动晶体管T1的栅极进行复位,有效节省子像素区105布设空间,相邻子像素区105的有源层21可以沿第一方向X连接,进而提高子像素区105中薄膜晶体管的电性均一性;同时各个虚拟走线108并联设置,降低虚拟走线108的电阻,保证显示面板100的显示均一性。
可选的,图15为本发明实施例提供的另一种显示面板的结构示意图,如图15所示,显示面板100包括:衬底111;第一栅极层116,设置于衬底111的一侧;设置有子像素区内第一薄膜晶体管117的栅极层和存储电容Cst的第一极板;电极板层118,设置于第一栅极层116远离衬底111的一侧,设置有存储电容Cst的第二极板以及参考电压信号线13;源漏极层119,设置于电极板层118远离衬底111的一侧,设置有第一薄膜晶体管117的源极和漏极,以及参考电压信号线13;第一平坦化层122,设置于源漏极层119远离衬底111的一侧;第五金属层123,设置于第一平坦化层122远离衬底111的一侧,设置有第一虚拟走线1081;第二平坦化层124,设置于第五金属层123远离衬底111的一侧;第六金属层125,设置于第二平坦化层124远离衬底111的一侧;设置有第二虚拟走线1082;第一虚拟走线1081,第二虚拟走线1082均接入第三电源信号dvh。
其中,对于子像素区105中的像素驱动电路112为8T1C电路时,显示面板100依次设置有衬底111、第一栅极层116、电极板层118、源漏极层119、第一平坦化层122、第五金属层123、第二平坦化层124和第六金属层125,第一栅极层116中设置有第一薄膜晶体管117的栅极和存储电容Cst的第一极板,电极板层118中设置有存储电容Cst的第二极板和参考电压线,源漏极层119中设置有第一薄膜晶体管117的源漏极和参考电压线,第一平坦化层122和第二平坦化层124用于平衡膜层之间台阶差。第五金属层123中设置有多条第一虚拟走线1081,第六金属层125中设置有多条第二虚拟走线1082,在平行衬底111的平面内,第一虚拟走线1081和第二虚拟走线1082的投影形成网格结构109,第一虚拟走线1081和第二虚拟走线1082中均接入相同的固定信号,固定信号可以为第三电源信号dvh,第三电源信号dvh均为第八晶体管T8的第三电源信号输出端DVH输出,进而保证显示区101的正常显示。
可选的,继续参考图15,电极板层118和源漏极层之间还设置有第二栅极层126;设置有子像素区内第二薄膜晶体管127的栅极层;第一薄膜晶体管117为P型薄膜晶体管;第二薄膜晶体管127为N型薄膜晶体管。
其中,电极板层118和源漏极层119之间还设置有第二栅极层126;子像素区内第二薄膜晶体管127包括第二栅极层126,第二栅极层126位于第一薄膜晶体管117的栅极层远离衬底111一侧,第一薄膜晶体管117和第二薄膜晶体管127的源漏极可以同层制备,第一薄膜晶体管117的有源层为低温多晶硅,第一薄膜晶体管117为P型薄膜晶体管;第二薄膜晶体管127的有源层为氧化物,第二薄膜晶体管127为N型薄膜晶体管。
可选的,继续参考图15,第一虚拟走线1081与第二虚拟走线1082穿过第二平坦化层124电连接。
其中,由于第一虚拟走线1081设置在第五金属层123,第一虚拟走线1081设置在第六金属层125,第一虚拟走线1081和第二虚拟走线1082不同层设置,为实现第一虚拟走线1081和第二虚拟走线1082之间的电连接,可以通过在第二平坦化层124设置过孔,进而实现第一虚拟走线1081和第二虚拟走线1082内传输相同的第三电源信号dvh。
可选的,图16为本发明实施例提供的另一种显示面板的结构示意图,如图16所示,显示区101的扇出走线1071包括沿第一方向X延伸的第三虚拟走线1083和沿第二方向Y延伸的第四虚拟走线1084;第三虚拟走线1083与第一虚拟走线1081同层设置;第四虚拟走线1084与第二虚拟走线1082同层设置;第三虚拟走线1083和第四虚拟走线1084穿过第二平坦化层124电连接;扇出走线1071延伸至非显示区102的部分变换至第一栅极层116或电极板层118。
其中,显示区101的扇出走线1071包括沿第一方向X延伸的第三虚拟走线1083和沿第二方向Y延伸的第四虚拟走线1084;第三虚拟走线1083与第一虚拟走线1081同层设置,第三虚拟走线1083和第一虚拟走线1081可以走相同的信号或者走不同的信号;第四虚拟走线1084与第二虚拟走线1082同层设置,第三虚拟走线1083和第一虚拟走线1081可以走相同的信号或者走不同的信号;第三虚拟走线1083和第四虚拟走线1084不同层设置,第三虚拟走线1083和第四虚拟走线1084穿过第二平坦化层124电连接,使得相互电连接的第三虚拟走线1083和第四虚拟走线1084中传输相同的信号,扇出走线1071延伸至非显示区102的部分变换至第一栅极层116或电极板层118,扇出走线1071设置在显示面板100的膜层中,保证扇出走线1071经显示面板100的非显示区102延伸至显示面板100的显示区101,通过将虚拟走线108复用为部分位于显示区101的扇出走线1071,缩小扇出走线1071与不同位置数据线104之间连接间距的差异,同时保证显示面板100的正常显示效果。
本发明实施例还提供了一种显示装置,该显示装置包括上述实施方式提供的任一种显示面板。示例性的,如图17所示,该显示装置200包括本发明任意实施例提供的显示面板100。因此,该显示装置也具有上述实施方式中的显示面板所具有的有益效果,相同之处可参照上文对显示面板的解释说明进行理解,下文不再赘述。
本发明实施例提供的显示装置200可以为图17所示的手机,也可以为任何具有显示功能的电子产品,包括但不限于以下类别:电视机、笔记本电脑、桌上型显示器、平板电脑、数码相机、智能手环、智能眼镜、车载显示器、工控设备、医用显示屏、触摸交互终端等,本发明实施例对此不作特殊限定。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (21)
1.一种显示面板,其特征在于,包括:衬底;
所述显示面板包括显示区和至少部分围绕所述显示区的非显示区;所述显示区包括多条沿第一方向延伸的扫描线和多条沿第二方向延伸的数据线;所述第二方向与所述第一方向相交;所述扫描线和所述数据线交叉限定出各个子像素区;所述非显示区包括多个焊盘;
所以显示面板还包括扇出区;所述扇出区设置于所述显示区靠近所述焊盘的一侧;至少部分所述扇出区设置于所述显示区;
所述扇出区设置有多条扇出走线,用于连接所述数据线与对应所述焊盘;所述显示区包括多条虚拟走线;所述虚拟走线包括沿所述第一方向延伸的第一虚拟走线和沿所述第二方向延伸的第二虚拟走线;
在平行于所述衬底所在平面内,所述虚拟走线的投影形成网格结构;所述扇出走线与所述虚拟走线绝缘设置。
2.根据权利要求1所述的显示面板,其特征在于,每个所述子像素区包括至少部分所述第一虚拟走线和至少部分所述第二虚拟走线。
3.根据权利要求1所述的显示面板,其特征在于,所述子像素区包括至少一个发光元件;在平行于所述衬底所在平面内,所述发光元件的投影位于所述网格结构的网孔内。
4.根据权利要求3所述的显示面板,其特征在于,所述子像素区还包括:像素驱动电路;所述像素驱动电路与对应的所述发光元件电连接,用于为所述发光元件提供工作电压;
所述像素驱动电路至少连接下述至少一项:第一电源信号输出端、第二电源信号输出端、第一参考电压信号输出端、第二参考电压信号输出端和第三电源信号输出端;
所述虚拟走线接入下述至少一项信号:第一电源信号、第二电源信号、第一参考电压信号、第二参考电压信号和第三电源信号。
5.根据权利要求1所述的显示面板,其特征在于,所述显示区还包括多个像素驱动电路;所述像素驱动电路与对应发光元件电连接;
所述像素驱动电路包括驱动晶体管、发光控制模块、数据写入模块、阈值侦测模块、第一复位模块、第二复位模块和存储电容;所述第一复位模块响应于第一扫描信号而工作,以将所述驱动晶体管的控制端与所述第一参考电压信号输出端连通;所述存储电容用于将第一电源信号输出端与所述驱动晶体管的控制端连通;所述数据写入模块用于响应于第二扫描信号而工作,以将所述驱动晶体管的第一端与对应数据线连通;所述阈值侦测模块用于响应于所述第二扫描信号而工作,用于将所述驱动晶体管的控制端与第二端连通;所述发光控制模块用于响应于发光控制信号而工作,用于将所述驱动晶体管的第一端与第一电源信号输出端连通,同时将所述驱动晶体管的第二端与所述发光元件的第一端连接;所述发光元件的第二端与第二电源信号输出端连通;所述第二复位模块响应于所述第二扫描信号而工作,用于将所述发光元件的第一端与所述第二参考电压信号输出端连通;
所述虚拟走线接入下述至少一项信号:第一电源信号、第二电源信号、第一参考电压信号和第二参考电压信号。
6.根据权利要求5所述的显示面板,其特征在于,所述像素驱动电路还包括:漏电改善模块;所述漏电改善模块响应于所述第一扫描信号而工作,以将第三电源信号输出端与所述驱动晶体管的第一端连通;
所述虚拟走线接入下述至少一项信号:第一电源信号、第二电源信号、第一参考电压信号、第二参考电压信号和第三电源信号。
7.根据权利要求1所述的显示面板,其特征在于,所述第一虚拟走线和所述第二虚拟走线同层设置并电连接形成网格结构;
所述虚拟走线接入第一电源信号、第二电源信号、第一参考电压信号、第二参考电压信号或第三电源信号。
8.根据权利要求1所述的显示面板,其特征在于,所述第一虚拟走线设置于第一金属层;所述第二虚拟走线设置于第二金属层;所述第一金属层和所述第二金属层之间设置有绝缘层;
所述第一虚拟走线与所述第二虚拟走线穿过所述绝缘层电连接;
所述虚拟走线接入第一电源信号、第二电源信号、第一参考电压信号、第二参考电压信号或第三电源信号。
9.根据权利要求1所述的显示面板,其特征在于,所述第一虚拟走线设置于第一金属层;所述第二虚拟走线设置于第二金属层;所述第一虚拟走线和所述第二虚拟走线绝缘设置;
所述第一虚拟走线接入第一电源信号、第二电源信号、第一参考电压信号、第二参考电压信号或第三电源信号;所述第二虚拟走线接入所述第一电源信号、第二电源信号、第一参考电压信号、第二参考电压信号和第三电源信号中与所述第一虚拟走线不同的一种信号。
10.根据权利要求1所述的显示面板,其特征在于,包括:
所述衬底;
第一栅极层,设置于所述衬底的一侧;设置有所述子像素区内第一薄膜晶体管的栅极层和存储电容的第一极板;
电极板层,设置于所述第一栅极层远离所述衬底的一侧,设置有所述存储电容的第二极板;沿所述第一方向延伸的第二参考电压信号线;
源漏极层,设置于所述电极板层远离所述衬底的一侧,设置有第一薄膜晶体管的源极和漏极;
第三金属层,设置于所述源漏极层远离所述衬底的一侧,设置有沿所述第一方向延伸的所述第一虚拟走线;所述第一虚拟走线接入所述第一参考电压信号;
所述第一参考电压信号的绝对值大于所述第二参考电压信号的绝对值。
11.根据权利要求10所述的显示面板,其特征在于,
所述源漏极层还设置有沿所述第二方向延伸的第二参考电压信号线,以及沿所述第二方向延伸的所述第二虚拟走线;所述源漏极层的第二虚拟走线接入所述第一参考电压信号。
12.根据权利要求10所述的显示面板,其特征在于,还包括:
绝缘层,设置于所述第三金属层远离所述衬底的一侧;
第四金属层,设置于所述绝缘层远离所述衬底的一侧,设置有沿第二方向延伸的第二虚拟走线;
所述第四金属层中至少部分所述第二虚拟走线接入所述第一参考电压信号。
13.根据权利要求12所述的显示面板,其特征在于,所述第四金属层中部分所述第二虚拟走线接入所述第二参考电压信号;
在所述第四金属层中,接入所述第一参考电压信号的所述第二虚拟走线与接入所述第二参考电压信号的所述第二虚拟走线绝缘设置。
14.根据权利要求13所述的显示面板,其特征在于,在所述第四金属层中,接入所述第一参考电压信号的所述第二虚拟走线的数量大于接入所述第二参考电压信号的所述第二虚拟走线的数量。
15.根据权利要求11所述的显示面板,其特征在于,沿所述第一方向,沿诉所述第二方向延伸的所述第二虚拟走线和第二参考电压信号线交替排布;沿第二方向,沿第一方向延伸的第一虚拟走线和所述第二参考电压信号线交替排布;
沿所述第一方向上,第i列子像素区与第i+1列子像素区共用所述第二虚拟走线输出的第一参考电压信号;第i+1列子像素区与第i+2列子像素区共用所述第二参考电压信号线;1≤i≤N-2;N为子像素区总列数。
16.根据权利要求11所述的显示面板,其特征在于,沿所述第一方向,沿所述第二方向延伸的所述第二虚拟走线和所述第二参考电压信号线交替排布;沿所述第二方向,沿所述第一方向延伸的所述第一虚拟走线和所述第二参考电压信号线交替排布;
沿所述第二方向上,第p行子像素区共用所述第一虚拟走线输出的第一参考电压信号;第p+1行子像素区共用所述第二参考电压信号线;1≤p≤M-1;M为子像素区总行数。
17.根据权利要求1所述的显示面板,其特征在于,包括:
衬底;
第一栅极层,设置于所述衬底的一侧;设置有所述子像素区内第一薄膜晶体管的栅极层和存储电容的第一极板;
电极板层,设置于所述第一栅极层远离所述衬底的一侧,设置有所述存储电容的第二极板以及参考电压信号线;
源漏极层,设置于所述电极板层远离所述衬底的一侧,设置有第一薄膜晶体管的源极和漏极,以及参考电压信号线;
第一平坦化层,设置于所述源漏极层远离所述衬底的一侧;
第五金属层,设置于所述第一平坦化层远离所述衬底的一侧,设置有所述第一虚拟走线;
第二平坦化层,设置于所述第五金属层远离所述衬底的一侧;
第六金属层,设置于所述第二平坦化层远离所述衬底的一侧;设置有第二虚拟走线;
所述第一虚拟走线和所述第二虚拟走线均接入第三电源信号。
18.根据权利要求17所述的显示面板,其特征在于,所述电极板层和所述源漏极层之间还设置有第二栅极层;
设置有所述子像素区内第二薄膜晶体管的栅极层;所述第一薄膜晶体管为P型薄膜晶体管;所述第二薄膜晶体管为N型薄膜晶体管。
19.根据权利要求17或18所述的显示面板,其特征在于,所述第一虚拟走线与所述第二虚拟走线穿过所述第二平坦化层电连接。
20.根据权利要求17所述的显示面板,其特征在于,所述显示区的扇出走线包括沿所述第一方向延伸的第三虚拟走线和沿所述第二方向延伸的第四虚拟走线;
所述第三虚拟走线与所述第一虚拟走线同层设置;所述第四虚拟走线与所述第二虚拟走线同层设置;
所述第三虚拟走线和所述第四虚拟走线穿过所述第二平坦化层电连接;
所述扇出走线延伸至所述非显示区的部分变换至所述第一栅极层或所述电极板层。
21.一种显示装置,其特征在于,包括上述权利要求1-20任一项所述的显示面板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210771375.2A CN115050340A (zh) | 2022-06-30 | 2022-06-30 | 一种显示面板及显示装置 |
US17/949,542 US20230015666A1 (en) | 2022-06-30 | 2022-09-21 | Display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210771375.2A CN115050340A (zh) | 2022-06-30 | 2022-06-30 | 一种显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115050340A true CN115050340A (zh) | 2022-09-13 |
Family
ID=83164979
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210771375.2A Pending CN115050340A (zh) | 2022-06-30 | 2022-06-30 | 一种显示面板及显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20230015666A1 (zh) |
CN (1) | CN115050340A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024103744A1 (zh) * | 2022-11-18 | 2024-05-23 | 武汉华星光电半导体显示技术有限公司 | Oled显示面板和oled显示装置 |
WO2024168949A1 (zh) * | 2023-02-17 | 2024-08-22 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
WO2024198055A1 (zh) * | 2023-03-28 | 2024-10-03 | 武汉华星光电半导体显示技术有限公司 | 一种显示面板及显示终端 |
WO2024198160A1 (zh) * | 2023-03-31 | 2024-10-03 | 云谷(固安)科技有限公司 | 显示面板及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017045228A1 (zh) * | 2015-09-14 | 2017-03-23 | 深圳市华星光电技术有限公司 | 一种液晶显示装置及其显示面板 |
CN113093946A (zh) * | 2021-04-21 | 2021-07-09 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
WO2021258911A1 (zh) * | 2020-06-22 | 2021-12-30 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN114003143A (zh) * | 2021-10-28 | 2022-02-01 | 成都京东方光电科技有限公司 | 触控显示面板和触控显示装置 |
CN114171574A (zh) * | 2021-12-08 | 2022-03-11 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
-
2022
- 2022-06-30 CN CN202210771375.2A patent/CN115050340A/zh active Pending
- 2022-09-21 US US17/949,542 patent/US20230015666A1/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017045228A1 (zh) * | 2015-09-14 | 2017-03-23 | 深圳市华星光电技术有限公司 | 一种液晶显示装置及其显示面板 |
WO2021258911A1 (zh) * | 2020-06-22 | 2021-12-30 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN113093946A (zh) * | 2021-04-21 | 2021-07-09 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
CN114003143A (zh) * | 2021-10-28 | 2022-02-01 | 成都京东方光电科技有限公司 | 触控显示面板和触控显示装置 |
CN114171574A (zh) * | 2021-12-08 | 2022-03-11 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024103744A1 (zh) * | 2022-11-18 | 2024-05-23 | 武汉华星光电半导体显示技术有限公司 | Oled显示面板和oled显示装置 |
WO2024168949A1 (zh) * | 2023-02-17 | 2024-08-22 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
WO2024198055A1 (zh) * | 2023-03-28 | 2024-10-03 | 武汉华星光电半导体显示技术有限公司 | 一种显示面板及显示终端 |
WO2024198160A1 (zh) * | 2023-03-31 | 2024-10-03 | 云谷(固安)科技有限公司 | 显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20230015666A1 (en) | 2023-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112117320B (zh) | 一种显示面板和显示装置 | |
CN115050340A (zh) | 一种显示面板及显示装置 | |
CN112466209B (zh) | 显示面板和显示装置 | |
CN112466245B (zh) | 显示面板和显示装置 | |
CN112711349B (zh) | 触控显示屏、触控显示装置 | |
WO2020156057A1 (zh) | 显示器及其显示面板 | |
CN113870713B (zh) | 显示面板及显示装置 | |
CN113410269B (zh) | 显示面板及显示装置 | |
CN113871420A (zh) | 显示基板和显示装置 | |
KR20230028201A (ko) | 디스플레이 패널 및 디스플레이 장치 | |
CN114784077A (zh) | 显示面板及显示装置 | |
CN113508430B (zh) | 像素电路、显示基板和显示装置 | |
KR20220011841A (ko) | 표시장치 | |
CN115346486A (zh) | 显示面板及显示装置 | |
CN115148776A (zh) | 一种显示面板及显示装置 | |
CN116469894A (zh) | Tft基板、显示模组及电子设备 | |
KR20220082123A (ko) | 표시 장치 | |
CN112864199B (zh) | 触控显示面板及显示装置 | |
CN115360227A (zh) | 阵列基板和显示装置 | |
CN114649394A (zh) | 显示面板及显示装置 | |
CN111653601B (zh) | 显示面板及显示装置 | |
CN113268153A (zh) | 输入感测单元 | |
US20240065057A1 (en) | Fanout Lines with Shielding in an Active Area | |
US20240099098A1 (en) | Display panel and display device | |
CN115249717B (zh) | Tft基板、显示模组及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |