CN115035873B - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN115035873B
CN115035873B CN202210772752.4A CN202210772752A CN115035873B CN 115035873 B CN115035873 B CN 115035873B CN 202210772752 A CN202210772752 A CN 202210772752A CN 115035873 B CN115035873 B CN 115035873B
Authority
CN
China
Prior art keywords
compensation
control signal
display panel
demultiplexer
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210772752.4A
Other languages
English (en)
Other versions
CN115035873A (zh
Inventor
林艺强
吴昊
沈柏平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Microelectronics Co Ltd filed Critical Xiamen Tianma Microelectronics Co Ltd
Priority to CN202210772752.4A priority Critical patent/CN115035873B/zh
Publication of CN115035873A publication Critical patent/CN115035873A/zh
Priority to US18/049,760 priority patent/US11783793B1/en
Application granted granted Critical
Publication of CN115035873B publication Critical patent/CN115035873B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明实施例提供一种显示面板和显示装置。显示面板的显示区包括多条数据线和多条扫描线;非显示区包括多路分配器,多路分配器包括m个支路,m为整数,且m≥2,支路包括开关晶体管,开关晶体管的第一极耦接多路分配器的输入端,开关晶体管的第二极耦接一条数据线,开关晶体管的控制极接收开关控制信号;多路分配器包括第一多路分配器,第一多路分配器包括补偿晶体管,补偿晶体管的第一极和第二极短接,且补偿晶体管与数据线耦接,补偿晶体管的控制极接收补偿控制信号;在扫描线提供一次有效电平信号的时段内:支路中补偿晶体管接收的补偿控制信号有一个功能上升沿。本发明能够改善显示闪烁现象。

Description

显示面板和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种显示面板和显示装置。
背景技术
在液晶显示技术中,显示面板中设置像素电极和公共电极,在像素电极和公共电极上分别施加电压,利用像素电极和公共电极之间的电压差产生的电场来驱动液晶分子偏转,进而调整液晶的透光率。为了避免液晶在相同极性电压驱动下发生极化现象,液晶显示面板都会采用交流驱动的方式来驱动。交流驱动就是在每帧显示时都需要正负两个极性来驱动液晶。目前采用交流驱动时存在显示闪烁的问题。
发明内容
本发明实施例提供一种显示面板和显示装置,以解决现有技术中显示闪烁的问题。
第一方面,本发明实施例提供一种显示面板,显示面板包括显示区和非显示区;
显示区包括多条数据线和多条扫描线;
非显示区包括多路分配器,多路分配器包括m个支路,m为整数,且m≥2,支路包括开关晶体管,开关晶体管的第一极耦接多路分配器的输入端,开关晶体管的第二极耦接一条数据线,开关晶体管的控制极接收开关控制信号;其中,
多路分配器包括第一多路分配器,第一多路分配器的支路包括补偿晶体管,补偿晶体管的第一极与开关晶体管的第二极耦接,补偿晶体管的第二极与补偿晶体管的第一极耦接,补偿晶体管的控制极接收补偿控制信号;
在扫描线提供一次有效电平信号的时段内:在第一多路分配器的支路中,补偿晶体管接收的补偿控制信号有一个功能上升沿。
第二方面,基于同一发明构思,本发明实施例还提供一种显示装置,包括本发明任意实施例提供的显示面板。
本发明实施例提供的显示面板和显示装置,具有如下有益效果:在第一多路分配器的支路中设置补偿晶体管,补偿晶体管的控制极与第二极之间存在耦合电容,补偿晶体管与支路所对应的数据线耦接,则补偿晶体管的控制极所接收的补偿控制信号的信号跳变对数据线存在耦合作用。设置在扫描线提供一次有效电平信号的时段内:在第一多路分配器的支路中,补偿晶体管接收的补偿控制信号有一个功能上升沿,功能上升沿用于将与补偿晶体管Tb耦接的数据线上的电压耦合拉高。开关控制信号的下降沿将数据线上的电压耦合拉低,而补偿控制信号的功能上升沿将数据线上电压耦合拉高,两种耦合作用相抵消,能够减小甚至消除数据线受开关控制信号的影响产生的馈通电压,使得数据线上实际写入的电压值与向其提供的电压值基本相同。在采用交流驱动时,能够保证向显示区面内提供均一的公共电压时,数据线上传输的正负两个极性电压与公共电压之间的电压差基本一致,从而改善显示闪烁现象。另外,本发明设置补偿晶体管的第一极和第二极短接,则补偿晶体管不存在向数据线的漏流,能够避免因漏流造成数据线上电压失准。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种显示面板示意图;
图2为本发明实施例提供的另一种显示面板中电路示意图;
图3为本发明实施例提供另一种显示面板时序图;
图4为本发明实施例提供的另一种显示面板时序图;
图5为本发明实施例提供另一种显示面板时序图;
图6为本发明实施例提供另一种显示面板时序图;
图7为本发明实施例提供的另一种显示面板中电路示意图;
图8为本发明实施例提供另一种显示面板时序图;
图9为本发明实施例提供另一种显示面板时序图;
图10为本发明实施例提供另一种显示面板时序图;
图11为本发明实施例提供的另一种显示面板时序图;
图12为本发明实施例提供的另一种显示面板局部示意图;
图13为图12中切线A-A'位置处一种截面示意图;
图14为本发明实施例提供的另一种显示面板局部示意图;
图15为本发明实施例提供的另一种显示面板时序图;
图16为本发明实施例提供的另一种显示面板示意图;
图17为本实施例提供的另一种显示面板示意图;
图18为本发明实施例提供的另一种显示面板局部示意图;
图19为本发明实施例提供的另一种显示面板局部示意图;
图20为本发明实施例提供的另一种显示面板示意图;
图21为本发明实施例提供的显示装置示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
在采用交流驱动的方式来驱动液晶显示面板进行显示时,在公共电极上施加固定电压的公共电压,要求在显示同一灰阶时,像素电极上施加的正性电压与公共电压之间的电压差和施加的负性电压与公共电压之间的电压差相等。而在显示同一灰阶时,如果正负两个极性电压与公共电压之间的电压差不一致,则会导致两个极性驱动下液晶的透光率不同,由此造成显示闪烁。
发明人对现有技术中显示面板存在显示闪烁的原因进行分析。在显示面板中设置有多路分配器,多路分配器与数据线耦接,而多路分配器中的选通开关(即开关晶体管)均为n型晶体管,数据线上的电压容易受选通开关栅极电压的影响。当选通开关关闭时,选通开关的栅极电压由高电平向低电平跳变,则数据线上的电压被耦合拉低,使得数据线上实际写入的电压值与向数据线提供的电压值之间存在差值,这个电压差为数据电压受选通开关栅极电压耦合影响的馈通电压。当不同数据线被选通开关栅极电压耦合的程度不同时,不同数据线上的馈通电压就存在差异,由此导致不同数据线上传输的正负极性数据信号所需的公共电压差异较大。以显示±5V对应的灰阶为例,假设一条数据线上受选通开关栅极电压耦合影响的馈通电压为-0.2V,则向该条数据线提供+5V的数据电压时该数据线上实际写入的数据电压为+4.8V,向该条数据线提供-5V的数据电压时该数据线上实际写入的数据电压为-5.2V,在采用交流驱动时,为了使得正负两个极性电压与公共电压之间的电压差相等,该条数据线所需要的公共电压为-0.2V。假设另一条数据线上受选通开关栅极电压耦合影响的馈通电压为-0.1V,则向该条数据线提供+5V的数据电压时该数据线上实际写入的数据电压为+4.9V,向该条数据线提供-5V的数据电压时该数据线上实际写入的数据电压为-5.1V,在采用交流驱动时,为了使得正负两个极性电压与公共电压之间的电压差相等,该条数据线所需要的公共电压为-0.1V。当向显示区面内提供均一的公共电压时,由于不同的数据线上所需的公共电压不同,这就导致某些数据线上传输的正负两个极性电压与公共电压之间的电压差不一致,会导致两个极性驱动下液晶的透光率不同,由此造成显示闪烁。
为了解决现有技术存在的问题,本发明实施例提供一种显示面板,在至少部分多路分配器中增设补偿晶体管,以补偿多路分配器中控制开关晶体管关闭时栅极电压对数据线的耦合作用,减小或者消除数据线受选通开关栅极电压耦合影响产生的馈通电压,改善显示闪烁的问题。
图1为本发明实施例提供的一种显示面板示意图,如图1所示,显示面板包括显示区AA和非显示区NA;显示区NA包括沿第一方向a延伸的多条数据线10和沿第二方向b延伸的多条扫描线20,第一方向a和第二方向b相互交叉。数据线10和扫描线20的延伸方向相互交叉限定出多个子像素,子像素包括像素开关和像素电极,像素开关为晶体管,像素开关的控制极与扫描线20耦接,像素开关的第一极与数据线10耦接,像素开关的第二极与像素电极耦接。其中,一条数据线10与多个子像素耦接,且一条扫描线20与多个子像素耦接。可选的,多个子像素沿第二方向b排列成像素行,一条扫描线20驱动一个像素行中的多个子像素;多个子像素沿第一方向a排列成像素列,一条数据线10驱动一个像素列中的多个子像素。
在驱动显示面板进行显示时,扫描线20提供扫描信号,在扫描信号为有效电平信号时,与该扫描线20耦接的子像素中像素开关开启、使得像素电极与数据线10导通以通过数据线10向像素电极中写入数据信号。显示面板还包括公共电极,像素电极和公共电极之间存在电压差,由此产生电场来驱动液晶分子偏转,从而实现子像素的显示。
非显示区NA包括多路分配器30,多路分配器30包括m个支路,一个支路耦接一条数据线10,也即一个多路分配器30耦接m条数据线10,m为整数,且m≥2,其中,图1以m=2进行示意。
图2为本发明实施例提供的另一种显示面板中电路示意图,图2中示意出了两个多路分配器30,其中,每个多路分配器30的输入端耦接其各自对应的数据信号端D。数据信号端D用于提供数据信号。如图2所示,m=2时,多路分配器30包括两个支路Z,一个支路Z包括一个开关晶体管Tk。开关晶体管Tk的第一极耦接多路分配器30的输入端,开关晶体管Tk的第二极耦接一条数据线10,开关晶体管Tk的控制极接收开关控制信号。开关晶体管Tk在开关控制信号的控制下开启,使得其所在支路Z中的数据线10与多路分配器30的输入端导通,以向数据线10上写入数据信号、多个分配器30中各开关晶体管Tk的控制极接收其各自对应的开关控制信号。图2中示意两个支路Z中,第一个支路Z中的开关晶体管Tk的控制极接收第一开关控制信号CKH1,第二个支路Z中的开关晶体管Tk的控制极接收第二开关控制信号CKH2。在与同一个多路分配器30耦接的两条数据线30中,第一条数据线10-1耦接第一个支路Z,第二条数据线10-2耦接第二个支路Z。开关晶体管Tk的控制极也就是开关晶体管Tk的栅极。
本发明实施例中多路分配器30包括第一多路分配器31,第一多路分配器31的支路Z包括补偿晶体管Tb,补偿晶体管Tb的第一极与开关晶体管Tk的第二极耦接,也即补偿晶体管Tb的第一极与数据线10耦接。另外,补偿晶体管Tb的第二极与补偿晶体管Tb的第一极耦接。补偿晶体管Tb包括栅极、源极和漏极,补偿晶体管Tb的控制极即为栅极,补偿晶体管Tb的第一极和第二极中一者为源极、另一者为漏极,在本发明实施例中设置补偿晶体管Tb的源极和漏极短接,则补偿晶体管Tb相当于是一条连接到数据线10上的导线,补偿晶体管Tb不存在向数据线10的漏流。其中,补偿晶体管Tb的控制极接收补偿控制信号。在每个支路Z中都设置有补偿晶体管Tb。本发明实施例中补偿晶体管Tb和开关晶体管Tk的晶体管类型相同,两者均为n型晶体管,在制作时能够简化工艺制程。
在一些实施例中,对一个第一多路分配器31来说,其内部的各补偿晶体管Tb的控制极接收同一个补偿控制信号。在另一些实施例中,对一个第一多路分配器31来说,其内部的各补偿晶体管Tb的控制极接收各自对应的补偿控制信号。图2中以第一多路分配器31内各补偿晶体管Tb的控制极接收各自对应的补偿控制信号进行示意,如图2所示,第一个支路Z中的补偿晶体管Tb的控制极接收第一补偿控制信号CKH1',第二个支路Z中的补偿晶体管Tb的控制极接收第二补偿控制信号CKH2'。
在第一多路分配器31中,支路Z包括开关晶体管Tk和补偿晶体管Tb,开关晶体管Tk的控制极接收开关控制信号CKH,补偿晶体管Tb的控制极接收补偿控制信号CKH'。也就是说,一个支路Z对应一个开关控制信号CKH和一个补偿控制信号CKH'。
图3为本发明实施例提供另一种显示面板时序图。结合图3示意的时序图对本发明实施例中的第一多路分配器31的工作过程进行理解。图3中示意了扫描线20提供扫描信号CKV,在扫描信号CKV的高电平为控制像素开关开启的有效电平信号,其中,像素开关包括晶体管,在有效电平信号的时段内晶体管为开启状态,晶体管的开启状态包括处于一定开启程度的状态和完全打开的状态。所以图3中示意的扫描信号CKV的上升沿的起始时刻像素开关还没有开启,并且在扫描信号CKV的下降沿的终点时刻之前像素开关已经关闭。本发明实施例中在扫描线20提供一次有效电平信号的时段t内:在第一多路分配器31的支路Z中,补偿晶体管Tb接收的补偿控制信号CKH'有一个功能上升沿,功能上升沿用于将与补偿晶体管Tb耦接的数据线10上的电压耦合拉高。在本发明实施例中,上升沿理解为电压信号由低电平向高电平跳变的时段,下降沿理解为电压信号由高电平向低电平跳变的时段。上升沿和下降沿均包括起始时刻和终点时刻。如图3所示,在扫描线20提供一次有效电平信号的时段t内:在第一多路分配器31的第一个支路Z中,补偿晶体管Tb接收的第一补偿控制信号CKH1'有一个功能上升沿;在第一多路分配器31的第二个支路Z中,补偿晶体管Tb接收的第二补偿控制信号CKH2'有一个功能上升沿。
结合图3示意的时序图,对第一多路分配器31的工作过程进行说明。在第一开关控制信号CKH1为有效的高电平信号(或者说使能信号)时,第一个支路Z中开关晶体管Tk开启,将数据信号端D提供的数据信号写入到第一条数据线10-1。然后第二个支路Z中开关晶体管Tk在第二开关控制信号CKH2的有效的高电平信号控制下开启,将数据信号端D提供的数据信号写入到第二条数据线10-2。如此实现通过多路分配器依次向与其连接的m条数据线10提供数据信号。其中,
在第一多路分配器31工作中:当第一开关控制信号CKH1为下降沿时,第一开关控制信号CKH1由高电平向低电平跳变以控制第一个支路Z中开关晶体管Tk关闭。第一开关控制信号CKH1的下降沿包括起始时刻和终点时刻,第一开关控制信号CKH1的下降沿还具有第一临界时刻1t0,第一临界时刻1t0位于下降沿的起始时刻和终点时刻之间。从第一开关控制信号CKH1下降沿的起始时刻开关晶体管Tk开始逐渐关闭,直到第一临界时刻1t0开关晶体管Tk完全关闭。可以认为在第一临界时刻1t0开关晶体管Tk关闭(或者说开关晶体管Tk的沟道关闭),在第一开关控制信号CKH1下降沿的起始时刻至第一临界时刻1t0的时段内开关晶体管Tk仍处于一定开启状态(或者说开关晶体管Tk的沟道处于打开状态),但并非完全打开的状态。其中,在第一临界时刻1t0第一开关控制信号CKH1的电压值与开关晶体管Tk的特性相关。开关晶体管Tk的栅极(控制极)和其漏极(第二极)之间存在电容,在第一开关控制信号CKH1下降沿的起始时刻至第一临界时刻1t0的时段内,第一个支路Z中开关晶体管Tk的栅极电压由高电平向低电平跳变且开关晶体管Tk的沟道处于开启状态,则第一开关控制信号CKH1的下降沿会将第一条数据线10-1上的电压往负方向耦合,也就是第一条数据线10-1上的电压被耦合拉低。
而本发明实施例中在第一个支路Z中设置有补偿晶体管Tb,补偿晶体管Tb与第一条数据线10-1耦接,补偿晶体管Tb的栅极和其漏极之间也存在电容,并且补偿晶体管Tb的漏极与第一条数据线10-1连接。在扫描线20提供一次有效电平信号的时段t内:第一补偿控制信号CKH1'的具有一个功能上升沿。可以理解,第一补偿控制信号CKH1'的由低电平向高电平跳变的功能上升沿能够控制补偿晶体管Tb开启。功能上升沿具有起始时刻、终点时刻、以及第二临界时刻2t0,第二临界时刻2t0位于功能上升沿的起始时刻和终点时刻之间。从第一补偿控制信号CKH1'功能上升沿的起始时刻开始,补偿晶体管Tb的栅极电压逐渐增大,当第一补偿控制信号CKH1'功能上升沿到达第二临界时刻时,达到了补偿晶体管Tb的开启电压,然后补偿晶体管Tb逐渐开启直至第一补偿控制信号CKH1'功能上升沿的终点时刻完全打开。可以认为在第二临界时刻2t0至第一补偿控制信号CKH1'功能上升沿的终点时刻的时段内补偿晶体管Tb处于一定开启状态(或者说补偿晶体管Tb的沟道处于打开状态),但并非完全打开的状态。可以认为在第二临界时刻2t0补偿晶体管Tb开启(或者说补偿晶体管Tb的沟道开启)。其中,在第二临界时刻2t0补偿控制信号CKH'的电压值与补偿晶体管Tb的特性相关。在补偿晶体管Tb的栅极(控制极)和其漏极(第二极)之间存在电容,在第一补偿控制信号CKH1'功能上升沿的第二临界时刻2t0至终点时刻的时段内,第一个支路Z中补偿晶体管Tb的栅极电压由低电平向高电平跳变且补偿晶体管Tb的沟道处于开启状态,则第一补偿控制信号CKH1'的功能上升沿会将第一条数据线10-1上的电压往正方向耦合,也就是将第一条数据线10-1上的电压耦合拉高。
本发明实施例中设置在扫描线20提供一次有效电平信号的时段t内:第一个支路Z中补偿晶体管Tb接收的第一补偿控制信号CKH1'有一个功能上升沿。第一补偿控制信号CKH1'的功能上升沿对第一条数据线10-1耦合,能够将第一条数据线10-1上电压拉高。第一补偿控制信号CKH1'的功能上升沿将第一条数据线10-1上电压耦合拉高能够补偿第一开关控制信号CKH1的下降沿对第一条数据线10-1的耦合作用。第一开关控制信号CKH1的下降沿将第一条数据线10-1上的电压耦合拉低,而第一补偿控制信号CKH1'的功能上升沿将第一条数据线10-1上电压耦合拉高,两种耦合作用相抵消,能够减小甚至消除第一条数据线10-1受第一开关控制信号CKH1的影响产生的馈通电压,使得第一数据线10-1上实际写入的电压值与向其提供的电压值基本相同。
同样的,对于第二个支路Z来说,第二开关控制信号CKH2的下降沿会将第二条数据线10-2上的电压耦合拉低,而第二补偿控制信号CKH2'的功能上升沿会将第二条数据线10-2上的电压耦合拉高,两个耦合作用相抵消,能够减小甚至消除第二条数据线10-2受第二开关控制信号CKH2的影响产生的馈通电压,使得第二条数据线10-2上实际写入的电压值与向其提供的电压值基本相同。
本发明实施例提供的显示面板,在第一多路分配器31的支路Z中设置补偿晶体管Tb,补偿晶体管Tb的控制极与第二极之间存在耦合电容,补偿晶体管Tb与支路Z所对应的数据线10耦接,则补偿晶体管Tb的控制极所接收的补偿控制信号CKH'的信号跳变对数据线10存在耦合作用。设置在扫描线20提供一次有效电平信号的时段t内:在第一多路分配器31的支路Z中,补偿晶体管Tb接收的补偿控制信号CKH'有一个功能上升沿,功能上升沿用于将与补偿晶体管Tb耦接的数据线10上的电压耦合拉高。则在扫描线20提供一次有效电平信号的时段t内,开关控制信号CKH的下降沿将数据线10上的电压耦合拉低,而补偿控制信号CKH'的功能上升沿将数据线10上电压耦合拉高,两种耦合作用相抵消,能够减小甚至消除数据线10受开关控制信号CKH的影响产生的馈通电压,使得数据线10上实际写入的电压值与向其提供的电压值基本相同。在采用交流驱动时,能够保证向显示区面内提供均一的公共电压时,数据线10上传输的正负两个极性电压与公共电压之间的电压差基本一致,从而改善显示闪烁现象。
本发明实施例中补偿晶体管Tb与开关晶体管Tk均为晶体管结构,在支路Z中由于开关晶体管Tk的控制极和第二极之间存在电容使得数据线10的电压受开关控制信号CKH耦合作用被拉低,本发明实施例利用补偿晶体管Tb的控制极和第二极之间存在电容将数据线10的电压耦合拉高,两种耦合作用机理相同,能够相互抵消、补偿效果好。另外,本发明设置补偿晶体管Tb的第一极和第二极短接,则补偿晶体管Tb不存在向数据线10的漏流,能够避免因漏流造成数据线10上电压失准。
本发明实施例中在扫描线20提供一次有效电平信号的时段t内补偿控制信号CKH'有一个功能上升沿,其中,功能上升沿的终点时刻位于扫描线20提供一次有效电平信号的时段t内,或者功能上升沿的终点时刻与扫描线20提供一次有效电平信号的时段t的终点时刻重合。如此设置能够实现在扫描线20驱动的像素行开启时间内利用补偿控制信号CKH'的上升沿对数据线进行耦合,以保证数据线上传输准确的数据电压并将准确的数据电压写入到像素中。
在支路Z中,开关控制信号CKH的下降沿对数据线10的耦合作用发生在下降沿起始时刻至第一临界时刻1t0的时段内,补偿控制信号CKH'的功能上升沿对数据线10的耦合作用发生在第二临界时刻2t0至功能上升沿终点时刻的时段内。在一些实施例中,在扫描线提供一次有效电平信号的时段t内:在第一多路分配器31的支路Z中,补偿控制信号CKH'的功能上升沿的终点时刻不早于第一临界时刻1t0。也就是说,对应一个支路Z:补偿控制信号CKH'的功能上升沿的终点时刻与开关控制信号CKH的第一临界时刻1t0为同一时刻,或者补偿控制信号CKH'的功能上升沿的终点时刻晚于开关控制信号CKH的第一临界时刻1t0。当补偿控制信号CKH'的功能上升沿的终点时刻与开关控制信号CKH的第一临界时刻1t0为同一时刻时,补偿控制信号CKH'的功能上升沿将数据线10上电压耦合拉高和补偿开关控制信号CKH的下降沿将数据线10上的电压耦合拉低同时结束,在此之后数据线10上的电压不会继续被开关控制信号CKH的下降沿拉低。当补偿控制信号CKH'的功能上升沿的终点时刻晚于开关控制信号CKH的第一临界时刻1t0时,补偿开关控制信号CKH的下降沿将数据线10上的电压耦合拉低作用首先结束,而补偿控制信号CKH'的功能上升沿将数据线10上电压耦合拉高继续进行以对数据线10上的电压进行补偿。本发明实施例也就是设置开关控制信号CKH的下降沿的第一临界时刻1t0不晚于补偿控制信号CKH'的功能上升沿的终点时刻,能够保证利用补偿控制信号CKH'的功能上升沿将数据线10上的电压拉高之后,不再存在开关控制信号CKH的下降沿将数据线10上的电压耦合拉低的情况发生。
需要说明的是,图3实施例中仅示意了一种补偿控制信号CKH'的波形,示意出了在扫描线20提供一次有效电平信号的时段t内,补偿控制信号CKH'存在一个功能上升沿。在一些实施例中,可以调整补偿控制信号CKH'波形的周期或者调整补偿控制信号CKH'波形周期中高电平信号占空比。如下述图8实施例中就示意了另一种补偿控制信号CKH'的波形。本发明实施例的时序图中补偿控制信号CKH'的波形仅做示意性表示,不作为对本发明的限定。在本发明实施例中只要设置扫描线20提供一次有效电平信号的时段t内补偿控制信号CKH'存在一个功能上升沿,并且功能上升沿的终点时刻不早于开关控制信号CKH的下降沿的第一临界时刻1t0。就能够实现利用补偿控制信号CKH'的功能上升沿将数据线上的电压耦接拉高,以补偿开关控制信号的下降沿对数据线的耦合作用。
在一些实施例中,支路Z中的补偿晶体管Tb连接其各自对应的补偿控制线。第一多路分配器31包括m个支路Z,则显示面板中需要设置m条补偿控制线和m条开关控制线。以m=2为例,如图2所示,显示面板包括2条开关控制线CKH,分别为第一开关控制线CKH1和第二开关控制线CKH2;显示面板包括2条补偿控制线CKH',分别为第一补偿控制线CKH1'和第一补偿控制线CKH2'。需要说明的是,在本发明实施例中,开关控制线CKH和该开关控制线CKH提供的开关控制信号用相同的符号表示,比如第一开关控制线CKH1提供第一开关控制信号CKH1;补偿控制线CKH'和该补偿控制线CKH'提供的补偿控制信号用相同的符号表示,比如第一补偿控制线CKH1'提供第一补偿控制信号CKH1'。
如图2所示,2个开关晶体管Tk与2条开关控制线CKH对应耦接,其中,第一个支路Z中开关晶体管Tk的控制极与第一开关控制线CKH1耦接,第二个支路Z中开关晶体管Tk的控制极与第二开关控制线CKH2耦接,开关控制线CKH向与其耦接的开关晶体管Tk提供开关控制信号。2个补偿晶体管Tb与2条补偿控制线CKH'对应耦接,其中,第一个支路Z中补偿晶体管Tb的控制极与第一补偿控制线CKH1'耦接,第二个支路Z中补偿晶体管Tb的控制极与第二补偿控制线CKH2'耦接,补偿控制线CKH'向与其耦接的补偿晶体管Tb提供补偿控制信号。在每个支路Z中:设置在扫描线20提供一次有效电平信号的时段t内,补偿晶体管Tb接收的补偿控制信号CKH'有一个功能。该实施方式中,设置m条补偿控制线CKH',在第一多路分配器31中每个支路Z中的补偿晶体管Tb耦接与其对应的补偿控制线CKH'。在扫描线提供一次有效电平信号的时段内:第一多路分配器31的各支路Z分别接收各自对应的补偿控制信号CKH'。则每个支路Z中补偿控制线CKH'的信号时序可以根据该支路Z对应的开关控制线CKH的信号时序进行设定,以实现分别对每个支路Z中耦接的数据线10受开关控制信号的耦合作用进行补偿,减小甚至消除与支路Z耦接的数据线10受开关控制信号的影响产生的馈通电压,使得数据线10上实际写入的电压值与向其提供的电压值基本相同。
在一些实施例中,如图3示意的时序图,在扫描线20提供一次有效电平信号的时段t内:在第一个支路Z中,第一补偿控制线CKH1'向支路Z提供的第一补偿控制信号CKH1'有一个上升沿与第一开关控制线CKH1向该支路Z提供的第一开关控制信号CKH1的下降沿同时发生;在第二个支路Z中,第二补偿控制线CKH2'向支路Z提供的第二补偿控制信号CKH2'有一个功能上升沿与第二开关控制线CKH2向该支路Z提供的第二开关控制信号CKH2的下降沿同时发生。其中,功能上升沿和下降沿同时发生理解为功能上升沿的起始时刻和下降沿的起始时刻为同一时刻。该实施例中,在扫描线20提供一次有效电平信号的时段t内:在第一多路分配器31的支路Z中,补偿控制线CKH'向支路Z提供的补偿控制信号的功能上升沿与开关控制线CKH向该支路Z提供的开关控制信号的下降沿同时发生。可选的,设置补偿控制信号CKH'中高电平信号的电压值和低电平信号的电压值之差与开关控制信号CKH中高电平信号的电压值和低电平信号的电压值之差相等,则补偿控制信号CKH'的时序易于实现,对生成补偿控制信号CKH'的显示驱动模块的要求较低。而且能够实现开关控制信号的下降对数据线10上电压的耦合拉低作用和补偿控制信号的上升沿对数据线10上电压的耦合拉高作用相抵消,能够消除数据线10受开关控制信号CKH的影响产生的馈通电压。
在另一些实施例中,图4为本发明实施例提供的另一种显示面板时序图。如图4所示,在扫描线提供一次有效电平信号的时段t内:在第一多路分配器31的至少部分支路Z中,补偿控制信号CKH'的功能上升沿的终点时刻早于开关控制信号CKH下降沿的终点时刻。如此设置能够相应的将补偿控制信号CKH'的功能上升沿中的第二临界时刻2t0提前。该实施方式能够将补偿控制信号CKH'的功能上升沿对数据线10电压的耦合拉高作用的时间提前,可以是在开关控制信号CKH下降沿将数据线10电压的耦合拉低的完成时刻开始利用补偿控制信号CKH'的功能上升沿将数据线10电压耦合拉高,或者可以是在开关控制信号CKH下降沿对数据线10的耦合作用完成之前就开始利用补偿控制信号CKH'的功能上升沿对数据线10进行耦合作用。而且由图4时序图可以看出,两种耦合作用开始时间相差较短,能够使得第一条数据线10-1和第二条数据线10-2上的电压波动减小,能够满足一些应用场景中对数据线10充电严苛的要求。
在一些实施例中,设置补偿控制信号CKH'的功能上升沿中第二临界时刻2t0不早于开关控制信号CKH的下降沿中第一临界时刻1t0。其中,第二临界时刻2t0与开关控制信号CKH下降沿中的第一临界时刻1t0处于同一时刻,或者第二临界时刻2t0位于开关控制信号CKH下降沿中的第一临界时刻1t0之前。图5为本发明实施例提供另一种显示面板时序图。仍然以m=2进行示意说明,图5实施例提供的时序可以应用于上述图2实施例提供的显示面板中。如图5所示,在扫描线20提供一次有效电平信号的时段t内:第一个支路Z对应的第一补偿控制信号CKH1'的功能上升沿中第二临界时刻2t0发生在第一开关控制信号CKH1的下降沿中第一临界时刻1t0之后;第二个支路Z对应的第二补偿控制信号CKH2'的功能上升沿中第二临界时刻2t0发生在第二开关控制信号CKH2的下降沿中第一临界时刻1t0之后。该实施方式中,在扫描线20提供一次有效电平信号的时段t内:在第一多路分配器31的支路Z中,补偿控制线CKH'向支路Z提供的补偿控制信号CKH'的功能上升沿中第二临界时刻2t0发生在开关控制线CKH向该支路Z提供的开关控制信号CKH的下降沿中第一临界时刻1t0之后。图5中虚线圈出的位置可以看出数据线10上的电压先被开关控制信号CKH耦合拉低,然后被补偿控制信号CKH'耦合拉高以补偿开关控制信号CKH对数据线10的耦合作用,两种耦合作用相抵消,能够减小甚至消除数据线10受开关控制信号的影响产生的馈通电压,使得数据线10上实际写入的电压值与向其提供的电压值基本相同。在采用交流驱动时,能够保证向显示区面内提供均一的公共电压时,数据线10上传输的正负两个极性电压与公共电压之间的电压差基本一致,从而改善显示闪烁现象。
在一些实施例中,补偿控制信号CKH'中低电平信号在其波形周期内占有的时间比值和开关控制信号CKH中高电平信号在其波形周期内占有的时间比值相等。图6为本发明实施例提供另一种显示面板时序图。图6以m=2为例进行说明。图6实施例提供的时序可以应用于上述图2实施例提供的显示面板中。图6示意了在一帧画面显示时依次排列的三条扫描线20分别提供的扫描信号CKV_r、CKV_r+1、CKV_r+2。以对应第一个支路Z的第一补偿控制信号CKH1'和第一开关控制信号CKH1为例。第一补偿控制信号CKH1'的周期为t1',第一补偿控制信号CKH1'的一个周期t1'中低电平信号的时长为t11'。第一开关控制信号CKH1的周期为t1,第一开关控制信号CKH1的一个周期t11中高电平信号的时长为t11。其中,t11'/t1'=t11/t1。可选的,第一补偿控制信号CKH1'的波形周期t1'与第一开关控制信号CKH1的波形周期t1相等。该实施方式中可以根据开关控制信号CKH的波形规律对补偿控制信号CKH'进行设置,补偿控制信号CKH'的时序易于实现,对生成补偿控制信号的显示驱动模块的要求较低。
需要说明的是,图6中以开关控制信号CKH中上升沿的起始时刻至下一个上升沿的起始时刻记为开关控制信号CKH的一个周期,以开关控制信号CKH中上升沿的起始时刻至该上升沿之后的第一个下降沿的终点时刻记为开关控制信号CKH的一个周期中高电平信号的时长。图6中以补偿控制信号CKH'中下降沿的起始时刻至下一个下降沿的起始时刻记为补偿控制信号CKH'的一个周期,以补偿控制信号CKH'中下降沿的起始时刻至该下降沿之后的第一个上升沿的终点时刻记为补偿控制信号CKH'的一个周期中低电平信号的时长。为了清楚示意开关控制信号CKH的上升沿的起始时刻、以及补偿控制信号CKH'的上升沿的起始时刻,图6中扫描线提供一次有效电平信号的时段t的边界点画到了扫描线20中上升沿的起始时刻。而实际上,扫描线提供一次有效电平信号的时段t的边界点可以与扫描线中上升沿的起始时刻不重合,扫描线20提供一次有效电平信号的时段t仍然参照在图3实施例中的相关说明来理解。
另外,图6中仅以开关控制信号CKH下降沿的终点时刻与补偿控制信号CKH'中上升沿的终点时刻处于同一时刻进行示意。根据上述实施例中的说明可以理解,本发明实施例中利用补偿控制信号CKH'中上升沿对数据线10的耦合作用来补偿开关控制信号CKH的下降沿对数据线10的耦合,并且设置补偿控制信号CKH'上升沿的终点时刻不早于开关控制信号CKH中第一临界时刻1t0。而对于补偿控制信号CKH'上升沿的终点时刻和开关控制信号CKH下降沿的终点时刻之间的关系,可以是补偿控制信号CKH'上升沿的终点时刻在开关控制信号CKH下降沿的终点时刻之前,或者是补偿控制信号CKH'上升沿的终点时刻与开关控制信号CKH下降沿的终点时刻处于同一时刻,或者也可以是补偿控制信号CKH'上升沿的终点时刻在开关控制信号CKH下降沿的终点时刻之后。图6实施例中示意,补偿控制信号CKH'中低电平信号在其波形周期内占有的时间比值和开关控制信号CKH中高电平信号在其波形周期内占有的时间比值相等。
在另一些实施例中,可以设置补偿控制信号CKH'中低电平信号在其波形周期内占有的时间比值和开关控制信号CKH中高电平信号在其波形周期内占有的时间比值不相等。通过调整补偿控制信号CKH'波形的周期或者调整补偿控制信号CKH'波形周期中高电平信号占空比,使得扫描线20提供一次有效电平信号的时段t内补偿控制信号CKH'存在一个功能上升沿的终点时刻不早于开关控制信号CKH的下降沿的第一临界时刻1t0即可。
在一些实施例中,第一多路分配器31中各补偿晶体管Tb连接同一条补偿控制线。图7为本发明实施例提供的另一种显示面板中电路示意图,图8为本发明实施例提供另一种显示面板时序图。图7中示意出了两个多路分配器30,其中,一个多路分配器30的输入端耦接一个数据信号端D。结合图8示意的时序图对图7实施例中的第一多路分配器31的工作过程进行理解。
如图7所示,以m=2为例,第一多路分配器31中包括两个支路Z,每个支路Z耦接一条数据线10,其中,第一个支路Z耦接第一条数据线10-1,第二个支路Z耦接第二条数据线10-2。第一多路分配器31中包括2个补偿晶体管Tb,2个补偿晶体管Tb连接同一条补偿控制线CKH'耦接,补偿控制线CKH'向与其耦接的补偿晶体管Tb提供补偿控制信号CKH'。显示面板包括2条开关控制线CKH,分别为第一开关控制线CKH1和第二开关控制线CKH2。在第一多路分配器31中2个开关晶体管Tk与2条开关控制线CKH对应耦接,其中,第一个支路Z中开关晶体管Tk的控制极与第一开关控制线CKH1耦接,第二个支路Z中开关晶体管Tk的控制极与第二开关控制线CKH2耦接,开关控制线CKH向与其耦接的开关晶体管Tk提供开关控制信号。该实施例中,第一多路分配器31中各补偿晶体管Tb连接同一条补偿控制线CKH',能够减少补偿控制线的设置条数,有利于节省非显示区NA的布线空间,有利于边框的窄化。
图7实施例中,第一多路分配器31的各支路Z中补偿晶体管Tb的控制极接收同一个补偿控制信号CKH',则在补偿控制信号CKH'上电压跳变时,在各支路Z中补偿晶体管Tb的控制极对数据线10的耦合作用同时发生。
结合图8来看,以一个第一多路分配器31的工作过程进行说明。在第一开关控制信号CKH1为有效的高电平信号时,第一个支路Z中开关晶体管Tk开启,将数据信号端D提供的数据信号写入到第一条数据线10-1。然后第二个支路Z中开关晶体管Tk在第二开关控制信号CKH2的有效的高电平信号控制下开启,将数据信号端D提供的数据信号写入到第二条数据线10-2。如此实现通过多路分配器依次向与其连接的m条数据线10提供数据信号。
在扫描线20提供一次有效电平信号的时段t内:
第一个支路Z中开关晶体管Tk接收的第一开关控制信号CKH1先有一个下降沿,此时控制第一个支路Z中开关晶体管Tk关闭,如图8中对应第一条数据线10-1的时序,第一开关控制信号CKH1的下降沿将第一条数据线10-1的电压耦合拉低。第一开关控制信号CKH1的下降沿具有第一临界时刻1t0。而第一个支路Z中补偿晶体管Tb接收的补偿控制信号CKH'功能上升沿的终点时刻不早于开关晶体管Tk接收的第一开关控制信号CKH1下降沿的第一临界时刻1t0。其中,补偿控制信号CKH'上升沿具有第二临界时刻2t0,在补偿控制信号CKH'功能上升沿的第二临界时刻2t0至功能上升沿终点时刻的时段内补偿控制信号CKH'将第一条数据线10-1的电压耦合拉高。
第二个支路Z中开关晶体管Tk接收的第二开关控制信号CKH2有一个下降沿,此时控制第二个支路Z中开关晶体管Tk关闭,如图8中对应第二条数据线10-2的时序,第二开关控制信号CKH2的下降沿将第二条数据线10-2的电压耦合拉低。而第二个支路Z中补偿晶体管Tb接收的补偿控制信号CKH'的功能上升沿的终点时刻不早于开关晶体管Tk接收的第二开关控制信号CKH2下降沿的第一临界时刻1t0。在补偿控制信号CKH'功能上升沿的第二临界时刻2t0至功能上升沿终点时刻的时段内补偿控制信号CKH'将第二条数据线10-2的电压耦合拉高。
该实施方式中,第一多路分配器31的各支路Z中补偿晶体管Tb的控制极耦接同一条补偿控制线CKH'。在扫描线20提供一次有效电平信号的时段t内,补偿控制信号CKH'为上升沿时同时对各支路Z耦接的数据线10进行耦合,将各支路Z耦接的数据线10上的电压拉高,以补偿各支路Z中开关控制信号CKH的下降沿对数据线的耦合作用。在扫描线20提供一次有效电平信号的时段t内,开关控制信号CKH的下降沿将数据线10上的电压耦合拉低,而补偿控制信号CKH'的上升沿将数据线10上电压耦合拉高,两种耦合作用相抵消,能够减小甚至消除数据线10受开关控制信号CKH的影响产生的馈通电压,使得数据线10上实际写入的电压值与向其提供的电压值基本相同。在采用交流驱动时,能够保证向显示区面内提供均一的公共电压时,数据线10上传输的正负两个极性电压与公共电压之间的电压差基本一致,从而改善显示闪烁现象。
在一些实施例中,第一多路分配器31的各支路Z中补偿晶体管Tb的控制极接收同一个补偿控制信号CKH',设置补偿控制信号CKH'的功能上升沿中第二临界时刻2t0不早于第一多路分配器31接收的m个开关控制信号CKH中的最后一个下降沿的第一临界时刻1t0。则在各支路Z连接的数据线10均被耦合拉低之后,再利用补偿控制信号CKH'的功能上升沿同时对各支路Z耦接的数据线10进行耦合,将各支路Z耦接的数据线10上的电压拉高,以补偿各支路Z中开关控制信号CKH的下降沿对数据线的耦合作用。
在一些实施例中,以m=2为例,如图8所示的,在扫描线20提供一次有效电平信号的时段t内,第一个支路Z第一个开启,第二个支路Z第二个开启,第一个支路Z对应的第一开关控制线CKH1提供的第一控制信号CKH1先有一个下降沿,然后第二个支路Z对应的第二开关控制线CKH2提供的第二控制信号CKH2再有一个下降沿,而补偿控制信号CKH'的功能上升沿的终点时刻不早于第二控制信号CKH2的下降沿的第一临界时刻1t0。也就是说,在第一多路分配器31中,补偿控制线CKH'向支路Z提供的补偿控制信号CKH'有一个功能上升沿的终点时刻不早于m条开关控制线CKH向支路Z提供的开关控制信号CKH中的最后一个下降沿的第一临界时刻1t0。该实施例中,补偿控制线CKH'功能上升沿可以与m条支路Z中最后开启的支路Z对应的开关控制信号CKH的下降沿的第一临界时刻1t0处于同一时刻;或者也可以是补偿控制线CKH'功能上升沿的终点时刻发生在m条支路Z中最后开启的支路Z对应的开关控制信号CKH的下降沿的第一临界时刻1t0之后。如此设置能够保证利用一个补偿控制信号CKH'的上升沿将各支路Z耦接的数据线10上的电压均进行拉高,以补偿各支路Z中开关控制信号CKH的下降沿对数据线10的耦合作用。
在一些实施例中,图9为本发明实施例提供另一种显示面板时序图。图9以m=2为例进行说明。图9实施例提供的时序可以应用于上述图7实施例提供的显示面板中。图9示意了在一帧画面显示时依次排列的三条扫描线20分别提供的扫描信号CKV_r、CKV_r+1、CKV_r+2。第一开关控制信号CKH1和第二开关控制信号CKH2的周期相同。以补偿控制信号CKH'和第一开关控制信号CKH1对比进行说明。第一补偿控制信号CKH1'的周期为t1',第一补偿控制信号CKH1'的一个周期t1'中高电平信号的时长为t12'。第一开关控制信号CKH1的周期为t1,第一开关控制信号CKH1的一个周期t11中高电平信号的时长为t11。其中,t12'/t1'=t11/t1。可选的,第一补偿控制信号CKH1'的波形周期t1'与第一开关控制信号CKH1的波形周期t1相等。该实施方式中设置补偿控制信号CKH'中高电平信号在其波形周期内占有的时间比值和开关控制信号CKH中高电平信号在其波形周期内占有的时间比值相等。可以设置补偿控制信号CKH'的波形与开关控制信号CKH的波形规律相同,补偿控制信号CKH'的时序易于实现,对生成补偿控制信号的显示驱动模块的要求较低。
需要说明的是,图9中以开关控制信号CKH中上升沿的起始时刻至下一个上升沿的起始时刻记为开关控制信号CKH的一个周期,以开关控制信号CKH中上升沿的起始时刻至该上升沿之后的第一个下降沿的终点时刻记为开关控制信号CKH的一个周期中高电平信号的时长。图9中以补偿控制信号CKH'中上升沿的起始时刻至下一个上升沿的起始时刻记为补偿控制信号CKH'的一个周期,以补偿控制信号CKH'中上升沿的起始时刻至该上升沿之后的第一个下降沿的终点时刻记为补偿控制信号CKH'的一个周期中高电平信号的时长。另外,为了清楚示意第一开关控制信号CKH1的上升沿的起始时刻,图9中扫描线20提供一次有效电平信号的时段t的边界点画到了扫描线中上升沿的起始时刻。而实际上,扫描线提供一次有效电平信号的时段t的边界点可以与扫描线中上升沿的起始时刻不重合,扫描线提供一次有效电平信号的时段t仍然参照在图3实施例中的相关说明来理解。
另外,图9中示意补偿控制信号CKH'中上升沿的终点时刻晚于第二开关控制信号CKH2的下降沿的终点时刻。根据上述实施例中的说明可以理解,本发明实施例中利用补偿控制信号CKH'中功能上升沿对数据线10的耦合作用来补偿开关控制信号CKH的下降沿对数据线10的耦合,当m个支路Z中的补偿晶体管接收同一个补偿控制信号时,设置补偿控制信号CKH'功能上升沿的终点时刻不早于m个开关控制信号CKH中最后一个下降沿中第一临界时刻1t0。对于图9实施例,也就是满足补偿控制信号CKH'功能上升沿的终点时刻不早于第二开关控制信号CKH2的下降沿中第一临界时刻1t0即可。而第一临界时刻1t0早于第二开关控制信号CKH2的下降沿的终点时刻。而对于补偿控制信号CKH'功能上升沿的终点时刻和第二开关控制信号CKH2下降沿的终点时刻之间的关系,可以是补偿控制信号CKH'功能上升沿的终点时刻在第二开关控制信号CKH2下降沿的终点时刻之前,或者是补偿控制信号CKH'功能上升沿的终点时刻与第二开关控制信号CKH2下降沿的终点时刻处于同一时刻,或者也可以是补偿控制信号CKH'功能上升沿的终点时刻在第二开关控制信号CKH2下降沿的终点时刻之后。
图9实施例中示意,补偿控制信号CKH'中高电平信号在其波形周期内占有的时间比值和开关控制信号CKH中高电平信号在其波形周期内占有的时间比值相等。
在另一些实施例中,可以设置补偿控制信号CKH'中高电平信号在其波形周期内占有的时间比值和开关控制信号CKH中高电平信号在其波形周期内占有的时间比值不相等。通过调整补偿控制信号CKH'波形的周期或者调整补偿控制信号CKH'波形周期中高电平信号占空比,使得扫描线20提供一次有效电平信号的时段t内补偿控制信号CKH'存在一个功能上升沿的终点时刻不早于开关控制信号CKH的下降沿的第一临界时刻1t0即可。
在一些实施例中,图10为本发明实施例提供另一种显示面板时序图。图10实施例提供的时序可以应用于上述图7实施例提供的显示面板中。图10示意了在一帧画面显示时依次排列的两条扫描线20分别提供的扫描信号CKV_r、CKV_r+1。如图10所示,在扫描线20提供一次有效电平信号的时段t内,第一个支路Z第一个开启,第二个支路Z第二个开启,第一个支路Z对应的第一开关控制线CKH1提供的第一控制信号CKH1先有一个下降沿,然后第二个支路Z对应的第二开关控制线CKH2提供的第二控制信号CKH2再有一个下降沿,而补偿控制信号CKH'的上升沿的终点时刻不早于第二控制信号CKH2的下降沿的第一临界时刻1t0。在扫描线20提供一次有效电平信号的时段t内补偿控制信号CKH'同时具有功能上升沿和一个下降沿,补偿控制信号CKH'的下降沿具有第三临界时刻3t0,第三临界时刻3t0位于补偿控制信号CKH'的下降沿的起始时刻和终点时刻之间。在第三临界时刻3t0补偿晶体管Tb关闭,第三临界时刻3t0不晚于第一多路分配器31接收的m个开关控制信号CKH中第一个下降沿的第一临界时刻1t0。补偿控制信号CKH'下降沿的起始时刻至第三临界时刻3t0的时段内,补偿晶体管Tb处于开启状态,则在该时段补偿控制信号CKH'的下降沿会将其所在支路中的数据线10电压耦合拉低。而本发明实施例的设置能够避免扫描线20提供一次有效电平信号的时段t内补偿控制信号CKH'的下降沿将数据线10上的电压耦合拉低导致数据线10上再次产生馈通电压。
在一些实施例中,在扫描线20提供一次有效电平信号的时段t内:补偿控制信号CKH'在功能上升沿之后不存在下降沿。如此设置能够保证利用补偿控制信号CKH'的功能上升沿将数据线10的电压耦合拉高,以与开关控制信号CKH的下降沿将数据线10的电压耦合拉低相抵消,能够减小甚至消除数据线受开关控制信号的影响产生的馈通电压。同时防止补偿控制信号CKH'的功能上升沿之后的下降沿再次将数据线10的电压耦合拉低。
在一些实施例中,第一多路分配器31中补偿晶体管Tb与开关晶体管Tk均为n型晶体管,且开关晶体管Tk的宽长比和补偿晶体管Tb的宽长比相同。该实施例中,补偿晶体管Tb与开关晶体管Tk的特性相同,则补偿晶体管Tb的控制极和第二极之间存在电容与开关晶体管Tk的控制极和第二极之间存在电容大小基本相同。在支路Z中,开关晶体管Tk的控制极和第二极之间存在电容使得数据线10的电压受开关晶体管Tk的控制极耦合被拉低,本发明实施例利用补偿晶体管Tb的控制极和第二极之间存在电容将数据线10的电压耦合拉高。两种耦合作用机理相同,能够相互抵消、补偿效果好,能够减小甚至消除数据线受开关控制信号的影响产生的馈通电压,使得数据线10上实际写入的电压值与向其提供的电压值基本相同。
在一些实施例中,图11为本发明实施例提供的另一种显示面板时序图。如图11所示,补偿控制信号CKH'中高电平信号的电压值和低电平信号的电压值之差为△V1,开关控制信号CKH中高电平信号的电压值和低电平信号的电压值之差为△V2,△V1=△V2。可选的,可以设置补偿控制信号CKH'中高电平信号的电压值与开关控制信号CKH中高电平信号的电压值相等,且偿控制信号CKH'中低电平信号的电压值与开关控制信号CKH中低电平信号的电压值相等。则补偿控制信号CKH'易于实现,对驱动显示模组的要求较低。另外,在开关晶体管Tk的宽长比和补偿晶体管Tb的宽长比相同时,设置△V1=△V2,能够实现开关控制信号的下降对数据线10上电压的耦合拉低作用和补偿控制信号的功能上升沿对数据线10上电压的耦合拉高作用相抵消,能够消除数据线10受开关控制信号CKH的影响产生的馈通电压。
另外,需要说明的是,图11中示意的是第一多路分配器31中m个补偿晶体管的栅极接收同一个补偿控制信号CKH'。补偿控制信号CKH'的功能上升沿的终点时刻晚于第二个开关控制信号CKH2的下降沿的终点时刻。本发明实施例中,利用补偿控制信号CKH'中功能上升沿对数据线10的耦合作用来补偿开关控制信号CKH的下降沿对数据线10的耦合,当m个支路Z中的补偿晶体管接收同一个补偿控制信号时,设置补偿控制信号CKH'功能上升沿的终点时刻不早于m个开关控制信号CKH中最后一个下降沿中第一临界时刻1t0。对于图11实施例,也就是满足补偿控制信号CKH'上升沿的终点时刻不早于第二开关控制信号CKH2的下降沿中第一临界时刻1t0即可。而第一临界时刻1t0早于第二开关控制信号CKH2的下降沿的终点时刻。而对于补偿控制信号CKH'功能上升沿的终点时刻和第二开关控制信号CKH2下降沿的终点时刻之间的关系,可以是补偿控制信号CKH'功能上升沿的终点时刻在第二开关控制信号CKH2下降沿的终点时刻之前,或者是补偿控制信号CKH'功能上升沿的终点时刻与第二开关控制信号CKH2下降沿的终点时刻处于同一时刻,或者也可以是补偿控制信号CKH'功能上升沿的终点时刻在第二开关控制信号CKH2下降沿的终点时刻之后。
在一些实施例中,图12为本发明实施例提供的另一种显示面板局部示意图。图13为图12中切线A-A'位置处一种截面示意图。图12中以第一多路分配器31中各补偿晶体管Tb连接同一条补偿控制线CKH'进行示意。可结合图7实施例示意的电路图进行理解。如图17所示,数据线10沿第一方向a延伸;在第一多路分配器31的支路Z中,补偿晶体管Tb和开关晶体管Tk沿第二方向b排列,第二方向b与第一方向a交叉。
结合图13来看,显示面板包括衬底010,位于衬底10一侧的半导体层011、第一金属层012和第二金属层013。其中,补偿晶体管Tb包括有源层、栅极、源极和漏极,补偿晶体管Tb的有源层位于半导体层011,补偿晶体管Tb的栅极位于第一金属层012,补偿晶体管Tb的源极和漏极位于第二金属层013。补偿晶体管Tb的源极和漏极也即其第一极和第二极。补偿晶体管Tb的有源层包括沟道,图13中示意出了补偿晶体管Tb的栅极Tb_g。在垂直于衬底010所在平面方向e上,半导体层011中与补偿晶体管Tb的栅极Tb_g交叠的部分为该补偿晶体管Tb的沟道Tb_w。结合图12来看补偿晶体管Tb的沟道Tb_w在第一方向a上的长度为沟道Tb_w的长度,补偿晶体管Tb的沟道Tb_w在第二方向b上的长度为沟道Tb_w的宽度。可以理解,补偿晶体管Tb的宽长比即为其沟道Tb_w的宽度和长度之比。本发明实施例中设置补偿晶体管Tb和开关晶体管Tk沿第二方向b排列,易于制作实现补偿晶体管Tb的宽长比和开关晶体管Tk的宽长比相等。
另外,由图13可以看出,本发明实施例中补偿控制线CKH'和开关控制线CKH均位于第二金属层013。其中,补偿晶体管Tb的栅极Tb_g通过贯穿绝缘层的过孔V1耦接到补偿控制线CKH'。
在另一些实施例中,图14为本发明实施例提供的另一种显示面板局部示意图。如图14所示,补偿晶体管Tb的沟道面积小于开关晶体管Tk的沟道面积。其中,晶体管的沟道面积为沟道长度和沟道宽度的乘积。对于晶体管的沟道的概念可参考上述图12和图13实施例中的相关说明。在图14实施例中补偿晶体管Tb的沟道的长度方向为第一方向a,开关晶体管Tk的沟道的长度方向为第二方向b。该实施方式中,补偿晶体管Tb的器件尺寸小于开关晶体管Tk的,则补偿晶体管Tb的占用面积较小,能够节省非显示区NA的空间,满足高PP1(PixelsPer Inch,像素密度单位)的需求。
图14中以第一多路分配器31中各补偿晶体管Tb连接同一条补偿控制线CKH'进行示意,可结合图7实施例示意的电路图进行理解。对于图2实施例中第一多路分配器31中各补偿晶体管Tb连接其各自对应的补偿控制线CKH'的布线图可以参照图14进行理解,在此不再赘述。
如图14所示的,数据线10沿第一方向a延伸;在第一多路分配器31的支路Z中,在第二方向b上,补偿晶体管Tb位于开关晶体管Tk的靠近显示区AA的一侧,第二方向b与第一方向a交叉。如此设置能够减小第一多路分配器31在第二方向b上占据的宽度,进一步设置补偿晶体管Tb的沟道面积小于开关晶体管Tk的沟道面积,能够节省非显示区NA的空间,满足高PP1的需求。
图15为本发明实施例提供的另一种显示面板时序图。图15提供的时序图能够应用于对图14实施例提供的显示面板进行驱动。如图15所示,补偿控制信号CKH'中高电平信号的电压值和低电平信号的电压值之差为△V1,开关控制信号CKH中高电平信号的电压值和低电平信号的电压值之差为△V2,△V1>△V2。图14实施例中设置补偿晶体管Tb的沟道面积小于开关晶体管Tk的沟道面积,减小了补偿晶体管Tb的占用面积,也使得补偿晶体管Tb的器件特性与开关晶体管Tk的器件特性存在差异,补偿晶体管Tb的控制极与第二极之间的电容小于开关晶体管Tk的控制极与第二极之间的电容,也就是补偿晶体管Tb的栅极和漏极之间的电容小于开关晶体管Tk的栅极和漏极之间的电容。该实施例中设置△V1>△V2,增大了补偿控制信号CKH'中高电平信号和低电平信号之间的压差,从而能够使得补偿控制信号CKH'的功能上升沿将数据线10电压耦合拉高的程度与开关控制信号CKH的下降沿将数据线10电压耦合拉低的程度相一致,使得两种耦合作用能够相互抵消,以消除数据线受开关控制信号的影响产生的馈通电压,使得数据线10上实际写入的电压值与向其提供的电压值基本相同。
另外,需要说明的是,图15中示意的是第一多路分配器31中m个补偿晶体管的栅极接收同一个补偿控制信号CKH'。补偿控制信号CKH'的功能上升沿的终点时刻晚于第二个开关控制信号CKH2的下降沿的终点时刻。本发明实施例中,利用补偿控制信号CKH'中功能上升沿对数据线10的耦合作用来补偿开关控制信号CKH的下降沿对数据线10的耦合,当m个支路Z中的补偿晶体管接收同一个补偿控制信号时,设置补偿控制信号CKH'功能上升沿的终点时刻不早于m个开关控制信号CKH中最后一个下降沿中第一临界时刻1t0。对于图15实施例,也就是满足补偿控制信号CKH'上升沿的终点时刻不早于第二开关控制信号CKH2的下降沿中第一临界时刻1t0即可。而第一临界时刻1t0早于第二开关控制信号CKH2的下降沿的终点时刻。而对于补偿控制信号CKH'功能上升沿的终点时刻和第二开关控制信号CKH2下降沿的终点时刻之间的关系,可以是补偿控制信号CKH'功能上升沿的终点时刻在第二开关控制信号CKH2下降沿的终点时刻之前,或者是补偿控制信号CKH'功能上升沿的终点时刻与第二开关控制信号CKH2下降沿的终点时刻处于同一时刻,或者也可以是补偿控制信号CKH'功能上升沿的终点时刻在第二开关控制信号CKH2下降沿的终点时刻之后。
在一些实施例中,图16为本发明实施例提供的另一种显示面板示意图,如图16所示,数据线10沿第一方向a延伸,数据线10包括第一数据线10A和第二数据线10B,在显示区AA内第一数据线10A的长度小于第二数据线10B的长度;第一多路分配器31中开关晶体管Tk的第二极与第一数据线10A耦接;多路分配器30还包括第二多路分配器32,第二多路分配器32中开关晶体管Tk的第二极与第二数据线10B耦接。第二多路分配器32中不包括补偿晶体管Tb。第一数据线10A和第二数据线10B的长度不同,则第一数据线10A和第二数据线10B的负载不同,第二数据线10B的长度大于第一数据线10A的长度,则第二数据线10B的抗耦合能力越强,也就是说,第一数据线10A受开关控制信号CKH的下降沿影响严重,而第二数据线10B上写入的数据电压更稳定。本发明实施例对多路分配器30的结构进行差异化设置,在与第一数据线10A耦接的第一多路分配器31中增设补偿晶体管Tb,利用补偿晶体管Tb接收的补偿控制信号CKH'的上升沿对第一数据线10A进行耦合,将第一数据线10A的电压耦合拉高,以补偿第一数据线10A受开关控制信号CKH的下降沿影响,能够减小甚至消除第一数据线10A受开关控制信号的影响产生的馈通电压,使得第一数据线10A上实际写入的电压值与向其提供的电压值基本相同。在采用交流驱动时,能够保证向显示区面内提供均一的公共电压时,各数据线10上传输的正负两个极性电压与公共电压之间的电压差基本一致,从而改善显示闪烁现象。
图17为本实施例提供的另一种显示面板示意图,如图17所示,显示区AA具有缺口K,显示区AA的部分边缘沿第一方向a向显示区AA内部凹陷形成缺口K。显示面板包括第一数据线10A和第二数据线10B,其中,第一数据线10A的长度小于第二数据线10B的长度;第一数据线10A位于在第一方向a上与缺口K相邻的显示区域内;在第二方向b上,第二数据线10B位于缺口K的两侧。可以采用本发明的设计,第一数据线10A与第一多路分配器31耦接,第二数据线10B与第二多路分配器32耦接。
在一些实施例中,开关控制线CKH连接到信号输入端,由信号输入端向开关控制线CKH传输开关控制信号,由于开关控制线CKH上压降的存在导致开关控制信号在开关控制线CKH上传输时存在延迟,距信号输入端的距离越远开关控制信号的延迟越严重,也就是说开关控制信号在开关控制线CKH上传输的距离越长延迟越严重。在非显示区NA内多个多路分配器30在第二方向b排列,开关控制线CKH沿第二方向b延伸,多个多路分配器30分别与开关控制线CKH耦接,在第二方向b上不同位置处多路分配器30所接收到的开关控制信号的延迟不同。而开关控制信号的延迟导致开关控制信号的下降沿越平缓,开关控制信号的下降沿越平缓,则其对数据线10的耦合作用越小。由此导致与不同位置处多路分配器30耦接的数据线10受开关控制信号的下降沿耦合影响程度不同。而距信号输入端的距离越远,开关控制信号的下降沿对数据线10上的电压影响越小。本发明实施例中对在第二方向b排列的多路分配器30进行差异化设置,设置多路分配器30包括第一多路分配器31和第二多路分配器32,其中,第一多路分配器31中设置有补偿晶体管Tb,第二多路分配器32中不设置补偿晶体管Tb。在距信号输入端距离近的位置处设置第一多路分配器31,在距信号输入端距离远的位置处设置第二多路分配器32。利用第一多路分配器31中的补偿晶体管Tb接收的补偿控制线CKH'的功能上升沿将数据线10的电压拉高,来补偿数据线10受开关控制信号CKH的下降沿的耦合,能够减小甚至消除与距信号输入端距离近的多路分配器30耦接的数据线10受开关控制信号CKH的影响产生的馈通电压,以改善显示闪烁的问题。
在一种实施例中,图18为本发明实施例提供的另一种显示面板局部示意图,如图18所示,在显示区AA内数据线10沿第一方向a延伸;显示面板具有沿第一方向a延伸的对称轴50;非显示区NA内的多个多路分配器30在第二方向b排列,非显示区NA内设置有开关控制线CKH,开关晶体管Tk的控制极与相应的开关控制线CKH耦接。
如图18所示,在第二方向b上排列的多路分配器30中开关晶体管Tk均需要与开关控制线CKH耦接,所以通常设置从开关控制线CKH的第二方向b的两端输入电压信号,开关控制信号由第二方向b上的两端向中间传输,也就是说,开关控制线CKH在第二方向b上的两端位置距信号输入端较近,而开关控制线CKH在第二方向b上中间位置距信号输入端较远。也可以说,开关控制线CKH在第二方向b上的两端位置为信号输入端的近端,而开关控制线CKH在第二方向b上中间位置为信号输入端的远端。由此导致不同位置处的多路分配器30所接收到的开关控制信号的延迟不同。其中,在第二方向b上距对称轴50的距离越近,开关控制信号的延迟越严重。而开关控制信号的延迟导致开关控制信号的下降沿越平缓,也就导致开关控制信号的下降沿对数据线10的耦合作用越小。由此导致与不同位置处多路分配器30耦接的数据线10受开关控制信号的下降沿耦合影响程度不同。其中,多路分配器30距对称轴50的距离越远,则与该多路分配器30耦接的数据线10受开关控制信号的下降沿影响越大,数据线10的电压会被开关控制信号的下降沿耦合拉的越低,数据线10上的馈通电压越大。相应的,与靠近对称轴50位置处的多路分配器30耦接的数据线10受开关控制信号的下降沿耦合影响较小。由此会导致显示区AA的沿第二方向b左右两侧区域存在明显的闪烁问题。
本发明实施例中,设置多路分配器30包括第一多路分配器31和第二多路分配器32,其中,第一多路分配器31中设置有补偿晶体管Tb,第二多路分配器32中不设置补偿晶体管Tb。对于第一多路分配器31和第二多路分配器32的结构可以参考上述图16进行理解。非显示区NA内还设置有补偿控制线CKH',补偿晶体管Tb的控制极与相应的补偿控制线CKH'耦接。在对称轴50的一侧:沿第二方向b上,第一多路分配器31距对称轴50的距离大于第二多路分配器32距对称轴50的距离。从而能够利用第一多路分配器31中的补偿晶体管Tb接收的补偿控制线CKH'的上升沿将数据线10的电压拉高,来补偿数据线10受开关控制信号的下降沿的耦合。能够减小甚至消除与距对称轴50距离较远的多路分配器30耦接的数据线10受开关控制信号的影响产生的馈通电压。改善显示区AA的沿第二方向b左右两侧区域的显示闪烁问题。
在一些实施例中,多个多路分配器30在第二方向b排列,多路分配器30包括第一多路分配器31和第二多路分配器32,其中,第一多路分配器31中设置有补偿晶体管Tb,第二多路分配器32中不设置补偿晶体管Tb。设置沿第二方向b依次排列的p个第一多路分配器31组成第一组,沿第二方向b依次排列的q个第二多路分配器32组成第二组;p和q均为正整数。设置第一组和第二组在第二方向b上交替排列,且由距离开关控制线CKH的信号输入端的近端到远端方向上,第一组中第一多路分配器31的个数逐渐减小。该实施例中由距离开关控制线CKH的信号输入端的近端到远端,第一多路分配器31和第二多路分配器32交替排列、且相邻的两个第二多路分配器32之间的第一多路分配器31个数逐渐减少。这种第一多路分配器31和第二多路分配器32交替排布的方式,能够使得闪烁的像素列是交替排布的,不易被人眼察觉,从而弱化显示闪烁问题。
在一种实施例中,图19为本发明实施例提供的另一种显示面板局部示意图,如图19所示,在显示区AA内数据线10沿第一方向a延伸;显示面板具有沿第一方向a延伸的对称轴50;非显示区NA内的多个多路分配器30在第二方向b排列,多路分配器30包括第一多路分配器31和第二多路分配器32,其中,第一多路分配器31中设置有补偿晶体管Tb,第二多路分配器32中不设置补偿晶体管Tb。在对称轴50的一侧:沿第二方向b依次排列的p个第一多路分配器31组成第一组G1,沿第二方向b依次排列的q个第二多路分配器32组成第二组G2;第一组G1和第二组G2在第二方向b上交替排列;且沿靠近对称轴50的方向上,第一组G1中第一多路分配器的个数逐渐减小。p和q均为正整数。本发明实施例对于p和q的具体数值不做限定。图19中示意,对称轴50的左侧:从左向右数,第一个第一组G1中包括3个第一多路分配器31,第二个第一组G1中包括2个第一多路分配器31。该实施例中,利用第一多路分配器31中的补偿晶体管Tb接收的补偿控制线CKH'的上升沿将数据线10的电压拉高,来补偿数据线10受开关控制信号的下降沿的耦合,能够减小甚至消除与第一多路分配器31耦接的数据线10受开关控制信号的影响产生的馈通电压。而第二多路分配器32中不设置补偿晶体管Tb,则与第二多路分配器32耦接的数据线10所在区域可能会存在一定的闪烁。但是本发明实施例中这种第一多路分配器31和第二多路分配器32交替排布的方式,能够使得闪烁的像素列是交替排布的,不易被人眼察觉,从而弱化显示闪烁问题。而且这种设置方式能够减少第一多路分配器31的设置个数,从而节省非显示区NA的空间。
在另一些实施例中,将在第二方向b上排列的至少部分多路分配器30进行分组,每个组内的多路分配器30的个数相同,每个组内均包括第一多路分配器31和第二多路分配器32。设置由距离开关控制线CKH的信号输入端的近端到远端方向上,组内第一多路分配器31的个数逐渐减小。该实施例提供的第一多路分配器31和第二多路分配器32交替排布方式也能够使得闪烁的像素列是交替排布的,不易被人眼察觉,从而弱化显示闪烁问题。
在一种实施例中,显示面板具有沿第一方向a延伸的对称轴,将在第二方向b上位于对称轴一侧的多个多路分配器30进行分组,每个组内的多路分配器30的个数相同,每个组内均包括第一多路分配器31和第二多路分配器32。沿第二方向b上距对称轴的距离越近,设置组内第一多路分配器31的个数越少。
在一些实施例中,在显示面板的所有多路分配器30中均增设补偿晶体管Tb,在此不再附图示意。
上述实施例中均以m=2进行示意,在一些实施例中,图20为本发明实施例提供的另一种显示面板示意图,如图20所示,m=3,也就是多路分配器30中设置有3个支路Z。其中,在第一多路分配器31的支路Z中设置有补偿晶体管Tb。图20实施例中以各支路Z中补偿晶体管Tb的控制极均耦接同一条补偿控制线CKH'进行示意。在另一种实施例中,各支路Z中补偿晶体管Tb的控制极耦接各自对应的补偿控制线CKH',补偿控制线CKH'的条数与支路Z的个数相等,在此不再附图示意。
本发明实施例对于m的个数不做限定。本发明实施例同样能够应用于包括m=6的多路分配器的显示面板中,在此不再附图示意。
基于同一发明构思,本发明实施例提供一种显示装置,图21为本发明实施例提供的显示装置示意图,如图21所示,显示装置包括本发明任意实施例提供的显示面板100。对于显示面板100的结构在上述实施例中已经说明,在此不再赘述。本发明实施例提供的显示装置例如手机、平板计算机、笔记本电脑、电视机等任何具有显示功能的设备。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (23)

1.一种显示面板,其特征在于,所述显示面板包括显示区和非显示区;
所述显示区包括多条数据线和多条扫描线;
所述非显示区包括多路分配器,所述多路分配器包括m个支路,m为整数,且m≥2,所述支路包括开关晶体管,所述开关晶体管的第一极耦接所述多路分配器的输入端,所述开关晶体管的第二极耦接一条所述数据线,所述开关晶体管的控制极接收开关控制信号;其中,
所述多路分配器包括第一多路分配器,所述第一多路分配器的所述支路包括补偿晶体管,所述补偿晶体管的第一极与所述开关晶体管的第二极耦接,所述补偿晶体管的第二极与所述补偿晶体管的第一极耦接,所述补偿晶体管的控制极接收补偿控制信号;
在所述扫描线提供一次有效电平信号的时段内:所述补偿晶体管接收的所述补偿控制信号有一个功能上升沿;
在所述扫描线提供一次有效电平信号的时段内:在所述第一多路分配器的所述支路中,所述开关晶体管接收的所述开关控制信号的下降沿具有第一临界时刻,在所述第一临界时刻所述开关晶体管关闭,其中,所述补偿控制信号的所述功能上升沿的终点时刻不早于所述第一临界时刻。
2.根据权利要求1所述的显示面板,其特征在于,
所述显示面板包括m条开关控制线和m条补偿控制线;
所述多路分配器中m个所述开关晶体管与m条所述开关控制线对应耦接,所述开关控制线向与其耦接的所述开关晶体管提供所述开关控制信号;
所述第一多路分配器中m个所述补偿晶体管与m条所述补偿控制线对应耦接,所述补偿控制线向与其耦接的所述补偿晶体管提供所述补偿控制信号。
3.根据权利要求1所述的显示面板,其特征在于,
所述显示面板包括m条开关控制线和一条补偿控制线;
所述多路分配器中m个所述开关晶体管与m条所述开关控制线对应耦接,所述开关控制线向与其耦接的所述开关晶体管提供所述开关控制信号;
所述第一多路分配器中m个所述补偿晶体管与同一条所述补偿控制线耦接,所述补偿控制线向与其耦接的所述补偿晶体管提供所述补偿控制信号。
4.根据权利要求1所述的显示面板,其特征在于,
在所述扫描线提供一次有效电平信号的时段内:在所述第一多路分配器的至少部分所述支路中,所述补偿控制信号的所述功能上升沿具有第二临界时刻,在所述第二临界时刻所述补偿晶体管开启,其中,所述第二临界时刻不早于所述第一临界时刻。
5.根据权利要求1所述的显示面板,其特征在于,
在所述扫描线提供一次有效电平信号的时段内:所述第一多路分配器的各所述支路分别接收各自的所述补偿控制信号。
6.根据权利要求5所述的显示面板,其特征在于,
在所述扫描线提供一次有效电平信号的时段内:在所述第一多路分配器的所述支路中,所述功能上升沿的终点时刻早于所述开关控制信号的下降沿的终点时刻。
7.根据权利要求5所述的显示面板,其特征在于,
所述补偿控制信号中低电平信号在其波形周期内占有的时间比值和所述开关控制信号中高电平信号在其波形周期内占有的时间比值相等或不相等。
8.根据权利要求1所述的显示面板,其特征在于,
在所述扫描线提供一次有效电平信号的时段内:所述第一多路分配器的各所述支路接收同一个所述补偿控制信号。
9.根据权利要求8所述的显示面板,其特征在于,
在所述扫描线提供一次有效电平信号的时段内:所述功能上升沿的终点时刻不早于所述第一多路分配器接收的m个所述开关控制信号中最后一个下降沿的所述第一临界时刻。
10.根据权利要求8所述的显示面板,其特征在于,
在所述扫描线提供一次有效电平信号的时段内:所述补偿控制信号有一个下降沿,所述补偿控制信号的下降沿具有第三临界时刻,在所述第三临界时刻所述补偿晶体管关闭,所述第三临界时刻不晚于所述第一多路分配器接收的m个所述开关控制信号中第一个下降沿的所述第一临界时刻。
11.根据权利要求8所述的显示面板,其特征在于,
所述补偿控制信号中高电平信号在其波形周期内占有的时间比值和所述开关控制信号中高电平信号在其波形周期内占有的时间比值相等或不相等。
12.根据权利要求1所述的显示面板,其特征在于,
在所述扫描线提供一次有效电平信号的时段内:所述补偿控制信号在所述功能上升沿之后不存在下降沿。
13.根据权利要求1所述的显示面板,其特征在于,
所述开关晶体管和所述补偿晶体管均为n型晶体管。
14.根据权利要求1所述的显示面板,其特征在于,
所述开关晶体管的宽长比和所述补偿晶体管的宽长比相同。
15.根据权利要求14所述的显示面板,其特征在于,
所述补偿控制信号中高电平信号的电压值和低电平信号的电压值之差为△V1,所述开关控制信号中高电平信号的电压值和低电平信号的电压值之差为△V2,△V1=△V2
16.根据权利要求14所述的显示面板,其特征在于,
所述数据线沿第一方向延伸;
在所述第一多路分配器的所述支路中,所述补偿晶体管和所述开关晶体管沿第二方向排列,所述第二方向与所述第一方向交叉。
17.根据权利要求1所述的显示面板,其特征在于,
所述补偿晶体管的沟道面积小于所述开关晶体管的沟道面积。
18.根据权利要求17所述的显示面板,其特征在于,
所述补偿控制信号中高电平信号的电压值和低电平信号的电压值之差为△V1,所述开关控制信号中高电平信号的电压值和低电平信号的电压值之差为△V2,△V1>△V2
19.根据权利要求17所述的显示面板,其特征在于,
所述数据线沿第一方向延伸;
在所述第一多路分配器的所述支路中,在第二方向上,所述补偿晶体管位于所述开关晶体管的靠近所述显示区的一侧,所述第二方向与所述第一方向交叉。
20.根据权利要求1所述的显示面板,其特征在于,
所述数据线包括第一数据线和第二数据线,所述第一数据线的长度小于所述第二数据线的长度;
所述第一多路分配器中所述开关晶体管的第二极与所述第一数据线耦接;
所述多路分配器还包括第二多路分配器,所述第二多路分配器中所述开关晶体管的第二极与所述第二数据线耦接。
21.根据权利要求1所述的显示面板,其特征在于,
在所述显示区内所述数据线沿第一方向延伸;所述显示面板具有沿所述第一方向延伸的对称轴;
多个所述多路分配器在第二方向排列,所述第二方向与所述第一方向交叉;所述多路分配器还包括第二多路分配器;
在所述对称轴的一侧:沿所述第二方向上,所述第一多路分配器距所述对称轴的距离大于所述第二多路分配器距所述对称轴的距离。
22.根据权利要求1所述的显示面板,其特征在于,
所述数据线沿第一方向延伸;所述显示面板具有沿所述第一方向延伸的对称轴;
多个所述多路分配器在第二方向排列,所述第二方向与所述第一方向交叉;所述多路分配器还包括第二多路分配器;
在所述对称轴的一侧:沿所述第二方向依次排列的p个所述第一多路分配器组成第一组,沿所述第二方向依次排列的q个所述第二多路分配器组成第二组;所述第一组和所述第二组在所述第二方向上交替排列;且沿靠近所述对称轴的方向上,所述第一组中所述第一多路分配器的个数逐渐减小,p和q均为正整数。
23.一种显示装置,其特征在于,包括权利要求1至22任一项所述的显示面板。
CN202210772752.4A 2022-06-30 2022-06-30 显示面板和显示装置 Active CN115035873B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210772752.4A CN115035873B (zh) 2022-06-30 2022-06-30 显示面板和显示装置
US18/049,760 US11783793B1 (en) 2022-06-30 2022-10-26 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210772752.4A CN115035873B (zh) 2022-06-30 2022-06-30 显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN115035873A CN115035873A (zh) 2022-09-09
CN115035873B true CN115035873B (zh) 2023-09-19

Family

ID=83129232

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210772752.4A Active CN115035873B (zh) 2022-06-30 2022-06-30 显示面板和显示装置

Country Status (2)

Country Link
US (1) US11783793B1 (zh)
CN (1) CN115035873B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115035873B (zh) * 2022-06-30 2023-09-19 厦门天马微电子有限公司 显示面板和显示装置
CN116364029A (zh) * 2023-03-27 2023-06-30 厦门天马微电子有限公司 一种显示面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109448631A (zh) * 2019-01-25 2019-03-08 南京中电熊猫平板显示科技有限公司 一种显示装置
CN109634010A (zh) * 2019-01-02 2019-04-16 南京中电熊猫平板显示科技有限公司 一种显示装置
CN109831191A (zh) * 2016-09-13 2019-05-31 华为技术有限公司 一种多路时钟分发电路及电子设备
CN110599974A (zh) * 2019-08-28 2019-12-20 南京中电熊猫平板显示科技有限公司 一种液晶显示装置
KR20200034477A (ko) * 2018-09-21 2020-03-31 엘지디스플레이 주식회사 전계 발광 표시장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100889234B1 (ko) * 2002-12-16 2009-03-16 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
KR20220058714A (ko) * 2020-10-29 2022-05-10 삼성디스플레이 주식회사 표시 장치
KR20220087663A (ko) * 2020-12-17 2022-06-27 삼성디스플레이 주식회사 표시 장치
KR20220097824A (ko) * 2020-12-31 2022-07-08 삼성디스플레이 주식회사 표시 장치
KR20220125863A (ko) * 2021-03-04 2022-09-15 삼성디스플레이 주식회사 표시 장치
KR20220138499A (ko) * 2021-04-02 2022-10-13 삼성디스플레이 주식회사 표시 장치
KR20220154320A (ko) * 2021-05-12 2022-11-22 삼성디스플레이 주식회사 표시 장치
KR20220162223A (ko) * 2021-05-31 2022-12-08 삼성디스플레이 주식회사 표시 장치
CN115035873B (zh) * 2022-06-30 2023-09-19 厦门天马微电子有限公司 显示面板和显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109831191A (zh) * 2016-09-13 2019-05-31 华为技术有限公司 一种多路时钟分发电路及电子设备
KR20200034477A (ko) * 2018-09-21 2020-03-31 엘지디스플레이 주식회사 전계 발광 표시장치
CN109634010A (zh) * 2019-01-02 2019-04-16 南京中电熊猫平板显示科技有限公司 一种显示装置
CN109448631A (zh) * 2019-01-25 2019-03-08 南京中电熊猫平板显示科技有限公司 一种显示装置
CN110599974A (zh) * 2019-08-28 2019-12-20 南京中电熊猫平板显示科技有限公司 一种液晶显示装置

Also Published As

Publication number Publication date
US11783793B1 (en) 2023-10-10
CN115035873A (zh) 2022-09-09

Similar Documents

Publication Publication Date Title
CN115035873B (zh) 显示面板和显示装置
US10580378B2 (en) Shift register, gate drive circuit and display panel
US9715860B2 (en) Shift register unit and driving method thereof, gate driving circuit and display apparatus
JP3734537B2 (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
KR100378556B1 (ko) 액정 표시 장치
CN109634010B (zh) 一种显示装置
US9858879B2 (en) Driving circuit with a feed through voltage compensation and array substrate
CN102160108B (zh) 液晶显示装置、液晶显示装置的驱动方法和电视接收机
US9568786B2 (en) Array substrate with multiple common lines, liquid crystal display and control method thereof
CN108628049B (zh) 阵列基板、显示面板及显示装置
US20180039146A1 (en) Active matrix substrate, and display device including same
CN106875917B (zh) 扫描驱动电路与阵列基板
US8299998B2 (en) Liquid crystal display device with first and second image signals about a middle voltage
WO2019085130A1 (zh) 薄膜晶体管液晶显示面板
CN103021359A (zh) 一种阵列基板及其驱动控制方法和显示装置
US11132934B2 (en) Shift register unit comprising input circuit, output circuit, and first node control circuit, gate driving circuit, display device, and driving method
US20210065645A1 (en) Row drive circuit of array substrate and display device
US8669975B2 (en) Electro-optical device and driving circuit
WO2017049679A1 (zh) 一种液晶显示面板及其驱动方法
CN103137077A (zh) 控制电泳显示装置的稳定时段
CN104347043A (zh) 液晶显示面板及驱动液晶显示器的方法
US10777157B2 (en) Liquid crystal display panel having pixel units with difference storage capacitance
US9905181B2 (en) Array substrate and scan driving circuit thereon
CN107703690B (zh) 一种阵列基板及显示面板
CN1831927A (zh) 液晶显示面板的驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant