CN114967891A - 一种电压拉偏测试装置及方法 - Google Patents
一种电压拉偏测试装置及方法 Download PDFInfo
- Publication number
- CN114967891A CN114967891A CN202210565063.6A CN202210565063A CN114967891A CN 114967891 A CN114967891 A CN 114967891A CN 202210565063 A CN202210565063 A CN 202210565063A CN 114967891 A CN114967891 A CN 114967891A
- Authority
- CN
- China
- Prior art keywords
- voltage
- module
- control
- power supply
- supply voltages
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/12005—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details comprising voltage or current generators
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
本公开提供一种电压拉偏测试装置及方法,装置包括电压控制模块和转接模块;所述电压控制模块与所述转接模块连接;所述转接模块用于与待测试的测试模块连接;所述电压控制模块用于通过转接模块向所述测试模块提供第一组供电电压;所述转接模块还用于和匹配部件连接,从所述匹配部件获取第二组供电电压,并将第二组供电电压提供给测试模块,所述匹配部件与所述测试模块相匹配;所述电压控制模块用于控制对所述测试模块的所述第一组供电电压进行拉偏测试。本公开的电压拉偏测试结果更加可靠,并能够减少测试平台焊接损坏的风险及所需测试周期。
Description
技术领域
本公开属于内存测试技术领域,具体涉及一种电压拉偏测试装置及方法。
背景技术
现有内存供电电压拉偏测试方案为:
当需要进行内存供电电压拉偏测试时,需要获得被测平台供电模块中内存颗粒供电部分的原理图和器件点位图,依据原理图找到内存颗粒供电设计电路,确定内存颗粒供电电压的输出关系,通过供电电压输出关系计算出分压电阻的阻值,依照点位图在被测平台上找到分压电阻的位置更换成计算出的阻值的电阻,从而获得电压拉偏测试所需的电压值。
发明人发现现有内存供电电压拉偏测试方案具有如下缺陷:
1.由于不同平台的内存颗粒供电部分设计原理不同,电压输出关系也不一样,拉偏测试时需要更换不同阻值的分压电阻来获得不同的电压输出,测试时费时费力;
2.分压电阻的精度也会导致实际电压与计算输出电压有差异,影响电压拉偏测试的准确性;
3.某些情况下供电原理图的缺失导致电压拉偏测试无法进行。
因此,亟需一种便捷高效的电压拉偏测试方案。
发明内容
为了克服现有技术的缺陷,根据一些实施例,本公开一方面提供电压拉偏测试装置,本公开另一方面提供电压拉偏测试方法。
本公开一些实施例通过如下技术方案实现:
一种电压拉偏测试装置,包括电压控制模块和转接模块;
所述电压控制模块与所述转接模块连接;
所述转接模块用于与待测试的测试模块连接;
所述电压控制模块用于通过转接模块向所述测试模块提供第一组供电电压;
所述转接模块还用于和匹配部件连接,从所述匹配部件获取第二组供电电压,并将第二组供电电压提供给测试模块,所述匹配部件与所述测试模块相匹配;
所述电压控制模块用于控制对所述测试模块的所述第一组供电电压进行拉偏测试。
进一步地,所述测试模块包括内存颗粒;
所述匹配部件包括匹配内存颗粒的主板或者DIMM。
进一步地,所述电压控制模块包括电源管理单元和控制单元;
所述控制单元与所述电源管理单元电性连接;
所述控制单元用于控制所述电源管理单元输出第一组供电电压。
进一步地,装置还包括:接口单元,
所述接口单元与所述转接模块连接;
所述转接模块通过所述接口单元与所述测试模块连接。
进一步地,所述控制单元用于向所述电源管理单元发送电压输出控制命令;
所述电源管理单元用于接收所述电压输出控制命令后,向接口单元输出相应参数的第一组供电电压;
所述接口单元用于向所述内存颗粒输出第一组供电电压,对内存颗粒进行第一组供电电压的拉偏测试。
进一步地,所述转接模块包括至少一个第一输入接口;
所述转接模块能够通过所述第一输入接口与所述电压控制模块连接;
所述第一输入接口能够从所述电压控制模块获取所述第一组供电电压。
进一步地,所述转接模块包括多个第二输入接口;
所述转接模块能够通过多个第二输入接口与所述匹配部件连接,所述第二输入接口能够从所述匹配部件获取相应的多组供电电压,所述多组供电电压包括所述第一组供电电压和所述第二组供电电压。
进一步地,所述转接模块包括用于输出所述第一组供电电压的第一输出接口,以及用于输出所述第二组供电电压的第二输出接口;
所述第一输出接口和所述第二输出接口用于向测试模块供电。
进一步地,对第一组供电电压进行拉偏测试时,所述转接模块从所述第一输入接口获取第一组供电电压,从所述第二输入接口获取第二组供电电压。
进一步地,所述电源管理单元与输入电源电性连接,电源管理单元包括控制输入端、控制输出端、总线控制端、处理器、调压端和电压输出端;
所述控制输入端、控制输出端、总线控制端、调压端的一端与所述处理器电性连接;
所述控制输入端的另一端设置外部输入控制信号端口;
所述控制输出端的另一端设置外部输出控制信号端口;
所述总线控制端的另一端与所述控制单元电性连接;
所述调压端的另一端与所述电压输出端的一端电性连接,所述电压输出端的另一端与所述接口单元电性连接。
进一步地,所述控制单元包括控制芯片和控制总线;
所述控制芯片的一端与串口电性连接,所述控制芯片的另一端与所述控制总线的一端电性连接,所述控制总线的另一端与所述总线控制端的另一端电性连接。
一种电压拉偏测试方法,包括如下步骤:
将电压控制模块与转接模块电性连接;
将转接模块与待测试的测试模块电性连接;
将转接模块与匹配部件连接,所述匹配部件与所述测试模块相匹配;
控制所述电压控制模块通过所述转接模块向所述测试模块提供第一组供电电压;
通过转接模块从所述匹配部件获取第二组供电电压,并将第二组供电电压提供给测试模块;
通过电压控制模块控制对所述测试模块的所述第一组供电电压进行拉偏测试。
进一步地,将转接模块与待测试的测试模块电性连接包括:
将所述转接模块与接口单元电性连接;
将接口单元与所述测试模块可拆卸电性连接;
使得所述转接模块通过接口单元向所述测试模块提供第一组供电电压和第二组供电电压。
进一步地,电压控制模块包括电源管理单元和控制单元,控制所述电压控制模块通过所述转接模块向所述测试模块提供第一组供电电压包括:
将所述控制单元与所述电源管理单元电性连接;
将所述电源管理单元与接口单元电性连接;
通过所述控制单元向所述电源管理单元发送电压输出控制命令;
所述电源管理单元接收所述电压输出控制命令后,通过所述接口单元向所述测试模块输出相应参数的第一组供电电压。
进一步地,通过电压控制模块控制对所述测试模块的所述第一组供电电压进行拉偏测试包括:
通过所述电压控制模块对所述测试模块进行VDD信号电压的拉偏测试。
和现有技术比,本公开实施例可以/至少具有以下有益效果:
本公开提供一种电压拉偏测试装置,通过电压控制模块和转接模块,实现待测试的测试模块的电压拉偏测试,测试模块包括但不限于内存颗粒,相较现有的内存颗粒测试方案,使得内存颗粒的电压拉偏测试便捷简单,电压拉偏测试结果更加可靠,减少测试平台焊接损坏的风险及所需测试周期。
本公开提供电压拉偏测试装置,还包括匹配部件和接口单元,匹配部件可设置多个内存颗粒,通过接口单元和不同内存颗粒电性连接,可以实现同一系统平台上不同内存颗粒的电压拉偏性能测试,内存颗粒更换灵活且高效。
本公开提供的电压拉偏测试装置,电压控制模块包括电源管理单元和控制单元,其中,电源管理单元包括控制输入端、控制输出端、总线控制端、处理器、调压端、电压输出端,控制单元包括控制芯片和控制总线,并将控制输入端、控制输出端、调压端、电压输出端采用多路设置。控制芯片通过控制总线、总线控制端向处理器发送电压输出控制命令,处理器接收电压输出控制命令,并结合控制输入端、控制输出端的接收数据对调压端向电压输出端的输出电压值以及输出电压时序进行控制,使得电压输出端向接口单元输出可调节控制电压作为供电电压,接口单元向内存颗粒输出供电电压,内存颗粒通过供电电压实现内存颗粒的电压拉偏测试。可以同时满足内存颗粒电压供电的精确调整及时序要求,使内存颗粒供电电压调整更加方便准确,增强不同系统的使用兼容性。
附图说明
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本公开示例的电压拉偏测试装置的一种装配结构配置示意图;
图2为本公开示例的电压拉偏测试装置的另一种装配结构配置示意图;
图3为本公开示例的电压拉偏测试装置的一种实施方式结构示意图;
图4为本公开示例的电压拉偏测试装置的转接模块的接口示意图;
图5为本公开示例的电压拉偏测试装置的内部连接关系结构示意图;
图6为本公开示例的电压拉偏测试装置的多路可配置PMIC结构示意图。
具体实施方式
下面将结合本公开的实施例,对本公开的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
在本文中,术语“第一”、“第二”和其它类似词语并不意在暗示任何顺序、数量和重要性,而是仅仅用于对不同的元件进行区分。在本文中,术语“一”、“一个”和其它类似词语并不意在表示只存在一个所述事物,而是表示有关描述仅仅针对所述事物中的一个,所述事物可能具有一个或多个。在本文中,术语“包含”、“包括”和其它类似词语意在表示逻辑上的相互关系,而不能视作表示空间结构上的关系。例如,“A包括B”意在表示在逻辑上B属于A,而不表示在空间上B位于A的内部。另外,术语“包含”、“包括”和其它类似词语的含义应视为开放性的,而非封闭性的。例如,“A包括B”意在表示B属于A,但是B不一定构成A的全部,A还可能包括C、D、E等其它元素。
在本文中,术语“实施例”、“本实施例”、“优选实施例”、“一个实施例”并不表示有关描述仅仅适用于一个特定的实施例,而是表示这些描述还可能适用于另外一个或多个实施例中。本领域技术人员应理解,在本文中,任何针对某一个实施例所做的描述都可以与另外一个或多个实施例中的有关描述进行替代、组合、或者以其它方式结合,所述替代、组合、或者以其它方式结合所产生的新实施例是本领域技术人员能够容易想到的,属于本公开的保护范围。
在本文的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。如图1所示,本公开实施例提供一种电压拉偏测试装置,包括电压控制模块和转接模块。其中,电压控制模块与转接模块连接;转接模块用于与待测试的测试模块连接;电压控制模块用于通过转接模块向测试模块提供第一组供电电压;转接模块还用于和匹配部件连接,从匹配部件获取第二组供电电压,并将第二组供电电压提供给测试模块,匹配部件与所述测试模块相匹配;电压控制模块用于控制对测试模块的所述第一组供电电压进行拉偏测试。
其中,本公开实施例中的“连接”包括根据功能需要的直接或非直接电性连接,例如,通过管脚、引线等方式进行电性连接。其中,电性连接是指能够在指定的工作状态下实现电性导通的连接关系。
第一组供电电压和第二组供电电压共同组成测试模块工作所需的多组供电电压。示例性地,将第一组供电电压作为待进行拉偏测试的电压,在测试过程中,将第一组供电电压根据需要设置为相应参数,实现针对该组供电电压的测试模块的电压拉偏测试。第二组供电电压作为支撑测试模块运行和测试的其他供电电压。
需要说明的是,本公开实施例的测试模块以内存颗粒为例,即,以电压拉偏测试装置用于内存颗粒电压拉偏测试为例进行说明,但本公开的电压拉偏测试装置包括但不限于仅应用到内存颗粒电压拉偏测试中。本领域技术人员知晓,上述内存颗粒可以是内存芯片,即动态随机存取存储器(DRAM,即Dynamic Random Access Memory)。
测试模块为内存颗粒时,匹配部件为内存颗粒匹配部件,包括匹配内存颗粒的主板(Mother Board)或者DIMM(双列直插式存储模块)。
示例性地,内存颗粒正常运行需要多组电压,如VDD信号电压(器件内部的工作电压/器件的电源电压)和其他供电电压(other signals)。当需要针对VDD信号电压进行拉偏测试时,将VDD信号电压作为第一组供电电压,并通过电压控制模块进行VDD信号电压的参数控制,并通过转接模块输出到内存颗粒,第二组供电电压从匹配部件获取,作为固定信号电压。当需要对另外的其他供电电压进行测试时,可以将待测试的电压作为第一组供电电压,而将VDD信号电压作为第二组供电电压。
相较现有的内存颗粒测试方案,本公开实施例的测试装置使得内存颗粒的电压拉偏测试便捷简单,电压拉偏测试结果更加可靠,减少测试平台焊接损坏的风险及所需测试周期。
在一个实施例中,转接模块与测试模块直接电性连接,为测试模块进行供电。在另一个实施例中,电压拉偏测试装置还包括接口单元,如图2所示。接口单元与转接模块连接,转接模块通过接口单元与测试模块连接。
通过接口单元,进一步提高了电压拉偏测试装置的易用性,为更换待测试的内存颗粒提供了便利条件,从而能够提高测试效率,降低装置损耗,并能够通过接口单元适配多种形态的内存颗粒。
下面对各个模块、单元的结构和连接关系进行详细说明。
如图3所示,电压控制模块包括电源管理单元和控制单元;控制单元与电源管理单元电性连接;控制单元用于控制电源管理单元输出第一组供电电压。具体地,测试时,控制单元向电源管理单元发送电压输出控制命令;电源管理单元接收电压输出控制命令后,向接口单元输出相应参数的第一组供电电压;接口单元向所述内存颗粒输出第一组供电电压,对内存颗粒进行第一组供电电压的拉偏测试。测试时,电源管理单元与外部的电源连接,控制单元通过串口接收外部的控制信息。
上述的接口单元可以采用Socket(插座)的方式实现,但并不以Socket作为唯一实现方式,本领域技术人员可以根据实际需要采用其他实现方式。
其中,接口单元和转接模块的连接关系可以采用焊接等方式实现。转接模块包括但不限于采用转接板。
将电压控制模块以及接口单元整合设置在转接模块上,可以大大缩减电压拉偏测试装置的占用空间,且使得电压拉偏测试装置的整体结构便携。
根据本公开实施例提供的一种电压拉偏测试装置,在转接模块上设置内存颗粒匹配部件,内存颗粒匹配部件可设置多个上述的内存颗粒。从而通过接口单元可以实现和不同内存颗粒电性连接,可以实现同一系统平台上不同内存颗粒的电压拉偏性能测试。
转接模块可以通过焊接等方式设置在内存颗粒匹配部件上,从而可以满足不同系统平台电压拉偏测试的需求。
转接模块包括多组对应的输入接口和输出接口,输入接口用于获取供电电压,相应的输出接口用于输出供电电压。示例性地,输入接口以管脚或插孔形式实现。输入接口和输出接口的对应关系由转接模块中的电路实现。
如图4所示,本公开实施例中,转接模块至少一个第一输入接口,转接模块能够通过第一输入接口与电压控制模块连接;第一输入接口能够从所述电压控制模块获取所述第一组供电电压,如VDD信号电压。
转接模块包括多个第二输入接口;转接模块能够通过多个第二输入接口与匹配部件连接,第二输入接口能够从所述匹配部件获取相应的多组供电电压。多组供电电压包括所述第一组供电电压和所述第二组供电电压。通过第二输入接口,转接模块能够从匹配部件获取测试模块测试过程中所有的供电电压,测试时,针对待测试的第一组供电电压,设置接口单元和测试模块不从第二输入接口相应的输出接口中获取该第一组供电电压,以便从电压控制模块获取第一组供电电压。当针对其他供电电压测试时,不需要重新焊接转接模块到匹配部件,直接选择输出到测试模块的供电电压即可。
转接模块包括用于输出第一组供电电压的第一输出接口,以及用于输出所述第二组供电电压的第二输出接口;第一输出接口和第二输出接口用于向测试模块供电。第一输出接口与第一输入接口相对应,用于转接输出第一输入接口的供电电压。第二输出接口与第二输入接口相对应,用于部分地输出第一输出接口的供电电压。示例性地,用于输出VDD信号电压的第二输出接口不与测试模块或接口单元连接,而是由电压控制模块提供VDD信号电压。
对第一组供电电压进行拉偏测试时,转接模块从第一输入接口获取由电压控制模块提供的第一组供电电压,从第二输入接口获取由匹配部件提供的第二组供电电压。
电源管理单元与输入电源电性连接,电源管理单元包括控制输入端、控制输出端、总线控制端、处理器、调压端和电压输出端。
控制输入端、控制输出端、总线控制端、调压端的一端与处理器电性连接。
控制输入端的另一端设置外部输入控制信号端口。
控制输出端的另一端设置外部输出控制信号端口。
总线控制端的另一端与控制单元电性连接。
调压端的另一端与电压输出端的一端电性连接,电压输出端的另一端用于与上述接口单元电性连接。
如图5所示,上述控制单元包括控制芯片和控制总线。控制芯片包括但不限于系统级芯片SoC(简称芯片),控制总线包括但不限于I2C总线。
控制芯片的一端与串口电性连接,控制芯片的另一端与控制总线的一端电性连接,控制总线的另一端与总线控制端的另一端电性连接。
上述的外部输入控制信号端口可以用于向控制输入端发送调压端输出电压或者休眠的控制命令,控制输入端将调压端输出电压或者休眠的控制命令转发给处理器,处理器接收调压端输出电压或者休眠的指令后,控制调压端对应输出电压或者进行休眠操作。
上述的外部输出控制信号端口可以用于向控制输出端发送控制命令,控制命令用于控制电源管理单元输出打开或输出关闭,控制输出端将电源管理单元输出打开或输出关闭的控制命令发送给处理器,处理器接收电源管理单元输出打开或输出关闭的控制命令后,控制电源管理单元输出打开或输出关闭。
上述的调压端能够对电源管理单元的输入电压进行降压或升压操作,以满足电源管理单元输出对应电压值的需要。
上述的控制芯片用于设定电源管理单元的输出电压值以及输出电压时序,具体地,控制芯片可以配置电压输出控制表,控制芯片根据电压输出控制表向电源管理单元发送电压输出控制命令(包括输出电压值以及输出电压时序)。
其中,上述控制单元向所述电源管理单元发送电压输出控制命令;电源管理单元接收所述电压输出控制命令后,向转接模块输出第一组供电电压。具体地,
控制芯片通过控制总线、总线控制端向处理器发送电压输出控制命令;
处理器接收电压输出控制命令,结合控制输入端、控制输出端的接收数据对调压端向电压输出端的输出电压值以及输出电压时序进行控制,使得电压输出端向转接模块的第一输入接口输出对应的供电电压。
根据本公开实施例提供的一种电压拉偏测试装置,其中,
外部输入控制信号端口包括n个外部输入控制信号分端口。
外部输出控制信号端口包括n个外部输出控制信号分端口。
调压端包括n个调压分端。
对应于n个调压分端,电压输出端包括n个电压输出分端。
n个调压分端的一端与处理器电性连接,n个调压分端的另一端对应和n个电压输出分端的一端电性连接,n个电压输出分端的另一端与转接模块电性连接。
将外部输入控制信号端口设置为n个外部输入控制信号分端口,并将调压端设置为n个调压分端,n个外部输入控制信号分端口与n个调压分端进行对应设置,通过外部输入控制信号分端口可以用于向控制输入端发送对应调压分端输出电压或者休眠的控制命令,控制输入端将对应调压分端输出电压或者休眠的控制命令转发给处理器,处理器接收对应调压分端输出电压或者休眠的指令后,控制对应调压分端输出电压或者进行休眠操作。
将外部输出控制信号端口设置为n个外部输出控制信号分端口,电压输出端设置为n个电压输出分端,n个外部输出控制信号分端口与n个电压输出分端进行对应设置,通过外部输出控制信号分端口可以用于向控制输出端发送对应电压输出分端输出打开或输出关闭的控制命令,控制输出端将对应电压输出分端输出打开或输出关闭的控制命令发送给处理器,处理器接收对应电压输出分端输出打开或输出关闭的控制命令后,控制对应电压输出分端输出打开或输出关闭。
需要说明的是,上述电源管理单元可以通过多路可配置PMIC(Power ManagementIC,电源管理集成电路)实现,但并不以此作为唯一实现方式,本领域技术人员可以根据实际需求进行调整或者选择。
示例性地,如图6所示,多路可配置PMIC包括控制输入端(control inputs)、控制输出端(control outputs)、总线控制端(I2C CTL)、处理器(digital core)、调压端(BUCK)、电压输出端(Vout)以及接地端(AGND)。
其中,控制输入端(control inputs)、控制输出端(control outputs)、总线控制端(I2C CTL)、调压端(BUCK)一端与处理器(digital core)电性连接。
控制输入端(control inputs)的另一端设置外部输入控制信号端口。
控制输出端(control outputs)的另一端设置外部输出控制信号端口。
总线控制端(I2C CTL)的另一端设置数据信号端口(DATA)以及时钟信号端口(CLK)与系统级芯片SoC进行通信。具体的,数据信号端口(DATA)以及时钟信号端口(CLK)通过I2C总线与系统级芯片SoC电性连接。
调压端(BUCK)的另一端与电压输出端(Vout)一端连接,电压输出端的另一端与Socket电性连接。
示意的,外部输入控制信号端口包括5个外部输入控制信号分端口(CTL1、CTL2、CTL3、CTL4、CTL5)。
外部输出控制信号端口包括5个外部输出控制信号分端口(CTL6、CTL7、CTL8、CTL9、CTL10)。
调压端包括5个调压分端(BUCK1、BUCK2、BUCK3、BUCK4、BUCK5)。
对应于5个调压分端BUCK1、BUCK2、BUCK3、BUCK4、BUCK5,电压输出端包括5个电压输出分端(Vout1、Vout2、Vout3、Vout4、Vout5)。
5个调压分端BUCK1、BUCK2、BUCK3、BUCK4、BUCK5的一端与处理器电性连接,5个调压分端BUCK1、BUCK2、BUCK3、BUCK4、BUCK5的另一端对应和5个电压输出分端Vout1、Vout2、Vout3、Vout4、Vout5的一端电性连接,5个电压输出分端Vout1、Vout2、Vout3、Vout4、Vout5的另一端与通过转接模块与Socket电性连接。电压输出分端的信号从第一输入接口输入到转接模块,经过转接模块整合为一个第一组供电电压后,从第一输出接口输出到Socket。在另外的实施例中,将多个电压输出分段的信号整合为一路供电电压,输出到转接模块的第一输入接口。
其中,Socket包括多组供电电压的输入接口和输出接口。
其中,控制单元向电源管理单元发送电压输出控制命令;电源管理单元接收电压输出控制命令后,向转接模块输出供电电压,具体包括:
控制芯片通过控制总线、总线控制端向处理器发送电压输出控制命令;
处理器接收所述电压输出控制命令,结合控制输入端、控制输出端的接收数据对调压端向电压输出端的输出电压值以及输出电压时序进行控制,使得电压输出端向转接模块输出可调节控制电压作为供电电压。
转接模块(直接地或通过接口单元)向内存颗粒输出第一组供电电压,内存颗粒通过第一组供电电压实现内存颗粒的电压拉偏测试。可以同时满足内存颗粒电压供电的精确调整及时序要求,使内存颗粒供电电压调整更加方便准确,增强不同系统的使用兼容性。
根据本公开实施例提供的一种电压拉偏测试装置,其中,在不进行所述内存颗粒的电压拉偏测试时,
电压控制模块可以与转接模块断开电性连接,而将转接模块与电压控制模块断开电性连接一端与内存颗粒匹配部件电性连接。具体的,电源管理单元的电压输出端的另一端可以与转接模块断开电性连接,而将转接模块与内存颗粒匹配部件电性连接。
或者,转接模块分别与电压控制模块以及内存颗粒匹配部件电性连接,但转接模块和电压控制模块的信号传输切断。具体的,转接模块分别与电源管理单元的电压输出端的另一端以及内存颗粒匹配部件电性连接,但转接模块和电源管理单元的电压输出端的另一端的信号传输切断。
根据本公开实施例提供的一种电压拉偏测试装置,在不进行内存颗粒的电压拉偏测试时,转接模块与电源管理单元的电压输出端连接,但电源管理单元不通过电压输出端进行信号输出。
在进行内存颗粒的电压拉偏测试时,电源管理单元通过电压输出端进行信号输出。
其他供电电压信号接口一端和内存颗粒匹配部件电性连接,其他供电电压信号接口另一端和所述内存颗粒电性连接。
根据本公开实施例提供的一种电压拉偏测试装置,其中,针对在电源管理单元的电压输出端设置为n个电压输出分端的情形下,n个电压输出分端的电压输出设置示例说明如下:
可以将n个电压输出分端的所有输出端整合为一个电压输出接口。
或者,n个电压输出分端分别作为独立的电压输出接口。
对应于上述电压拉偏测试装置,本公开实施例还提供一种电压拉偏测试方法,具体包括如下步骤:
将电压控制模块与转接模块电性连接;
将转接模块与待测试的测试模块电性连接;
将转接模块与匹配部件连接,匹配部件与测试模块相匹配;
控制电压控制模块通过转接模块向所述测试模块提供第一组供电电压;
通过转接模块从匹配部件获取第二组供电电压,并将第二组供电电压提供给测试模块;
通过电压控制模块控制对测试模块的第一组供电电压进行拉偏测试。
将转接模块与待测试的测试模块电性连接包括:将转接模块与接口单元电性连接;将接口单元与测试模块可拆卸电性连接;使得所述转接模块通过接口单元向测试模块提供第一组供电电压和第二组供电电压。
电压控制模块包括电源管理单元和控制单元,控制电压控制模块通过转接模块向所述测试模块提供第一组供电电压包括:将控制单元与电源管理单元电性连接;将电源管理单元与接口单元电性连接;通过控制单元向所述电源管理单元发送电压输出控制命令;电源管理单元接收所述电压输出控制命令后,通过接口单元向所述测试模块输出相应参数的第一组供电电压。
通过电压控制模块控制对所述测试模块的第一组供电电压进行拉偏测试包括:通过电压控制模块对测试模块进行针对VDD信号的拉偏测试。
电源管理单元包括控制输入端、控制输出端、总线控制端、处理器、调压端、电压输出端;
控制单元包括控制芯片和控制总线;
将电源管理单元与输入电源电性连接;
将控制输入端、控制输出端、总线控制端、调压端的一端与处理器电性连接;
将控制输入端的另一端设置外部输入控制信号端口;
将控制输出端的另一端设置外部输出控制信号端口;
将调压端的另一端与电压输出端的一端连接,电压输出端的另一端与接口单元电性连接;
将控制芯片的一端与串口电性连接,控制芯片的另一端与控制总线的一端电性连接,控制总线的另一端与总线控制端的另一端电性连接;
控制单元向电源管理单元发送电压输出控制命令,电源管理单元接收电压输出控制命令后,向接口单元输出供电电压。具体地,
控制芯片通过控制总线、总线控制端向处理器发送电压输出控制命令;
处理器接收所述电压输出控制命令,结合控制输入端、控制输出端的接收数据对调压端向电压输出端的输出电压值以及输出电压时序进行控制,使得电压输出端向接口单元输出对应的供电电压。
其中,将外部输入控制信号端口设置为n个外部输入控制信号分端口。
将外部输出控制信号端口设置为n个外部输出控制信号分端口。
将调压端设置为n个调压分端。
对应于n个调压分端,将电压输出端设置为n个电压输出分端。
n个调压分端的一端与处理器电性连接,n个调压分端的另一端对应和n个电压输出分端的一端电性连接,n个电压输出分端的另一端与上述接口单元电性连接。
使得处理器接收由控制芯片通过控制总线、总线控制端向其发送的电压输出控制命令后,结合控制输入端、控制输出端的接收数据对调压端向电压输出端的输出电压值以及输出电压时序进行控制,进而实现电压输出端向接口单元输出可调节的控制电压作为供电电压。
下面结合附图以及具体示例对本公开的用于内存颗粒的电压拉偏测试方法进行详细说明,在不进行内存颗粒的电压拉偏测试时,
多组供电电压信号接口一端与电压输出分端另一端断开电性连接,而和匹配内存颗粒的主板或者DIMM电性连接,多组供电电压信号接口另一端与内存颗粒DRAM电性连接。
或者,多组供电电压信号接口分别和电压输出分端另一端、匹配内存颗粒的主板或者DIMM、以及内存颗粒DRAM电性连接,但多组供电电压信号接口与电压输出分端另一端之间的信号传输中断。
在进行内存颗粒的电压拉偏测试时,
用于内存颗粒电压拉偏测试的供电电压信号接口(图2中以VDD信号接口为例示意)一端与电压输出分端另一端电性连接,用于内存颗粒电压拉偏测试的供电电压信号接口另一端和内存颗粒DRAM电性连接;
而其他供电电压信号接口(图2中以其他供电电压为例示意)一端和匹配内存颗粒的主板或者DIMM电性连接,其他供电电压信号接口另一端和内存颗粒DRAM电性连接。
或者,多组供电电压信号接口分别和电压输出分端另一端、匹配内存颗粒的主板或者DIMM、以及内存颗粒DRAM电性连接。多组供电电压信号接口与电压输出分端另一端电性连接设置中,仅用于内存颗粒电压拉偏测试的供电电压信号接口一端与电压输出分端另一端进行信号传输。多组供电电压信号接口与匹配内存颗粒的主板或者DIMM电性连接设置中,除了用于内存颗粒电压拉偏测试的供电电压信号接口外的其他供电电压信号接口一端和匹配内存颗粒的主板或者DIMM进行信号传输。
而对于5个电压输出分端Vout1、Vout2、Vout3、Vout4、Vout5的电压输出设置以及与多组电源信号接口的连接关系,示例性说明如下:
可以将5个电压输出分端Vout1、Vout2、Vout3、Vout4、Vout5整合为一个电压输出接口。
在进行内存颗粒的电压拉偏测试时,
将整合的一个电压输出接口与用于内存颗粒电压拉偏测试的供电电压信号接口一端电性连接。
在不进行内存颗粒的电压拉偏测试时,
整合的一个电压输出接口与用于内存颗粒电压拉偏测试的供电电压信号接口(本实施例中为VDD信号电压接口)一端断开电性连接,或者整合的一个电压输出接口与用于内存颗粒电压拉偏测试的供电电压信号接口电性连接,但信号传输断开。
也可以将5个电压输出分端分别作为独立的电压输出接口。
在进行内存颗粒的电压拉偏测试时,
用于内存颗粒电压拉偏测试的供电电压信号接口与对应电压输出分端电性连接,具体为通过转接模块实现电性连接。
或者,5个电压输出分端分别和多组供电电压信号接口分别对应电性连接,仅用于内存颗粒电压拉偏测试的供电电压信号接口和对应电压输出分端进行信号传输。
在不进行内存颗粒的电压拉偏测试时,
多组供电电压信号接口与上述5个电压输出分端全部断开连接,或者多组供电电压信号接口分别与上述5个电压输出分端电性连接,但信号传输中断。
通过SoC控制多路可配置PMIC,能够实现待测试的第一组电压的自动化控制,测试时序通过程序设定,灵活精准,测试效率高。
以上实施例仅用以说明本公开的技术方案而非对其限制,尽管参照上述实施例对本公开进行了详细的说明,所属领域的普通技术人员依然可以对本公开的具体实施方式进行修改或者等同替换,这些未脱离本公开精神和范围的任何修改或者等同替换,均在申请待批的本公开的权利要求保护范围之内。
Claims (15)
1.一种电压拉偏测试装置,其特征在于,包括电压控制模块和转接模块;
所述电压控制模块与所述转接模块连接;
所述转接模块用于与待测试的测试模块连接;
所述电压控制模块用于通过转接模块向所述测试模块提供第一组供电电压;
所述转接模块还用于和匹配部件连接,从所述匹配部件获取第二组供电电压,并将第二组供电电压提供给测试模块,所述匹配部件与所述测试模块相匹配;
所述电压控制模块用于控制对所述测试模块的所述第一组供电电压进行拉偏测试。
2.根据权利要求1所述的电压拉偏测试装置,其特征在于,
所述测试模块包括内存颗粒;
所述匹配部件包括匹配内存颗粒的主板或者DIMM。
3.根据权利要求2所述的电压拉偏测试装置,其特征在于,
所述电压控制模块包括电源管理单元和控制单元;
所述控制单元与所述电源管理单元电性连接;
所述控制单元用于控制所述电源管理单元输出第一组供电电压。
4.根据权利要求3所述的电压拉偏测试装置,其特征在于,还包括:接口单元,
所述接口单元与所述转接模块连接;
所述转接模块通过所述接口单元与所述测试模块连接。
5.根据权利要求4所述的电压拉偏测试装置,其特征在于,
所述控制单元用于向所述电源管理单元发送电压输出控制命令;
所述电源管理单元用于接收所述电压输出控制命令后,向接口单元输出相应参数的第一组供电电压;
所述接口单元用于向所述内存颗粒输出第一组供电电压,对内存颗粒进行第一组供电电压的拉偏测试。
6.根据权利要求3所述的电压拉偏测试装置,其特征在于,
所述转接模块包括至少一个第一输入接口;
所述转接模块能够通过所述第一输入接口与所述电压控制模块连接;
所述第一输入接口能够从所述电压控制模块获取所述第一组供电电压。
7.根据权利要求6所述的电压拉偏测试装置,其特征在于,
所述转接模块包括多个第二输入接口;
所述转接模块能够通过多个第二输入接口与所述匹配部件连接,所述第二输入接口能够从所述匹配部件获取相应的多组供电电压,所述多组供电电压包括所述第一组供电电压和所述第二组供电电压。
8.根据权利要求7所述的电压拉偏测试装置,其特征在于,
所述转接模块包括用于输出所述第一组供电电压的第一输出接口,以及用于输出所述第二组供电电压的第二输出接口;
所述第一输出接口和所述第二输出接口用于向测试模块供电。
9.根据权利要求7所述的电压拉偏测试装置,其特征在于,
对第一组供电电压进行拉偏测试时,所述转接模块从所述第一输入接口获取第一组供电电压,从所述第二输入接口获取第二组供电电压。
10.根据权利要求4-9中任一项所述的电压拉偏测试装置,其特征在于,
所述电源管理单元与输入电源电性连接,电源管理单元包括控制输入端、控制输出端、总线控制端、处理器、调压端和电压输出端;
所述控制输入端、控制输出端、总线控制端、调压端的一端与所述处理器电性连接;
所述控制输入端的另一端设置外部输入控制信号端口;
所述控制输出端的另一端设置外部输出控制信号端口;
所述总线控制端的另一端与所述控制单元电性连接;
所述调压端的另一端与所述电压输出端的一端电性连接,所述电压输出端的另一端与所述接口单元电性连接。
11.根据权利要求10所述的电压拉偏测试装置,其特征在于,
所述控制单元包括控制芯片和控制总线;
所述控制芯片的一端与串口电性连接,所述控制芯片的另一端与所述控制总线的一端电性连接,所述控制总线的另一端与所述总线控制端的另一端电性连接。
12.一种电压拉偏测试方法,其特征在于,包括如下步骤:
将电压控制模块与转接模块电性连接;
将转接模块与待测试的测试模块电性连接;
将转接模块与匹配部件连接,所述匹配部件与所述测试模块相匹配;
控制所述电压控制模块通过所述转接模块向所述测试模块提供第一组供电电压;
通过转接模块从所述匹配部件获取第二组供电电压,并将第二组供电电压提供给测试模块;
通过电压控制模块控制对所述测试模块的所述第一组供电电压进行拉偏测试。
13.根据权利要求12所述的电压拉偏测试方法,其特征在于,将转接模块与待测试的测试模块电性连接包括:
将所述转接模块与接口单元电性连接;
将接口单元与所述测试模块可拆卸电性连接;
使得所述转接模块通过接口单元向所述测试模块提供第一组供电电压和第二组供电电压。
14.根据权利要求13所述的电压拉偏测试方法,其特征在于,电压控制模块包括电源管理单元和控制单元,控制所述电压控制模块通过所述转接模块向所述测试模块提供第一组供电电压包括:
将所述控制单元与所述电源管理单元电性连接;
将所述电源管理单元与接口单元电性连接;
通过所述控制单元向所述电源管理单元发送电压输出控制命令;
所述电源管理单元接收所述电压输出控制命令后,通过所述接口单元向所述测试模块输出相应参数的第一组供电电压。
15.根据权利要求12-14中任一项所述的电压拉偏测试方法,其特征在于,通过电压控制模块控制对所述测试模块的所述第一组供电电压进行拉偏测试包括:
通过所述电压控制模块对所述测试模块进行VDD信号电压的拉偏测试。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210565063.6A CN114967891B (zh) | 2022-05-23 | 2022-05-23 | 一种电压拉偏测试装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210565063.6A CN114967891B (zh) | 2022-05-23 | 2022-05-23 | 一种电压拉偏测试装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114967891A true CN114967891A (zh) | 2022-08-30 |
CN114967891B CN114967891B (zh) | 2023-10-10 |
Family
ID=82986040
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210565063.6A Active CN114967891B (zh) | 2022-05-23 | 2022-05-23 | 一种电压拉偏测试装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114967891B (zh) |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6351827B1 (en) * | 1998-04-08 | 2002-02-26 | Kingston Technology Co. | Voltage and clock margin testing of memory-modules using an adapter board mounted to a PC motherboard |
CN102339650A (zh) * | 2011-10-20 | 2012-02-01 | 中兴通讯股份有限公司 | 一种内存条测试装置及测试方法 |
CN204405990U (zh) * | 2015-02-10 | 2015-06-17 | 昆山龙腾光电有限公司 | 一种显示面板的测试治具 |
CN106844117A (zh) * | 2016-12-28 | 2017-06-13 | 曙光信息产业(北京)有限公司 | 一种内存电压拉偏测试系统 |
US20190079125A1 (en) * | 2017-09-13 | 2019-03-14 | Toshiba Memory Corporation | Techniques for Testing PLP Capacitors |
CN209447554U (zh) * | 2019-03-08 | 2019-09-27 | 四川省豆萁科技股份有限公司 | 一种存储器可靠性测试装置 |
CN210984288U (zh) * | 2019-11-14 | 2020-07-10 | 上海亿存芯半导体有限公司 | 非挥发性存储器测试设备 |
TWM599460U (zh) * | 2020-02-27 | 2020-08-01 | 森富科技股份有限公司 | 記憶體操作條件檢查裝置 |
US20210018557A1 (en) * | 2019-07-17 | 2021-01-21 | One Test Systems | Chip testing device |
CN113496759A (zh) * | 2020-04-01 | 2021-10-12 | 森富科技股份有限公司 | 内存操作条件检查方法 |
-
2022
- 2022-05-23 CN CN202210565063.6A patent/CN114967891B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6351827B1 (en) * | 1998-04-08 | 2002-02-26 | Kingston Technology Co. | Voltage and clock margin testing of memory-modules using an adapter board mounted to a PC motherboard |
CN102339650A (zh) * | 2011-10-20 | 2012-02-01 | 中兴通讯股份有限公司 | 一种内存条测试装置及测试方法 |
CN204405990U (zh) * | 2015-02-10 | 2015-06-17 | 昆山龙腾光电有限公司 | 一种显示面板的测试治具 |
CN106844117A (zh) * | 2016-12-28 | 2017-06-13 | 曙光信息产业(北京)有限公司 | 一种内存电压拉偏测试系统 |
US20190079125A1 (en) * | 2017-09-13 | 2019-03-14 | Toshiba Memory Corporation | Techniques for Testing PLP Capacitors |
CN209447554U (zh) * | 2019-03-08 | 2019-09-27 | 四川省豆萁科技股份有限公司 | 一种存储器可靠性测试装置 |
US20210018557A1 (en) * | 2019-07-17 | 2021-01-21 | One Test Systems | Chip testing device |
CN210984288U (zh) * | 2019-11-14 | 2020-07-10 | 上海亿存芯半导体有限公司 | 非挥发性存储器测试设备 |
TWM599460U (zh) * | 2020-02-27 | 2020-08-01 | 森富科技股份有限公司 | 記憶體操作條件檢查裝置 |
CN113496759A (zh) * | 2020-04-01 | 2021-10-12 | 森富科技股份有限公司 | 内存操作条件检查方法 |
Also Published As
Publication number | Publication date |
---|---|
CN114967891B (zh) | 2023-10-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20060200714A1 (en) | Test equipment for semiconductor | |
US6883128B2 (en) | PC and ATE integrated chip test equipment | |
WO2001073929A2 (en) | Apparatus for reducing power supply noise in an integrated circuit | |
CN106680698B (zh) | 一种fpga测试用的多工位快速配置装置及其配置方法 | |
KR102059381B1 (ko) | Bms 시뮬레이터 및 bms 시뮬레이션 시스템 | |
CN113960443B (zh) | 一种io静态参数测试方法及系统 | |
CN116208155B (zh) | 一种高速高精度adc芯片的量产测试系统及测试方法 | |
CN114967891A (zh) | 一种电压拉偏测试装置及方法 | |
CN116413570A (zh) | 一种编程调节精密输出电路、负载连接电路及测试基板 | |
US10510432B1 (en) | Memory module test adapter | |
CN115825798A (zh) | 电源模块测试电路、测试方法及电子设备 | |
CN116184159A (zh) | 一种电源芯片可靠性测试系统和方法 | |
CN211427146U (zh) | Otp控制集成电路、汽车电子芯片及标定测试设备 | |
CN103246304B (zh) | 一种片内基准电压生成电路、生成芯片及生成方法 | |
US10551892B1 (en) | Centralized backup power module | |
KR20110015742A (ko) | 유에스비 인터페이스를 이용한 전원 공급 방법 및 이를 이용하는 휴대 단말기 | |
EP3403183B1 (en) | Type-c factory and special operating mode support | |
CN205353306U (zh) | 一种配置适配器 | |
CN117849597B (zh) | 电路板测试装置 | |
CN114371772B (zh) | 一种高低温自适应上电时序的方法,装置、设备 | |
CN117825847B (zh) | 一种基于混响室的多导体线缆屏蔽性能测试装置及方法 | |
CN215219697U (zh) | 一次性锂电池模拟装置 | |
CN220040663U (zh) | 测试装置及测试机箱 | |
CN219891357U (zh) | 一种可编程调节精密输出电路、负载连接电路及测试基板 | |
CN220691088U (zh) | 全自动校准器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |