CN114927111A - 基板、显示面板及其电子设备 - Google Patents
基板、显示面板及其电子设备 Download PDFInfo
- Publication number
- CN114927111A CN114927111A CN202210427277.7A CN202210427277A CN114927111A CN 114927111 A CN114927111 A CN 114927111A CN 202210427277 A CN202210427277 A CN 202210427277A CN 114927111 A CN114927111 A CN 114927111A
- Authority
- CN
- China
- Prior art keywords
- substrate
- common electrode
- electrode line
- lateral
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 179
- 239000004973 liquid crystal related substance Substances 0.000 claims abstract description 22
- 230000005684 electric field Effects 0.000 abstract description 8
- 239000010410 layer Substances 0.000 description 61
- 238000010586 diagram Methods 0.000 description 14
- 238000000034 method Methods 0.000 description 6
- 238000013461 design Methods 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000005388 borosilicate glass Substances 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000005553 drilling Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000002346 layers by function Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 238000004080 punching Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请提供了一种基板、显示面板及其电子设备,基板包括衬底、成对的数据线、扫描线、两个像素电极和侧向公共电极线。成对的数据线和扫描线设置于衬底上且交叉设置形成像素区域;两个像素电极间隔设置于衬底上且位于像素区域内;每个像素电极与一条对应的数据线电连接;侧向公共电极线设置于衬底上;侧向公共电极线包括第一侧向公共电极线,第一侧向公共电极线对应设置于数据线和扫描线远离衬底的一侧,其中,侧向公共电极线还包括第二侧向公共电极线,第二侧向公共电极线对应两个像素电极之间的间隙设置,且与两个像素电极彼此绝缘。本申请通过消除像素电极电场对两个像素电极之间液晶倒向的影响从而解决暗纹或配向不良的问题。
Description
技术领域
本申请涉及显示技术领域,特别是涉及一种基板、显示面板及其电子设备。
背景技术
液晶显示器(Liquid Crystal Display,LCD)已经成为日常生活工作中使用的主流显示器。
现有技术中,采用双倍扫描驱动(Double Rate Driving,DRD)和三倍扫描驱动可以分别减少一半的数据线驱动芯片(Integrated Circuit,IC)和三分之二的数据线驱动IC,因此,可以大大节省显示屏的成本。然而,一般采用双倍扫描驱动的像素,在COA(Color-filter on Array)设计中,两个子像素之间的位置由于电场的干扰经常出现暗纹或者其他配向不良的问题。
发明内容
本申请主要解决的技术问题是提供一种电子设备、显示面板及其基板,解决现有技术中显示装置容易出现配向不良的问题。
为了解决上述技术问题,本申请提供的第一个技术方案为:提供一种基板,用于显示面板,基板包括衬底、成对的数据线、成对的扫描线、两个像素电极和侧向公共电极线。成对的数据线和成对的扫描线设置于衬底上,且交叉设置形成像素区域;两个像素电极间隔设置于衬底上,且位于像素区域内;每个像素电极与一条对应的数据线电连接;侧向公共电极线设置于衬底上;侧向公共电极线包括第一侧向公共电极线,第一侧向公共电极线对应设置于成对的数据线和成对的扫描线远离衬底的一侧,其中,
侧向公共电极线还包括第二侧向公共电极线,第二侧向公共电极线对应两个像素电极之间的间隙设置,且与两个像素电极彼此绝缘。
其中,基板还包括基板公共电极线,基板公共电极线设置于衬底上,且位于像素区域内;基板公共电极线包括环形部和分割部,分割部将环形部分割成两个子环形部;每个像素电极对应一个子环形部设置;分割部对应两个像素电极之间的间隙设置;第二侧向公共电极线对应设置于分割部远离衬底的一侧,且第二侧向公共电极线在衬底上的投影与分割部在衬底上的投影部分重叠。
其中,第二侧向公共电极线与第一侧向公共电极线电连接;或第二侧向公共电极线与基板公共电极线电连接。
其中,第一侧向公共电极线、第二侧向公共电极线以及像素电极同层设置。
其中,基板还包括第一配向层,第一配向层设置于第一侧向公共电极线、第二侧向公共电极线以及像素电极远离衬底的一侧,且填充于第一侧向公共电极线、第二侧向公共电极线以及像素电极之间的间隙。
其中,第一侧向公共电极线包括分别对应成对的数据线设置的第一延伸部和第二延伸部,以及分别对应成对的扫描线设置的第三延伸部和第四延伸部;第二侧向公共电极线与数据线平行,且与第三延伸部和/或第四延伸部电连接;或第二侧向公共电极线与扫描线平行,且与第一延伸部和/或第二延伸部电连接。
其中,分割部的宽度大于两个像素电极之间的间隙宽度,第二侧向公共电极线的宽度小于两个像素电极之间的间隙宽度。
其中,基板还包括第一配向层,第一配向层设置于像素电极远离衬底的一侧;第二侧向公共电极线设置于第一配向层远离衬底的一侧,且第二侧向公共电极线的宽度大于等于两个像素电极之间的间隙宽度。
为了解决上述技术问题,本申请提供的第二个技术方案为:提供一种显示面板,显示面板包括相对设置的第一基板和第二基板,以及设置于第一基板和第二基板之间的液晶层;其中,第一基板为上述描述的基板。
为了解决上述技术问题,本申请提供的第三个技术方案为:提供一种电子设备,电子设备包括处理器和上述描述的显示面板。
本申请的有益效果:区别于现有技术,本申请提供了一种基板、显示面板及其电子设备,基板包括衬底、成对的数据线、成对的扫描线、两个像素电极和侧向公共电极线。成对的数据线和成对的扫描线设置于衬底上,且交叉设置形成像素区域;两个像素电极间隔设置于衬底上,且位于像素区域内;每个像素电极与一条对应的数据线电连接;侧向公共电极线设置于衬底上;侧向公共电极线包括第一侧向公共电极线,第一侧向公共电极线对应设置于成对的数据线和成对的扫描线远离衬底的一侧,其中,侧向公共电极线还包括第二侧向公共电极线,第二侧向公共电极线对应两个像素电极之间的间隙设置,且与两个像素电极彼此绝缘。本申请通过在两个像素电极之间的间隙设置与两个像素电极彼此绝缘的第二侧向公共电极线,从而消除像素电极电场对两个像素电极之间的液晶影响,避免两个像素电极之间的液晶出现倒向问题,进而解决两个子像素之间的区域经常容易出现暗纹或者其他配向不良的问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出任何创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是本申请提供的电子设备一实施例的结构示意图;
图2是本申请提供的显示面板一实施例的结构示意图;
图3是本申请第一实施例提供的第一基板的结构示意图;
图4是图3中A-A处的剖面图;
图5是本申请第二实施例提供的第一基板的结构示意图;
图6是本申请第三实施例提供的第一基板的结构示意图;
图7是本申请第四实施例提供的第一基板的结构示意图;
图8是本申请第五实施例提供的第一基板的结构示意图。
附图标号说明:
300-电子设备、100-显示面板、101-显示区域、102-非显示区域、200-处理器、1-第一基板、2-第二基板、3-液晶层、31-液晶、10-衬底、20-像素区域、21-第一像素电极、22-第二像素电极、23-像素电极、24-驱动晶体管、25-基底、26-第二配向层、30-第一配向层、40-侧向公共电极线、41-第一侧向公共电极线、411-第一延伸部、412-第二延伸部、413-第三延伸部、414-第四延伸部、42-第二侧向公共电极线、50-色阻层、51-第一色阻、52-第二色阻、53-第三色阻、54-导电孔、60-数据线、70-扫描线、71-第一扫描线、72-第二扫描线、80-基板公共电极线、81-环形部、811-子环形部、82-分割部、90-CF公共电极层。
具体实施方式
下面结合说明书附图,对本申请实施例的方案进行详细说明。
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、接口、技术之类的具体细节,以便透彻理解本申请。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
本申请中的术语“A设置于B上”并不意味着A与B一定是直接接触,也可以是A与B非直接接触,例如,A与C直接接触,B与C直接接触且不与A直接接触。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
本申请发明人研究发现,现有技术中采用双倍扫描驱动的像素设计的基板,在COA设计,两个子像素的像素电极周边的电场对两个子像素之间的液晶倒向的影响很大,导致两个子像素之间的基板公共电极线的位置经常容易出现暗纹或者其他配向不良的问题,影响显示面板的画面显示效果。
因此,为了解决现有技术问题,本申请实施例提供了一种基板,以及采用该种基板的显示面板和电子设备。
请参阅图1,图1是本申请提供的电子设备一实施例的结构示意图。
本实施例提供一种电子设备300,包括显示面板100和处理器200。显示面板100具有显示区域101和包围显示区域101的非显示区域102。显示区域101用于设置例如像素、驱动电路、数据信号线、扫描信号线等结构。非显示区域102用于设置扫描电路、测试电路、显示控制电路等结构。显示面板100可以为液晶显示器。处理器200为电子设备300的中央处理器,用于控制电子设备300的显示、通讯、图像采集以及图像处理等。电子设备300可以是移动电话、计算机、数字广播终端、消息收发设备、游戏控制台、平板设备、医疗设备、健身设备、个人数字助理等,本申请对此不做限制。
电子设备300还可以包括以下一个或多个组件:存储器、电源组件、处理组件、多媒体组件、音频组件、输入/输出(I/O)的接口、传感器组件、以及通信组件。这些组件的具体结构和功能与现有技术相同或相似,具体可参见现有技术,在此不再赘述。
请参阅图2,图2是本申请提供的显示面板一实施例的结构示意图。
在一实施例中,显示面板100包括第一基板1、第二基板2和液晶层3。第一基板1和第二基板2相对设置,液晶层3设置于第一基板1和第二基板2之间。第一基板1和第二基板2中的一个可以为彩膜基板,另一个可以为TFT阵列基板。在本实施例中,第一基板1为包括滤光层(图未示)的阵列基板。
具体地,第二基板2包括基底25、公共电极层90和第二配向层26,公共电极层90和第二配向层26位于基底25朝向第一基板1的一侧。公共电极层90设置于基底25与第二配向层26之间。第二基板2还可以包括其他功能层,例如偏光层,此处不做限制。
液晶层3包括液晶31,液晶31在显示器中起到一种类似光阀的作用,可以控制透射光的明暗,从而取得信息显示的效果。
以下结合不同实施例介绍本申请的显示面板100采用的第一基板1的结构。请进一步参阅图3和图4,图3是本申请第一实施例提供的第一基板的结构示意图,图4是图3中A-A处的剖面图。第一基板具有多个成阵列设置的子像素,本申请附图仅给出两个相邻的子像素。
在本实施例中,第一基板1包括衬底10、像素电极23、第一配向层30、侧向公共电极线40、色阻层50、成对的数据线60、成对的扫描线70和基板公共电极线80。侧向公共电极线40也叫DBS(Data Line BM Less)公共电极线。其中,基板公共电极线80、成对的数据线60和成对的扫描线70设置于衬底10的同一侧。基板公共电极线80、成对的数据线60和成对的扫描线70之间相互绝缘设置。色阻层50设置于基板公共电极线80和数据线60远离衬底10的一侧。像素电极23和侧向公共电极线40设置于色阻层50远离衬底10的一侧,且侧向公共电极线40为多个且同层设置,多个侧向公共电极线40之间间隔设置。第一配向层30设置于像素电极23远离衬底10的一侧,且填充像素电极23与侧向公共电极线40之间的间隙。
衬底10和基底25可以为平板结构,也可以为曲面结构。在本实施例中,衬底10和基底25为平板结构。衬底10和基底25为透明基板。优选地,衬底10和基底25为玻璃基板,一般采用机械性能优良、耐热与耐化学腐蚀的无碱硼硅玻璃。
多条数据线60均相互平行设置,多条扫描线70均相互平行设置。多条数据线60与多条扫描线70相互交叉设置,形成多个像素区域20。相邻的一对扫描线70和相邻的一对数据线60定义一个像素区域20。每个像素区域20内具有两个像素电极23,使得多个像素区域20以及像素区域20内的像素电极23均成矩阵排列。每个像素区域20内具有两个驱动晶体管24,每个驱动晶体管24具有三个节点,分别为源极(图未示)、漏极(图未示)和栅极(图未示),这三个节点分别电连接对应的数据线60、对应的扫描线70和单个像素电极23。在DRD像素设计中,每对扫描线70包括第一扫描线71和第二扫描线72,每行像素区域20设置于第一扫描线71和第二扫描线72之间,每行像素区域20中的单个像素区域20内设置有第一像素电极21和第二像素电极22,即每行像素区域20包括多个第一像素电极21和多个第二像素电极22。每列像素区域20设置于两条数据线60之间,同一列的像素电极23电连接同一条数据线60,且每个像素区域20内的两个相邻的像素电极23分别连接不同的数据线60。在本实施例中,控制第一像素电极21的驱动晶体管24的栅极与第一扫描线71电连接,源极与左边的数据线60连接,第一像素电极21由第一扫描线71驱动;控制第二像素电极22的驱动晶体管24的栅极与第二扫描线72电连接,源极与右边的数据线60连接,第二像素电极22由第二扫描线72驱动。
每行像素区域20中包括第一颜色像素(图未示)、第二颜色像素(图未示)和第三颜色像素(图未示),每个像素电极23对应一个颜色像素,且每行像素区域20中任意相邻的三个像素电极23的颜色像素均不相同。在本实施例中,第一颜色像素、第二颜色像素和第三颜色像素分别为红像素、绿像素和蓝像素中的任一个,且互不相同。在其他实施例中,第一颜色像素、第二颜色像素和第三颜色像素也可以为红像素、绿像素和蓝像素等其他颜色像素。
基板公共电极线80位于像素区域20内,基板公共电极线80包括环形部81和分割部82,分割部82将环形部81分割成两个子环形部811。每个像素电极23对应一个子环形部811设置,子环形部811环绕像素电极23的边缘设置,且公共电极线80与像素电极23的边缘的投影重叠形成存储电容;分割部82对应两个像素电极23之间的间隙设置。基板公共电极线80与扫描线70通过图案化同一金属层形成。
在另一实施例中,基板公共电极线80也可以包括两个独立的子环形部811,即,两个子环形部811不共用分割部82。基板公共电极线80与扫描线70同层设置且不相交,同时,基板公共电极线80与扫描线70绝缘设置。
侧向公共电极线40包括第一侧向公共电极线41和第二侧向公共电极线42,第一侧向公共电极线41包括分别对应成对的数据线60设置的第一延伸部411和第二延伸部412,以及分别对应成对的扫描线70设置的第三延伸部413和第四延伸部414。第一延伸部411和第二延伸部412在衬底10上的投影与对应的数据线60在衬底10上的投影至少部分重叠;第三延伸部413和第四延伸部414在衬底10上的投影与对应的扫描线70在衬底10上的投影至少部分重叠。在本实施例中,第一延伸部411和第二延伸部412在衬底10上的投影覆盖对应的数据线60在衬底10上的投影;第三延伸部413和第四延伸部414在衬底10上的投影与对应的扫描线70在衬底10上的投影部分重叠。其中,第三延伸部413的一端与第一延伸部411电连接,另一端与第二延伸部412间隔且绝缘设置;第四延伸部414的一端与第二延伸部412电连接,另一端与第一延伸部411间隔且绝缘设置。这样的设置方式使得第一侧向公共电极线41能屏蔽数据线60和扫描线70造成的紊乱电场,保证配向正常。第二侧向公共电极线42对应两个像素电极23之间的间隙设置,且与两个像素电极23彼此绝缘。第二侧向公共电极线42对应设置于分割部82远离衬底10的一侧,且第二侧向公共电极线42在衬底10上的投影与分割部82在衬底10上的投影部分重叠。具体地,第二侧向公共电极线42在衬底10上的投影的对称轴与分割部82在衬底10上的投影的对称轴重合。其中,分割部82的宽度大于两个像素电极23之间的间隙宽度,使得分割部82与两个像素电极23均部分重叠形成存储电容。第二侧向公共电极线42的宽度小于两个像素电极23之间的间隙宽度,使得在不妨碍正常配向的情况下,屏蔽分割部82两侧像素电极23造成的紊乱电场。
在本实施例中,第二侧向公共电极线42与数据线60平行,且与第三延伸部413和/或第四延伸部414电连接。即,第一侧向公共电极线41和第二侧向公共电极线42电连接,使得第一侧向公共电极线41和第二侧向公共电极线42以及公共电极层90具有相同的电压。本实施例中,第二侧向公共电极线42的两端分别与第三延伸部413和第四延伸部414电连接,使得第二侧向公共电极线42对应位置的液晶31不偏转而形成的黑矩阵与第三延伸部413和第四延伸部414对应位置的液晶31不偏转而形成的黑矩阵连接在一起。
第一侧向公共电极线41、第二侧向公共电极线42以及像素电极23同层设置,并第一侧向公共电极线41和第二侧向公共电极线42均与像素电极23相互间隔且绝缘设置。在一具体实施例中,第一侧向公共电极线41、第二侧向公共电极线42以及像素电极23为通过图案化同一氧化铟锡(Indium tin oxide,ITO)层形成。
色阻层50包括第一色阻51、第二色阻52和第三色阻53,色阻层50中任意相邻的三个色阻的颜色均不相同。第一色阻51、第二色阻52和第三色阻53分别与第一颜色像素、第二颜色像素和第三颜色像素对应设置有相同的颜色。每个像素区域20内设置两个不同颜色的色阻。相邻的两个色阻在连接处部分层叠设置。
第一配向层30设置于第一侧向公共电极线41、第二侧向公共电极线42以及像素电极23远离衬底10的一侧,且填充于第一侧向公共电极线41、第二侧向公共电极线42以及像素电极23之间的间隙,使得第一侧向公共电极线41和第二侧向公共电极线42均与像素电极23之间能更好的相互绝缘。
本申请提供的电子设备300中,基板1包括衬底10、成对的数据线60、成对的扫描线70、两个像素电极23和侧向公共电极线40。成对的数据线60和成对的扫描线70设置于衬底10上,且交叉设置形成像素区域20;两个像素电极23间隔设置于衬底10上,且位于像素区域20内;每个像素电极23与一条对应的数据线60电连接;侧向公共电极线40设置于衬底10上;侧向公共电极线40包括第一侧向公共电极线41,第一侧向公共电极线41对应设置于成对的数据线60和成对的扫描线70远离衬底10的一侧,其中,侧向公共电极线40还包括第二侧向公共电极线42,第二侧向公共电极线42对应两个像素电极23之间的间隙设置,且与两个像素电极23彼此绝缘。本申请通过在两个像素电极23之间的间隙设置与两个像素电极23彼此绝缘的第二侧向公共电极线42,第二侧向公共电极线42与公共电极层90之间的距离小于分割部82与公共电极层90之间的距离,而且第二侧向公共电极线42与公共电极层90之间的距离基本等于第一侧向公共电极线41与公共电极层90之间的距离,从而减小了像素电场对两个像素电极23之间的液晶31倒向的影响,进而解决两个子像素之间的区域经常容易出现暗纹或者其他配向不良的问题。
请参阅图5,图5是本申请第二实施例提供的第一基板的结构示意图。
本申请第二实施例提供的第一基板1包括衬底10、像素电极23、第一配向层30、侧向公共电极线40、色阻层50、成对的数据线60、成对的扫描线70和基板公共电极线80。侧向公共电极线40包括第一侧向公共电极线41和第二侧向公共电极线42。
本申请第二实施例提供的第一基板1与本申请第一实施例提供的第一基板1的结构基本相同,区别在于,第二侧向公共电极线42不与第一侧向公共电极线41同层设置,即第二侧向公共电极线42不与像素电极23同层设置,第二侧向公共电极线42设置于第一配向层30远离衬底10的一侧。第二侧向公共电极线42对应设置于分割部82远离衬底10的一侧,且第二侧向公共电极线42在衬底10上的投影与分割部82在衬底10上的投影部分重叠。其中,由于第二侧向公共电极线42不与像素电极23同层设置,第二侧向公共电极线42的宽度不受两个像素电极23之间的间隙宽度限制,因此,第二侧向公共电极线42的宽度可以等于或大于两个像素电极23之间的间隙宽度。具体地,本实施例中,第二侧向公共电极线42的宽度略大于两个像素电极23之间的间隙宽度且等于分割部82的宽度,从而更好地减小了像素电场对两个像素电极23之间的液晶31倒向的影响。
本实施例中,由于第二侧向公共电极线42设置于第一配向层30远离衬底10的一侧,第二侧向公共电极线42与第一侧向公共电极线41可通过打孔电连接。优选地,第二侧向公共电极线42通过打孔与分割部82电连接,例如通过激光打孔工艺,使分割部82的部分金属熔融后穿过开孔形成与第二侧向公共电极线42电连接的导电孔54。
请参阅图6,图6是本申请第三实施例提供的第一基板的结构示意图。
本申请第三实施例提供的第一基板1包括衬底10、像素电极23、第一配向层30、侧向公共电极线40、色阻层50、成对的数据线60、成对的扫描线70和基板公共电极线80。侧向公共电极线40包括第一侧向公共电极线41和第二侧向公共电极线42,第一侧向公共电极线41包括分别对应成对的数据线60设置的第一延伸部411和第二延伸部412,以及分别对应成对的扫描线70设置的第三延伸部413和第四延伸部414。
本申请第三实施例提供的第一基板1与本申请第一实施例提供的第一基板1的结构基本相同,区别在于,第一像素电极21和第二像素电极22沿着数据线60的方向间隔设置;第二侧向公共电极线42与扫描线70平行,且与第一延伸部411和/或第二延伸部412电连接。在本实施例中,第二侧向公共电极线42的两端分别与第一延伸部411和第二延伸部412电连接。
请参阅图7,图7是本申请第四实施例提供的第一基板的结构示意图。
本申请第四实施例提供的第一基板1包括衬底10、像素电极23、第一配向层30、侧向公共电极线40、色阻层50、成对的数据线60、成对的扫描线70和基板公共电极线80。侧向公共电极线40包括第一侧向公共电极线41和第二侧向公共电极线42。
本申请第四实施例提供的第一基板1与本申请第一实施例提供的第一基板1的结构基本相同,区别在于,第二侧向公共电极线42与基板公共电极线80进行电连接,第二侧向公共电极线42不与第一侧向公共电极线41电连接,使得第二侧向公共电极线42与基板公共电极线80具有相同的电压。第二侧向公共电极线42可以通过在色阻的重叠区上激光打孔与分割部82连接。
请参阅图8,图8是本申请第五实施例提供的第一基板的结构示意图。
本申请第五实施例提供的第一基板1包括衬底10、像素电极23、第一配向层30、侧向公共电极线40、色阻层50、成对的数据线60、成对的扫描线70和基板公共电极线80。侧向公共电极线40包括第一侧向公共电极线41和第二侧向公共电极线42。
本申请第五实施例提供的第一基板1与本申请第四实施例提供的第一基板1的结构基本相同,区别在于,第一像素电极21和第二像素电极22沿着数据线60的方向间隔设置;第二侧向公共电极线42与扫描线70平行,且第二侧向公共电极线42与基板公共电极线80进行电连接,不与第一侧向公共电极线41电连接,使得第二侧向公共电极线42与基板公共电极线80具有相同的电压。第二侧向公共电极线42可以通过在色阻的重叠区上打孔与分割部82连接。
以上仅为本申请的实施方式,并非因此限制本申请的专利保护范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
Claims (10)
1.一种基板,用于显示面板,所述基板包括:
衬底;
成对的数据线和成对的扫描线,设置于所述衬底上,且交叉设置形成像素区域;
两个像素电极,间隔设置于所述衬底上,且位于所述像素区域内;每个像素电极与一条对应的数据线电连接;
侧向公共电极线,设置于所述衬底上;所述侧向公共电极线包括第一侧向公共电极线,所述第一侧向公共电极线对应设置于成对的所述数据线和成对的所述扫描线远离所述衬底的一侧;
其特征在于,所述侧向公共电极线还包括第二侧向公共电极线,所述第二侧向公共电极线对应两个所述像素电极之间的间隙设置,且与两个所述像素电极彼此绝缘。
2.根据权利要求1所述的基板,其特征在于,还包括:
基板公共电极线,设置于所述衬底上,且位于所述像素区域内;所述基板公共电极线包括环形部和分割部,所述分割部将所述环形部分割成两个子环形部;每个像素电极对应一个所述子环形部设置;所述分割部对应两个所述像素电极之间的间隙设置;所述第二侧向公共电极线对应设置于所述分割部远离所述衬底的一侧,且所述第二侧向公共电极线在所述衬底上的投影与所述分割部在所述衬底上的投影部分重叠。
3.根据权利要求2所述的基板,其特征在于,所述第二侧向公共电极线与所述第一侧向公共电极线电连接;或所述第二侧向公共电极线与所述基板公共电极线电连接。
4.根据权利要求2所述的基板,其特征在于,所述第一侧向公共电极线、所述第二侧向公共电极线以及所述像素电极同层设置。
5.根据权利要求4所述的基板,其特征在于,所述基板还包括第一配向层,所述第一配向层设置于所述第一侧向公共电极线、所述第二侧向公共电极线以及所述像素电极远离所述衬底的一侧,且填充于所述第一侧向公共电极线、所述第二侧向公共电极线以及所述像素电极之间的间隙。
6.根据权利要求2所述的基板,其特征在于,所述第一侧向公共电极线包括分别对应成对的所述数据线设置的第一延伸部和第二延伸部,以及分别对应成对的所述扫描线设置的第三延伸部和第四延伸部;
所述第二侧向公共电极线与所述数据线平行,且与所述第三延伸部和/或所述第四延伸部电连接;或
所述第二侧向公共电极线与所述扫描线平行,且与所述第一延伸部和/或所述第二延伸部电连接。
7.根据权利要求2所述的基板,其特征在于,所述分割部的宽度大于两个所述像素电极之间的间隙宽度,所述第二侧向公共电极线的宽度小于两个所述像素电极之间的间隙宽度。
8.根据权利要求2所述的基板,其特征在于,所述基板还包括第一配向层,所述第一配向层设置于所述像素电极远离所述衬底的一侧;所述第二侧向公共电极线设置于所述第一配向层远离所述衬底的一侧,且所述第二侧向公共电极线的宽度大于等于两个所述像素电极之间的间隙宽度。
9.一种显示面板,包括:相对设置的第一基板和第二基板,以及设置于所述第一基板和所述第二基板之间的液晶层;其特征在于,所述第一基板为权利要求1-8中任一项所述的基板。
10.一种电子设备,其特征在于,包括处理器和权利要求9所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210427277.7A CN114927111B (zh) | 2022-04-21 | 2022-04-21 | 基板、显示面板及其电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210427277.7A CN114927111B (zh) | 2022-04-21 | 2022-04-21 | 基板、显示面板及其电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114927111A true CN114927111A (zh) | 2022-08-19 |
CN114927111B CN114927111B (zh) | 2023-10-24 |
Family
ID=82806975
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210427277.7A Active CN114927111B (zh) | 2022-04-21 | 2022-04-21 | 基板、显示面板及其电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114927111B (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102749775A (zh) * | 2012-06-28 | 2012-10-24 | 京东方科技集团股份有限公司 | 阵列基板、显示装置和驱动所述阵列基板的方法 |
CN103761935A (zh) * | 2014-01-21 | 2014-04-30 | 深圳市华星光电技术有限公司 | 显示面板 |
CN104965325A (zh) * | 2015-08-03 | 2015-10-07 | 合肥鑫晟光电科技有限公司 | 一种阵列基板、其修复方法、显示面板及显示装置 |
CN105892189A (zh) * | 2016-06-23 | 2016-08-24 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
CN107145014A (zh) * | 2017-07-11 | 2017-09-08 | 厦门天马微电子有限公司 | 显示面板和显示面板的制造方法 |
CN108628047A (zh) * | 2018-04-02 | 2018-10-09 | 上海中航光电子有限公司 | 一种阵列基板、显示面板及显示装置 |
US20200381461A1 (en) * | 2019-05-28 | 2020-12-03 | E Ink Holdings Inc. | Active array substrate and fabricating method thereof |
-
2022
- 2022-04-21 CN CN202210427277.7A patent/CN114927111B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102749775A (zh) * | 2012-06-28 | 2012-10-24 | 京东方科技集团股份有限公司 | 阵列基板、显示装置和驱动所述阵列基板的方法 |
CN103761935A (zh) * | 2014-01-21 | 2014-04-30 | 深圳市华星光电技术有限公司 | 显示面板 |
CN104965325A (zh) * | 2015-08-03 | 2015-10-07 | 合肥鑫晟光电科技有限公司 | 一种阵列基板、其修复方法、显示面板及显示装置 |
CN105892189A (zh) * | 2016-06-23 | 2016-08-24 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
CN107145014A (zh) * | 2017-07-11 | 2017-09-08 | 厦门天马微电子有限公司 | 显示面板和显示面板的制造方法 |
CN108628047A (zh) * | 2018-04-02 | 2018-10-09 | 上海中航光电子有限公司 | 一种阵列基板、显示面板及显示装置 |
US20190050100A1 (en) * | 2018-04-02 | 2019-02-14 | Shanghai Avic Opto Electronics Co., Ltd. | Array substrate, display panel and display device |
US20200381461A1 (en) * | 2019-05-28 | 2020-12-03 | E Ink Holdings Inc. | Active array substrate and fabricating method thereof |
Also Published As
Publication number | Publication date |
---|---|
CN114927111B (zh) | 2023-10-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6776060B2 (ja) | 表示装置 | |
KR100840326B1 (ko) | 액정 표시 장치 및 그에 사용되는 박막 트랜지스터 기판 | |
JP3777893B2 (ja) | 液晶表示装置 | |
US20180341159A1 (en) | Coa substrate and liquid crystal display panel | |
JP2005512153A (ja) | 高開口率の液晶表示装置 | |
CN111580317A (zh) | 一种阵列基板和显示面板 | |
JP2017151702A (ja) | 表示装置 | |
JP2002196342A (ja) | 液晶表示装置及び液晶表示装置に用いる基板 | |
KR20010066365A (ko) | 격벽 상에 전극을 가지는 액정표시소자 | |
JP2004252456A (ja) | 液晶表示装置 | |
JP5429776B2 (ja) | 液晶表示パネル | |
CN111580316A (zh) | 显示面板及电子装置 | |
JP2005055910A (ja) | 多重ドメイン液晶表示装置及びその薄膜トランジスタ基板 | |
CN113985671A (zh) | 阵列基板及显示装置 | |
JP5681269B2 (ja) | 液晶表示パネル | |
CN110806653A (zh) | 液晶显示面板及液晶显示装置 | |
CN111381404A (zh) | 液晶显示装置 | |
KR20060062162A (ko) | 박막 트랜지스터 표시판 및 액정 표시 장치 | |
CN114927111B (zh) | 基板、显示面板及其电子设备 | |
US20220155646A1 (en) | Display device and method for manufacturing the same | |
JP2002090765A (ja) | 液晶表示装置および電子機器 | |
KR100989165B1 (ko) | 횡전계 방식 액정표시장치 및 제조 방법 | |
US9766516B2 (en) | Display device | |
WO2024087117A1 (zh) | 阵列基板及其制作方法、显示面板、显示装置 | |
US11561444B2 (en) | Display panel and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |