CN114898713A - 像素驱动电路、驱动电路及显示装置 - Google Patents
像素驱动电路、驱动电路及显示装置 Download PDFInfo
- Publication number
- CN114898713A CN114898713A CN202210590679.9A CN202210590679A CN114898713A CN 114898713 A CN114898713 A CN 114898713A CN 202210590679 A CN202210590679 A CN 202210590679A CN 114898713 A CN114898713 A CN 114898713A
- Authority
- CN
- China
- Prior art keywords
- voltage
- switching device
- energy storage
- storage device
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004146 energy storage Methods 0.000 claims abstract description 113
- 230000005669 field effect Effects 0.000 claims description 17
- 238000007599 discharging Methods 0.000 claims description 11
- 239000003990 capacitor Substances 0.000 description 24
- 238000010586 diagram Methods 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 101100191136 Arabidopsis thaliana PCMP-A2 gene Proteins 0.000 description 5
- 101100048260 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) UBX2 gene Proteins 0.000 description 5
- 101100422768 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SUL2 gene Proteins 0.000 description 4
- 229920001621 AMOLED Polymers 0.000 description 3
- 238000004364 calculation method Methods 0.000 description 2
- 230000001808 coupling effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请公开了一种像素驱动电路、驱动电路及显示装置,涉及显示技术领域,包括:驱动元件、第一储能器件及控制电路。第一储能器件连接在控制电路与驱动元件之间,控制电路控制第一储能器件的电压,在第一储能器件为驱动元件提供驱动电压时,驱动元件驱动发光器件发光。像素驱动电路按照工作时序运行,包括第一、第二、及第三时间段。每个时间段控制电路控制第一储能器件的电压变化,最终控制第一储能器件的电压由数据电压、控制电路的参数、第一储能器件和电源电压确定。由于驱动电流受电源电压和阈值电压影响,而电源电压、阈值电压可通过第一储能器件的电压补偿,因此本申请方案使驱动电流稳定,增强了发光器件显示稳定性。
Description
技术领域
本申请涉及驱动电路领域,特别涉及一种像素驱动电路、驱动电路及显示装置。
背景技术
目前,在显示技术领域中,有源矩阵有机发光二极管(Active-matrix organiclight-emitting diode,AMOLED)是最有潜力的技术之一。最适用于AMOLED驱动的薄膜晶体管(Thin Film Transistor,TFT)技术是低温多晶硅(Low Temperature Poly-Silicon,LTPS)技术,但该技术因为工序相对复杂,而且在大尺寸应用时均匀性较差,这限制了该技术大规模量产应用。该技术中,发光器件的亮度由驱动电流决定,但是驱动电流可能存在不稳定性,这使得发光器件不稳定而导致显示不均匀。
发明内容
本申请提供了一种像素驱动电路、驱动电路及显示装置,用于降低电源电压以及驱动元件的阀值电压对驱动元件向发光器件提供的驱动电流的影响,增强OLED的显示均匀性。
所述技术方案如下:
第一方面,提供了一种像素驱动电路,所述电路包括:驱动元件、第一储能器件以及控制电路,所述驱动元件的第一端用于接收供电设备提供的电源电压,所述驱动元件的第二端连接发光器件,所述第一储能器件的第一端连接所述控制电路和所述驱动元件的第三端,所述第一储能器件的第二端连接所述驱动元件的第二端;
所述像素驱动电路按照工作时序运行,所述工作时序包括多个周期,每个周期包括第一时间段、第二时间段以及第三时间段,在所述第一时间段内,所述控制电路用于控制所述第一储能器件的所述第一端的电压等于所述驱动元件的阈值电压;在所述第二时间段内,所述控制电路用于控制所述驱动元件的第一端和所述供电设备之间的通路断开,以及用于利用接收到的数据电压控制所述第一储能器件的第一端的电压增大到第一电压,所述第一电压由所述数据电压、所述阈值电压、所述控制电路的参数和所述第一储能器件的参数确定。在第三时间段内,所述控制电路用于控制所述第一储能器件将所述第一电压作为所述驱动元件的驱动电压,以及用于控制所述驱动元件和所述供电设备之间的通路导通,在所述第三时间段内所述第一储能器件的所述第一端的电压更新为第二电压,所述第二电压由所述第一电压以及所述驱动元件的第二端的电压确定。
本申请提供的像素驱动电路,由于像素驱动电路向发光器件提供的驱动电流通常由1/2×μ×W/L×CGI×(Vgs-Vth)2确定,其中,Vgs由驱动元件的栅极电压与源极电压确定,源极电压即电源电压。在第一时间段内,首先使得第一储能器件的电压达到驱动元件的阈值电压。在第二时间段内,控制电路控制第一储能器件的电压增大为第一电压,第一电压是由数据电压、阈值电压、控制电路的参数和第一储能器件的参数确定,由于这些参数是固定的,因此第一电压的值是固定的。在第三时间段内控制电路控制第一储能器件的电压达到驱动电压,驱动电压由第一电压和电源电压确定,从而驱动电压由电源电压、数据电压、阈值电压、控制电路的参数和第一储能器件的参数确定,因此上述驱动电流的计算公式可以等价为:1/2×μ×W/L×CGI×(Vth+C2/(C1+C2)×Vdata+VOLED-VOLED-Vth2可知,电源电压、阈值电压可通过驱动电压补偿抵消,因此本申请的像素驱动电路可以补偿电源电压以及阈值电压对驱动电流的影响,从而提高了显示均匀性。
在本申请的一个可能的实现方式中,控制电路在第一时间段内先利用电源电压对第一储能器件进行充电,充电之后再控制第一储能器件释放电能,使第一储能器件的第二端的电压降低为阈值电压。
可选的,第一时间段包括充电时间段和放电时间段,在所述充电时间段内,所述控制电路用于控制所述供电设备与第一储能器件之间的所述控制电路导通,以利用所述电源电压为所述第一储能器件充电。在所述放电时间段内,所述控制电路用于控制所述供电设备与第一储能器件之间的所述控制电路断开,以控制所述第一储能器件释放在所述充电时间段内储存的电能,以使得所述第一储能器件的所述第一端的电压为所述驱动元件的阈值电压。
可选的,所述控制电路包括:第一开关器件、第二开关器件、第三开关器件、第四开关器件和第二储能器件,所述第一开关器件的第一端连接所述供电设备,以用于接收所述电源电压。第一开关器件的第二端连接所述驱动元件的第一端,所述第一开关器件的第三端用于接收第一控制信号。所述第二开关器件的第一端连接所述驱动元件的第一端,所述第二开关器件的第二端连接第一节点,所述第二开关器件的第三端用于接收第二控制信号,所述第一储能器件的第一端连接所述第一节点,所述第一储能器件的第二端连接所述第四开关器件的第一端;
所述第三开关器件的第一端与提供数据电压的数据线相连,以用于接收所述数据电压。第三开关器件的第二端连接所述第二储能器件的第一端,所述第三开关器件的第三端用于接收第三控制信号,所述第二储能器件的第二端连接所述第一节点,所述第一节点连接所述驱动元件的第三端,所述第一储能器件的第二端连接所述驱动元件的第二端。第四开关器件的第一端连接所述第一储能器件的第二端,所述第四开关器件的第二端接地,所述第四开关器件的第三端用于接收所述第三控制信号。
可选的,在所述第二时间段内,所述第一开关器件和所述第二开关器件断开,所述第三开关器件和所述第四开关器件开启。在第二时间段内由于第一开关器件断开,可以使得驱动元件和供电设备之间的通路断开,由于第三开关器件开启即导通,可以使得数据线通过第三开关器件写入数据电压,则第二储能器件连接至数据电压,由于第一开关器件未导通,所以驱动元件的第二端的电压为0电平,因此第一储能器件和第二储能器件产生耦合效应及第一储能器件和第二储能器件串联,则第一储能器件的第一端的电压会增大。
在所述第三时间段内,所述第一开关器件开启,且所述第二开关器件、所述第三开关器件和所述第四开关器件断开。由于第一开关器件断开,可以使得驱动元件和供电设备之间的通路导通,从而由供电设备为驱动元件提供电压电压,由于二开关器件、所述第三开关器件和所述第四开关器件断开可以使得第一储能器件将第一电压作为驱动电压驱动驱动元件,由于第一电压大于驱动电压,因此驱动元件在第一电压的驱动下导通,便可以利用电源电压驱动发光器件发光。
可选的,第一时间段包括充电时间段和放电时间段,在所述充电时间段内,所述像素驱动电路的第一开关器件、第二开关器件和第四开关器件开启。由于第一开关器件和第二开关器件开启,则第一储能器件和供电设备之间的通路导通,可以利用电源电压为第一储能器件充电。由于第四开关器件开启,驱动元件的第二端的电压与GND短接,发光器件的电压为0,无驱动电流流过。
在放电时间段内,所述第一开关器件断开,所述第二开关器件和所述第四开关器件开启。虽然第一开关器件断开,第二开关器件开启,但是第一开关器件和第二开关器件作为连接供电设备和第一储能设备的通路仍处于断开状态,由于第四开关器件开启,则驱动元件的第二端的电压为0,第一储能器件的第二端的电压为阈值电压,因此可以实现第一储能器件释放电能的过程。
可选的,所述电路还包括第一控制端、第二控制端和第三控制端;
所述第一控制端连接所述第一开关器件的第三端,所述第一控制端用于提供所述第一控制信号,所述第一控制信号用于控制所述第一开关器件的导通或者断开;
所述第二控制端连接所述第二开关器件的第三端,所述第二控制端用于提供所述第二控制信号,所述第二控制信号用于控制所述第二开关器件的导通或者断开;
所述第三控制端连接所述第三开关器件的第三端和所述第四开关器件的第三端,所述第三控制端用于提供所述第三控制信号,所述第三控制信号用于控制所述第三开关器件和所述第四开关器件的导通或者断开。
比如,第一控制信号为高电平,则第一开关器件导通,第一控制信号为低电平,则第一开关器件断开。比如,第二控制信号为高电平,则第二开关器件导通,第二控制信号为低电平,则第二开关器件断开。比如,第三控制信号为高电平,则第三开关器件和第四开关器件导通,第三控制信号为低电平,则第三开关器件和第四开关器件断开。
可选的,所述第一电压满足以下公式:
其中,VC2为所述第一电压,Vth为所述阈值电压,Vdata为所述数据电压,C1为所述控制电路的参数,C2为所述第一储能器件的参数;
所述第二电压满足以下公式:
VC3=VC2+VOLED
其中,VC3为所述驱动电压,VOLED为所述驱动元件的第二端的电压。
可选的,所述像素驱动电路中的第一开关器件、第二开关器件、第三开关器件以及第四开关器件均为N型场效应晶体管。
第二方面,提供了一种驱动发光器件发光的方法,该方法应用于如上第一方面或第一方面的各种可能的实现方式中的像素驱动电路,该方法包括:
在第一时间段内,控制所述第一储能器件的所述第一端的电压等于所述驱动元件的阈值电压;
在所述第二时间段内,控制所述驱动元件的第一端和所述供电设备之间的通路断开,以及利用接收到的数据电压控制所述第一储能器件的第一端的电压增大到第一电压,所述第一电压由所述数据电压、所述阈值电压、所述控制电路的参数和所述第一储能器件的参数确定;
在所述第三时间段内,控制所述第一储能器件将所述第一电压作为所述驱动元件的驱动电压,以及控制所述驱动元件和所述供电设备之间的通路导通,
在所述第三时间段内所述第一储能器件的所述第二端的电压更新为第二电压,所述第二电压由所述第一电压以及所述驱动元件的第二端的电压确定。
可选的,所述第一时间段包括充电时间段和放电时间段,
在所述充电时间段内,控制所述供电设备与第一储能器件之间的通路导通,以利用所述电源电压为所述第一储能器件充电;
在所述放电时间段内,控制所述供电设备与第一储能器件之间的通路断开,以控制所述第一储能器件释放在所述充电时间段内储存的电能,以使得所述第一储能器件的第一端的电压为所述阈值电压。
在本申请的一个可能的实现方式中,在第二时间段内,控制第一开关器件和所述第二开关器件断开,控制第三开关器件和所述第四开关器件导通;在所述第三时间段内,控制第一开关器件导通,以及控制第二开关器件、所述第三开关器件和所述第四开关器件断开。比如说,在第二时间段内可以向第一开关器件和所述第二开关器件输入低电平控制信号,以触发第一开关器件和所述第二开关器件断开。在第二时间段内,向第三开关器件和所述第四开关器件输入高电平控制信号,以触发第三开关器件和所述第四开关器件导通。
在本申请的一个可能的实现方式中,在所述充电时间段内,控制第一开关器件、第二开关器件和第四开关器件导通;
在放电时间段内,控制第一开关器件断开,向以及控制第二开关器件和所述第四开关器件导通。
在本申请的一个可能的实现方式中,第一电压满足以下公式:
其中,VC2为所述第一电压,Vth为所述阈值电压,Vdata为所述数据电压,C1为所述控制电路的参数,C2为所述第一储能器件的参数;
所述第二电压满足以下公式:
VC3=VC2+VOLED
其中,VC3为所述驱动电压,VOLED为所述驱动元件的第二端的电压。
在本申请的一个可能的实现方式中,第一开关器件、所述第二开关器件、所述第三开关器件以及所述第四开关器件均为N型场效应晶体管。
第三方面,提供了一种驱动电路所述驱动电路包括:多个如上述的像素驱动电路、数据线以及多个控制线,
所述数据线用于向所述像素驱动电路提供所述数据电压,多个所述控制线用于控制所述像素驱动电路。
第四方面,提供了一种显示装置,所述显示装置包括上述的驱动电路。
可以理解的是,上述第二方面、第三方面以及第四方面的有益效果可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请提供的一种像素驱动电路的电路结构图;
图2是本申请实施例提供的一种像素驱动电路的结构示意图;
图3是本申请实施例提供的一种像素驱动电路的电路原理图;
图4是本申请实施例提供的一种像素驱动电路中开关器件的工作时序图;
图5是本申请实施例提供的一种具有控制端的像素驱动电路的电路结构图
图6是本申请实施例提供的一种像素驱动电路的控制端工作时序图。
其中,各附图标号所代表的含义分别为:
101、驱动元件;
102、发光器件;
103、第一储能器件;
104、控制电路;
105、供电设备。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
应当理解的是,本申请提及的“多个”是指两个或两个以上。在本申请的描述中,除非另有说明,“/”表示或的意思,比如,A/B可以表示A或B;本文中的“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,比如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,为了便于清楚描述本申请的技术方案,采用了“第一”、“第二”等字样对功能和作用基本相同的相同项或相似项进行区分。本领域技术人员可以理解“第一”、“第二”等字样并不对数量和执行次序进行限定,并且“第一”、“第二”等字样也并不限定一定不同。
在对本申请实施例进行详细地解释说明之前,先对本申请实施例的应用场景予以说明。
一般的像素驱动电路由两个晶体管、一个储存电容和发光器件组成,如图1所示,其中扫描线控制晶体管T1的开关,另一个晶体管T2作为驱动元件,用于驱动发光器件D1,电容C1为维持驱动晶体管开启的储存电容。影响发光器件D1的驱动电流和发光亮度的因素有载流子迁移率,阀值电压,电源电压和数据电压,其中载流子迁移率和阀值电压是衡量驱动元件性能的关键参数。在实际应用中,驱动元件的阀值电压存在非均匀性问题且会随着工作时间的增加而发生漂移,导致显示面板产生亮度不均的现象。另外电源线本身存在一定程度的内阻,则实际传递到发光器件D1的电源电压为比实际电压小,电源电压压降也是导致发光器件D1亮度不均的原因。
为此,本申请实施例提供的一种像素驱动电路,对驱动元件的阀值电压漂移和电源电压压降具有补偿作用,降低阀值电压和电源电压对驱动电流的影响,增强发光器件显示的均匀性。
下面对本申请实施例提供的一种像素驱动电路、驱动电路及显示装置进行详细地解释说明。
图2提供了一种像素驱动电路,包括:驱动元件101、发光器件102、第一储能器件103以及控制电路104。驱动元件101的第一端用于接收供电设备105提供的电源电压,驱动元件101的第二端连接发光器件102。第一储能器件103的第一端连接控制电路104和驱动元件101的第三端,第一储能器件103的第二端连接驱动元件101的第二端。
像素驱动电路按照工作时序运行,工作时序包括多个周期,每个周期包括第一时间段、第二时间段以及第三时间段。在第一时间段内,控制电路104用于控制第一储能器件103的第一端的电压等于驱动元件101的阈值电压。在第二时间段内,控制电路104用于控制驱动元件101的第一端和供电设备105之间的通路断开,以及用于利用接收到的数据电压控制第一储能器件103的第一端的电压增大到第一电压VC2,第一电压VC2由数据电压、阈值电压、控制电路的参数和第一储能器件的参数确定。在第三时间段内,控制电路用于控制第一储能器件将第一电压VC2作为驱动元件101的驱动电压,以及用于控制驱动元件101和供电设备105之间的通路导通。其中,在第三时间段内第一储能器件103的第一端的电压更新为第二电压VC3,第二电压VC3由第一电压VC2以及驱动元件101的第二端的电压确定。
其中,第一电压VC2由数据电压Vdata、阈值电压Vth、控制电路的参数C1和第一储能器件103的参数C2确定。
本申请提供的像素驱动电路,由于像素驱动电路向发光器件提供的驱动电流通常由1/2×μ×W/L×CGI×(Vgs-Vth)2确定,其中,Vgs由驱动元件的栅极电压与源极电压确定,源极电压即电源电压。在第一时间段内,首先使得第一储能器件的电压达到驱动元件的阈值电压。在第二时间段内,控制电路控制第一储能器件的电压增大为第一电压,第一电压是由数据电压、阈值电压、控制电路的参数和第一储能器件的参数确定,由于这些参数是固定的,因此第一电压的值是固定的。在第三时间段内控制电路控制第一储能器件的电压达到驱动电压,驱动电压由第一电压和电源电压确定,从而驱动电压由电源电压、数据电压、阈值电压、控制电路的参数和第一储能器件的参数确定,因此上述驱动电流的计算公式可以等价为:1/2×μ×W/L×CGI×(Vth+C2/(C1+C2)×Vdata+VOLED-VOLED-Vth)2可知,电源电压、阈值电压可通过驱动电压补偿抵消,因此本申请的像素驱动电路可以补偿电源电压以及阈值电压对驱动电流的影响,从而提高了显示均匀性。
在本申请的一个实施例中,第一时间段包括充电时间段和放电时间段。在充电时间段内,控制电路104用于控制供电设备105与第一储能器件103之间的控制电路104导通,以利用电源电压为第一储能器件103充电。在放电时间段内,控制电路104用于控制供电设备105与第一储能器件103之间的控制电路104断开,以控制第一储能器件103释放在充电时间段内储存的电能,以使得第一储能器件103的第一端的电压为驱动元件的阈值电压Vth。
其中,供电设备105可以是任意电源设备,用于提供电源电压,在本申请实施例中,供电设备105为电源。
图3提供了一种像素驱动电路的结构图,其中控制电路104包括:第一开关器件M1、第二开关器件M2、第三开关器件M3、第四开关器件M4和第二储能器件C2。第一开关器件M1的第一端用于接收电源电压。作为一种示例,第一开关器件M1的第一端连接电源VDD,电源VDD用于提供电源电压,第一开关器件M1的第二端连接驱动元件101的第一端。驱动元件101的第二端连接发光器件102的第一端,发光器件102的第二端接地。第二开关器件M2的第一端连接驱动元件101的第一端,第二开关器件M2的第二端连接第一节点C点。第一储能器件103的第一端连接第一节点C点,第一储能器件103的第二端连接第四开关器件M4的第一端。
第三开关器件M3的第一端用于接收数据电压,作为一种示例,如图3所示,第三开关器件M3的第一端连接数据端Data,数据端Data用于提供数据电压。第三开关器件M3的第二端连接第二储能器件C2的第一端,第二储能器件C2的第二端连接第一节点C点,第一节点C点连接驱动元件101的第三端,第一储能器件103的第二端连接驱动元件101的第二端。第四开关器件M4的第一端连接第一储能器件103的第二端,第四开关器件M4的第二端接地。
第一实施例,如图3所示,驱动元件101为驱动型晶体管T1,发光器件为有机发光二极管D,第一储能器件为电容C1,第二储能器件为电容C2,第一开关器件M1、第二开关器件M2、第三开关器件M3以及第四开关器件M4均为N型场效应晶体管。值得说明的是,驱动元件101的第一端对应驱动型晶体管T1的漏极,第二端对应驱动型晶体管T1的源极,第三端对应驱动型晶体管T1的栅极。
驱动型晶体管T1的栅极连接电容C1的第一端,即第一储能器件103的第一端。电容C1的第二端,即第一储能器件103的第二端,连接驱动型晶体管T1的源极,驱动型晶体管T1的源极连接有机发光二极管D的阳极,有机发光二极管D的阴极接地。电容C1的第一端连接控制电路104。
本申请提供的一个实施例中,在第二时间段内,第一开关器件M1和第二开关器件M2断开,第三开关器件M3和第四开关器件M4开启。在第三时间段内,第一开关器件M1开启,且第二开关器件M2、第三开关器件M3和第四开关器件M4断开。
本申请实施例中的第一电平信号、第二电平信号、第三电平信号均可以包括高电平信号和低电平信号,其中,低电平信号用于触发开关器件断开。高电平信号用于触发开关器件导通。
其中,各个开关器件的开启和断开由电平信号控制,举例说明,当第一开关器件接收到第一电平信号为高电平信号,第一开关器件导通(也可以称之为开启)。当第一开关器件接收到第一电平信号为低电平信号,则第一开关器件断开。
第二实施例,图4为像素驱动电路的工作时序图,图中为各个开关器件接收到的电平信号,在本实施例中,高电平信号时开关器件开启,低电平信号时开关器件断开。其中,第一时间段为图4中的T1时间段(充电时间段)和T2时间段(放电时间段)。第二时间段为图4中的T3时间段,第三时间段为图4中的T4时间段。
结合图4以及图5,以发光器件为有机发光二极管D,第一储能器件为电容C1,第二储能器件为电容C2为例,在T1时间段内,第一开关器件M1、第二开关器件M2、第三开关器件M3和第四开关器件M4接收到高电平信号,因此,第一开关器件M1、第二开关器件M2、第三开关器件M3和第四开关器件M4均为开启状态。由于在T1时间段数据电压Vdata为低电平信号,则表示在T1时间段内无数据电压写入,由于第一开关器件M1和第二开关器件M2均开启,供电设备VDD和C1之间的通路导通,电容C1利用VDD提供的电源电压充电,第一节点C点的电压为固定电压值。由于第四开关器件M4开启,第二节点D点电压短接地端,有机发光二极管D无电流流过。
在T2时间段内,第二开关器件M2、第三开关器件M3和第四开关器件M4接收到高电平信号,因此,第二开关器件M2、第三开关器件M3和第四开关器件M4均为开启状态。第一开关器件M1接收低电平信号,因此,第一开关器件M1为断开状态。由于在T2时间段,第二开关器件M2开启,电容C2通过第二开关器件M2和驱动型晶体管T1放电,直至驱动型晶体管T1关闭,第一节点C点的电压等于驱动型晶体管T1的阈值电压Vth。由于第四开关器件M4开启,所以第二节点D点电压仍为0,此时电容C1的电压为阈值电压Vth。
在T3时间段内,第一开关器件M1和第二开关器件M2接收到低电平信号,因此,第一开关器件M1和第二开关器件M2为断开状态,第三开关器件M3第四开关器件M4接收高电平信号,因此,第三开关器件M3第四开关器件M4为开启状态。此时数据线通过第三开关器件M3写入数据电压Vdata,由于电容间耦合效应及电容C1和电容C2串联,则第一节点C点的电压,即第一电压VC2会变成由阈值电压Vth、电容C1、电容C2以及数据电压Vdata确定,而第二节点D点电压为0,有机发光二极管D仍无电流流过。
在T4时间段内,第一开关器件M1接收到高电平信号,因此,第一开关器件M1为开启状态,第二开关器件M2、第三开关器件M3和第四开关器件M4接收低电平信号,因此,第二开关器件M2、第三开关器件M3和第四开关器件M4为断开状态。由于第一开关器件M1为开启状态,此时电源通过第一开关器件M1,给驱动型晶体管T1的漏极充电,此时第二节点D点电压为驱动型晶体管T1源极的电压VOLED,第一节点C点的电压,即驱动电压由阈值电压Vth、电容C1、电容C2、数据电压Vdata以及驱动型晶体管T1源极的电压VOLED确定,该驱动电压消除了阈值电压和电源电压对驱动电流的影响。
在本申请提供的一个实施例中,第一电压满足以下公式:
其中,VC2为第一电压,Vth为阈值电压,Vdata为数据电压,C1为第一储能器件的参数,C2为控制电路的参数。
作为一种示例,公式中C1为电容C1的电容值,C2为电容C2的电容值。
在本申请提供的一个实施例中,第二电压满足以下公式:
VC3=VC2+VOLED
其中,VC3为第二电压,VOLED为驱动型晶体管T1源极的电压。
在本申请提供的一个实施例中,电路还包括第一控制端SEL1、第二控制端SEL2和第三控制端SEL3。第一控制端SEL1连接第一开关器件M1的第三端,用于控制第一开关器件M1的开关。第二控制端SEL2连接第二开关器件M2的第三端,用于控制第二开关器件M2的开关。第三控制端SEL3连接第三开关器件M3的第三端和第四开关器件M4的第三端,用于控制第三开关器件M3和第四开关器件M4的开关。
第三实施例,图5为具有三个控制端的像素驱动电路,图6为三个控制端在像素驱动电路工作时序中发送的电平信号,参考图5和图6,第一控制端SEL1、第二控制端SEL2和第三控制端SEL3分别在每个周期中的不同时间段发送不同的电平信号,控制各个开关器件的开关,与第二实施例中各个开关器件接收的电平信号相匹配。在T3时间段内,第一节点C点电压满足公式:
电容C1的第一电压VC2为第一节点C点电压和第二节点D点电压之差,由于第一开关器件M1为断开状态,所以第二节点D点电压此时为0,因此满足公式:
在T4时间段内,第一控制端SEL1为高电平信号,第二控制端SEL2和第三控制端SEL3为低电平信号,由于第一控制端SEL1为高电平信号,所以第一开关器件M1为开启状态,此时第二节点D点电压,即驱动元件101的第二端的电压变为电源电压,为VD=VOLED,第一节点C点电压为驱动电压:
由于第四开关器件M4断开,驱动电流IOLED表示为如下公式:
由表达式可得出:驱动电流IOLED只与数据电压Vdata和电容C1、电容C2相关,消除了阀值电压Vth和电源电压压降对驱动电流的影响,增强发光器件显示均匀性。
在本申请提供的一个实施例中,第一开关器件M1、第二开关器件M2、第三开关器件M3及第四开关器件M4均为N型场效应晶体管。发光器件102为有机发光二极管。如图5所示,第一开关器件M1的第一端即为场效应晶体管的漏极,第一开关器件M1的第二端即为场效应晶体管的源极,第一开关器件M1的第三端即为场效应晶体管的栅极。第二开关器件M2的第一端即为场效应晶体管的漏极,第二开关器件M2的第二端即为场效应晶体管的源极,第二开关器件M2的第三端即为场效应晶体管的栅极。第三开关器件M3的第一端即为场效应晶体管的漏极,第三开关器件M3的第二端即为场效应晶体管的源极,第三开关器件M3的第三端即为场效应晶体管的栅极。第四开关器件M4的第一端即为场效应晶体管的漏极,第四开关器件M4的第二端即为场效应晶体管的源极,第四开关器件M4的第三端即为场效应晶体管的栅极。
本申请实施例提供了一种驱动电路,包括:多个上述的像素驱动电路、数据线以及多个控制线。数据线用于向像素驱动电路提供数据电压,多个控制线用于控制像素驱动电路的控制电路。
比如,数据线连接第三开关器件的第一端。多个控制线用于控制像素驱动电路的控制电路,第一控制端的控制线连接第一开关器件M1的第三端,第二控制端的控制线连接第二开关器件M2的第三端,第三控制端的控制线连接第三开关器件M3的第三端和第四开关器件M4的第三端。
本申请实施例提供了一种显示装置,包括上述的像素驱动电路,还包括显示面板,发光器件,显示面板包括公共电极。该显示装置由多个像素驱动电路、发光器件组成,多个像素驱动电路驱动发光器件发光,像素驱动电路与发光器件通过公共电极与显示面板连接,形成显示装置。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。
Claims (10)
1.一种像素驱动电路,其特征在于,所述电路包括:驱动元件、第一储能器件以及控制电路,所述驱动元件的第一端用于接收供电设备提供的电源电压,所述驱动元件的第二端连接发光器件,所述第一储能器件的第一端连接所述控制电路和所述驱动元件的第三端,所述第一储能器件的第二端连接所述驱动元件的第二端;
所述像素驱动电路按照工作时序运行,所述工作时序包括多个周期,每个周期包括第一时间段、第二时间段以及第三时间段,
在所述第一时间段内,所述控制电路用于控制所述第一储能器件的所述第一端的电压等于所述驱动元件的阈值电压;
在所述第二时间段内,所述控制电路用于控制所述驱动元件的第一端和所述供电设备之间的通路断开,以及用于利用接收到的数据电压控制所述第一储能器件的第一端的电压增大到第一电压,所述第一电压由所述数据电压、所述阈值电压、所述控制电路的参数和所述第一储能器件的参数确定;
在所述第三时间段内,所述控制电路用于控制所述第一储能器件将所述第一电压作为所述驱动元件的驱动电压,以及用于控制所述驱动元件和所述供电设备之间的通路导通,
在所述第三时间段内所述第一储能器件的第一端的电压更新为第二电压,所述第二电压由所述第一电压以及所述驱动元件的第二端的电压确定。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一时间段包括充电时间段和放电时间段,
在所述充电时间段内,所述控制电路用于控制所述供电设备与第一储能器件之间的通路导通,以利用所述电源电压为所述第一储能器件充电;
在所述放电时间段内,所述控制电路用于控制所述供电设备与第一储能器件之间的通路断开,以控制所述第一储能器件释放在所述充电时间段内储存的电能,以使得所述第一储能器件的第一端的电压为所述阈值电压。
3.根据权利要求1~2任一项所述的像素驱动电路,其特征在于,所述控制电路包括:第一开关器件、第二开关器件、第三开关器件、第四开关器件和第二储能器件,
所述第一开关器件的第一端连接所述供电设备,所述第一开关器件的第二端连接所述驱动元件的第一端,所述第一开关器件的第三端用于接收第一控制信号;
所述第二开关器件的第一端连接所述驱动元件的第一端,所述第二开关器件的第二端连接第一节点,所述第二开关器件的第三端用于接收第二控制信号,所述第一储能器件的第一端连接所述第一节点,所述第一储能器件的第二端连接所述第四开关器件的第一端;
所述第三开关器件的第一端用于接收所述数据电压,所述第三开关器件的第二端连接所述第二储能器件的第一端,所述第三开关器件的第三端用于接收第三控制信号,所述第二储能器件的第二端连接所述第一节点,所述第一节点连接所述驱动元件的第三端,所述第一储能器件的第二端连接所述驱动元件的第二端;
所述第四开关器件的第一端连接所述第一储能器件的第二端,所述第四开关器件的第二端接地,所述第四开关器件的第三端用于接收所述第三控制信号。
4.根据权利要求3所述的像素驱动电路,其特征在于,在所述第二时间段内,所述第一开关器件和所述第二开关器件断开,所述第三开关器件和所述第四开关器件导通;
在所述第三时间段内,所述第一开关器件导通,且所述第二开关器件、所述第三开关器件和所述第四开关器件断开。
5.根据权利要求2所述的像素驱动电路,其特征在于,在所述充电时间段内,所述像素驱动电路的第一开关器件、第二开关器件和第四开关器件导通;
在放电时间段内,所述第一开关器件断开,所述第二开关器件和所述第四开关器件导通。
6.根据权利要求3所述的像素驱动电路,其特征在于,所述像素驱动电路还包括第一控制端、第二控制端和第三控制端;
所述第一控制端连接所述第一开关器件的第三端,所述第一控制端用于提供所述第一控制信号,所述第一控制信号用于控制所述第一开关器件的导通或者断开;
所述第二控制端连接所述第二开关器件的第三端,所述第二控制端用于提供所述第二控制信号,所述第二控制信号用于控制所述第二开关器件的导通或者断开;
所述第三控制端连接所述第三开关器件的第三端和所述第四开关器件的第三端,所述第三控制端用于提供所述第三控制信号,所述第三控制信号用于控制所述第三开关器件和所述第四开关器件的导通或者断开。
8.根据权利要求3~6任一项所述的像素驱动电路,其特征在于,所述像素驱动电路中的第一开关器件、第二开关器件、第三开关器件以及第四开关器件均为N型场效应晶体管。
9.一种驱动电路,其特征在于,所述驱动电路包括:多个如权利要求1~8任一项所述的像素驱动电路、数据线以及多个控制线,
所述数据线用于向所述像素驱动电路提供所述数据电压,多个所述控制线用于向所述像素驱动电路提供控制信号。
10.一种显示装置,其特征在于,所述显示装置包括如权利要求9所述的驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210590679.9A CN114898713A (zh) | 2022-05-27 | 2022-05-27 | 像素驱动电路、驱动电路及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210590679.9A CN114898713A (zh) | 2022-05-27 | 2022-05-27 | 像素驱动电路、驱动电路及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114898713A true CN114898713A (zh) | 2022-08-12 |
Family
ID=82725468
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210590679.9A Pending CN114898713A (zh) | 2022-05-27 | 2022-05-27 | 像素驱动电路、驱动电路及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114898713A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116895251A (zh) * | 2023-04-18 | 2023-10-17 | 惠科股份有限公司 | 像素驱动电路、驱动方法和显示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101996579A (zh) * | 2010-10-26 | 2011-03-30 | 华南理工大学 | 有源有机电致发光显示器的像素驱动电路及其驱动方法 |
CN109493790A (zh) * | 2019-01-21 | 2019-03-19 | 惠科股份有限公司 | 一种显示面板的驱动电路、驱动方法及显示装置 |
CN112071275A (zh) * | 2020-09-28 | 2020-12-11 | 成都中电熊猫显示科技有限公司 | 像素驱动电路及方法、显示面板 |
-
2022
- 2022-05-27 CN CN202210590679.9A patent/CN114898713A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101996579A (zh) * | 2010-10-26 | 2011-03-30 | 华南理工大学 | 有源有机电致发光显示器的像素驱动电路及其驱动方法 |
CN109493790A (zh) * | 2019-01-21 | 2019-03-19 | 惠科股份有限公司 | 一种显示面板的驱动电路、驱动方法及显示装置 |
CN112071275A (zh) * | 2020-09-28 | 2020-12-11 | 成都中电熊猫显示科技有限公司 | 像素驱动电路及方法、显示面板 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116895251A (zh) * | 2023-04-18 | 2023-10-17 | 惠科股份有限公司 | 像素驱动电路、驱动方法和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2022062747A1 (zh) | 像素电路、像素驱动方法、显示面板和显示装置 | |
CN110648630B (zh) | 像素驱动电路、像素驱动方法、显示面板和显示装置 | |
CN104050917B (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
KR100602352B1 (ko) | 화소 및 이를 이용한 발광 표시장치 | |
CN111613180A (zh) | Amoled像素补偿驱动电路、方法及显示面板 | |
CN104318898B (zh) | 像素电路、驱动方法和显示装置 | |
CN104809989A (zh) | 一种像素电路、其驱动方法及相关装置 | |
CN104835453B (zh) | 一种像素电路、驱动方法及显示装置 | |
CN104751804A (zh) | 一种像素电路、其驱动方法及相关装置 | |
CN113593475B (zh) | 像素电路、驱动方法和显示装置 | |
CN112102784B (zh) | 一种像素驱动电路及其制作方法、显示装置 | |
CN110288948A (zh) | 一种像素补偿电路及方法、显示驱动装置和显示设备 | |
CN109712568B (zh) | 一种像素驱动电路及其驱动方法、显示面板、显示装置 | |
CN109448639B (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
CN109599064B (zh) | 一种像素驱动电路、显示装置及像素驱动电路的驱动方法 | |
CN111754941B (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
CN112951159B (zh) | 像素电路、像素驱动方法、显示基板和显示装置 | |
US8314788B2 (en) | Organic light emitting display device | |
CN104637445A (zh) | Amoled像素驱动电路及像素驱动方法 | |
CN204117568U (zh) | 像素电路和显示装置 | |
CN114898712B (zh) | 像素电路、像素驱动方法及显示装置 | |
WO2023142804A1 (zh) | 驱动电压补偿电路、驱动电路及显示装置 | |
CN109308875A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN114898713A (zh) | 像素驱动电路、驱动电路及显示装置 | |
CN116543702B (zh) | 显示驱动电路、显示驱动方法及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20220812 |
|
RJ01 | Rejection of invention patent application after publication |