CN114758604A - 像素驱动电路及其驱动方法、显示面板和显示装置 - Google Patents

像素驱动电路及其驱动方法、显示面板和显示装置 Download PDF

Info

Publication number
CN114758604A
CN114758604A CN202210505647.4A CN202210505647A CN114758604A CN 114758604 A CN114758604 A CN 114758604A CN 202210505647 A CN202210505647 A CN 202210505647A CN 114758604 A CN114758604 A CN 114758604A
Authority
CN
China
Prior art keywords
transistor
node
state
unit
driving circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210505647.4A
Other languages
English (en)
Inventor
田雪琦
李玥
张蒙蒙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202210505647.4A priority Critical patent/CN114758604A/zh
Publication of CN114758604A publication Critical patent/CN114758604A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本申请提供一种像素驱动电路及其驱动方法、显示面板和显示装置,涉及显示技术领域,像素驱动电路中包括驱动晶体管、发光元件和至少一个开关晶体管模块;驱动晶体管用于驱动发光元件,驱动晶体管的栅极连接第一节点;开关晶体管模块包括并联连接的第一晶体管单元和第二晶体管单元,第一晶体管单元的一端连接第一节点,第二晶体管单元的一端连接第一节点;开关晶体管模块由导通状态跳变为截止状态时,第一晶体管单元向第一节点的第一漏电流电位、与第二晶体管单元向第一节点的第二漏电流电位相反;通过第二漏电流和第一漏电流之间的抵消,降低或消除漏电流对第一节点电位的影响,进而保障了发光元件的稳定发光效果,避免相应显示面板出现抖屏现象。

Description

像素驱动电路及其驱动方法、显示面板和显示装置
技术领域
本发明涉及显示技术领域,更具体地,涉及一种像素驱动电路及其驱动方法、显示面板和显示装置。
背景技术
如今,随着信息社会的发展,对于表现信息的显示器的要求也越来越高。因此,用户对于体积小、重量轻、显示效果佳的平板显示器的需求越来越高。
随着个人设备更加的盛行,正在积极开发便携式和/或可穿戴装置,为了将显示装置应用于便携式和/或可穿戴装置,该装置需要具有低功耗的特点;然而,使用迄今为止开发的技术,得到具有优异的低功耗性能的显示器受到限制。例如,现有技术中,在显示产品低频显示的情况下,像素的波形亮度存在在一帧之内向下掉、或者像素的波形亮度存在在一帧之内向上升的问题,导致显示画面出现闪烁等问题,影响用户的体验效果。因此,亟待提供一种能够改善显示装置出现画面闪烁问题的方法。
发明内容
有鉴于此,本发明提供了一种像素驱动电路及其驱动方法、显示面板和显示装置,用以改善显示产品出现画面闪烁的问题。
第一方面,本申请提供一种像素驱动电路,包括:
驱动晶体管、发光元件和至少一个开关晶体管模块;
所述驱动晶体管用于驱动所述发光元件,所述驱动晶体管的栅极连接于第一节点;
所述开关晶体管模块包括并联连接的第一晶体管单元和第二晶体管单元,所述第一晶体管单元的一端连接于所述第一节点,且所述第二晶体管单元的一端连接于所述第一节点;
所述开关晶体管模块由导通状态跳变为截止状态时,所述第一晶体管单元向所述第一节点的第一漏电流电位、与所述第二晶体管单元向所述第一节点的第二漏电流电位相反。
第二方面,本申请提供一种像素驱动电路的驱动方法,用于所述的像素驱动电路,所述像素驱动电路包括初始化阶段、数据写入阶段和发光阶段;
所述驱动方法包括:
在一帧扫描时间内,在所述初始化阶段之后、和/或在所述数据写入阶段之后,所述开关晶体管模块由导通状态跳变为截止状态。
第三方面,本申请提供一种显示面板,包括所述的像素驱动电路。
第四方面,本申请提供一种显示装置,包括所述的显示面板。
与现有技术相比,本发明提供的一种像素驱动电路及其驱动方法、显示面板和显示装置,至少实现了如下的有益效果:
本申请提供一种像素驱动电路及其驱动方法、显示面板和显示装置,设置像素驱动电路中的开关晶体管模块包括并联连接的第一晶体管单元和第二晶体管单元,其中,第一晶体管单元和第二晶体管单元并联连接后均电连接至第一节点,可用于通过对第一晶体管单元、第二晶体管单元控制,使得第一晶体管单元中的晶体管在由导通状态跳变为截止状态时,第二晶体管单元中的晶体管也会在接近或是相同的时间由导通状态跳变为截止状态;从而能够控制第一晶体管单元在向第一节点漏电的同时,第二晶体管单元也向第一节点处漏电。通过控制第一晶体管单元向第一节点的第一漏电流电位、与第二晶体管单元向第一节点的第二漏电流电位正好相反,第二漏电流可用于对第一漏电流至少部分相互抵消,避免了开关晶体管模块由导通状态跳变为截止状态时对第一节点电位大小的影响,进而在发光元件处于发光状态的整个过程中,降低甚至消除了第一节点的电位变化,以使得发光元件在处于发光状态的过程中接收到的驱动电流处于稳定状态,有利于发光元件在处于发光状态的过程中保持一个稳定的发光亮度,改善或是消除画面不断闪烁或抖动的问题,提高了显示面板的显示效果。
当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1所示为现有技术实施例提供的一种像素电路示意图;
图2所示为本申请实施例提供的像素驱动电路的一种示意图;
图3所示为本申请实施例提供的像素驱动电路的另一种示意图;
图4所示为本申请实施例提供的像素驱动电路的另一种示意图;
图5所示为本申请实施例提供的像素驱动电路的另一种示意图;
图6所示为本申请实施例提供的像素驱动电路的另一种示意图;
图7所示为本申请实施例提供的像素驱动电路的另一种示意图;
图8所示为本申请实施例提供的像素驱动电路的一种时序图;
图9所示为本申请实施例提供的像素驱动电路的另一种时序图;
图10所示为本申请实施例提供的像素驱动电路的另一种时序图;
图11所示为本申请实施例提供的显示面板的一种示意图;
图12所示为本申请实施例提供的显示装置的一种示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
现有技术中,在显示产品低频显示的情况下,像素的波形亮度存在在一帧之内向下掉、或者像素的波形亮度存在在一帧之内向上升的问题,导致显示画面出现闪烁灯问题,影响用户的体验效果。因此,亟待提供一种能够改善显示装置出现画面闪烁问题的方法。
图1所示为现有技术实施例提供的一种像素电路示意图,请参照图1;图1示出的为LTPS(Low Temperature Poly-Silicon,低温多晶硅)7T1C像素电路,在该像素驱动电路中,N5和N6为双栅的中间节点,存在寄生电容,在S1和S2由低电位跳变到高电位时,N5和N6节点电位会被拉高,通常会拉高到接近高电位电压,在之后的N1维持阶段,N5和N6的高电位会向N1漏电,使得N1电位被抬高,从而导致发光元件的亮度下降,发光时易出现抖动现象。
而在LTPO(Low Temperature Polycrystalline Oxide,低温多晶氧化物)电路中,需要将图1中的M4-1、M4-2、M5-1、M5-2替换为N型器件,在S1和S2由高电位跳变到低电位时,在发光阶段,低电位会向N1漏电,导致N1电位稍微降低,从而导致发光元件的亮度上升,发光时易出现抖动现象。
有鉴于此,有鉴于此,本发明提供了一种像素驱动电路及其驱动方法、显示面板和显示装置,用以改善显示产品出现画面闪烁的问题。
图2所示为本申请实施例提供的像素驱动电路的一种示意图,图3所示为本申请实施例提供的像素驱动电路的另一种示意图,图4所示为本申请实施例提供的像素驱动电路的另一种示意图,请参照图2-图4,本申请提供一种像素驱动电路100,包括:
驱动晶体管M0、发光元件D1和至少一个开关晶体管模块10;
驱动晶体管M0用于驱动发光元件D1,驱动晶体管M0的栅极连接于第一节点N1;
开关晶体管模块10包括并联连接的第一晶体管单元21和第二晶体管单元22,第一晶体管单元21的一端连接于第一节点N1,且第二晶体管单元22的一端连接于第一节点N1;
开关晶体管模块10由导通状态跳变为截止状态时,第一晶体管单元21向第一节点N1的第一漏电流电位、与第二晶体管单元22向第一节点N1的第二漏电流电位相反。
请继续参照图2-图4,具体地,本申请提供了一种像素驱动电路100,该像素驱动电路100包括驱动晶体管M0、发光元件D1和至少一个开关晶体管模块10;驱动晶体管M0的栅极电连接于像素驱动电路100中的第一节点N1,第一节点N1的电信号类型用于控制驱动晶体管M0处于关闭状态或开启状态,驱动晶体管M0在其处于开启状态时可实现对于发光元件D1的驱动发光。
其中,像素驱动电路100中的开关晶体管模块10包括并联连接的第一晶体管单元21和第二晶体管单元22,其中,第一晶体管单元21和第二晶体管单元22并联连接后均电连接至第一节点N1,可在开关晶体管模块10由导通状态跳变为截止状态时,第一晶体管单元21、第二晶体管单元22分别向第一节点N1漏流,通过第二晶体管单元22向第一节点N1的漏流对第二晶体管单元21向第一节点N1的漏电进行至少部分抵消,避免了第一节点N1在维持状态存在电位浮动过大的问题,从而实现了对第一节点N1的电位大小进行控制。
在像素驱动电路100处于工作状态时,在开关晶体管模块10由导通状态跳变为截止状态的时候,第一晶体管单元21会向第一节点N1漏流,第二晶体管单元22也会向第一节点N1漏流;具体地,可选择控制第一晶体管单元21向第一节点N1的第一漏电流电位、与第二晶体管单元22向第一节点N1的第二漏电流电位相反,从而可通过第一漏电流和第二漏电流之间至少部分产生抵消作用,从而减少甚至消除会通过第一晶体管单元21、第二晶体管单元22向第一节点N1传送的漏电流,从而减弱甚至避免在第一节点N1处于维持阶段时对第一节点N1电位大小的改变,有利于避免第一节点N1电位大小变化导致发光元件D1发光亮度的变化,从而有利于避免使用该像素驱动电路100的显示面板在画面显示时出现的抖动问题,提高了显示面板的显示效果。
需要说明的是,本申请对于第一晶体管单元21中所包括的晶体管的数量并不做具体限定,且对于第二晶体管单元22中所包括的晶体管的数量也不做具体限定,用户可根据需求对于第一晶体管单元21、第二晶体管单元22中所包括的晶体管的数量进行设置。再者,本申请对于一个像素驱动电路100中所需设置的开关晶体管模块10的数量也不做具体限定,用户可根据需求对一个像素驱动电路100中包括的开关晶体管模块10的数量进行设置即可。还需要补充的是,若一个像素驱动电路100中设置有两个开关晶体管模块10(如图4示出)时,本申请并不限定这两个开关晶体管模块10中所包括的第一晶体管单元21、第二晶体管单元22设置为相同,用户可以根据需求对其设置进行相应的调节。只要能够减少甚至消除会通过第一晶体管单元21、第二晶体管单元22向第一节点N1传送的漏电流即可。
请继续参照图2-图4,可选地,第一晶体管单元21包括串联连接的第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2),第一晶体管(M4-1/M5-1)的第一极连接于第一节点N1,第一晶体管(M4-1/M5-1)的第二极连接于第二晶体管(M4-2/M5-2)的第一极;
第二晶体管单元22包括至少一个第三晶体管M3,第三晶体管M3的第一极连接于第一节点N1。
具体地,本申请提供了一种开关晶体管模块10可选择的设置方式为,其中的第一晶体管单元21为双栅结构,具体包括串联连接的第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2);其中的第二晶体管单元22可设置为仅包括一个第三晶体管M3。
需要说明的是,在开关晶体管模块10由导通状态跳变为截止状态的时候,第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)即会由导通状态跳变为截止状态,此时可控制第三晶体管M3也同时由导通状态跳变为截止状态,使得第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)向其电连接的第一节点N1传送第一漏电流时,第三晶体管M3同时会向其电连接的第一节点N1传送第二漏电流,此处的第一漏电流和第二漏电流具有相反的电位,例如分别为低电平电位和高电平电位;可通过低电平电位和高电平电位之间的相互抵消作用,从而使得经过第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)、第三晶体管M3漏流至第一节点N1的漏电流比较微弱,甚至使得漏流至第一节点N1的漏电流恰好相互抵消掉,避免了开关晶体管模块10由导通状态跳变为截止状态时对第一节点N1电位大小的影响,有利于避免第一节点N1电位大小变化导致发光元件D1发光亮度的变化,从而有利于避免使用该像素驱动电路100的显示面板在画面显示时出现的抖动问题,提高了显示面板的显示效果。
图5所示为本申请实施例提供的像素驱动电路的另一种示意图,图6所示为本申请实施例提供的像素驱动电路的另一种示意图,图7所示为本申请实施例提供的像素驱动电路的另一种示意图,请参照图5-图7,可选地,第二晶体管单元22中包括2个第三晶体管M3,具体为串联连接的第一子第三晶体管M3-1和第二子第三晶体管M3-2;第一子第三晶体管M3-1的第一极连接于第一节点N1,第一子第三晶体管M3-1的第二极连接于第二子第三晶体管M3-2的第一极。
具体地,本申请还提供了一种开关晶体管模块10可选择的设置方式为,其中的第一晶体管单元21和第二晶体管单元22均为双栅结构;也即,第一晶体管单元21中具体可包括串联连接的第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2),第二晶体管单元22中具体可包括串联连接的第一子第三晶体管M3-1和第二子第三晶体管M3-2。
需要说明的是,在开关晶体管模块10由导通状态跳变为截止状态的时候,第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)即会由导通状态跳变为截止状态,此时可控制第一子第三晶体管M3-1和第二子第三晶体管M3-2也同时由导通状态跳变为截止状态,使得第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)向其电连接的第一节点N1传送第一漏电流时,第一子第三晶体管M3-1和第二子第三晶体管M3-2同时会向其电连接的第一节点N1传送第二漏电流,此处的第一漏电流和第二漏电流具有相反的电位,例如分别为低电平电位和高电平电位;可通过低电平电位和高电平电位之间的相互抵消作用,从而使得经过第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)、第一子第三晶体管M3-1和第二子第三晶体管M3-2漏电至第一节点N1的漏电流比较微弱,甚至使得传送至第一节点N1的漏电流恰好相互抵消掉,避免了开关晶体管模块10由导通状态跳变为截止状态时对第一节点N1电位大小的影响,有利于避免第一节点N1电位大小变化导致发光元件D1发光亮度的变化,从而有利于避免使用该像素驱动电路100的显示面板在画面显示时出现的抖动问题,提高了显示面板的显示效果。
请参照图2-图7,可选地,第一晶体管(M4-1/M5-1)的栅极和第二晶体管(M4-2/M5-2)的栅极电连接于同一电路控制端S1/S2。
具体地,本申请可设置开关晶体管模块10中的第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)的栅极均连接与同一个电路控制端S1/S2。
若第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)不是同时被开启或同时被关闭的话,第二晶体管(M4-2/M5-2)远离第一节点N1一侧接收到的电信号就不能够进一步通过第一晶体管(M4-1/M5-1)向第一节点N1处传送了,则会导致像素驱动电路100无法被正常使用。
本申请在开关晶体管模块10中包括第一晶体管单元21的基础上,在开关晶体管模块10中增设第二晶体管单元22,通过在第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)均由导通状态跳变为截止状态的时候,同时控制第二晶体管单元22中的晶体管由导通状态跳变为截止状态,以使得第二晶体管单元22能够在第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)串联位置向第一节点N1漏电的时候也向第一节点N1漏电,并同时控制第二晶体管单元22向第一节点N1的漏电流的电位类型与第一晶体管单元21向第一节点N1的漏电流的电位类型相反,从而使得经过第一晶体管单元21和第二晶体管单元22同时漏电至第一节点N1的漏电流比较微弱,甚至传送至第一节点N1的漏电流恰好相互抵消掉,避免了开关晶体管模块10由导通状态跳变为截止状态时对第一节点N1电位大小的影响,有利于避免第一节点N1电位大小变化导致发光元件D1发光亮度的变化,从而有利于避免使用该像素驱动电路100的显示面板在画面显示时出现的抖动问题,提高了显示面板的显示效果。
请继续参照图2-图7,可选地,第一子第三晶体管M3-1的栅极和第二子第三晶体管M3-2的栅极电连接于同一电路控制端SN1/SN2
具体地,当开关晶体管模块10中的第二晶体管单元22为双栅结构时,本申请提供了一种可选择的设置方式为,设置第二晶体管单元22中所包括的串联连接的第一子第三晶体管M3-1、第二子第三晶体管M3-2的栅极均电连接于同一电路控制端SN1/SN2
若第一子第三晶体管M3-1、第二子第三晶体管M3-2不是同时被开启或同时被关闭的话,第二子第三晶体管M3-2远离第一节点N1一侧接收到的电信号就不能够进一步通过第一子第三晶体管M3-1向第一节点N1处传送了,则会导致像素驱动电路100无法被正常使用。
请继续参照图2-图7,可选地,开关晶体管模块10包括第一开关晶体管模块11,第一开关晶体管模块11用于将参考电压传输至第一节点N1。
具体地,本申请提供了一种可选择的设置方式为,本申请提出的一端与第一节点N1电连接的开关晶体管模块10(第一开关晶体管模块11),其另一端可设置为与参考电压端Vref1电连接,第一开关晶体管模块11用于将参考电压端Vref1接收到的参考电压传输至第一节点N1,以用于实现对于第一节点N1的复位操作。
请继续参照图2-图7,可选地,开关晶体管模块10包括第二开关晶体管模块12,第二开关晶体管模块12连接于驱动晶体管M0的栅极与驱动晶体管M0的第二极之间。
具体地,本申请还提供了一种可选择的设置方式为,本申请提出的一端与第一节点N1电连接的开关晶体管模块10(第二开关晶体管模块12),其另一端可设置为与驱动晶体管M0的第二极电连接,用于将通过数据信号端传送过来的传送至第一节点N1处,进而通过存储模块实现第一节点N1的充电、维持第一节点N1的电压。
需要补充的是,如图4和图7示出的,本申请可设置像素驱动电路100中同时包括第一开关晶体管模块11和第二开关晶体管模块12,以使得与第一节点N1电连接的均为开关晶体管模块10,以使得第一开关晶体管模块11、第二开关晶体管模块12中的第一开关单元一侧在向第一节点N1漏电时,均可以被第二开关单元向第一节点N1的漏电至少部分抵消掉,避免了像素驱动电路100工作的过程中,任一开关晶体管模块10(第一开关晶体管模块11或第二开关晶体管模块12)由导通状态跳变为截止状态时对第一节点N1电位大小的影响,有利于避免第一节点N1电位大小变化导致发光元件D1发光亮度的变化,从而有利于避免使用该像素驱动电路100的显示面板在画面显示时出现的抖动问题,提高了显示面板的显示效果。
请继续参照图2-图7,可选地,第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)均为P型晶体管;第三晶体管M3为N型晶体管。
具体地,本申请还提供一种像素驱动电路100可选择的设置方式为,第二晶体管单元22中所包括的晶体管均选用N型晶体管;也即,当第二晶体管单元22中仅包括一个第三晶体管M3时,第三晶体管M3选用N型晶体管,当第二晶体管单元22中包括双栅结构的第一子第三晶体管M3-1和第二子第三晶体管M3-2时,可为第一子第三晶体管M3-1和第二子第三晶体管M3-2均选用N型晶体管。像素驱动电路100中除了第二晶体管单元22中包括的晶体管之外,可均选用P型晶体管。
需要补充的是,本申请提供的像素驱动电路100中,所包括的晶体管的类型并不以上述内容为限,用户也可根据需求将至少部分晶体管调整为N型晶体管或P型晶体管,只要能够实现对于画面闪烁问题的改善即可。一般P型晶体管在低电平信号的控制下导通,在高电平信号的控制下截止,一般N型晶体管在高电平信号的控制下导通,在低电平信号的控制下截止。
图8所示为本申请实施例提供的像素驱动电路的一种时序图,请结合图2-图7参照图8,基于同一发明构思,本申请还提供了一种像素驱动电路100的驱动方法,用于驱动前述的任一种像素驱动电路100,像素驱动电路100包括初始化阶段T1、数据写入阶段T2和发光阶段;
驱动方法包括:
在一帧扫描时间内,在初始化阶段T1之后、和/或在数据写入阶段T2之后,开关晶体管模块10由导通状态跳变为截止状态。
具体地,本申请还提供了一种像素驱动电路100的驱动方法,在像素驱动电路100工作的过程中会包括初始化阶段T1、数据写入阶段T2和发光阶段。
需要说明的是,若像素驱动电路100中的开关晶体管模块10中仅包括第一晶体管单元21的话,在初始化阶段T1之后、或数据写入阶段T2之后,电路控制端S1/S2向第一晶体管单元21传送的电信号会有一个跳变的过程,在第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)均为P型晶体管时,该电信号具体为由低电平跳变为高电平,通过高电平信号驱使第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)均处于关闭状态。此时,由于电容耦合作用,会导致第一晶体管(M4-1/M5-1)和第二晶体管(M4-2/M5-2)串联位置(第五节点N5和/或第六节点N6)的电位升高,进而导致第五节点N5和/或第六节点N6与第一节点N1之间存在比较大的压差,由于第一晶体管(M4-1/M5-1)两端的压差越大,则引起漏电现象。
本申请设置的与第一晶体管单元21并联连接的第二晶体管单元22中,均选用的N型晶体管,因此,可在第一晶体管单元21中的晶体管栅极接收到的电信号由低电平跳变为高电平的时候,控制第二晶体管单元22中的晶体管栅极接收到的电信号同时由高电平跳变为低电平,通过低电平驱使第二晶体管单元22中设置的晶体管均处于关闭状态。此时,由于电容耦合作用,会导致第二晶体管单元22中第一子第三晶体管M3-1、第二子第三晶体管M3-2串联位置(第七节点N7)的电位降低,进而导致第七节点N7与第一节点N1之间存在比较大的压差,由于第一子第三晶体管M3-1两端的压差越大,也会引起漏电现象。
需要补充的是,第一晶体管单元21向第一节点N1的第一漏电流电位、与第二晶体管单元22向第一节点N1的第二漏电流电位正好相反,一个是高电平点位,一个是低电平电位,高电平点位和低电平电位之间存在至少部分的相互抵消,从而使得经过第一晶体管单元21和第二晶体管单元22同时漏电至第一节点N1的漏电流比较微弱,甚至传送至第一节点N1的漏电流恰好能够相互抵消掉,避免了开关晶体管模块10由导通状态跳变为截止状态时对第一节点N1电位大小的影响,进而在发光元件D1处于发光状态的整个过程中,降低甚至消除第一节点N1的电位变化,以使得发光元件D1在处于发光状态的过程中接收到的驱动电流处于稳定状态,有利于发光元件D1在处于发光状态的过程中保持一个稳定的发光亮度,改善或是消除画面不断闪烁或抖动的问题,提高了显示面板的显示效果。
请继续参照图2-图8,可选地,开关晶体管模块10包括并联连接的第一晶体管单元21和第二晶体管单元22;
驱动方法包括:
第一晶体管单元21和第二晶体管单元22同时由导通状态跳变为截止状态。
具体地,本申请设置第一晶体管单元21中的晶体管在由导通状态跳变为截止状态的同时,第二晶体管单元22中的晶体管同一时间由导通状态跳变为截止状态;从而能够控制第一晶体管单元21在向第一节点N1漏电的同时,第二晶体管单元22也向第一节点N1处漏电。通过第一晶体管单元21向第一节点N1的第一漏电流电位、与第二晶体管单元22向第一节点N1的第二漏电流电位正好相反,避免了开关晶体管模块10由导通状态跳变为截止状态时对第一节点N1电位大小的影响,进而在发光元件D1处于发光状态的整个过程中,降低甚至消除了第一节点N1的电位变化,以使得发光元件D1在处于发光状态的过程中接收到的驱动电流处于稳定状态,有利于发光元件D1在处于发光状态的过程中保持一个稳定的发光亮度,改善或是消除画面不断闪烁或抖动的问题,提高了显示面板的显示效果。
图9所示为本申请实施例提供的像素驱动电路的另一种时序图,请结合图2-图7参照图9,可选地,开关晶体管模块10包括并联连接的第一晶体管单元21和第二晶体管单元22;
驱动方法包括:
第一晶体管单元21由导通状态跳变为截止状态在第二晶体管单元22由导通状态跳变为截止状态之前。
具体地,本申请还提供了一种可选择的像素驱动电路100的驱动方法为,第一晶体管单元21由导通状态跳变为截止状态的这一过程发生在第二晶体管单元22由导通状态跳变为截止状态之前;也即在第一晶体管单元21向第一节点N1漏电开始之后,本申请通过控制第二晶体管单元22打开,使得第二晶体管单元22也能够向第一节点N1漏电;其中,由于通过第一晶体管单元21向第一节点N1的第一漏电流电位、与第二晶体管单元22向第一节点N1的第二漏电流电位正好相反,能够抵消甚至消除开关晶体管模块向第一节点N1处的漏电,从而降低甚至消除了第一节点N1的电位变化,以使得发光元件D1在处于发光状态的过程中接收到的驱动电流处于稳定状态,有利于发光元件D1在处于发光状态的过程中保持一个稳定的发光亮度,改善或是消除画面不断闪烁或抖动的问题,提高了显示面板的显示效果。
图10所示为本申请实施例提供的像素驱动电路的另一种时序图,请结合图2-图7参照图10,可选地,开关晶体管模块10包括并联连接的第一晶体管单元21和第二晶体管单元22;
驱动方法包括:
第一晶体管单元21由导通状态跳变为截止状态在第二晶体管单元22由导通状态跳变为截止状态之后。
具体地,本申请还提供了一种可选择的像素驱动电路100的驱动方法为,第一晶体管单元21由导通状态跳变为截止状态的这一过程发生在第二晶体管单元22由导通状态跳变为截止状态之后;也即在第一晶体管单元21向第一节点N1漏电开始之前,本申请就通过控制第二晶体管单元22打开,使得第二晶体管单元22也能够向第一节点N1漏电;其中,由于通过第一晶体管单元21向第一节点N1的第一漏电流电位、与第二晶体管单元22向第一节点N1的第二漏电流电位正好相反,能够抵消甚至消除开关晶体管模块向第一节点N1处的漏电,从而降低甚至消除了第一节点N1的电位变化,以使得发光元件D1在处于发光状态的过程中接收到的驱动电流处于稳定状态,有利于发光元件D1在处于发光状态的过程中保持一个稳定的发光亮度,改善或是消除画面不断闪烁或抖动的问题,提高了显示面板的显示效果。
图11所示为本申请实施例提供的显示面板的一种示意图,请结合图2-图10参照图11,基于同一发明构思,本申请还提供了一种显示面板200,该显示面板200包括矩阵排列的多个像素单元99,像素单元99包括包括前述的像素驱动电路100,该像素驱动电路100为本申请提供的任一种像素驱动电路100。
图12所示为本申请实施例提供的显示装置的一种示意图,请结合图2-图11参照图12,基于同一发明构思,本申请还提供了一种显示装置300,该显示装置300包括显示面板200,该显示面板200为本申请提供的任一种显示面板200。
需要说明的是,本申请实施例所提供的显示装置300的实施例可参见上述显示面板200的实施例,重复指出不再赘述。本申请所提供的显示装置300可以为:手机、平板电脑、电视机、显示器、笔记本电脑、导航仪等任何具有显示功能的产品和部件。
通过上述实施例可知,本发明提供的像素驱动电路及其驱动方法、显示面板和显示装置,至少实现了如下的有益效果:
本申请提供一种像素驱动电路及其驱动方法、显示面板和显示装置,设置像素驱动电路中的开关晶体管模块包括并联连接的第一晶体管单元和第二晶体管单元,其中,第一晶体管单元和第二晶体管单元并联连接后均电连接至第一节点,可用于通过对第一晶体管单元、第二晶体管单元控制,使得第一晶体管单元中的晶体管在由导通状态跳变为截止状态时,第二晶体管单元中的晶体管也会在接近或是相同的时间由导通状态跳变为截止状态;从而能够控制第一晶体管单元在向第一节点漏电的同时,第二晶体管单元也向第一节点处漏电。通过控制第一晶体管单元向第一节点的第一漏电流电位、与第二晶体管单元向第一节点的第二漏电流电位正好相反,第二漏电流可用于对第一漏电流至少部分相互抵消,避免了开关晶体管模块由导通状态跳变为截止状态时对第一节点电位大小的影响,进而在发光元件处于发光状态的整个过程中,降低甚至消除了第一节点的电位变化,以使得发光元件在处于发光状态的过程中接收到的驱动电流处于稳定状态,有利于发光元件在处于发光状态的过程中保持一个稳定的发光亮度,改善或是消除画面不断闪烁或抖动的问题,提高了显示面板的显示效果。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (14)

1.一种像素驱动电路,其特征在于,包括:
驱动晶体管、发光元件和至少一个开关晶体管模块;
所述驱动晶体管用于驱动所述发光元件,所述驱动晶体管的栅极连接于第一节点;
所述开关晶体管模块包括并联连接的第一晶体管单元和第二晶体管单元,所述第一晶体管单元的一端连接于所述第一节点,且所述第二晶体管单元的一端连接于所述第一节点;
所述开关晶体管模块由导通状态跳变为截止状态时,所述第一晶体管单元向所述第一节点的第一漏电流电位、与所述第二晶体管单元向所述第一节点的第二漏电流电位相反。
2.根据权利要求1所述的像素驱动电路,其特征在于,
所述第一晶体管单元包括串联连接的第一晶体管和第二晶体管,所述第一晶体管的第一极连接于所述第一节点,所述第一晶体管的第二极连接于所述第二晶体管的第一极;
所述第二晶体管单元包括至少一个第三晶体管,所述第三晶体管的第一极连接于所述第一节点。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第二晶体管单元中包括2个所述第三晶体管,具体为串联连接的第一子第三晶体管和第二子第三晶体管;所述第一子第三晶体管的第一极连接于所述第一节点,所述第一子第三晶体管的第二极连接于所述第二子第三晶体管的第一极。
4.根据权利要求2所述的像素驱动电路,其特征在于,
所述第一晶体管的栅极和所述第二晶体管的栅极电连接于同一电路控制端。
5.根据权利要求3所述的像素驱动电路,其特征在于,
所述第一子第三晶体管的栅极和所述第二子第三晶体管的栅极电连接于同一电路控制端。
6.根据权利要求1所述的像素驱动电路,其特征在于,
所述开关晶体管模块包括第一开关晶体管模块,所述第一开关晶体管模块用于将参考电压传输至所述第一节点。
7.根据权利要求1所述的像素驱动电路,其特征在于,
所述开关晶体管模块包括第二开关晶体管模块,所述第二开关晶体管模块连接于所述驱动晶体管的栅极与驱动晶体管的第二极之间。
8.根据权利要求2所述的像素驱动电路,其特征在于,所述第一晶体管和所述第二晶体管均为P型晶体管;所述第三晶体管为N型晶体管。
9.一种像素驱动电路的驱动方法,其特征在于,用于所述权利要求1-8之任一项所述的像素驱动电路,所述像素驱动电路包括初始化阶段、数据写入阶段和发光阶段;
所述驱动方法包括:
在一帧扫描时间内,在所述初始化阶段之后、和/或在所述数据写入阶段之后,所述开关晶体管模块由导通状态跳变为截止状态。
10.根据权利要求9所述像素驱动电路的驱动方法,其特征在于,所述开关晶体管模块包括并联连接的第一晶体管单元和第二晶体管单元;
所述驱动方法包括:
所述第一晶体管单元和所述第二晶体管单元同时由导通状态跳变为截止状态。
11.根据权利要求9所述像素驱动电路的驱动方法,其特征在于,所述开关晶体管模块包括并联连接的第一晶体管单元和第二晶体管单元;
所述驱动方法包括:
所述第一晶体管单元由导通状态跳变为截止状态在所述第二晶体管单元由导通状态跳变为截止状态之前。
12.根据权利要求9所述像素驱动电路的驱动方法,其特征在于,所述开关晶体管模块包括并联连接的第一晶体管单元和第二晶体管单元;
所述驱动方法包括:
所述第一晶体管单元由导通状态跳变为截止状态在所述第二晶体管单元由导通状态跳变为截止状态之后。
13.一种显示面板,其特征在于,包括权利要求1-8任一项所述的像素驱动电路。
14.一种显示装置,其特征在于,包括权利要求13所述的显示面板。
CN202210505647.4A 2022-05-10 2022-05-10 像素驱动电路及其驱动方法、显示面板和显示装置 Pending CN114758604A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210505647.4A CN114758604A (zh) 2022-05-10 2022-05-10 像素驱动电路及其驱动方法、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210505647.4A CN114758604A (zh) 2022-05-10 2022-05-10 像素驱动电路及其驱动方法、显示面板和显示装置

Publications (1)

Publication Number Publication Date
CN114758604A true CN114758604A (zh) 2022-07-15

Family

ID=82335067

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210505647.4A Pending CN114758604A (zh) 2022-05-10 2022-05-10 像素驱动电路及其驱动方法、显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN114758604A (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007108378A (ja) * 2005-10-13 2007-04-26 Sony Corp 表示装置の駆動方法および表示装置
CN107316613A (zh) * 2017-07-31 2017-11-03 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、有机发光显示面板及显示装置
US20180166025A1 (en) * 2017-08-21 2018-06-14 Shanghai Tianma Micro-electronics Co., Ltd. Pixel Circuit, Method For Driving The Same, Display Panel And Display Device
CN108877671A (zh) * 2018-07-24 2018-11-23 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN110211533A (zh) * 2018-02-28 2019-09-06 三星显示有限公司 像素电路和有机发光显示装置
CN110969992A (zh) * 2018-09-28 2020-04-07 三星显示有限公司 有机发光显示装置
CN111445857A (zh) * 2020-04-17 2020-07-24 上海天马有机发光显示技术有限公司 像素驱动电路及其驱动方法和显示装置
US20200389157A1 (en) * 2019-06-04 2020-12-10 Tianma Japan, Ltd. Circuit including flip-flop and control element
CN112639951A (zh) * 2018-08-02 2021-04-09 三星显示有限公司 像素电路和包括像素电路的显示装置
CN113257192A (zh) * 2021-05-21 2021-08-13 昆山国显光电有限公司 像素电路和显示装置
CN214671744U (zh) * 2021-03-31 2021-11-09 昆山国显光电有限公司 像素电路及显示面板
CN214897560U (zh) * 2021-03-22 2021-11-26 安徽华米信息科技有限公司 显示模组和可穿戴设备
CN114038381A (zh) * 2021-11-29 2022-02-11 云谷(固安)科技有限公司 像素电路
CN114299874A (zh) * 2021-12-03 2022-04-08 合肥维信诺科技有限公司 像素电路及显示面板

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007108378A (ja) * 2005-10-13 2007-04-26 Sony Corp 表示装置の駆動方法および表示装置
CN107316613A (zh) * 2017-07-31 2017-11-03 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、有机发光显示面板及显示装置
US20180166025A1 (en) * 2017-08-21 2018-06-14 Shanghai Tianma Micro-electronics Co., Ltd. Pixel Circuit, Method For Driving The Same, Display Panel And Display Device
CN110211533A (zh) * 2018-02-28 2019-09-06 三星显示有限公司 像素电路和有机发光显示装置
CN108877671A (zh) * 2018-07-24 2018-11-23 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN112639951A (zh) * 2018-08-02 2021-04-09 三星显示有限公司 像素电路和包括像素电路的显示装置
CN110969992A (zh) * 2018-09-28 2020-04-07 三星显示有限公司 有机发光显示装置
US20200389157A1 (en) * 2019-06-04 2020-12-10 Tianma Japan, Ltd. Circuit including flip-flop and control element
CN111445857A (zh) * 2020-04-17 2020-07-24 上海天马有机发光显示技术有限公司 像素驱动电路及其驱动方法和显示装置
CN214897560U (zh) * 2021-03-22 2021-11-26 安徽华米信息科技有限公司 显示模组和可穿戴设备
CN214671744U (zh) * 2021-03-31 2021-11-09 昆山国显光电有限公司 像素电路及显示面板
CN113257192A (zh) * 2021-05-21 2021-08-13 昆山国显光电有限公司 像素电路和显示装置
CN114038381A (zh) * 2021-11-29 2022-02-11 云谷(固安)科技有限公司 像素电路
CN114299874A (zh) * 2021-12-03 2022-04-08 合肥维信诺科技有限公司 像素电路及显示面板

Similar Documents

Publication Publication Date Title
CN111445857B (zh) 像素驱动电路及其驱动方法和显示装置
US11107411B1 (en) Pixel driving circuit,with two display modes driving method thereof, and display device
CN1551076B (zh) 图像显示设备
CN104871233B (zh) 显示设备、用于驱动显示设备的方法以及电子装置
CN107610651A (zh) 像素电路、像素电路的驱动方法和显示面板
CN111383597B (zh) 一种像素电路和全面屏显示设备
JPWO2019159651A1 (ja) 画素回路、表示装置、画素回路の駆動方法および電子機器
CN110867162B (zh) 像素驱动电路及其驱动方法、显示面板
CN115050321B (zh) 像素电路、像素电路驱动方法及显示装置
CN111063293B (zh) 显示面板、其驱动方法及显示装置
CN114187872B (zh) 一种显示面板的驱动方法及显示装置
CN114783349A (zh) 显示面板及其驱动方法、显示装置
US20240203338A1 (en) Pixel circuit, driving method thereof and display device
CN112908253B (zh) 显示面板及其驱动控制方法、显示装置
CN113192458B (zh) 一种像素电路及其驱动方法、显示面板
CN114220382A (zh) 像素驱动电路、显示面板和显示装置
CN112201200A (zh) 像素驱动电路以及显示装置
WO2024045406A1 (zh) 像素电路、显示面板和显示装置
CN114758604A (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
CN113035117A (zh) 一种阵列基板、其驱动方法及显示装置
US11830418B2 (en) Pixel driving circuit and driving method thereof, light-emitting panel, and display device
CN113948043B (zh) 像素驱动电路及其驱动方法、显示面板和电子设备
US20240233601A9 (en) Pixel circuit, driving method thereof, display substrate and display device
CN117219008A (zh) 像素驱动电路以及显示面板
CN116844457A (zh) 一种像素电路及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination